TWI710663B - 成膜設備以及半導體結構製作方法 - Google Patents
成膜設備以及半導體結構製作方法 Download PDFInfo
- Publication number
- TWI710663B TWI710663B TW107129355A TW107129355A TWI710663B TW I710663 B TWI710663 B TW I710663B TW 107129355 A TW107129355 A TW 107129355A TW 107129355 A TW107129355 A TW 107129355A TW I710663 B TWI710663 B TW I710663B
- Authority
- TW
- Taiwan
- Prior art keywords
- holes
- thickness
- hole
- hole density
- peripheral
- Prior art date
Links
Images
Classifications
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45502—Flow conditions in reaction chamber
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45563—Gas nozzles
- C23C16/45565—Shower nozzles
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45563—Gas nozzles
- C23C16/45568—Porous nozzles
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/458—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for supporting substrates in the reaction chamber
- C23C16/4582—Rigid and flat substrates, e.g. plates or discs
- C23C16/4583—Rigid and flat substrates, e.g. plates or discs the substrate being supported substantially horizontally
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0231—Manufacturing methods of the redistribution layers
- H01L2224/02317—Manufacturing methods of the redistribution layers by local deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0236—Shape of the insulating layers therebetween
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02379—Fan-out arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3512—Cracking
- H01L2924/35121—Peeling or delaminating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/37—Effects of the manufacturing process
- H01L2924/37001—Yield
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Organic Chemistry (AREA)
- Metallurgy (AREA)
- Mechanical Engineering (AREA)
- Materials Engineering (AREA)
- General Chemical & Material Sciences (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Chemical Vapour Deposition (AREA)
Abstract
根據本發明的一些實施例,一種成膜設備包括一反應室、安置於該反應室內部並經組態以支撐一基板之一底座,及在該底座上方之一氣體簇射頭。該氣體簇射頭包括複數個第一孔及安置於該氣體簇射頭之一圓周與該等第一孔之間的複數個第二孔。該等第一孔經配置以形成一第一圖案且經組態以在該基板上形成一材料膜之一第一部分。該等第二孔經配置以形成一第二圖案且經組態以在該基板上形成該材料膜之一第二部分。該第二圖案之一孔密度大於該第一圖案之一孔密度。
Description
本發明實施例係有關成膜設備以及半導體結構製作方法。
在半導體行業中,諸如化學氣相沈積(CVD)設備之用於形成膜的設備已用以在基板上方沈積各種層。然而,對於較大晶圓大小,對膜輪廓之控制變得更困難且CVD具有膜輪廓均勻性之問題,諸如膜中突起及/或凹陷的出現。對簇射頭與基板之間的間隔、電力供應器或稀釋氣體之流量的控制尚未提供令人滿意的控制。
本發明的一實施例揭示一種氣體簇射頭,其包含:一板;複數個中心孔,其具有一第一孔密度,該複數個中心孔安置於該板之一中心區域中且經組態以形成一材料膜之一第一部分;及複數個周邊孔,其具有大於該第一孔密度之一第二孔密度,該複數個周邊孔在該板之一周邊區域中且經組態以形成該材料膜之一第二部分,其中該材料膜之該第一部分包含對應於該中心區域中之該第一孔密度的一第一厚度,且該材料膜之該第二部分包含對應於對應於該周邊區域中該第二孔密度並大於該第一厚度的一第二厚度。
本發明的一實施例揭示一種成膜設備,其包含:一反應室;一底座,其安置於該反應室內部且經組態以支撐一基板;及一氣體簇射頭,其在該底座上方,該氣體簇射頭包含複數個第一孔及安置於該氣體簇射頭之一周邊與該等第一孔之間的複數個第二孔,其中該等第一孔經配置以形成一第一圖案且經組態以在該基板上形成一材料膜之一第一部分,該等第二孔經配置以形成一第二圖案且經組態以在該基板上形成該材料膜之一第二部分,且該第二圖案之一孔密度大於該第一圖案之一孔密度。
本發明的一實施例揭示一種用於形成一半導體結構的方法,其包含:提供一基板;在該基板上形成一絕緣膜,該絕緣膜包含一第一部分及在該第一部分與該絕緣膜之一周邊之間的一第二部分;及在該絕緣膜上形成至少一再分佈層(RDL),其中該絕緣膜之該第一部分包含一第一厚度,該絕緣膜之該第二部分包含一第二厚度,該第二厚度大於該第一厚度,且該絕緣膜之該第二部分形成該絕緣膜之一最頂表面。
以下揭示內容提供用於實施所提供之標的物之不同特徵的許多不同實施例或實例。下文描述元件及配置之特定實例以簡化本揭示。當然,此等元件及配置僅為實例且不意欲為限制性的。舉例而言,在以下描述中,第一特徵在第二特徵上方或上之形成可包括第一特徵及第二特徵直接接觸地形成之實施例,且亦可包括額外特徵可在第一特徵與第二特徵之間形成,使得第一特徵及第二特徵可不直接接觸之實施例。另外,本揭示可在各種實例中重複參考標號及/或字母。此重複係出於簡化及清楚之目的且本身並不指示所論述的各種實施例及/或組態之間的關係。
另外,諸如「在...下方」、「下方」、「下部」、「上方」、「上部」、「在上」及類似者之空間相對術語為易於描述可在本文中用以描述如圖式中所說明一個元件或特徵與另一(些)元件或特徵的關係。除圖式中所描繪之定向以外,空間相對術語意欲涵蓋裝置在使用或操作中之不同定向。設備可以其他方式定向(旋轉90度或處於其他定向)且本文中所使用的空間相對描述詞可同樣相應地進行解譯。
如本文所使用,諸如「第一」、「第二」及「第三」之術語描述各種元件、組件、區域、層及/或區段,此等元件、組件、區域、層及/或區段不應受此等術語限制。此等術語可僅用以區分一個元件、組件、區域、層或區段與另一元件、組件、區域、層或區段。除非上下文清楚地指示,否則諸如「第一」、「第二」及「第三」之術語當在本文中使用時並不暗示順序或次序。
如本文中所使用,術語「大約」、「實質上」、「實質的」及「約」用以描述及考慮小變化。當與事件或情形結合使用時,術語可指事件或情形明確發生之情況以及事件或情形極近似於發生之情況。舉例而言,當結合數值使用時,術語可指小於或等於彼數值之±10%的變化範圍,諸如,小於或等於±5%、小於或等於±4%、小於或等於±3%、小於或等於±2%、小於或等於±1%、小於或等於±0.5%、小於或等於±0.1%或者小於或等於±0.05%之變化範圍。舉例而言,若兩個數值之間的差小於或等於該等值之平均值的±10% (諸如,小於或等於±5%、小於或等於±4%、小於或等於±3%、小於或等於±2%、小於或等於±1%、小於或等於±0.5%、小於或等於±0.1%、或小於或等於±0.05%),則可認為該兩個數值「實質上」相同。舉例而言,「實質上」平行可指代相對於0°而言小於或等於±10°之角變化範圍,諸如,小於或等於±5°、小於或等於±4°、小於或等於±3°、小於或等於±2°、小於或等於±1°、小於或等於±0.5°、小於或等於±0.1°或者小於或等於±0.05°之角變化範圍。舉例而言,「實質上」垂直可指相對於90°而言小於或等於±10°之角變化範圍,諸如,小於或等於±5°、小於或等於±4°、小於或等於±3°、小於或等於±2°、小於或等於±1°、小於或等於±0.5°、小於或等於±0.1°,或小於或等於±0.05°之角變化範圍。
CVD係用以在形成諸如晶片及晶粒之積體電路裝置中在基板(諸如,晶圓)上沈積薄半導體材料膜或層的基於化學之製程。CVD設備大體包括經組態用於容納晶圓之反應室。含有所需要膜材料化學前驅體之反應物氣體經引入反應室中以形成半導體膜。反應在晶圓表面上生長或沈積大體薄膜,其可包括諸如二氧化矽(SiO2
)、氮氧化矽(SiON)多晶矽、氮化矽(SiN)介電質等之薄膜材料之寬陣列。
在一些實施例中,靠近晶圓之邊緣或周邊區域形成的膜可比晶圓之中心區薄。另外,晶圓邊緣厚度輪廓可歸因於金屬邊緣珠粒移除(EBR)或光阻(PR)晶圓邊緣曝露(WEE)而下降。因此,所得不平坦性產生可靠性問題。舉例而言,在一些實施例中,當兩個晶圓接合且晶圓變薄操作係自接合晶圓中之一者的背面執行以使接合晶圓變薄時。然而,由於膜在晶圓邊緣處較薄,所以缺乏足夠支撐,及因此接合晶圓在晶圓邊緣處遭受剝離。
本發明因此提供成膜設備及用於在基板上形成膜以減少邊緣厚度下降問題之方法。因此,獲得具有靠近基板之邊緣或圓周的較粗部分之材料膜。另外,靠近基板之邊緣或圓周的較粗部分提供足夠強度且在晶圓變薄操作期間充當支撐。因此,邊緣剝離問題得以減輕及因此製程良率得以改良。
圖1為說明在一些實施例中的根據本揭示之態樣的成膜設備100之示意圖。在一些實施例中,成膜設備100為化學氣相沈積(CVD)設備。在一些實施例中,成膜設備100為電漿增強型CVD (PECVD)設備或金屬有機物CVD (MOCVD)設備。在一些實施例中,成膜設備100可為原子層沈積(ALD)設備、遠程電漿增強型CVD (RPECVD)設備、液源霧化化學沈積(LSMCD)設備、爐、單晶圓爐或其中提供化學、氣體或電漿之其他設備(統稱為「半導體處理設備」)。
參看圖1,成膜設備100包括反應室110、安置於反應室110內部的底座120,及在底座120上方之氣體簇射頭130a、130b或130c。在一些實施例中,成膜設備100進一步包括電力供應器140及氣體供應系統150。底座120安置於反應室110內部並居中定位於反應室110中。底座120經組態以支撐其上形成膜之基板122。在一些實施例中,底座120可為經組態用於支撐基板122且藉由垂直定向之桿或軸件支撐的實質上平坦底板。底座120可包括靜電卡盤、真空系統、夾鉗或能夠將基板122保持於其上之其他設備。在一些實施例中,底座120可包括加熱器(圖中未示)以增強成膜。在一些實施例中,底座120可包括耦接至電力供應器(圖中未示)之底部電極以便增強反應室110內之電漿。在一些實施例中,底座120可包括連接至排出泵之管道(圖中未示)以排出氣體或電漿。
電力供應器140可為例如但不限於射頻(RF)電力供應器或其他電力供應器。在一些實施例中,電力供應器140經組態以提供足以使自氣體簇射頭130a、130b或130c提供之氣體124電離的高電壓。另外,高電壓經提供以在反應室110中產生電漿。在一些實施例中,當電漿之產生並不需要時,此電力供應器140可自成膜設備100去除。氣體供應系統150耦接至氣體簇射頭130a、130b或130c,且可操作以分配氣體124至反應室110內部之基板122。在一些實施例中,氣體供應系統150可經由各種設備(諸如,流動管線、壓力調節器、閥門、質量流量控制器或其他流量控制器、集管及/或調節器)分配氣體124 (諸如,反應物氣體或稀釋氣體)至氣體簇射頭130a、130b或130c。反應室110、底座120、電力供應器140、氣體供應系統150及氣體簇射頭130a、130b或130c可經選擇以提供所需要成膜設備100。
在一些實施例中,成膜設備100經提供以用於在基板122上形成薄膜,在一些實施例中,基板為(但不限於)晶圓。應瞭解,儘管為方便起見,在本揭示中之例示性實施例中關於晶圓描述基板122,但基板可為易於在成膜設備100中處理的半導體基板之類型、組態或大小。因此,本揭示不僅僅限於呈半導體晶圓之形式的基板。在一些實施例中,基板122可為矽基板、III族至V族化合物基板、玻璃基板、液晶顯示器基板、印刷電路板(PCB)或與其類似之任何其他基板。在一些實施例中,基板122可為空白基板或包括多種整合式裝置或電路,或用於在其上形成此類裝置或電路之層,儘管圖中未示。
請參看圖2及圖3,其中圖2為氣體簇射頭130a之仰視圖,且圖3為在一或多個實施例中之在本揭示之態樣中沿著圖2之線A-A'截取的放大橫截面圖。在一些實施例中,成膜設備100包括氣體簇射頭130a。氣體簇射頭130a包括板131。板131可為(但未必)對應於其中將形成膜之基板122之形狀的圓形、橢圓形、矩形、正方形或其他所需形狀。在一些實施例中,氣體簇射頭130a之板131可包括界定於其上之中心區域132a及周邊區域132b。如圖2中所示,中心區域132a可包括圓形形狀,而周邊區域132b包括環繞中心區域132a之環形狀。換言之,周邊區域132b界定於中心區域132a與板131之圓周之間,如圖2中所示。中心區域132a包括半徑R,且周邊區域132b包括寬度W。在一些實施例中,中心區域132a之半徑R大於周邊區域132b之寬度W,但本揭示不限於此。
參看圖2及圖3,在一些實施例中,氣體簇射頭130a包括安置於板131之中心區域132a中的複數個中心孔134a,及安置於板131之周邊區域132b中的複數個周邊孔134b。中心孔134a包括耦接至氣體供應系統150之上開口136U,且周邊孔134b包括耦接至氣體供應系統150之上開口138U。在一些實施例中,中心孔134a之上開口136U及周邊孔134b之上開口138U相同,但本揭示不限於此。中心孔134a包括用以分配氣體124至基板122的下開口136L,且周邊孔134b包括用以分配氣體124至基板122的下開口138L。在一些實施例中,中心孔134a之下開口136L及周邊孔134b之下開口138L相同,但本揭示不限於此。另外,中心孔134a分別包括耦接上開口136U及下開口136L之側壁135,且周邊孔134b分別包括耦接上開口138U及下開口138L之側壁135。
在一些實施例中,中心孔134a經配置以形成第一圖案,且周邊孔134b經配置以形成第二圖案。在一些實施例中,周邊區域132b中之孔密度大於中心區域132a中之孔密度。換言之,藉由周邊孔134b形成的第二圖案之孔密度大於藉由中心孔134a形成的第一圖案之孔密度。在一些實施例中,周邊區域132b中之孔密度為中心區域132a之孔密度的2至4倍,但本揭示不限於此。在一些實施例中,周邊區域132b中之最大孔密度為約20孔/mm2
,但本揭示不限於此。在一些實施例中,中心孔134a及周邊孔134b經配置於同心圓中,但本揭示不限於此。在一些實施例中,中心孔134a及周邊孔134b具有相同形狀及相同孔直徑,但本揭示不限於此。在一些實施例中,任何兩個相鄰中心孔134a之間的距離可為例如(但不限於)一致的。類似地,任何兩個相鄰周邊孔134b之間的距離可為例如(但不限於)一致的。然而,任何兩個相鄰周邊孔134b之間的距離小於任何兩個相鄰中心孔134a之間的距離,如圖2中所示。中心孔134a及周邊孔134b全部耦接至氣體供應系統150。
參看圖4,其說明藉由使用氣體簇射頭130a基於沈積參數(諸如,所使用之前驅體氣體、氣體流量、製程溫度及製程壓力)而獲得的膜輪廓。如上文所提及,耦接至氣體供應系統150之中心孔134a及周邊孔134b具有相同形狀及直徑。因此,自中心孔134a及周邊孔134b量測之所使用氣體、氣體流量、氣體溫度及氣體壓力可係類似的。然而,由於周邊區域132b中之孔密度大於中心區域132a中之孔密度,所以藉由使用成膜設備100形成的材料膜可包括不同厚度。如圖4中所示,藉由使用成膜設備100形成的材料膜可包括對應於中心區域132a之第一部分及對應於周邊區域132b之第二部分。換言之,中心孔134a經組態以將材料膜之第一部分沈積於基板122上,且周邊孔134b經組態以將材料膜之第二部分沈積於基板122上。因此,材料膜之第一部分可包括圓形形狀而材料膜之第二部分可包括包圍該第一部分之環形狀。換言之,第二部分界定於材料膜之第一部分與圓周之間。如圖4中所示,在一些實施例中,當基板122包括約150微米(mm)之半徑時,材料膜之第一部分可包括具有約145 mm之半徑的圓形形狀而材料膜之第二部分可包括具有約5 mm之寬度的環形狀,但本揭示不限於此。更重要的是,第二部分之厚度大於第一部分之厚度,此係由於周邊區域132b中之孔密度大於中心區域132a中之孔密度。在一些實施例中,材料膜之第二部分的厚度為材料膜之第一部分的厚度兩倍,但本揭示不限於此。在一些實施例中,材料膜之第二部分的厚度大於材料膜之第一部分的厚度約2000埃(Å)至約10000 Å,但本揭示不限於此。在一些實施例中,材料膜之輪廓包括U形狀,如圖4中所示,但本揭示不限於此。
請參看圖5,其為氣體簇射頭130b之仰視圖。在一些實施例中,成膜設備100包括氣體簇射頭130b。氣體簇射頭130b包括板131。板131可為(但不必一定)對應於其中將形成膜之基板122之形狀的圓形、橢圓形、矩形、正方形或其他所需形狀。在一些實施例中,氣體簇射頭130b之板131可包括經界定於其上之中心區域132a、周邊區域132b及中間區域132c。如圖5中所示,中心區域132a可包括圓形形狀,中間區域132c可包括包圍中心區域132a之環形狀,且周邊區域132b可包括包圍中心區域132a及中間區域132c兩者之環形狀。換言之,周邊區域132b界定於中心區域132a與板131之圓周之間,且中間區域132c係在周邊區域132b與中心區域132a之間,如圖5中所示。中心區域132a包括半徑R,周邊區域132b包括寬度Wp,且中間區域132c包括寬度Wm。在一些實施例中,中心區域132a之半徑R大於周邊區域132b之寬度Wp及中間區域132c之寬度Wm,但本揭示不限於此。在一些實施例中,周邊區域132b之寬度Wp實質上等於中間區域132c之寬度Wm,但本揭示不限於此。另外,中心孔134a、中間孔134c及周邊孔134b分別包括耦接至氣體供應系統150之上開口、分配氣體124至基板122的下開口,及耦接上開口及下開口之側壁,如圖3中所示,但為簡單起見省略彼等細節。
參看圖5,在一些實施例中,氣體簇射頭130b包括安置於板131之中心區域132a中的複數個中心孔134a、安置於板131之周邊區域132b中的複數個周邊孔134b,及安置於板131之中間區域132c中的複數個中間孔134c。中心孔134a經配置以形成第一圖案,周邊孔134b經配置以形成第二圖案,且中間孔134c經配置以形成第三圖案。在一些實施例中,藉由中心孔134a形成的第一圖案包括第一孔密度,藉由周邊孔134b形成的第二圖案包括第二孔密度,且藉由中間孔134c形成的第三圖案包括第三孔密度。在一些實施例中,第二孔密度大於第一孔密度,且第三孔密度係在第一孔密度與第二孔密度之間。在一些實施例中,藉由周邊孔134b形成的第二圖案之最大孔密度為約20孔/mm2
,但本揭示不限於此。在一些實施例中,中心孔134a、中間孔134c及周邊孔134b經配置於同心圓中,但本揭示不限於此。在一些實施例中,中心孔134a可視為第一孔134a而中間孔134c及周邊孔134b可視為安置於與氣體簇射頭130b之圓周與第一孔134a之間的第二孔134b及134c。藉由第二孔134b及134c形成的圖案之孔密度大於第一孔134a之密度。在一些實施例中,藉由第二孔134b及134c形成的圖案之孔密度為藉由第一孔134a形成的圖案之孔密度的至少2至4倍。在一些實施例中,第一孔134a及第二孔134b及134c距氣體簇射頭130b之中心及氣體簇射頭130b之圓周配置於同心圓中,且藉由第二孔134c及134b形成的圖案之孔密度朝外增加,如圖5中所示,但本揭示不限於此。在一些實施例中,中心孔134a、中間孔134c及周邊孔134b具有相同形狀及相同孔直徑,但本揭示不限於此。在一些實施例中,任何兩個相鄰中心孔134a之間的距離可為例如(但不限於)一致的。類似地,任何兩個相鄰周邊孔134b之間的距離可為例如(但不限於)一致的。且任何兩個相鄰中間孔134c之間的距離可為例如(但不限於)一致的。然而,任何兩個相鄰周邊孔134b之間的距離小於任何兩個相鄰中間孔134c之間的距離,且任何兩個相鄰中間孔134c之間的距離小於任何兩個相鄰中心孔134a之間的距離,如圖5中所示。另外,中心孔134a、中間孔134c及周邊孔134b全部耦接至氣體供應系統150。
請參看圖6,其為氣體簇射頭130c之仰視圖。在一些實施例中,成膜設備100包括氣體簇射頭130c。氣體簇射頭130b包括板131。板131可為(但不必一定)對應於其中將形成膜之基板122之形狀的圓形、橢圓形、矩形、正方形或其他所需形狀。在一些實施例中,氣體簇射頭130c之板131可包括經界定於其上的中心區域132a、周邊區域132b、第一中間區域132c及第二中間區域132d。如圖6中所示,中心區域132a可包括圓形形狀,第二中間區域132d包括包圍中心區域132a之環形狀,第一中間區域132c包括包圍中心區域132a及第二中間區域132d之環形狀,且周邊區域132b包括包圍中心區域132a、第二中間區域132d及第一中間區域132c的環形狀。換言之,周邊區域132b界定於中心區域132a與板131之圓周之間,第一中間區域132c係在周邊區域132b與中心區域132a之間,且第二中間區域132d係在第一中間區域132c與中心區域132a之間,如圖6中所示。中心區域132a包括半徑R,周邊區域132b包括寬度Wp,第一中間區域132c包括寬度Wm1,且第二中間區域132d包括寬度Wm2。在一些實施例中,中心區域132a之半徑R大於周邊區域132b之寬度Wp及第一中間區域132c之寬度Wm1及第二中間區域132d之寬度Wm2,但本揭示不限於此。在一些實施例中,周邊區域132b之寬度Wp、第一中間區域132c之寬度Wm1及第二中間區域132d之寬度Wm2可實質上相同,但本揭示不限於此。應容易地認識到周邊區域132b之寬度Wp、第一中間區域132c之寬度Wm1及第二中間區域132d之寬度Wm2可取決於不同製程需求而調整。
另外,儘管存在所提及及描繪的兩個中間區域132c及132d,但熟習此項技術者將容易地認識到中間區域可取決於不同製程需求而自一個中間區域進一步劃分成複數個中間區域。
參看圖6,在一些實施例中,氣體簇射頭130c包括安置於板131之中心區域132a中的複數個中心孔134a、安置於板131之周邊區域132b中的複數個周邊孔134b、安置於板131之第一中間區域132c中的複數個第一中間孔134c,及安置於板131之第二中間區域132d中的複數個第二中間孔134d。另外,中心孔134a、第一中間孔134c、第二中間孔134d及周邊孔134b分別包括耦接至氣體供應系統150之上開口、分配氣體124至基板122的下開口,及耦接上開口與下開口之側壁,如圖3中所示,但為簡單起見,省略彼等細節。
在一些實施例中,中心孔134a經配置以形成包括第一孔密度之第一圖案,周邊孔134b經配置以形成包括第二孔密度之第二圖案,第一中間孔134c經配置以形成包括第三孔密度之第三圖案,且第二中間孔134d經配置以形成包括第四孔密度之第四圖案。在一些實施例中,由周邊孔134b形成的第二圖案之第二孔密度大於由第一中間孔134c形成的第三圖案之第三孔密度,第三孔密度大於由第二中間孔134d形成的第四圖案之第四孔密度,且第四孔密度大於由中心孔134a形成的第一圖案之第一密度。在一些實施例中,中心孔134a、第二中間孔134d、第一中間孔134c及周邊孔134b經配置於同心圓中,但本揭示不限於此。在一些實施例中,將中心孔134a視為第一孔134a,而將第一中間孔134c、第二中間孔134d及周邊孔134b視為安置於氣體簇射頭130c之圓周與第一孔134a之間的第二孔134b/134c/134d。由第二孔134b/134c/134d形成的圖案之孔密度大於由第一孔134a形成的圖案之孔密度。在一些實施例中,由第二孔134b/134c/134d形成的圖案之孔密度為由第一孔134a形成的圖案之孔密度的至少2至4倍。在一些實施例中,第一孔134a及第二孔134b/134c/134d距氣體簇射頭130c之中心及氣體簇射頭130c之圓周配置於同心圓中,且由第二孔134b/134c/134d形成的圖案之孔密度朝外向氣體簇射頭130c之周邊增加,如圖6中所示,但本揭示不限於此。在一些實施例中,中心孔134a、第一中間孔134c、第二中間孔134d及周邊孔134b具有相同形狀及相同孔直徑,但本揭示不限於此。在一些實施例中,任何兩個相鄰中心孔134a之間的距離可為例如(但不限於)一致的。類似地,任何兩個相鄰周邊孔134b之間的距離可為一致的,任何兩個相鄰第一中間孔134c之間的距離可為一致的,且任何兩個相鄰第二中間孔134d之間的距離可為一致的。然而,任何兩個相鄰周邊孔134b之間的距離小於任何兩個相鄰第一中間孔134c之間的距離,任何兩個相鄰第一中間孔134c之間的距離小於任何兩個相鄰第二中間孔134d之間的距離,且任何兩個相鄰第二中間孔134d之間的距離小於任何兩個相鄰中心孔134a之間的距離,如圖6中所示。另外,中心孔134a、第一中間孔134c、第二中間孔134d及周邊孔134b全部耦接至氣體供應系統150。
參看圖7,其說明藉由使用氣體簇射頭130c基於沈積參數(諸如,所使用之前驅體氣體、氣體流量、製程溫度及製程壓力)而獲得的膜輪廓。如上文所提及,耦接至氣體供應系統150之所有孔134a、134b、134c及134d具有相同形狀及直徑。因此,自孔134a、134b、134c及134d量測的所使用氣體、氣體流量、氣體溫度及氣體壓力可係類似的。然而,由於藉由孔134a、134b、134c及134d形成的圖案之孔密度朝外增加,所以藉由使用成膜設備100形成的材料膜可包括不同厚度。如圖7中所示,藉由成膜設備100形成的材料膜可包括對應於中心孔134a之第一部分、對應於周邊孔134b之第二部分、對應於第一中間區域134c之第三部分及對應於第二中間區域134d之第四部分。換言之,中心孔134a經組態以將材料膜之第一部分沈積於基板122上,周邊孔134b經組態以將材料膜之第二部分沈積於基板122上,第一中間孔134c經組態以將材料膜之第二部分沈積於基板122上,且第二中間孔134d經組態以將材料膜之第二部分沈積於基板122上。因此,材料膜之第一部分可包括圓形形狀而材料膜之第四部分可包括包圍第一部分之環形狀,第三部分可包括包圍第四部分之環形狀,且第二部分可包括包圍第三部分之環形狀。換言之,材料膜之該等部分對應於氣體簇射頭130c之區域132a、132b、132c及132d或對應於藉由孔134a、134b、134c及134d形成的圖案而形成。如圖7中所示,在一些實施例中,當基板122包括約150 mm之半徑時,材料膜之厚度可自基板122之中心向基板122之圓周逐漸增加。在一些實施例中,材料膜之第二部分的厚度為材料膜之第一部分的厚度兩倍,但本揭示不限於此。在一些實施例中,材料膜之第二部分的厚度大於材料膜之第一部分的厚度約2000 Å至約10000 Å,但本揭示不限於此。在一些實施例中,材料膜之輪廓更像V形狀,但本揭示不限於此。
請參看圖8及圖9至圖11B。圖8展示表示根據本揭示之態樣的用於形成半導體結構之方法的流程圖,且圖9至圖11B為在一或多個實施例中根據本揭示之態樣建構的在各個製造階段處的半導體結構之一系列橫截面圖。本揭示中,亦揭示一種用於形成半導體結構之方法200。在一些實施例中,半導體影像感測器結構300可藉由方法200而形成。方法200包括若干操作且描述及說明不視為對操作之序列的限制。方法200包括如圖8中所示之若干操作(202、204及206)。
在操作202中,如圖9中所示接納或提供基板302。在一些實施例中,本文中所使用之術語「晶圓」及「基板」包括具有一曝露表面之任何結構,根據本發明在該曝露表面上沈積一層例如以形成諸如再分佈層(RDL)之電路結構。術語基板經理解為包括半導體晶圓,但不限於此。術語基板亦用以指在處理期間之半導體結構,且可包括已於其上製造的其他層。在一些實施例中,基板302可包括矽、矽鍺、矽碳、III族至V族合成半導體材料,或其類似者。基板302可包括主動組件或電路,諸如導電特徵、植入區域、電阻器、電容器及其他半導體元件(例如,電晶體、二極體等)。舉例而言,彼等主動組件或電路在一些實施例中可在前段製程(FEOL)操作中形成於基板302上方。舉例而言,互連件結構(圖中未示)在一些實施例中可在後段製程(BEOL)操作中形成於基板302上方。互連件結構包括導電特徵,諸如形成於絕緣材料中之導線及通孔。在一些實施例中,絕緣材料可包括複數個介電層。
在一些實施例中,基板302定位在包括氣體簇射頭103a、103b或103c之成膜設備100中。在步驟304中,絕緣膜304藉由在成膜設備100中執行成膜操作而形成於基板302上。在一些實施例中,絕緣膜可包括SiO、SiN、SiON或未摻雜矽石玻璃(USG),但本揭示不限於此。如上文所提及,由於氣體簇射頭103a、103b或103c包括安置於包圍其中安置第一孔之中心區域之區域中的第二孔,且第二孔之密度大於第一孔之密度,所以絕緣膜304可包括不同厚度。
請參看圖10A及圖10B。在一些實施例中,絕緣膜304可包括至少一第一部分310及安置於該第一部分310與絕緣膜304之邊緣或圓周之間的第二部分312。在一些實施例中,第一部分310對應於氣體簇射頭103a、103b或103c之第一孔而形成而第二部分312對應於氣體簇射頭103a、103b或103c之第二孔而安置。因此,第一部分310包括圓形形狀,且第二部分312包括包圍第一部分310之環形狀。另外,絕緣膜304之第一部分310包括第一厚度T1,且絕緣膜304之第二部分312包括第二厚度T2。在一些實施例中,第二部分312之第二厚度T2大於第一厚度T1,如圖10A中所示。在一些實施例中,第二部分312之第二厚度T2向絕緣膜304之圓周逐漸增加,如圖10B中所示。在一些實施例中,第二部分312之第二厚度T2為第一部分310之第一厚度T1的2至4倍。在一些實施例中,第二部分312之第二厚度T2大於第一部分310之第一厚度T1約2000 Å至約10000 Å,但本揭示不限於此。換言之,厚度差ΔT形成於第一厚度T1與第二厚度T2之間,且厚度差ΔT係在約2000 Å與約10000 Å之間,但本揭示不限於此。在一些實施例中,第二部分312包括如圖10A及圖10B中所示之最頂表面314。最頂表面314包括包圍第一部分310之環形狀且具有自絕緣膜304之邊緣或圓周量測的寬度Wi,如圖10A及圖10B中所示。在一些實施例中,基板302包括半徑R,且第二部分312之最頂表面314的寬度Wi為基板302之半徑R的實質上3%至20%。在一些實施例中,當基板302之半徑R為約150 mm時,第二部分312之最頂表面314的寬度Wi為約5 mm,但本揭示不限於此。
參看圖11A及圖11B,在操作206中,至少一再分佈層(RDL) 320形成於絕緣膜304上。該RDL 320經設計以再分佈或重定位接合墊以用於晶片封裝。在一些實施例中,RDL 320包括一或多個介電層及一或多個導電層。在一些實施例中,新的接合墊(圖中未示)在所需位置處經由RDL 320曝露。在一些實施例中,彼等介電層及導電層可歸因於金屬邊緣珠粒移除及光阻晶圓邊緣曝露而靠近基板302之邊緣或圓周來移除,且因此環狀空位可環繞RDL 320形成。然而,此空位可以絕緣膜304之第二部分312填充,如圖11A及圖11B中所示。換言之,第二部分312補償介電層或導電層的缺少。在一些實施例中,RDL 320之頂部表面322低於絕緣膜304之第二部分312的最頂表面314或與其實質上齊平,但本揭示不限於此。
在一些實施例中,基板302可接合至亦包括藉由使用成膜設備100形成之絕緣膜的另一基板。在一些實施例中,兩個基板與RDL介面彼此接合。在一些實施例中,晶圓變薄操作可自接合基板中之一者的背面執行。在一些實施例中,較粗第二部分312補償歸因於金屬邊緣珠粒移除及光阻晶圓邊緣曝露的介電層或導電層之缺少,且因此在晶圓變薄操作期間提供足夠強度。
因此,本揭示因此提供一成膜設備及一用於在基板上形成膜之方法,及一用於形成能夠減少邊緣厚度下降問題的半導體結構之方法。因此,獲得具有靠近基板之邊緣或圓周的較粗部分之材料膜。另外,靠近基板之邊緣或圓周的較粗部分提供足夠強度且在晶圓變薄操作期間充當支撐。因此,邊緣剝離問題得以減輕及因此製程良率得以改良。
在一些實施例中,提供一氣體簇射頭。該氣體簇射頭包括一板、安置於該板之中心區域中的複數個中心孔,及安置於板之周邊區域中的複數個周邊孔。在一些實施例中,中心孔經組態以形成材料膜之第一部分,且周邊孔經組態以形成材料膜之第二部分。在一些實施例中,周邊區域中之孔密度大於中心區域中之孔密度。在一些實施例中,材料膜之第一部分包括對應於中心區域中之孔密度的第一厚度,且材料膜之第二部分包括對應於周邊區域中之孔密度並大於第一厚度的第二厚度。
在一些實施例中,提供一成膜設備。該成膜設備包括一反應室、安置於該反應室內部並經組態以支撐一基板的一底座,及在該底座上方之一氣體簇射頭。在一些實施例中,氣體簇射頭包括複數個第一孔及安置於氣體簇射頭之圓周與該等第一孔之間的複數個第二孔。在一些實施例中,第一孔經配置以形成第一圖案且經組態以在基板上形成材料膜之第一部分,第二孔經配置以形成第二圖案且經組態以在基板上形成材料膜之第二部分。在一些實施例中,第二圖案之孔密度大於第一圖案之孔密度。
在一些實施例中,提供一種用於形成半導體結構之方法。該方法包括以下操作。提供一基板。絕緣膜形成於基板上。在一些實施例中,絕緣膜包括一第一部分及在該第一部分與絕緣膜之圓周之間的第二部分。絕緣膜之第一部分包括第一厚度且絕緣膜之第二部分包括第二厚度。在一些實施例中,第二厚度大於第一厚度。在一些實施例中,絕緣膜之第二部分形成絕緣膜之最頂表面。
前文概述若干實施例的特徵,從而使得在本領域具有知識者可較好地理解本揭示內容之態樣。在本領域具有知識者應理解,其可易於使用本發明作為設計或修改用於實現本文中所引入之實施例的相同目的及/或達成相同優點的其他方法及結構之基礎。熟習此項技術者亦應認識到,此類等效構造並不脫離本揭示內容之精神及範疇,且熟習此項技術者可在不脫離本揭示內容的精神及範疇之情況下在本文中進行作出改變、替代及更改。
100‧‧‧成膜設備110‧‧‧反應室120‧‧‧底座122‧‧‧基板124‧‧‧氣體130a‧‧‧氣體簇射頭130b‧‧‧氣體簇射頭130c‧‧‧氣體簇射頭131‧‧‧板132a‧‧‧中心區域132b‧‧‧周邊區域132c‧‧‧第一中間區域132d‧‧‧第二中間區域134a‧‧‧中心孔134b‧‧‧周邊孔134c‧‧‧第一中間孔134d‧‧‧第二中間孔135‧‧‧側壁136L‧‧‧下開口136U‧‧‧上開口138L‧‧‧下開口138U‧‧‧上開口140‧‧‧電力供應器150‧‧‧氣體供應系統200‧‧‧用於形成半導體結構之方法302‧‧‧基板304‧‧‧絕緣膜310‧‧‧第一部分312‧‧‧第二部分314‧‧‧最頂表面320‧‧‧再分佈層(RDL)322‧‧‧頂部表面
當結合附圖閱讀時,自以下詳細描述最佳地理解本揭示內容之態樣。應注意,根據業界中的標準慣例,各種特徵未按比例繪製。事實上,可出於論述清楚起見,而任意地增加或減小各種特徵之尺寸。
圖1為說明在一或多個實施例中的根據本揭示之態樣的成膜設備之示意圖。
圖2說明根據本發明之實施例之簇射頭設計。
圖3為沿著圖2的線A-A'截取的放大橫截面圖。
圖4為根據本發明之實施例的對應於圖2之簇射頭的膜輪廓。
圖5說明根據本發明之實施例之簇射頭設計。
圖6說明根據本發明之實施例之簇射頭設計。
圖7說明根據本發明之實施例的對應於圖6之簇射頭的膜輪廓。
圖8展示表示在一或多個實施例中根據本揭示之態樣用於形成半導體結構之方法的流程圖。
圖9至圖11B為在一或多個實施例中根據本發明之態樣建構的各個製造階段處之半導體結構的一系列橫截面圖。
130a‧‧‧氣體簇射頭
131‧‧‧板
132a‧‧‧中心區域
132b‧‧‧周邊區域
134a‧‧‧中心孔
134b‧‧‧周邊孔
Claims (10)
- 一種氣體簇射頭,其包含:一板;複數個中心孔,其具有一第一孔密度,該複數個中心孔安置於該板之一中心區域中且經組態以形成一材料膜之一第一部分;複數個第一周邊孔,其具有大於該第一孔密度之一第二孔密度,在該板之一第一周邊區域中,且經組態以形成該材料膜之一第二部分;及複數個第二周邊孔,其具有大於該第二孔密度之一第三孔密度,在該板之一第二周邊區域中,其中該第一周邊區域在該中心區域和該第二周邊區域之間,該第二周邊區域是一最外圍的區域,該第一周邊區域之一寬度實質上等於該第二周邊區域之一寬度,其中該材料膜之該第一部分包含對應於該中心區域中之該第一孔密度的一第一厚度,且該材料膜之該第二部分包含對應於該第一周邊區域中該第二孔密度並大於該第一厚度的一第二厚度。
- 如請求項1之氣體簇射頭,其進一步包含至少複數個中間孔,該複數個中間孔具有安置於在該第一周邊區域與該中心區域之間的一中間區域中之一第三孔密度,其中該中間區域中之該第三孔密度在該中心區域中之該第一孔密度與該第一周邊區域中之該第二孔密度之間。
- 如請求項2之氣體簇射頭,其中該中間區域之一寬度實質上等於該第一周邊區域之該寬度。
- 一種成膜設備,其包含:一反應室;一底座,其安置於該反應室內部且經組態以支撐一基板;及一氣體簇射頭,其在該底座上方,該氣體簇射頭包含複數個第一孔及安置於該氣體簇射頭之一圓周與該等第一孔之間的複數個第二孔和複數個第三孔,其中該等第二孔位於一第一周邊區域,該等第三孔位於一第二周邊區域,該第二周邊區域是一最外圍的區域,該第一周邊區域之一寬度實質上等於該第二周邊區域之一寬度,其中該等第一孔經配置以形成一第一圖案且經組態以在該基板上形成一材料膜之一第一部分,該等第二孔經配置以形成一第二圖案且經組態以在該基板上形成該材料膜之一第二部分,且該第二圖案之一孔密度大於該第一圖案之一孔密度。
- 如請求項4之成膜設備,其中該第一部分之一厚度對應於該第一圖案之該孔密度,該第二部分之一厚度對應於該第二圖案之該孔密度,且該第二部分之該厚度大於該第一部分之一厚度。
- 如請求項4之成膜設備,其中該等第一孔及該等第二孔自該氣體簇射頭之一中心至該氣體簇射頭之該圓周而配置於同心圓中。
- 如請求項4之成膜設備,其中該第二圖案之該孔密度向該氣體簇射頭之該圓周朝外增加。
- 一種用於形成一半導體結構之方法,其包含:提供一基板;在該基板上形成一絕緣膜,該絕緣膜包含一第一部分及在該第一部分與該絕緣膜之一圓周之間的一第二部分;及在該絕緣膜上形成至少一再分佈層(RDL),其中該絕緣膜之該第一部分包含一第一厚度,該絕緣膜之該第二部分包含一第二厚度,該第二厚度大於該第一厚度,且該絕緣膜之該第二部分形成該絕緣膜之一最頂表面,其中該RDL之一頂部表面低於該絕緣膜之該第二部分的該最頂表面。
- 如請求項8之方法,其中該第二厚度向該絕緣膜之該圓周逐漸增加。
- 如請求項8之方法,其中該第二厚度大於該第一厚度約2000埃(Å)至約10000Å。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/922,250 | 2018-03-15 | ||
US15/922,250 US10526703B2 (en) | 2018-03-15 | 2018-03-15 | Film formation apparatus for forming semiconductor structure having shower head with plural hole patterns and with corresponding different plural hole densities |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201938836A TW201938836A (zh) | 2019-10-01 |
TWI710663B true TWI710663B (zh) | 2020-11-21 |
Family
ID=67903906
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107129355A TWI710663B (zh) | 2018-03-15 | 2018-08-22 | 成膜設備以及半導體結構製作方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US10526703B2 (zh) |
CN (1) | CN110273140B (zh) |
TW (1) | TWI710663B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11859284B2 (en) * | 2019-08-23 | 2024-01-02 | Taiwan Semiconductor Manufacturing Company Ltd. | Shower head structure and plasma processing apparatus using the same |
US12020907B2 (en) * | 2020-04-09 | 2024-06-25 | Applied Materials, Inc. | Faceplate with localized flow control |
CN113818005A (zh) * | 2020-06-19 | 2021-12-21 | 拓荆科技股份有限公司 | 一种薄膜制备设备及方法 |
CN113564591B (zh) * | 2021-08-03 | 2022-08-09 | 江苏鹏举半导体设备技术有限公司 | 一种多孔气体分流板镀膜系统 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6050506A (en) * | 1998-02-13 | 2000-04-18 | Applied Materials, Inc. | Pattern of apertures in a showerhead for chemical vapor deposition |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3599204B2 (ja) * | 1995-06-08 | 2004-12-08 | アネルバ株式会社 | Cvd装置 |
US6793733B2 (en) * | 2002-01-25 | 2004-09-21 | Applied Materials Inc. | Gas distribution showerhead |
US20050284371A1 (en) | 2004-06-29 | 2005-12-29 | Mcfadden Robert S | Deposition apparatus for providing uniform low-k dielectric |
US8402918B2 (en) * | 2009-04-07 | 2013-03-26 | Lam Research Corporation | Showerhead electrode with centering feature |
TWI563582B (en) * | 2010-06-03 | 2016-12-21 | Novellus Systems Inc | Method of improving film non-uniformity and throughput |
US9441296B2 (en) * | 2011-03-04 | 2016-09-13 | Novellus Systems, Inc. | Hybrid ceramic showerhead |
KR20150075955A (ko) * | 2013-12-26 | 2015-07-06 | 엘지디스플레이 주식회사 | 대면적기판 처리장치 |
KR101573897B1 (ko) | 2013-12-26 | 2015-12-11 | 대상에프앤에프 주식회사 | 내산성 및 내염성이 우수한 류코노스톡 메센테로이드 dsr1310 균주 및 이의 용도 |
US10100408B2 (en) * | 2014-03-03 | 2018-10-16 | Applied Materials, Inc. | Edge hump reduction faceplate by plasma modulation |
US9390910B2 (en) * | 2014-10-03 | 2016-07-12 | Applied Materials, Inc. | Gas flow profile modulated control of overlay in plasma CVD films |
US9570289B2 (en) * | 2015-03-06 | 2017-02-14 | Lam Research Corporation | Method and apparatus to minimize seam effect during TEOS oxide film deposition |
US10358722B2 (en) * | 2015-12-14 | 2019-07-23 | Lam Research Corporation | Showerhead assembly |
US10533252B2 (en) * | 2016-03-31 | 2020-01-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Showerhead, semicondcutor processing apparatus having the same and semiconductor process |
CN107012447B (zh) * | 2017-04-20 | 2019-09-17 | 京东方科技集团股份有限公司 | 一种扩散装置和沉积腔室 |
US10626499B2 (en) * | 2017-07-28 | 2020-04-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Deposition device structure |
US10851457B2 (en) * | 2017-08-31 | 2020-12-01 | Lam Research Corporation | PECVD deposition system for deposition on selective side of the substrate |
KR102404061B1 (ko) * | 2017-11-16 | 2022-05-31 | 삼성전자주식회사 | 상부 샤워 헤드 및 하부 샤워 헤드를 포함하는 증착 장치 |
US10876208B2 (en) * | 2018-01-16 | 2020-12-29 | Taiwan Semiconductor Manufacturing Company Ltd. | Apparatus and method for fabricating a semiconductor device |
-
2018
- 2018-03-15 US US15/922,250 patent/US10526703B2/en active Active
- 2018-08-22 TW TW107129355A patent/TWI710663B/zh active
- 2018-11-29 CN CN201811440405.1A patent/CN110273140B/zh active Active
-
2020
- 2020-01-06 US US16/735,044 patent/US11041242B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6050506A (en) * | 1998-02-13 | 2000-04-18 | Applied Materials, Inc. | Pattern of apertures in a showerhead for chemical vapor deposition |
Also Published As
Publication number | Publication date |
---|---|
US20190284695A1 (en) | 2019-09-19 |
US11041242B2 (en) | 2021-06-22 |
TW201938836A (zh) | 2019-10-01 |
US10526703B2 (en) | 2020-01-07 |
US20200141004A1 (en) | 2020-05-07 |
CN110273140A (zh) | 2019-09-24 |
CN110273140B (zh) | 2022-02-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI710663B (zh) | 成膜設備以及半導體結構製作方法 | |
JP6602370B2 (ja) | 均一なプラズマ処理のためのノズル | |
US8173543B2 (en) | Method of forming hole in semiconductor device using mask | |
TW201942947A (zh) | 基底處理方法 | |
US20050054198A1 (en) | Apparatus of chemical vapor deposition | |
TWI719377B (zh) | 半導體裝置製造設備與製造方法 | |
US9362111B2 (en) | Hermetic CVD-cap with improved step coverage in high aspect ratio structures | |
TWI848010B (zh) | 用於斜面蝕刻器的下電漿排除區域環 | |
JPWO2012133585A1 (ja) | プラズマエッチング装置及びプラズマエッチング方法 | |
TWI682814B (zh) | 具有多區段厚度控制的化學氣相沉積設備及相關聯製造方法 | |
US11476151B2 (en) | Vacuum chuck, substrate processing apparatus including the same and related method of manufacture | |
US9748077B2 (en) | Substrate processing device and substrate processing method | |
US11214868B2 (en) | Chemical vapor deposition apparatus and blocker plate | |
US11098406B2 (en) | Substrate support unit and deposition apparatus including the same | |
TW202132617A (zh) | 電漿增強型化學氣相沈積裝置及方法 | |
JP2003342737A (ja) | 処理装置のガス導入方法 | |
US11107681B2 (en) | Method of fabricating semiconductor device by removing material on back side of substrate | |
KR100429876B1 (ko) | 고밀도 씨딩층을 갖는 루테늄막을 구비하는 반도체 소자의제조 방법 및 그러한 반도체 소자를 형성하기 위한 제조장비 | |
US20240209497A1 (en) | Method of forming pattern structure including silicon nitride | |
TWI849145B (zh) | 基板處理系統用的縮小直徑承載環硬件 | |
KR102298836B1 (ko) | 플라즈마 화학기상 증착장비용 상부전극 | |
TW202429598A (zh) | 處理半導體元件的方法 | |
US20210017645A1 (en) | Resolving spontaneous arcing during thick film deposition of high temperature amorphous carbon deposition | |
TW202430694A (zh) | 用於腔室的環形泵送 | |
KR20010095991A (ko) | 화학기상증착 장치 |