TWI682814B - 具有多區段厚度控制的化學氣相沉積設備及相關聯製造方法 - Google Patents

具有多區段厚度控制的化學氣相沉積設備及相關聯製造方法 Download PDF

Info

Publication number
TWI682814B
TWI682814B TW107104788A TW107104788A TWI682814B TW I682814 B TWI682814 B TW I682814B TW 107104788 A TW107104788 A TW 107104788A TW 107104788 A TW107104788 A TW 107104788A TW I682814 B TWI682814 B TW I682814B
Authority
TW
Taiwan
Prior art keywords
semiconductor substrate
shower head
profile
chemical mechanical
vacuum chamber
Prior art date
Application number
TW107104788A
Other languages
English (en)
Other versions
TW201916940A (zh
Inventor
方琮瑋
邱義勳
李卓翰
戴遙烽
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201916940A publication Critical patent/TW201916940A/zh
Application granted granted Critical
Publication of TWI682814B publication Critical patent/TWI682814B/zh

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/52Controlling or regulating the coating process
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/4412Details relating to the exhausts, e.g. pumps, filters, scrubbers, particle traps
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45502Flow conditions in reaction chamber
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45563Gas nozzles
    • C23C16/45565Shower nozzles
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/56After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
    • H01L21/02216Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • H01L21/31053Planarisation of the insulating layers involving a dielectric removal step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Mechanical Engineering (AREA)
  • Materials Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

一種化學氣相沉積設備及相關聯方法。化學氣相沉積設 備具有真空室及氣體入口,氣體入口具有氣體入口軸線,製程氣體沿氣體入口軸線被導入到真空室中,且氣體入口配置在靠近真空室的上部區。至少一個排出口配置在靠近真空室的底部區。化學氣相沉積設備還具有噴淋頭,噴淋頭配置在氣體入口下方,具有貫穿噴淋頭的多個孔,多個孔具有至少兩種不同的直徑或密度。噴淋頭將製程氣體重新分佈以形成具有不均勻的厚度的前驅物材料,其與後續化學機械研磨製程的移除輪廓匹配。如此一來,在進行化學機械研磨製程之後所形成的層的平面性得到改善。

Description

具有多區段厚度控制的化學氣相沉積設備及相關聯製造方法
本發明實施例是有關於一種具有多區段厚度控制的化學氣相沉積設備及相關聯製造方法。
在積體電路(integrated circuit,IC)的製作中,化學氣相沉積(chemical vapor deposition,CVD)是在基底上形成薄層或薄膜的各種重要製程中的一種。在化學氣相沉積製程中,基底被暴露至前驅物氣體(precursor gas),所述前驅物氣體在所述基底的表面處進行反應並在其上沉積反應產物。
化學氣相沉積設備設計的當前趨勢趨向於處理具有大的尺寸的單一晶片(wafer),此步驟可與其他製造製程步驟整合在一起。隨著基底尺寸的增大,已研究出例如氣體分佈系統、基底加熱系統及基底冷卻系統等方式、以及腔室構造、設計及對稱以及其他方式,以在基底上形成均勻的膜(換句話說,具有較小厚度 變化的膜)。
本發明實施例的一種化學氣相沉積設備,包括:真空室、氣體入口、至少一個排出口、晶片吸盤以及噴淋頭。氣體入口,具有氣體入口軸線,製程氣體沿所述氣體入口軸線被導入到所述真空室中,且所述氣體入口配置在靠近所述真空室的上部區。至少一個排出口,配置在靠近所述真空室的底部區。晶片吸盤,配置在所述氣體入口與所述排出口之間,以固持半導體基底。噴淋頭,配置在所述氣體入口下方,具有貫穿所述噴淋頭的多個孔,所述多個孔具有至少兩種不同的直徑或密度。
本發明實施例的一種化學氣相沉積(CVD)方法,其步驟如下。決定化學機械研磨(CMP)製程的化學機械研磨移除輪廓;根據所決定的所述化學機械研磨移除輪廓,將前驅物材料沉積到半導體基底上,使得所沉積的所述前驅物材料具有與所述化學機械研磨移除輪廓匹配的厚度輪廓;以及對所述前驅物材料執行所述化學機械研磨製程,以形成具有平面表面的介電層或金屬層。
本發明實施例的一種在半導體基底之上形成平面的介電層的方法,其步驟如下。從配置在靠近真空室的上部區的氣體入口將製程氣體施加到所述真空室中;藉由配置在所述氣體入口下方的噴淋頭將所述製程氣體往所述真空室下游,其中所述製程氣體 被重新定向,以在側向上不均勻地分佈在所述噴淋頭下方;將所述製程氣體沉積到配置在所述噴淋頭與排出口之間的所述半導體基底上,以形成介電材料,使得藉由所述製程氣體的不均勻分佈,所沉積的所述介電材料從所述半導體基底的中心區到所述半導體基底的邊緣區具有不均勻的厚度輪廓,所述排出口配置在靠近所述真空室的底部區。
100‧‧‧化學氣相沉積設備
102‧‧‧真空室
104‧‧‧半導體基底
106‧‧‧氣體入口
108‧‧‧製程氣體
110‧‧‧排出口
112‧‧‧孔
114‧‧‧前驅物材料
116、132‧‧‧被重新定向的氣體
118、124‧‧‧電極
120‧‧‧晶片吸盤
122‧‧‧噴淋頭
125‧‧‧氣體分佈系統
126‧‧‧阻擋板
130‧‧‧氣體入口軸線
201‧‧‧第一控制區段
202‧‧‧第二控制區段
203‧‧‧第三控制區段
302‧‧‧化學機械研磨工具
304‧‧‧金屬層
306、308、400‧‧‧簡圖
402‧‧‧第一區
404‧‧‧第二區
500‧‧‧流程圖
502、504、506、508、510‧‧‧動作
圖1示出根據一些實施例的化學氣相沉積設備的透視圖。
圖2示出根據一些實施例的化學氣相沉積設備的一部分-噴淋頭孔結構的俯視圖。
圖3A至圖3B示出根據一些實施例的具有與預定化學機械研磨(chemical-mechanical polishing,CMP)移除輪廓匹配的沉積厚度輪廓的化學氣相沉積(CVD)的方法。
圖3C示出根據一些替代性實施例的具有與預定化學機械研磨移除輪廓匹配的沉積厚度輪廓的化學氣相沉積(CVD)的方法。
圖4示出所公開方法的實施例與先前的方式在進行化學機械研磨製程之後的晶片厚度控制比較。
圖5示出根據一些實施例的化學氣相沉積(CVD)的方法的流程圖。
以下公開內容提供用於實作所提供主題的不同特徵的許多不同的實施例或實例。以下闡述元件及配置的具體實例以簡化本公開內容。當然,這些僅為實例且不旨在進行限制。舉例來說,以下說明中將第二特徵形成於第一特徵「之上」或第一特徵「上」可包括其中第一特徵與第二特徵被形成為直接接觸的實施例,且也可包括其中第一特徵與第二特徵之間可形成有附加特徵、從而使得所述第一特徵與所述第二特徵可能不直接接觸的實施例。另外,本公開內容可能在各種實例中重複使用參考標號及/或字母。這種重複是出於簡潔及清晰的目的,而不是自身表示所論述的各種實施例及/或配置之間的關係。
另外,為易於說明,本文中可能使用例如「在...之下(beneath)」、「在...下面(below)」、「下部的(lower)」、「在...上方(above)」、「上部的(upper)」等空間相對性用語來闡述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對性用語旨在除圖中所繪示的取向外還囊括裝置在使用或操作中的不同取向。設備可具有其他取向(旋轉90度或其他取向),且本文中所用的空間相對性用語可同樣相應地進行解釋。
特徵尺寸的迅速縮小及裝置數目的增加使每新一代積體電路(尤其是邏輯晶片及微處理器)需要更多的金屬內連線層。隨著內連線層的增加,表面構形(surface topography)的快速累積(build-up)往往會使金屬沉積具有不良的階梯覆蓋率(step coverage)。因此,需要在層間介電層(inter-layer dielectric,ILD)表面上採用全域平面化技術(global planarization technique)。為了使更複雜晶片(chip)設計的晶片形成平且光滑的表面的一種方式是在進行研磨製程之後執行均勻且平面的沉積。所述沉積是藉由將平均沉積厚度及厚度差異(thickness variance)保持在特定範圍內來控制。在沉積前驅物材料之後,所採用的各種常用研磨解決方案中的一種是化學機械研磨(CMP)。理想上,晶片應在整個所述晶片上被均質地且均勻地研磨。在晶片內的每個測量點上移除速率應相同。令人遺憾的是,事實上,由於化學機械研磨接墊變形輪廓、壓力分佈等因素,使得在進行化學機械研磨製程之後的晶片記憶體在局部厚度變化。此種厚度變化包括但不限於邊緣效應(edge effect),在所述邊緣效應中厚度變化恰好出現在晶片的邊緣處。因此,即便在研磨製程之前平均沉積厚度及厚度差異得到控制,研磨輪廓仍將產生不可預測的研磨後厚度輪廓(post-polishing thickness profile)。舉例來說,如果所施加的研磨製程在晶片的邊緣處具有較大的移除速率(即,所述研磨製程將在假定為平面的表面上產生凸起表面輪廓),則具有凹陷沉積表面輪廓的第一晶片將至少局部地「偏置」,而具有凸起沉積表面輪廓的第二晶片在所述研磨製程之後將具有較差的表面變化。因此,難以控制所得晶片狀況,此可能增加批量生產的失控率(out of control rate)及重工率(rework rate)。
本發明實施例涉及一種用於在基底之上形成平面的介電 層或金屬層的化學氣相沉積設備及相關聯製程方法。在一些實施例中,決定化學機械研磨製程的化學機械研磨移除輪廓。接著根據所決定的化學機械研磨移除輪廓,將前驅物材料沉積在基底之上,使得所沉積的前驅物材料具有與所述化學機械研磨移除輪廓匹配的厚度輪廓。接著,對前驅物材料執行化學機械研磨製程,以形成具有平面表面的介電層或金屬層。舉例來說,可將化學機械研磨製程的化學機械研磨移除輪廓決定成使得所述化學機械研磨製程的移除速率從晶片的邊緣區到中心區線性地減小。接著,以與化學機械研磨製程的移除速率實質上相等或至少與所述移除速率的趨勢匹配的沉積速率,將前驅物材料沉積在所述基底之上。在沉積前驅物材料之後,執行化學機械研磨製程。由於介電材料或金屬材料的沉積速率與後續移除速率匹配,因此所形成的介電層或金屬層的平面性(planarity)得到改善。在一些實施例中,前驅物材料的沉積速率是藉由調整沉積室的噴淋頭的孔排列來控制。在以上實例中,噴淋頭可具有從沉積室的邊緣區到所述沉積室的中心區減小的孔密度或孔尺寸。
圖1示出根據一些實施例的化學氣相沉積設備100的透視圖。化學氣相沉積設備100包括真空室102。氣體入口106配置在真空室102的一側處,例如靠近具有氣體入口軸線130的真空室102的上部區。至少一個排出口110配置在真空室的相對一側處,例如靠近真空室102的底部區。製程氣體108從氣體入口106被導入到真空室102中且以層狀(laminar)或實質上層狀的方式 傳遞到排出口110。晶片吸盤(wafer chuck)120配置在氣體入口106與排出口110之間,且配置在真空室102的下部區域處。晶片吸盤120固持例如半導體基底104,例如是200毫米(mm)矽晶片、300mm矽晶片或450mm矽晶片等。
氣體分佈系統125配置在氣體入口106與晶片吸盤120之間且靠近氣體入口106以分佈製程氣體108。在一些實施例中,氣體分佈系統125包括阻擋板(block plate)126,阻擋板126具有貫穿阻擋板126形成的多個開孔(aperture)。阻擋板126在施加製程氣體108時提供引導。在一些實施例中,阻擋板126的所述多個開孔可以實質上相同的直徑均勻地排列。在一些替代性實施例中,所述多個開孔可在阻擋板126的中心區中比在阻擋板126的邊緣區中配置得少,或者在阻擋板126的所述中心區中的尺寸比在阻擋板126的所述邊緣區中的尺寸小。所述多個開孔的不均勻排列為製程氣體108的分佈提供偏置,例如當氣體入口106配置在真空室102的中心區處時,對製程氣體108在真空室102的所述中心區處的不均勻累積加以修正。因此,被重新定向的氣體132會均勻地到達真空室102的下部區的中心區及邊緣區。
在一些實施例中,氣體分佈系統125包括設置在阻擋板126下方的噴淋頭122,噴淋頭122具有與晶片吸盤120的側向尺寸近似相等的側向尺寸。在一些實施例中,噴淋頭122具有貫穿噴淋頭122的多個孔112,所述多個孔112具有至少兩種不同的直徑或密度。所述多個孔112的不均勻排列為製程氣體108提供引 導,以在噴淋頭122下游產生不均勻的被重新定向的氣體116。噴淋頭122的孔排列及對應的不均勻的被重新定向的氣體116是根據一個或多個後續製作步驟的表面輪廓變化特性來決定,使得所得的總表面輪廓為平面的或在控制之下。在一些實施例中,噴淋頭122的孔排列及對應的不均勻的被重新定向的氣體116是根據在化學氣相沉積設備100中執行的化學氣相沉積製程之後所進行的化學機械研磨製程來決定。更具體來說,噴淋頭122的孔排列是根據在化學氣相沉積製程之後執行的化學機械研磨製程來決定,使得藉由所述化學氣相沉積製程而形成具有不均勻頂表面的前驅物材料114且前驅物材料114用以抵銷所述化學機械研磨製程的不均勻因素。
前驅物材料114可為介電材料或金屬材料。舉例來說,前驅物材料114可為用於內連線金屬線或金屬通孔的銅或銅合金。前驅物材料114還可以是在電子裝置的製作中被用來隔離多個導電層、電容器及用於進行表面保護(surface passivation)的二氧化矽及氮化矽材料。這些膜還可用于進行包封以保護裝置免於因大氣要素(例如水分及氧氣等)而受到腐蝕。
在一些實施例中,化學氣相沉積設備100可為電漿增強型化學氣相沉積(plasma-enhanced chemical vapor deposition,PECVD)設備、大氣壓化學氣相沉積(atmospheric pressure,CVD)設備或金屬有機化學氣相沉積(metal organic CVD)設備。真空室102的上部區為圓頂(dome)或凸緣(flange)。晶片吸盤120 的直徑與噴淋頭122的直徑實質上相同且可沿軸線130垂直地移動。可移動的晶片吸盤120用於調整其在真空室102中的位置。加熱系統或冷卻系統可包括在晶片吸盤120中,以加熱或冷卻半導體基底104及/或被配置成加熱或冷卻真空室102的壁。電漿增強型化學氣相沉積是一種製程,其可在比標準化學氣相沉積(CVD)的溫度低的溫度下在半導體基底104上沉積各種材料的薄膜。可將直流(direct current,DC)電源或射頻(radio frequency,RF)電源附接到真空室102,以在電漿增強型化學氣相沉積製程中生成電漿。在電漿增強型化學氣相沉積製程中,沉積是藉由在平行的電極(射頻激勵電極(RF-energized electrode)或直流電極124與接地電極(grounded electrode)118)之間引入反應氣體來實現。或者,所述腔室可具有線圈以生成較高密度的經電感耦合電漿。在任一種情形中,氣體分佈系統125在所得膜均勻性方面起著重要作用。電極124與電極118之間的電容耦合將反應氣體激發成電漿,此會引發化學反應且使得反應產物沉積在基底上。根據特定膜要求,放置在接地電極118上的半導體基底104可被加熱到250℃到350℃。相比之下,不進行電漿激發(plasma excitation)的標準化學氣相沉積可能需要更高的溫度,例如加熱到在600℃與800℃之間的範圍。由於化學氣相沉積的溫度可能損壞被製作的裝置,因此,在許多應用中較低的沉積溫度是至關重要的。通常使用電漿增強型化學氣相沉積來沉積的膜是氮化矽(SixNy)、二氧化矽(SiO2)、氮氧化矽(SiOxNy)、碳化矽(SiC) 及非晶矽(α-Si)。矽烷(SiH4)(矽來源氣體)與氧來源氣體進行組合以形成二氧化矽,或者是矽烷(矽來源氣體)與氮來源氣體進行組合從而形成氮化矽。在一些實施例中,使用正矽酸乙酯(tetraethylorthosilicate,TEOS)材料並藉由電漿增強型化學氣相沉積製程來形成氧化物層(即電漿增強型正矽酸乙酯(plasma enhanced TEOS,PETEOS)製程)。藉由電漿激發,會從正矽酸乙酯/氧獲得高的沉積速率。
圖2示出根據一些實施例的圖1所示化學氣相沉積設備100的噴淋頭122的俯視圖。作為實例,噴淋頭122可具有從噴淋頭122的中心區到噴淋頭122的周邊區界定的第一控制區段201、第二控制區段202以及第三控制區段203。控制區段201、202及203中的每一者包括多個孔112。第二控制區段202的孔112的平均直徑比第一控制區段201的平均直徑大出約4%到約8%,而第三控制區段203的孔112的平均直徑比第二控制區段202的平均直徑大出約4%到約8%。第一控制區段201、第二控制區段202及第三控制區段203可具有實質上相同數目的孔環(hole ring)。舉例來說,控制區段201、202及203中的每一者可包括10個孔環。第一控制區段201、第二控制區段202及第三控制區段203的每一環中的孔112的密度可實質上相同,即沿孔環的周界、每一環的兩個孔112之間的距離可以相同。作為更具體的實例,第一控制區段201的孔112具有從約0.68mm到約0.72mm範圍內的平均直徑。第二控制區段202的孔112具有從約0.72mm到約 0.76mm範圍內的平均直徑。第三控制區段203的孔112具有從約0.76mm到約0.80mm範圍內的平均直徑。控制區段201、202及203的孔112的直徑的誤差範圍可小於20微米(μm)。如以上在圖1中所論述,圖2僅是用於說明而非用於限制的噴淋頭122的孔排列的實例。所屬領域中的普通技術人員應理解,噴淋頭122的孔排列可以各種方式來設計且可進行改變以將製程氣體重新定向來實現所期望的分佈。
圖3A至圖3B示出根據一些實施例的具有與預定化學機械研磨移除輪廓匹配的沉積厚度輪廓的化學氣相沉積(CVD)的方法。如圖3B中所示,進行藉由化學機械研磨工具302執行的研磨製程之後,在化學氣相沉積設備100中執行沉積製程。在所述沉積製程之前決定化學機械研磨工具302的化學機械研磨移除輪廓。對於大的基底大小(例如,具有為200mm到300mm或甚至450mm或大於450mm的直徑的矽晶片)來說,難以對整個晶片均勻地執行研磨製程。如此一來,研磨製程的移除速率可能沿晶片表面變化。如圖3A中所示,首先決定化學機械研磨移除輪廓,所述化學機械研磨移除輪廓作為實例由簡圖306示出。在簡圖306中,研磨製程以在邊緣區處比在中心區處快出約6.7%的方式對具有約190mm的直徑的晶片進行研磨,且如果所述研磨製程是對平面表面執行,則將得到中心厚的表面輪廓。化學機械研磨移除輪廓可藉由建模製程(modeling process)或原型試驗(prototype test)來決定。接著,將化學氣相沉積設備100中的沉積製程設計成將 前驅物材料114形成到半導體基底104上。目標化學氣相沉積厚度輪廓的實例由簡圖308示出,其與簡圖306中所示CMP移除輪廓匹配。如簡圖308中所示,基底的中心區具有厚度為近似17800埃(Å)的前驅物材料,而所述基底的邊緣區則具有厚度約18400Å的較厚的前驅物材料。此為非均勻沉積的實例。如以上所說明,化學氣相沉積厚度輪廓可藉由將噴淋頭122配置在真空室102的氣體入口106下方來控制。在此實例中,噴淋頭122具有孔112,孔112在邊緣區處的直徑比在中心區處的直徑大。製程氣體108穿過孔112且作為被重新定向的氣體116而累積在噴淋頭122下方。被重新定向的氣體116在側向上不均勻地分佈,其在邊緣區處具有的密度比在中心區處的密度大。如此一來,所沉積的前驅物材料114為非均勻的,且在此實例中在邊緣處是厚的。接著,對前驅物材料114執行化學機械研磨製程,以形成具有平面表面的介電層或金屬層304。
圖3C示出根據一些替代性實施例的具有與預定化學機械研磨移除輪廓匹配的沉積厚度輪廓的化學氣相沉積(CVD)的方法。與圖3B中所示實例相比,在一些替代性實施例中,化學機械研磨製程可以在邊緣區處比在中心區處慢的方式執行研磨製程,且會得到凸起形狀移除輪廓,而非圖3B的簡圖306中所示凹陷形狀移除輪廓。所述沉積製程被設計成將具有凸起形狀的前驅物材料114形成到半導體基底104上,以與CMP移除輪廓匹配。噴淋頭122配置在真空室102的氣體入口106下方且具有孔112, 孔112在邊緣區處的直徑比在中心區處的直徑小。製程氣體108穿過孔112且作為被重新定向的氣體116而累積在噴淋頭122下方。被重新定向的氣體116在側向上不均勻地分佈,其在邊緣區處具有的密度比在中心區處的密度小。如此一來,所沉積的前驅物材料114為非均勻的,且在此實例中在中心處是厚的。接著,對前驅物材料114執行化學機械研磨製程,以形成具有平面表面的介電層或金屬層304。化學機械研磨移除輪廓還可根據研究介電層或金屬層304的表面輪廓來分析及改變,以進一步改善介電層或金屬層304的所述表面輪廓。
圖4示出所公開方法的實施例與先前的方式在進行化學機械研磨製程之後的晶片厚度控制比較。簡圖400示出因化學氣相沉積製程及化學機械研磨製程而造成的半導體基底的表面輪廓的失控(out of control,OOC)率。在第一區402中,執行第一組試驗,在所述第一組試驗中執行化學氣相沉積製程及化學機械研磨製程,以分別用以形成具有均勻厚度的平面表面輪廓。厚度品質是藉由平均厚度及變度(variance)來控制。測量結果示出第一組試驗的失控率在約4%與12%之間。在第二區404中,以本申請中所公開的方式執行第二組試驗,在所述第二組試驗中,研究化學機械研磨製程的移除輪廓,並對具有與所述化學機械研磨製程的移除輪廓匹配的表面輪廓的前驅物材料執行化學氣相沉積製程。測量結果示出第二組試驗的失控率幾乎低於7%且明顯優於第一組。
圖5示出根據一些實施例的化學氣相沉積的方法的流程圖500。
在動作502處,決定化學機械研磨製程的化學機械研磨移除輪廓。化學機械研磨移除輪廓可藉由建模製程或原型試驗來決定。
在動作504處,執行沉積製程,以將具有與化學機械研磨移除輪廓匹配的厚度輪廓的前驅物材料沉積到半導體基底上。所述沉積製程是藉由從室的一側到所述室的相對一側施加製程氣體來執行。所述室可為水平管式反應器(horizontal tube reactor)或垂直管式反應器(vertical tube reactor)、噴淋頭式反應器、大氣壓化學氣相沉積反應器、金屬有機化學氣相沉積反應器、光誘導學氣相沉積反應器(photo induced CVD reactor)或電漿增強型化學氣相沉積反應器以及其他室類型。厚度輪廓可藉由將噴淋頭配置在所述室的氣體入口下方,以將製程氣體重新分佈來控制。噴淋頭具有孔,所述孔在邊緣區處的直徑與在中心區處的直徑不同。製程氣體穿過所述孔並以在側向上不均勻地分佈的方式累積在噴淋頭下方,並且到達被配置成與所述製程氣體的流動路徑的軸線實質上垂直的半導體基底。如此一來,所沉積的前驅物材料為非均勻的,其例如在邊緣處是厚的或在中心處是厚的。
在動作506處,對所沉積的前驅物材料執行化學機械研磨製程,以形成具有實質上為平面的頂表面的介電層或金屬層。
在508處,在一些實施例中,執行表面輪廓分析並產生 改造表面輪廓。所述沉積製程可根據改造表面輪廓來改變,以改善用於下一輪製作的介電層或金屬層的頂表面的平面性。
在508處,在一些實施例中,執行表面輪廓分析以產生表面輪廓結果。如果表面輪廓結果是可接受的,則工件準備好進行後續製程。
在510處,如果表面輪廓結果是不可接受的,則產生改造表面輪廓。所述沉積製程可根據改造表面輪廓來改變,以改善用於下一輪製作的介電層或金屬層的頂表面的平面性。
大體來說,本發明實施例涉及一種經優化的化學氣相沉積設備,其被設計成沉積具有與後續製程的移除輪廓匹配的表面輪廓的前驅物材料,以形成更可靠的平面層。更具體來說,本發明實施例是有關使用化學氣相沉積室的噴淋頭,將製程氣體重新分佈,以形成具有與後續化學機械研磨製程的移除輪廓匹配的不均勻厚度的前驅物材料。如此一來,在化學機械研磨製程之後形成的層的平面性得到改善。
因此,應知,一些實施例涉及一種化學氣相沉積設備。所述化學氣相沉積設備包括真空室。所述化學氣相沉積設備還包括:氣體入口,具有氣體入口軸線,製程氣體沿所述氣體入口軸線被導入到所述真空室中,且所述氣體入口配置在靠近所述真空室的上部區;以及至少一個排出口,配置在靠近所述真空室的底部區。所述化學氣相沉積設備還包括晶片吸盤,所述晶片吸盤配置在所述氣體入口與所述排出口之間,以固持半導體基底。所述 化學氣相沉積設備還包括噴淋頭,所述噴淋頭配置在所述氣體入口下方,具有貫穿所述噴淋頭的多個孔,所述多個孔具有至少兩種不同的直徑或密度。
在一實施例中,所述噴淋頭被配置成重新定向所述製程氣體,以在側向上不均勻地分佈,使得前驅物材料在中心區及邊緣區處以不均勻的厚度沉積到所述半導體基底上。
在一實施例中,所述噴淋頭的孔排列是根據在所述真空室中執行化學氣相沉積製程之後的化學機械研磨製程的表面輪廓變化特性來決定。
在一實施例中,所述噴淋頭具有從所述噴淋頭的中心區到所述噴淋頭的周邊區界定的第一控制區段、第二控制區段及第三控制區段,各所述控制區段包括多個孔。所述第二控制區段的所述孔的平均直徑比所述第一控制區段的所述孔的平均直徑大出約4%到約8%,且所述第三控制區段的所述孔的平均直徑比所述第二控制區段的所述孔的所述平均直徑大出約4%到約8%。所述第一控制區段、所述第二控制區段及所述第三控制區段具有相同的由孔形成的圓環。
在一實施例中,所述第一控制區段的所述孔具有約0.68mm到約0.72mm範圍內的平均直徑。述第二控制區段的所述孔具有約0.72mm到約0.76mm範圍內的平均直徑。所述第三控制區段的所述孔具有約0.76mm到約0.80mm範圍內的平均直徑。
其他實施例涉及一種化學氣相沉積方法。在此方法中, 決定化學機械研磨(CMP)製程的化學機械研磨移除輪廓。根據所決定的所述化學機械研磨移除輪廓將前驅物材料沉積到半導體基底上,使得所沉積的所述前驅物材料具有與所述化學機械研磨移除輪廓匹配的厚度輪廓。接著對所述前驅物材料執行所述化學機械研磨製程,以形成具有平面表面的介電層或金屬層。
在一實施例中,所述前驅物材料沉積在所述半導體基底上,使得所述前驅物材料的厚度從所述半導體基底的中心區到所述半導體基底的周邊區增加。
在一實施例中,所述半導體基底的所述周邊區中的所述前驅物材料的所述厚度比所述中心區中的所述前驅物材料的所述厚度大出至少3%。
在一實施例中,所述前驅物材料的所述厚度從所述半導體基底的所述中心區到所述半導體基底的所述周邊區線性地增加。
在一實施例中,所述前驅物材料是藉由經由噴淋頭施加製程氣體而被沉積到所述半導體基底上,其中所述製程氣體被所述噴淋頭重新定向以不均勻地分佈。
在一實施例中,所述前驅物材料是在電漿增強型化學氣相沉積(PECVD)設備中沉積,所述電漿增強型化學氣相沉積設備包括具有不同尺寸的孔的噴淋頭。
在一實施例中,所述前驅物材料在所述半導體基底上被沉積成使得所述前驅物材料的厚度從所述半導體基底的中心區到 所述半導體基底的周邊區減少。
在一實施例中,所述化學氣相沉積方法還包括:在執行所述化學機械研磨製程之後,對所述半導體基底執行表面輪廓分析並產生改造表面輪廓;以及將第二前驅物材料沉積到第二半導體基底上,使得所沉積的所述第二前驅物材料具有與所述改造表面輪廓匹配的厚度輪廓。
在一實施例中,所述前驅物材料是氧化物材料且是藉由電漿增強型正矽酸乙酯(PETEOS)製程形成。
此外,其他實施例涉及一種在半導體基底之上形成平面的介電層的方法。在此方法中,從配置在靠近真空室的上部區的氣體入口將製程氣體施加到所述真空室中。藉由配置在所述氣體入口下方的噴淋頭將所述製程氣體往所述真空室下游引導,其中所述製程氣體被重新定向,以在側向上不均勻地分佈在所述噴淋頭下方。將所述製程氣體沉積到配置在所述噴淋頭與排出口之間的所述半導體基底上,以形成介電材料,使得藉由所述製程氣體的不均勻分佈,所沉積的所述介電材料從所述半導體基底的中心區到所述半導體基底的邊緣區具有不均勻的厚度輪廓,所述排出口配置在靠近所述真空室的底部區。
在一實施例中,所述方法還包括:對所沉積的所述介電材料執行化學機械研磨(CMP)製程,使得所述介電材料被研磨而形成具有實質上為平面的頂表面的介電層;其中所沉積的所述介電材料的所述不均勻的厚度輪廓與所述化學機械研磨製程的化 學機械研磨移除輪廓匹配。
在一實施例中,所述方法還包括:對所述介電層執行表面輪廓分析,並產生改造表面輪廓;更換或調整所述真空室內的所述噴淋頭;以及將第二半導體基底放置到所述真空室,以將第二介電材料沉積到所述第二半導體基底上,使得所沉積的所述第二介電材料具有與所述改造表面輪廓匹配的厚度輪廓。
在一實施例中,所述介電材料在所述半導體基底上被沉積成使得所述介電材料的厚度從所述半導體基底的中心區到所述半導體基底的周邊區增加。
在一實施例中,所述真空室的所述噴淋頭被製備成具有從中心區到邊緣區界定的至少三個控制區段,其中各所述控制區段中具有多個孔,所述多個孔具有平均直徑,其中所述平均直徑從所述中心區到所述邊緣區單調地增大或單調地減小。
在一實施例中,所述介電材料是藉由電漿增強型化學氣相沉積(PECVD)製程形成。
以上概述了若干實施例的特徵,以使所屬領域中的技術人員可更好地理解本發明的各個方面。所屬領域中的技術人員應知,他們可容易地使用本發明作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的及/或實現與本文中所介紹的實施例相同的優點。所屬領域中的技術人員還應認識到,這些等效構造並不背離本發明的精神及範圍,而且他們可在不背離本發明的精神及範圍的條件下對其作出各種改變、代替及 變更。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
500‧‧‧流程圖
502、504、506、508、510‧‧‧動作

Claims (10)

  1. 一種化學氣相沉積設備,包括:真空室;氣體入口,具有氣體入口軸線,製程氣體沿所述氣體入口軸線被導入到所述真空室中,且所述氣體入口配置在靠近所述真空室的上部區;至少一個排出口,配置在靠近所述真空室的底部區;晶片吸盤,配置在所述氣體入口與所述排出口之間,以固持半導體基底;以及噴淋頭,配置在所述氣體入口下方,具有貫穿所述噴淋頭的多個孔,所述多個孔具有至少兩種不同的直徑或密度,其中所述噴淋頭的所述多個孔的排列是根據在所述真空室中執行化學氣相沉積製程之後的化學機械研磨製程的表面輪廓變化特性來決定。
  2. 如申請專利範圍第1項所述的化學氣相沉積設備,其中所述噴淋頭被配置成重新定向所述製程氣體,以在側向上不均勻地分佈,使得前驅物材料在中心區及邊緣區處以不均勻的厚度沉積到所述半導體基底上。
  3. 如申請專利範圍第1項所述的化學氣相沉積設備,其中所述噴淋頭具有從所述噴淋頭的中心區到所述噴淋頭的周邊區界定的第一控制區段、第二控制區段及第三控制區段,各所述控制區段包括多個孔; 其中所述第二控制區段的所述孔的平均直徑比所述第一控制區段的所述孔的平均直徑大出約4%到約8%,且所述第三控制區段的所述孔的平均直徑比所述第二控制區段的所述孔的所述平均直徑大出約4%到約8%,或其中所述第一控制區段、所述第二控制區段及所述第三控制區段具有相同的由孔形成的環,或其中所述第一控制區段的所述孔具有約0.68mm到約0.72mm範圍內的平均直徑;所述第二控制區段的所述孔具有約0.72mm到約0.76mm範圍內的平均直徑;以及所述第三控制區段的所述孔具有約0.76mm到約0.80mm範圍內的平均直徑。
  4. 一種化學氣相沉積(CVD)方法,包括:決定化學機械研磨(CMP)製程的化學機械研磨移除輪廓,藉由阻擋板導入前驅物材料的製程氣體;藉由噴淋頭將所述製程氣體導出所述阻擋板,所述噴淋頭具有多個孔,其中所述噴淋頭的所述多個孔的排列是根據所決定的所述化學機械研磨移除輪廓來決定;根據所決定的所述化學機械研磨移除輪廓,將所述前驅物材料沉積到半導體基底上,使得所沉積的所述前驅物材料具有與所述化學機械研磨移除輪廓匹配的厚度輪廓;以及對所述前驅物材料執行所述化學機械研磨製程,以形成具有平面表面的介電層或金屬層。
  5. 如申請專利範圍第4項所述的化學氣相沉積方法,其中所述前驅物材料沉積在所述半導體基底上,使得所述前驅物材料的厚度從所述半導體基底的中心區到所述半導體基底的周邊區增加,或其中所述半導體基底的所述周邊區中的所述前驅物材料的所述厚度比所述中心區中的所述前驅物材料的所述厚度大出至少3%,或其中所述前驅物材料的所述厚度從所述半導體基底的所述中心區到所述半導體基底的所述周邊區線性地增加。
  6. 如申請專利範圍第4項所述的化學氣相沉積方法,其中所述前驅物材料是藉由經由所述噴淋頭施加所述製程氣體而被沉積到所述半導體基底上,其中所述製程氣體被所述噴淋頭重新定向以不均勻地分佈。
  7. 如申請專利範圍第4項所述的化學氣相沉積方法,其中所述前驅物材料在所述半導體基底上被沉積成使得所述前驅物材料的厚度從所述半導體基底的中心區到所述半導體基底的周邊區減少。
  8. 如申請專利範圍第4項所述的化學氣相沉積方法,還包括:在執行所述化學機械研磨製程之後,對所述半導體基底執行表面輪廓分析並產生改造表面輪廓;以及將第二前驅物材料沉積到第二半導體基底上,使得所沉積的所述第二前驅物材料具有與所述改造表面輪廓匹配的厚度輪廓。
  9. 一種在半導體基底之上形成平面的介電層的方法,包括:提供化學機械研磨(CMP)製程的化學機械研磨移除輪廓;從配置在靠近真空室的上部區的氣體入口將製程氣體施加到所述真空室中;藉由配置在所述氣體入口下方的噴淋頭將所述製程氣體往所述真空室下游,其中所述製程氣體被重新定向,以在側向上不均勻地分佈在所述噴淋頭下方;將所述製程氣體沉積到配置在所述噴淋頭與排出口之間的所述半導體基底上,以形成介電材料,使得藉由所述製程氣體的不均勻分佈,所沉積的所述介電材料從所述半導體基底的中心區到所述半導體基底的邊緣區具有不均勻的厚度輪廓,所述排出口配置在靠近所述真空室的底部區,其中所述噴淋頭具有多個孔,所述多個孔的排列是根據所述化學機械研磨移除輪廓來決定。
  10. 如申請專利範圍第9項所述的在半導體基底之上形成平面的介電層的方法,還包括:對所沉積的所述介電材料執行所述化學機械研磨製程,使得所述介電材料被研磨而形成具有實質上為平面的頂表面的介電層;其中所沉積的所述介電材料的所述不均勻的厚度輪廓與所述化學機械研磨製程的化學機械研磨移除輪廓匹配; 對所述介電層執行表面輪廓分析,並產生改造表面輪廓;更換或調整所述真空室內的所述噴淋頭;以及將第二半導體基底放置到所述真空室,以將第二介電材料沉積到所述第二半導體基底上,使得所沉積的所述第二介電材料具有與所述改造表面輪廓匹配的厚度輪廓。
TW107104788A 2017-10-27 2018-02-09 具有多區段厚度控制的化學氣相沉積設備及相關聯製造方法 TWI682814B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/795,730 2017-10-27
US15/795,730 US10450655B2 (en) 2017-10-27 2017-10-27 CVD apparatus with multi-zone thickness control

Publications (2)

Publication Number Publication Date
TW201916940A TW201916940A (zh) 2019-05-01
TWI682814B true TWI682814B (zh) 2020-01-21

Family

ID=66243539

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107104788A TWI682814B (zh) 2017-10-27 2018-02-09 具有多區段厚度控制的化學氣相沉積設備及相關聯製造方法

Country Status (3)

Country Link
US (3) US10450655B2 (zh)
CN (1) CN109722652A (zh)
TW (1) TWI682814B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110195215A (zh) * 2019-06-28 2019-09-03 云谷(固安)科技有限公司 气体喷淋头及成膜腔室
CN112908886B (zh) * 2019-11-19 2022-12-02 夏泰鑫半导体(青岛)有限公司 半导体处理设备
CN114075660B (zh) * 2020-08-14 2022-09-27 长鑫存储技术有限公司 喷淋头、化学气相沉积设备及其工作方法
US11971057B2 (en) 2020-11-13 2024-04-30 Taiwan Semiconductor Manufacturing Co., Ltd. Gas transport system
JP2022152978A (ja) * 2021-03-29 2022-10-12 東京エレクトロン株式会社 シリコン膜の形成方法及び処理装置
CN113718333B (zh) * 2021-09-01 2022-09-27 季华实验室 一种外延炉的匀气盒及气体输送组件

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201602404A (zh) * 2014-07-10 2016-01-16 應用材料股份有限公司 在化學氣相沉積反應器中的基座的設計

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5628869A (en) * 1994-05-09 1997-05-13 Lsi Logic Corporation Plasma enhanced chemical vapor reactor with shaped electrodes
US7047099B2 (en) * 2001-06-19 2006-05-16 Applied Materials Inc. Integrating tool, module, and fab level control
US20040060514A1 (en) * 2002-01-25 2004-04-01 Applied Materials, Inc. A Delaware Corporation Gas distribution showerhead
US6793733B2 (en) * 2002-01-25 2004-09-21 Applied Materials Inc. Gas distribution showerhead
JP4707959B2 (ja) * 2004-02-20 2011-06-22 日本エー・エス・エム株式会社 シャワープレート、プラズマ処理装置及びプラズマ処理方法
US7418921B2 (en) * 2005-08-12 2008-09-02 Asm Japan K.K. Plasma CVD apparatus for forming uniform film
DE102007035833B3 (de) * 2007-07-31 2009-03-12 Advanced Micro Devices, Inc., Sunnyvale Fortgeschrittene automatische Abscheideprofilzielsteuerung und Kontrolle durch Anwendung von fortgeschrittener Polierendpunktsystemrückkopplung
US20100018463A1 (en) * 2008-07-24 2010-01-28 Chen-Hua Yu Plural Gas Distribution System
US8470614B2 (en) * 2010-10-28 2013-06-25 Texas Instruments Incorporated PECVD showerhead configuration for CMP uniformity and improved stress
US9741575B2 (en) * 2014-03-10 2017-08-22 Taiwan Semiconductor Manufacturing Co., Ltd. CVD apparatus with gas delivery ring

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201602404A (zh) * 2014-07-10 2016-01-16 應用材料股份有限公司 在化學氣相沉積反應器中的基座的設計

Also Published As

Publication number Publication date
CN109722652A (zh) 2019-05-07
US20190127852A1 (en) 2019-05-02
US10982327B2 (en) 2021-04-20
US10450655B2 (en) 2019-10-22
TW201916940A (zh) 2019-05-01
US20190360103A1 (en) 2019-11-28
US20200017973A1 (en) 2020-01-16
US10975473B2 (en) 2021-04-13

Similar Documents

Publication Publication Date Title
TWI682814B (zh) 具有多區段厚度控制的化學氣相沉積設備及相關聯製造方法
US20220380894A1 (en) Substrate support with varying depths of areas between mesas and corresponding temperature dependent method of fabricating
US11127567B2 (en) Systems and methods for suppressing parasitic plasma and reducing within-wafer non-uniformity
TWI763969B (zh) 用於電漿處理中之均勻性控制的漸縮上電極
JP7530874B2 (ja) 可動エッジリング設計
US11069553B2 (en) Electrostatic chuck with features for preventing electrical arcing and light-up and improving process uniformity
KR102521717B1 (ko) 아킹 (arcing) 을 감소시키기 위한 헬륨 플러그 설계
US20160148813A1 (en) Gas injection method for uniformly processing a semiconductor substrate in a semiconductor substrate processing apparatus
US11443975B2 (en) Planar substrate edge contact with open volume equalization pathways and side containment
US20180033672A1 (en) Substrate support with increasing areal density and corresponding method of fabricating
TWI827654B (zh) 用於基板處理系統之侷限環與在基板處理系統中使用侷限環的方法
TWI849145B (zh) 基板處理系統用的縮小直徑承載環硬件
TW201324577A (zh) 等離子體處理裝置及應用於等離子處理裝置的邊緣環
US20230352278A1 (en) Plasma-exclusion-zone rings for processing notched wafers
US20230253193A1 (en) Substrate support with uniform temperature across a substrate
JP2018014491A (ja) 粒子性能および金属性能の改善のためのescセラミック側壁の加工
TWI670391B (zh) 具有氣體分佈及個別泵送的批次固化腔室
TW202430693A (zh) 可調整式台座