TWI705253B - 檢測設備、晶片承載裝置及電連接單元 - Google Patents

檢測設備、晶片承載裝置及電連接單元 Download PDF

Info

Publication number
TWI705253B
TWI705253B TW108115563A TW108115563A TWI705253B TW I705253 B TWI705253 B TW I705253B TW 108115563 A TW108115563 A TW 108115563A TW 108115563 A TW108115563 A TW 108115563A TW I705253 B TWI705253 B TW I705253B
Authority
TW
Taiwan
Prior art keywords
wafer
lifting structure
circuit board
pressing device
top wall
Prior art date
Application number
TW108115563A
Other languages
English (en)
Other versions
TW202041868A (zh
Inventor
振龍 蔡
基因 羅森塔爾
Original Assignee
美商第一檢測有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商第一檢測有限公司 filed Critical 美商第一檢測有限公司
Priority to TW108115563A priority Critical patent/TWI705253B/zh
Priority to US16/553,190 priority patent/US11029333B2/en
Application granted granted Critical
Publication of TWI705253B publication Critical patent/TWI705253B/zh
Publication of TW202041868A publication Critical patent/TW202041868A/zh

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/04Housings; Supporting members; Arrangements of terminals
    • G01R1/0408Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
    • G01R1/0433Sockets for IC's or transistors
    • G01R1/0441Details
    • G01R1/0466Details concerning contact pieces or mechanical details, e.g. hinges or cams; Shielding
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/04Housings; Supporting members; Arrangements of terminals
    • G01R1/0408Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
    • G01R1/0416Connectors, terminals
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2893Handling, conveying or loading, e.g. belts, boats, vacuum fingers

Abstract

一種檢測設備包含抵壓裝置及晶片承載裝置。晶片承載裝置包含電路板及多個電連接單元。電連接單元具有本體,本體設置於電路板,並與其共同形成容置槽,容置槽中設置有升降結構、支撐結構、彈性組件及探針組件,升降結構具有供晶片設置的晶片容槽,且晶片容槽外露於本體。彈性組件設置於升降結構及支撐結構之間。晶片設置於晶片容槽,而升降結構未被抵壓時,探針組件不與晶片相連接;當升降結構被抵壓而內縮於本體時,探針組件則與晶片相連接而彈性組件呈現受壓狀態。

Description

檢測設備、晶片承載裝置及電連接單元
本發明涉及一種檢測設備、晶片承載裝置及電連接單元,特別是一種用以檢測晶片的檢測設備、晶片承載裝置及電連接單元。
現有常見的記憶體檢測設備,對記憶體進行檢測的方式,是將多個記憶體逐一利用人工或是機械手臂的方式,插設於電路板上的多個電連接座上。隨後,在透過電路板及多個電連接座對多個記憶體進行檢測作業。然而,在具體的應用中,常發生記憶體未穩固地與電連接座連接(例如記憶體的接腳未完全與電連接座的接腳相連接),而發生記憶體應為良品,卻被判定為未通過檢測而為不良品的問題。
本發明的主要目的在於提供一種檢測設備、晶片承載裝置及電連接單元,用以改善現有技術中,記憶體檢測設備利用人工或是機械手臂將記憶體逐一插入於電連接座中,以進行檢測作業時,容易發生記憶體未穩固地插入電連接座中,而導致檢測結果不正確的問題。
為了實現上述目的,本發明提供一種檢測設備,其用以對多個晶片進行檢測,檢測設備包含:一晶片承載裝置及一抵壓裝置。晶片承載裝置包含:至少一電路板及多個電連接單元。多個電連接單元設置於電路板,多個電連接單元用以承載多個晶片, 各個電連接單元包含:一本體、一支撐結構、一升降結構、至少一彈性組件及多個探針組件。本體具有一頂壁及一環側壁,頂壁具有一開孔,環側壁的一端與頂壁的周緣相連接,環側壁的另一端設置於電路板,頂壁、環側壁及電路板共同形成有一容置槽;頂壁彼此相反的兩側面定義為一外側面及一內側面,內側面位於容置槽中。支撐結構設置於電路板,且支撐結構位於容置槽中。升降結構設置於容置槽中,升降結構具有一基部及一承載部,基部位於容置槽中,基部向一側延伸形成承載部,承載部的至少一部分位於開孔中;承載部向遠離基部的一側延伸形成有多個限位部,多個限位部的至少一部分穿出開孔,且多個限位部及承載部共同形成有一晶片容槽,晶片容槽用以容置晶片;升降結構還具有多個連接孔,多個連接孔貫穿基部及承載部。彈性組件設置於容置槽中,彈性組件的一端固定於升降結構,彈性組件的另一端固定於支撐結構,彈性組件受壓所產生的彈性回復力使基部抵靠於頂壁的內側面,且升降結構與支撐結構之間形成有一間隙。各個探針組件的一端固定設置於支撐結構,且探針組件用以與電路板相連接,多個探針組件的另一端穿設於多個連接孔。抵壓裝置能受控制而同時抵壓多個電連接單元限位部,以使多個限位部向相對應的本體的內部移動。其中,當晶片容槽設置有晶片,且限位部未被抵壓裝置抵壓時,位於多個連接孔中的探針組件不與晶片的多個接點部相連接。其中,當晶片容槽設置有晶片,且抵壓裝置抵靠於頂壁的外側面時,外露於本體的限位部,將被抵壓裝置抵壓而內縮於本體中,而多個探針組件將抵頂多個接點部,且多個探針組件及晶片彼此相連接。
為了實現上述目的,本發明還提供一種晶片承載裝置,其包含:一電路板及多個電連接單元。多個電連接單元設置於電路板,多個電連接單元用以承載多個晶片,各個電連接單元包含:一本體、一支撐結構、一升降結構、至少一彈性組件及多個探針 組件。本體具有一頂壁及一環側壁,頂壁具有一開孔,環側壁的一端與頂壁的周緣相連接,環側壁的另一端設置於電路板,頂壁、環側壁及電路板共同形成有一容置槽;頂壁彼此相反的兩側面定義為一外側面及一內側面,內側面位於容置槽中。支撐結構設置於電路板,且支撐結構位於容置槽中。升降結構設置於容置槽中,升降結構具有一基部及一承載部,基部位於容置槽中,基部向一側延伸形成承載部,承載部的至少一部分位於開孔中;承載部向遠離基部的一側延伸形成有多個限位部,多個限位部的至少一部分穿出開孔,且多個限位部及承載部共同形成有一晶片容槽,晶片容槽用以容置晶片;升降結構還具有多個連接孔,多個連接孔貫穿基部及承載部。彈性組件設置於容置槽中,彈性組件的一端固定於升降結構,彈性組件的另一端固定於支撐結構,彈性組件受壓所產生的彈性回復力使基部抵靠於頂壁的內側面,且升降結構與支撐結構之間形成有一間隙。各個探針組件的一端固定設置於支撐結構,且探針組件用以與電路板相連接,多個探針組件的另一端穿設於多個連接孔。其中,當晶片容槽設置有晶片,且限位部未被一抵壓裝置抵壓時,位於多個連接孔中的探針組件不與晶片的多個接點部相連接。其中,當晶片容槽設置有晶片,且抵壓裝置抵靠於頂壁的外側面時,外露於本體的限位部,將被抵壓裝置抵壓而內縮於本體中,而多個探針組件將抵頂多個接點部,且多個探針組件及晶片彼此相連接。
為了實現上述目的,本發明更提供一種電連接單元,其設置於一電路板,電連接單元包含:一本體、一支撐結構、一升降結構、彈性組件及多個探針組件。本體具有一頂壁及一環側壁,頂壁具有一開孔,環側壁的一端與頂壁的周緣相連接,環側壁的另一端設置於電路板,頂壁、環側壁及電路板共同形成有一容置槽;頂壁彼此相反的兩側面定義為一外側面及一內側面,內側面位於容置槽中。支撐結構設置於電路板,且支撐結構位於容置槽 中。升降結構設置於容置槽中,升降結構具有一基部及一承載部,基部位於容置槽中,基部向一側延伸形成承載部,承載部的至少一部分位於開孔中;承載部向遠離基部的一側延伸形成有多個限位部,多個限位部的至少一部分穿出開孔,且多個限位部及承載部共同形成有一晶片容槽,晶片容槽用以容置一晶片;升降結構還具有多個連接孔,多個連接孔貫穿基部及承載部。彈性組件設置於容置槽中,彈性組件的一端固定於升降結構,彈性組件的另一端固定於支撐結構,彈性組件受壓所產生的彈性回復力使基部抵靠於頂壁的內側面,且升降結構與支撐結構之間形成有一間隙。各個探針組件的一端固定設置於支撐結構,且探針組件用以與電路板相連接,多個探針組件的另一端穿設於多個連接孔。其中,當晶片容槽設置有晶片,且限位部未被一抵壓裝置抵壓時,位於多個連接孔中的探針組件不與晶片的多個接點部相連接。其中,當晶片容槽設置有晶片,且抵壓裝置抵靠於頂壁的外側面時,外露於本體的限位部,將被抵壓裝置抵壓而內縮於本體中,而多個探針組件將抵頂多個接點部,且多個探針組件及晶片彼此相連接。
本發明的有益效果可以在於:本發明的檢測設備、晶片承載裝置及電連接單元,透過電連接單元所具有的升降結構、彈性組件、多個探針組件及絕緣支撐組件的相互配合,可以在晶片設置於晶片容槽中,且抵壓裝置抵壓限位部時,使升降結構及其所承載的晶片一同向靠近多個探針組件的方向移動,據以可以使多個探針組件抵頂多個晶片,從而可改善現有技術中,晶片與電連接座未正確連接,而導致檢測結果不正確的問題。
為使能更進一步瞭解本發明的特徵及技術內容,請參閱以下有關本發明的詳細說明與附圖,然而所附圖式僅提供參考與說明用,並非用來對本發明加以限制者。
E‧‧‧檢測設備
E1‧‧‧晶片承載裝置
1‧‧‧電路板
2‧‧‧電連接單元
20‧‧‧探針組件
201‧‧‧針體
2011‧‧‧限位凸部
201A‧‧‧接觸端
201B‧‧‧尾端
201C‧‧‧外露區段
201D‧‧‧內藏區段
201E‧‧‧固定區段
202‧‧‧彈簧
202A‧‧‧第一緊密區段
202B‧‧‧彈性區段
202C‧‧‧第二緊密區段
21‧‧‧本體
21A‧‧‧開孔
21B‧‧‧容置槽
21C‧‧‧鎖孔
211‧‧‧頂壁
2111‧‧‧外側面
2112‧‧‧內側面
212‧‧‧環側壁
22‧‧‧升降結構
22A‧‧‧連接孔
22B‧‧‧晶片容槽
22C‧‧‧卡合槽
221‧‧‧基部
222‧‧‧承載部
223‧‧‧限位部
223A‧‧‧外側面
23‧‧‧支撐結構
23A‧‧‧卡合槽
231‧‧‧底座結構
231A‧‧‧穿孔
232‧‧‧輔助結構
232A‧‧‧支撐孔
2321‧‧‧抵頂結構
24‧‧‧彈性組件
E2‧‧‧抵壓裝置
30‧‧‧溫度調整組件
31‧‧‧溫度調節器
311‧‧‧平坦結構
3111‧‧‧平坦接觸面
312‧‧‧凸出部
31A‧‧‧流體入口
31B‧‧‧流體出口
32‧‧‧蓋體
32A‧‧‧容置空間
40‧‧‧抽氣組件
401‧‧‧罩體
40A‧‧‧凹槽
40B‧‧‧容置開孔
40C‧‧‧抽氣孔
50‧‧‧氣密件
60‧‧‧結構加強件
60A‧‧‧卡合槽
SP‧‧‧容置空間
C‧‧‧晶片
C1‧‧‧接點部
C2‧‧‧外側面
S‧‧‧間隙
T‧‧‧探針通道
D1‧‧‧間距
D2‧‧‧距離
H1‧‧‧高度
G‧‧‧間隙
圖1為本發明的檢測裝置的示意圖。
圖2為本發明的檢測裝置的分解示意圖。
圖3為本發明的電連接單元設置於電路板的局部放大示意圖。
圖4為本發明的電連接單元的分解剖面示意圖。
圖5為本發明的電連接單元沿圖3所示剖面線V剖開的剖面示意圖。
圖6為本發明的電連接單元沿圖3所示剖面線VI剖開的剖面示意圖。
圖7為本發明的電連接單元設置有晶片的示意圖。
圖8為本發明的電連接單元沿圖7所示剖面線VII剖開的剖面示意圖。
圖9為本發明的電連接單元被抵壓裝置抵壓的示意圖。
圖10為本發明的電連接單元沿圖9所示剖面線X剖開的剖面示意圖。
圖11為本發明的電連接單元的探針組件的分解示意圖。
圖12為本發明的檢測設備的抵壓裝置的示意圖。
圖13為本發明的檢測設備的抵壓裝置的另一視角的示意圖。
圖14為本發明的檢測設備沿圖1所示剖面線XIV剖開的剖面示意圖。
於以下說明中,如有指出請參閱特定圖式或是如特定圖式所示,其僅是用以強調於後續說明中,及的相關內容大部份出現於該特定圖式中,但不限制該後續說明中僅可參考特定圖式。
請參閱圖1及圖2,其為本發明的檢測裝置的組裝及分解示意圖。如圖所示,檢測設備E包含:一晶片承載裝置E1及一抵壓裝置E2。
晶片承載裝置E1具有一電路板1及多個電連接單元2。多個電連接單元2固定設置於電路板1,各個電連接單元2用以承載 晶片C(如圖7所示),各個電連接單元2內設置有多個探針組件20(如圖4所示),各個探針組件20的一端用以與電路板1相連接,各個探針組件20的另一端則用以與晶片C相連接,而多個探針組件20用以使晶片C與電路板1能相互連接。在不同的應用中,電路板1可以是多個,而不侷限為單一個電路板1。於此所指的晶片C特別是指記憶體(例如是NAND Flash),但不以此為限。
在具體應用中,電路板1可以是設置有至少一控制單元(圖未示,例如是各式微處理器)或是電路板1可以是連接有一控制設備(圖未示,例如是電腦設備),而控制單元或控制設備能通過電路板1與各個晶片C相連接,從而對各個晶片C進行檢測作業。關於控制單元或控制設備對晶片C進行何種檢測作業,可以是依據實際需求及晶片C的不同而有所不同;控制單元或控制設備可以是同時對設置於電路板1所有晶片C進行相同的檢測作業,或者控制單元或控制設備也可以是對設置於電路板1不同區域的晶片C進行不同的檢測作業,於此不加以限制。
抵壓裝置E2能被控制而抵壓各個電連接單元2設置有晶片C的一側,據以使晶片C在被進行檢測作業時,能穩固地與其所連接的電連接單元2內的探針組件20相連接。在不同的實施例中,抵壓裝置E2還可以是用來改變各個晶片C的溫度,以使晶片C在高溫狀態或是低溫狀態下進行檢測作業。
如圖3所示,其顯示為本發明的單一個電連接單元2設置於電路板1的示意圖;圖4顯示為單一個電連接單元2的分解剖面示意圖;圖5為設置於電路板1上的電連接單元2沿圖3所示剖面線V剖開的示意圖;圖6為設置於電路板1上的電連接單元2沿圖3所示剖面線VI剖開的示意圖。如圖3至圖6所示,各個電連接單元2包含:多個探針組件20、一本體21、一升降結構22、一支撐結構23及四個彈性組件24。
本體21具有一頂壁211及一環側壁212,頂壁211具有一開 孔21A,環側壁212的一側連接於頂壁211的周緣,環側壁212的另一側固定設置於電路板1,頂壁211及環側壁212及電路板1共同形成有一容置槽21B。頂壁211彼此相反的兩側面定義為一外側面2111及一內側面2112。在實際應用中,頂壁211及環側壁212可以是一體成型地設置,本體21還可以具有多個鎖孔21C(如圖3所示),多個鎖孔21C可以與多個鎖固件(例如螺絲)相互配合,以將本體21固定於電路板1,但本體21固定於電路板1的方式不以此為限。
升降結構22包含有一基部221及一承載部222。基部221完全地設置於容置槽21B中,基部221向一側延伸形成有承載部222,承載部222的部分能穿設於開孔21A。承載部222的向遠離基部221的一側延伸形成有四個限位部223,四個限位部223可以是位於承載部222的四個邊角處,且四個限位部223與承載部222共同形成有一晶片容槽22B,晶片容槽22B用以提供晶片C設置,四個限位部223用以與晶片C相互卡合。各個限位部223可以是大致成L型,但不以此為限;限位部223的數量亦可依據需求變化,不以四個為限,且限位部223的設置位置不以圖中所示為限,四個限位部223也可以是不設置於四個邊角處。升降結構22還具有多個連接孔22A(如圖6所示),各個連接孔22A貫穿基部221及承載部222設置。
多個探針組件20的一部分固定設置於支撐結構23中,且多個探針組件20固定設置於支撐結構23中的一端,用以與電路板1相連接;多個探針組件20的另一端則位於多個連接孔22A中,位於多個連接孔22A中的探針組件20的一端用以與晶片C的接點部C1相連接。
如圖4至圖6所示,支撐結構23設置於容置槽21B中,四個彈性組件24設置於支撐結構23及升降結構22之間。各個彈性組件24例如可以是壓縮彈簧,升降結構22及支撐結構23彼 此相面對的一側,可以是分別形成有彼此相對應的卡合槽22C、23A,各個彈性組件24的兩端則對應卡合設置於卡合槽22C、23A。在不同的應用中,升降結構22及支撐結構23可以是分別於卡合槽22C、23A中形成有卡合凸柱,而各個彈性組件24的兩端則可以是對應與兩個卡合凸柱相互卡合固定。
四個彈性組件24能使升降結構22的基部221抵靠頂壁211的內側面2112,並使基部221與支撐結構23之間對應形成有一間隙S(如圖6所示)。於實際應用中,在電連接單元2固定於電路板1上,且電連接單元2的限位部223未受外力抵壓時,位於升降結構22及支撐結構23之間的四個彈性組件24可以是略為被壓縮,而彈性組件24被壓縮所對應產生的彈性回復力,將使升降結構22穩固地抵靠於頂壁211的內側面2112。
特別說明的是,電連接單元2所具有的彈性組件24的數量,不以上述四個為限,彈性組件24的數量可以是依據需求變化,例如也可以是一個。
如圖7及圖8所示,當晶片C固定設置於晶片容槽22B中,且抵壓裝置E2(如圖2所示)未抵壓限位部223時,晶片C的多個接點部C1將對應容置於多個連接孔22A中,且各個探針組件20是未與多個接點部C1相連接(例如是不相互接觸),而升降結構22與支撐結構23之間則是形成有間隙S。在圖8所示的實施例中,晶片C遠離升降結構22的外側面C2可以是不凸出於限位部223,但不以此為限,在不同實施例中,晶片C的外側面C2也可以是大致與限位部223的外側面223A齊平,或者,晶片C的外側面C2也可以是略微凸出於限位部223的外側面223A。值得一提的是,在本實施例的圖中,是以接點部C1為錫球的樣式為例,但接點部C1可以是引腳、平墊等,不以此為限。
如圖9及圖10所示,當晶片C設置於晶片容槽22B中,且抵壓裝置E2抵靠於頂壁211的外側面2111時,限位部223將被 抵壓而內縮於本體21中,即,升降結構22將相對於多個探針組件20向電路板1的方向移動。
在抵壓裝置E2抵壓限位部223以使限位部223內縮於本體21中的過程中,升降結構22將相對於多個探針組件20移動,當升降結構22抵靠於支撐結構23的一側時,多個探針組件20將對應穿出於多個連接孔22A,而多個探針組件20的一端將對應抵頂晶片C的多個接點部C1,多個探針組件20據以與晶片C相連接。需說明的是,當升降結構22抵靠於支撐結構23的一側時,只要多個探針組件20可以與晶片C相連接,多個探針組件20也可以是不穿出於多個連接孔22A。在本實施例的圖式中,是以,升降結構22被抵壓後,限位部223可以完全地內縮於本體21中為例,但不以此為限,在不同的實施例中,升降結構22被抵壓後,限位部223也可以是不完全地內縮於本體21中。
當抵壓裝置E2抵靠於電連接單元2的外側面2111時,多個探針組件20可以是推抵晶片C,而使晶片C的外側面C2抵靠於抵壓裝置E2的內側。當晶片C的外側面C2抵靠於抵壓裝置E2的內側時,多個探針組件20所具有彈簧202將被壓縮,而彈簧202壓縮所對應產生的彈性回復力,將使晶片C穩定地抵靠於抵壓裝置E2的內側面。
請復參圖6,特別說明的是,若探針組件20的長度方向定義為一軸向方向(即圖中所示的Y軸方向),升降結構22未被抵壓時(此時,基部221可以是抵靠於頂壁211),各個探針組件20的末端與其所對應的連接孔22A一端的開口的距離D2,可以是小於升降結構22與支撐結構23沿軸向方向的間距D1,如此,當升降結構22受抵壓而抵靠於支撐結構23的一側時(如圖10所示),探針組件20的一端將穿出於連接孔22A,從而可確保探針組件20的一端能與晶片C的接點部C1相連接(例如是彼此相互接觸)。
需說明的是,只要升降結構22被抵壓後,多個探針組件20 可以由不與晶片C的多個接點部C1連接,轉換為與多個接點部C1相連接,上述距離D2及間距D1皆可以依據需求調整,亦即,在升降結構22被抵壓後,多個探針組件20能與多個接點部C1接觸的前提下,探針組件20在升降結構22被抵壓時,探針組件20可以是凸出或不凸出於對應的連接孔22A。
如圖6所示,各個限位部223露出於本體21的部份沿軸向方向(即圖中所示的Y軸方向)的高度H1,是小於或等於限位部223未被抵壓時,升降結構22與支撐結構23沿軸向方向的間距D1,如此,各個限位部223被抵壓裝置E2抵壓時將可內縮於本體21中。在各個限位部223露出於本體21的部份沿軸向方向(即圖中所示的Y軸方向)的高度H1,等於升降結構22與支撐結構23之間的間距D1的實施例中,抵壓裝置E2抵靠本體21的外側面2111時,升降結構22將對應抵靠於支撐結構23的一側。
依上,當抵壓裝置E2抵靠於電連接單元2的外側面2111時,多個探針組件20將抵頂晶片C,而使晶片C抵靠於抵壓裝置E2的一側,此時,控制單元或是控制設備將可對晶片C進行檢測作業,並同時控制抵壓裝置E2升溫或是降溫,而使晶片C在高溫狀態或是低溫狀態下進行檢測作業。
由於抵壓裝置E2抵靠於多個電連接單元2的外側面2111時,抵壓裝置E2是同時貼合於多個晶片C的外側面C2,因此,抵壓裝置E2受控制而升溫或是降溫時,多個晶片C的溫度將隨抵壓裝置E2改變,且多個晶片C的溫度將趨近一致,如此,將可確保多個記晶片C在大致相同的溫度下進行檢測作業。
在現有技術中,使多個晶片C同時在高溫環境中進行檢測作業的方式為:先使插設有多個晶片C的電路板,設置於烤箱中;再利用烤箱中的熱風機,使烤箱內部溫度提升,據以使多個晶片C可在高溫環境中進行檢測作業;然,此種現有技術的檢測方式,無法準確地控制烤箱中各個區域的溫度,如此,將無法確保各個 晶片C皆處在預期溫度的狀態下進行檢測作業,從而導致檢測結果不準確的問題。反觀上述本發明的檢測設備E,可大幅改上述現有技術所存在的問題。
如圖4、圖6及圖10所示,在實際應用中,支撐結構23可以是包含有一底座結構231及一輔助結構232。底座結構231設置於容置槽21B中,且底座結構231與本體21相互固定(例如是配合多個螺絲而與本體21相互固定)。底座結構231具有多個穿孔231A,而多個探針組件20的一端固定設置於多個穿孔231A中。
值得一提的是,底座結構231的其中一個主要功用是使探針組件20穩定地直立設置於容置槽21B中,因此,底座結構231的穿孔231A的孔徑可以是略小於探針組件20的最大外徑,而各個探針組件20與穿孔231A可以是卡合設置。關於底座結構231的穿孔231A的數量、各個穿孔231A的深度、各個穿孔231A彼此間的間隔距離、多個穿孔231A的排列方式等,可以是依據需求變化,圖中所示僅為其中一示範態樣,不以其為限。
輔助結構232設置於容置槽21B中,且輔助結構232位於底座結構231及頂壁211之間,輔助結構232與底座結構231相互固定(例如是利用螺絲相互鎖固)。輔助結構232具有多個支撐孔232A,多個支撐孔232A彼此間隔地設置,多個支撐孔232A與底座結構231的多個穿孔231A相互連通,且多個支撐孔232A與多個連接孔22A相對應地設置,而多個連接孔22A、多個支撐孔232A及多個穿孔231A將共同形成有多個探針通道T,多個探針組件20則對應設置於多個探針通道T中。
如圖11所示,其為單一個探針組件的分解示意圖。探針組件20包含:一針體201及一彈簧202。針體201為桿狀結構,針體201的兩端定義為一接觸端201A及一尾端201B。針體201鄰近於接觸端201A的位置具有一限位凸部2011(圖中是以環狀結構為 例,但其外型不以此為限),限位凸部2011將針體201區隔為一外露區段201C及一內藏區段201D,彈簧202對應套設於針體201的內藏區段201D,而針體201的外露區段201C則不套設有彈簧202。
針體201於內藏區段201D中還區隔有一固定區段201E,固定區段201E位於鄰近限位凸部2011的位置,針體201於固定區段201E的外徑,大於針體201於內藏區段201D的其餘區段的外徑。
彈簧202由其一端向另一端依序區隔有一第一緊密區段202A、一彈性區段202B及一第二緊密區段202C。彈簧202於第一緊密區段202A的內徑,小於針體201於固定區段201E的外徑,而彈簧202套設於針體201的內藏區段201D時,彈簧202的第一緊密區段202A對應與針體201的固定區段201E相互卡固,彈簧202鄰近於第一緊密區段202A的一端則對應抵靠於限位凸部2011的一側。也就是說,透過彈簧202第一緊密區段202A的內徑及針體201於固定區段201E的外徑相互配合的設計,能使彈簧202的一端固定設置於針體201的固定區段201E。
彈簧202於第一緊密區段202A及第二緊密區段202C的間距(pitch),是小於彈簧202於彈性區段202B的間距(pitch),在實際應用中,彈簧202於第一緊密區段202A或第二緊密區段202C的間距(pitch)可以是趨近於零,即,無論彈簧202是否受壓,彈簧202於第一緊密區段202A或第二緊密區段202C皆不會變形,而彈簧202的第一緊密區段202A及第二緊密區段202C僅作為與針體201及底座結構231相互固定的結構。
彈簧202於第一緊密區段202A的長度,小於彈簧202於彈性區段202B的長度;彈簧202於第二緊密區段202C的長度則可視底座結構231的穿孔231A深度決定。
在實際應用中,各個探針組件20的彈簧202可以是導電材 質,彈簧202套設於針體201且彈簧202的第一緊密區段202A與針體201的固定區段201E相互固定時,針體201的尾端201B可以是不露出於彈簧202,而當電連接單元2固定於電路板1時,彈簧202具有第二緊密區段202C的一端與電路板1相互抵接,且彈簧202與電路板1相連接,而電路板1與晶片C之間的電流及訊號,則是通過針體201及彈簧202傳遞。
如圖6及圖11所示,輔助結構232於各個支撐孔232A中可以是具有一抵頂結構2321,各個抵頂結構2321用以抵頂針體201的限位凸部2011。探針組件20設置於探針通道T中時,針體201的限位凸部2011將對應抵靠抵頂結構2321,而抵頂結構2321能據以限制針體201相對於輔助結構232向升降結構22的方向移動。由於針體201的限位凸部2011是對應抵靠於抵頂結構2321,因此,針體201的內藏區段201D是對應位於輔助結構232及底座結構231(即支撐結構23)中,針體201大部份的外露區段201C則是對應露出於支撐結構23外,且針體201鄰近於接觸端201A的區段是對應位於連接孔22A中。
值得一提的是,如圖3及圖6所示,在實際應用中,各個電連接單元2可以是利用鎖固的方式固定於電路板1,且各個探針組件20鄰近於電路板1的一端,可以是以抵接的方式與電路板1相連接,而各個探針組件20非以焊接的方式固定於電路板1;如此,相關人員可以依據需求拆換電路板1上的任一個電連接單元2,且相關人員亦可以依據需求拆換各電連接單元2中的任一個探針組件20。
請一併參閱圖8及圖10,當抵壓裝置E2不再抵壓限位部223時,彈性組件24受壓所產生的彈性回復力,將推抵升降結構22,而使升降結構22由鄰近於輔助結構232的位置,移動至與頂壁211的內側面2112相互抵靠的位置,在升降結構22由圖10的狀態移動至圖8的狀態的過程中,升降結構22將使晶片C與多個 針體201的接觸端201A相互脫離,而使晶片C不再與多個探針組件20相連接。
值得一提的是,如圖6及圖10所示,在各個限位部223露出於本體21的部份沿軸向方向(即圖中所示的Y軸方向)的高度H1,小於限位部223未被抵壓時,升降結構22與支撐結構23沿軸向方向的間距D1的實施例中,當抵壓裝置E2抵靠於外側面2111時,升降結構22與輔助結構232之間將可以是形成有一間隙G,透過此間隙G的設計,在升降結構22或輔助結構232具有生產誤差時,仍可確保抵壓裝置E2可以抵靠於外側面2111。
在不同的實施例中,當抵壓裝置E2抵壓升降結構22,而多個探針組件20與晶片C的接點部C1相連接時,抵壓裝置E2也可以是不抵壓於外側面2111,而升降結構22則是抵靠於支撐結構23的一側。依上,簡單來說,當晶片C設置於電連接單元2的晶片容槽22B,且升降結構22未被抵壓時,多個探針組件20是不與晶片C相連接;當升降結構22被抵壓而內縮於本體21中時,多個探針組件20將抵頂晶片C而與其相連接;當升降結構22不再受抵壓時,升降結構22回復至未受抵壓時的狀態,而晶片C將不再與多個探針組件20相連接。
請一併參閱圖12至圖14,圖12及圖13顯示為本發明的檢測設備E的抵壓裝置E2的其中一實施例的分解示意圖,圖14顯示為本實施例的抵壓裝置E2抵靠於多個電連接單元2的剖面示意圖。如圖,抵壓裝置E2可以是包含有一溫度調整組件30及一抽氣組件40。關於溫度調整組件30的數量可以是依據需求變化,不以一個為限。
溫度調整組件30可以是包含有一溫度調節器31及一蓋體32。溫度調節器31的一側具有一平坦結構311,平坦結構311具有一平坦接觸面3111,溫度調節器31的內部可以是具有加熱線圈(圖未示),加熱線圈能被控制而產生熱能。溫度調節器31的內 部還可以是具有至少一流體通道(圖未示),而流體通道可以是與溫度調節器31的一流體入口31A及一流體出口31B相連通,而低溫流體可以是由流體入口31A進入流體通道中,再由流體出口31B流出。特別說明的是,圖9所示抵壓裝置E2,可以是本實施例的溫度調整組件30的平坦結構311。關於流體入口31A及流體出口31B的數量,可以是依據需求增加,不侷限為單一個。關於溫度調節器31的數量不以單一個為限,在不同的實施例中,溫度調節器31也可以是兩個以上。
如圖14及圖10所示,在抵壓裝置E2抵壓於多個電連接單元2時,抵壓裝置E2的平坦結構311將對應抵靠於各個電連接單元2的外側面2111及各個晶片C的外側面C2,此時,相關人員或是設備將可通過控制單元或是控制設備,控制溫度調節器31作動,以使加熱線圈產生熱能,從而提升平坦結構311的溫度,據以使晶片C在高溫狀態下進行檢測作業;或者,相關人員或是設備可以透過控制單元或控制設備,控制溫度調節器31所連接的低溫流體儲存設備(圖未示)作動,而使低溫流體儲存設備所儲存的低溫流體,由流體入口31A進入溫度調節器31中,從而使平坦結構311的溫度下降,據以使晶片C於低溫狀態下進行檢測作業。
特別說明的是,在實際應用中,抵壓裝置E2也可以是僅具有加熱線圈而不具有流體通道,或者抵壓裝置E2也可以是僅具有流體通道而不具有加熱線圈,亦即,抵壓裝置E2不侷限於同時具有加熱及致冷的功能,抵壓裝置E2也可以是僅具有加熱或僅具有致冷的功能。在抵壓裝置E2不具有加熱線圈而僅具有流體通道的實施例中,也可以是使高溫液體流入流體通道中,藉此使抵壓裝置E2仍可以具有加熱的功能。
上述的溫度調整組件30僅為其中一示範態樣,實際應用不以上述說明為限,舉例來說,溫度調整組件30也可以是包含有 一致冷晶片。蓋體32固定設置於溫度調節器31的一側,蓋體32用以阻隔熱能的傳遞,而可避免溫度調節器31所產生的熱能快速向外逸散,或者避免外部的熱能傳遞至有低溫流體流經的溫度調節器31。在實際應用中,蓋體32與溫度調節器31之間可以是對應形成有一容置空間32A,容置空間32A則可以是填充有任何可以阻隔熱能傳遞的構件。關於溫度調節器31及蓋體32的外型、尺寸等可以依據需求變化,圖中所示僅為其中一示範態樣。另外,溫度調節器31的產生熱能的方式,不限定為利用加熱線圈,溫度調節器31也不侷限於利用低溫流體來達到降低溫度的效果。
抽氣組件40具有一罩體401,罩體401的一側內凹形成有一凹槽40A,罩體401具有一容置開孔40B,容置開孔40B與凹槽40A相連通。溫度調節器31相反於具有平坦結構311的一側可以是形成有一凸出部312,平坦結構311固定設置於凹槽40A中,凸出部312則對應外露於容置開孔40B。流體入口31A及流體出口31B則是設置於凸出部312,但不以此為限,流體入口31A及流體出口31B的設置位置可以依據需求變化。蓋體32則是設置於罩體401相反於形成有凹槽40A的一側。罩體401還具有兩個抽氣孔40C,兩個抽氣孔40C用以與抽氣設備相連接。關於罩體401的外觀及尺寸、抽氣孔40C的數量及尺寸等,皆可依據需求變化,圖中所示僅為示範態樣。
如圖14及圖10所示,當抵壓裝置E2設置於電路板1的一側時,溫度調節器31的平坦結構311,將對應抵靠於多個電連接單元2的限位部223,罩體401、電路板1及平坦結構311則共同形成有一容置空間SP,而抽氣孔40C是與容置空間SP相連通,如此,抽氣設備可以是通過抽氣孔40C對容置空間SP進行抽氣作業,以將容置空間SP中的空氣向外抽出,而讓容置空間SP成為負壓狀態,藉此,將可輔助平坦結構311抵壓設置於電路板1 上的多個電連接單元2的限位部223。
更具體來說,抵壓裝置E2抵壓限位部223時,抵壓裝置E2必需抵抗彈性組件24及多個探針組件20所對應產生的彈性回復力,因此,當電路板1所設置的電連接單元2的數量增加時,抵壓裝置E2同時抵壓多個電連接單元2的限位部223所需的作用力將隨之增加;在此種情況中,透過上述抵壓裝置E2配合抽氣設備,以使容置空間SP呈現為負壓狀態,將可大幅降低抵壓裝置E2同時下壓多個限位部223所需的作用力。
在抵壓裝置E2配合抽氣設備,而使容置空間SP呈現為負壓狀態,且溫度調節器31對多個晶片進行升溫或是降溫作業時,由於容置空間SP是呈現為真空或是接近真空的狀態,因此,可以有效降低容置空間SP的溫度受外部環境的影響的機率。
如圖2所示,在不同的實施例中,抽氣組件40還可以是包含有一氣密件50及一結構加強件60。氣密件50可以是環狀結構,氣密件50設置於罩體401及電路板1之間,而氣密件50用以防止外部空氣與容置空間SP相互流通。在具體的應用中,氣密件50可以是卡合於電路板1或罩體401,於此不加以限制;關於氣密件50的外型、尺寸、設置位置皆可依據需求變化,於此不加以限制。特別說明的是,在實際應用中,可以是在任何可能影響容置空間SP的氣密性的位置,額外設置有對應的氣密構件,舉例來說,如圖3所示,各個鎖孔21C內可以是設置有彈性膠圈;或者也可以是在鎖孔21C中灌入膠體,以加強鎖固件與鎖孔之間的氣密效果。
結構加強件60的一側內凹形成有一卡合槽60A,電路板1卡合固定於卡合槽60A中。結構加強件60用以強化電路板1整體的結構強度,藉此可避免電路板1於抽氣設備對容置空間SP抽氣的過程中發生變形的問題。在更好的實施例中,電路板1與結構加強件60除了透過卡合槽60A相互卡合固定外,電路板1 與結構加強件60還可以是透過多個鎖固件(例如螺絲)相互固定,還可以是於鎖固件及電路板1之間設置有密封膠圈、或者可以是利用焊接、噴塗氣密膠體等方式,來密封鎖固件與電路板1之間可能存在的空隙。
在不同的實施例中,結構加強件60的數量及其設置位置也可以是依據需求變化,舉例來說,檢測設備也可以是具有兩個結構加強件60,電路板1則是夾設於兩個結構加強件60之間。
綜上,本發明的檢測設備及晶片承載裝置,可以利用抵壓裝置同時抵壓設置於多個電連接單元上的晶片,而可以使多個晶片同時在差不多的溫度狀態下進行檢測作業。本發明的電連接單元,透過升降結構、彈性組件、探針組件等構件的相互配合,可以使晶片在進行檢測作業時,能夠穩固地與多個探針組件相互相連接。
以上僅為本發明的較佳可行實施例,非因此侷限本發明的專利範圍,故舉凡運用本發明說明書及圖式內容所做的等效技術變化,均包含於本發明的保護範圍內。
1‧‧‧電路板
20‧‧‧探針組件
201‧‧‧針體
21‧‧‧本體
211‧‧‧頂壁
2111‧‧‧外側面
22‧‧‧升降結構
22A‧‧‧連接孔
221‧‧‧基部
223‧‧‧限位部
23‧‧‧支撐結構
231‧‧‧底座結構
232‧‧‧輔助結構
E2‧‧‧抵壓裝置
C‧‧‧晶片
C1‧‧‧接點部
C2‧‧‧外側面
G‧‧‧間隙

Claims (12)

  1. 一種檢測設備,其用以對多個晶片進行檢測,所述檢測設備包含:一晶片承載裝置,其包含:至少一電路板;多個電連接單元,其設置於所述電路板,多個所述電連接單元用以承載多個所述晶片,各個所述電連接單元包含:一本體,其具有一頂壁及一環側壁,所述頂壁具有一開孔,所述環側壁的一端與所述頂壁的周緣相連接,所述環側壁的另一端設置於所述電路板,所述頂壁、所述環側壁及所述電路板共同形成有一容置槽;所述頂壁彼此相反的兩側面定義為一外側面及一內側面,所述內側面位於所述容置槽中;一支撐結構,其設置於所述電路板,且所述支撐結構位於所述容置槽中;一升降結構,其設置於所述容置槽中,所述升降結構具有一基部及一承載部,所述基部位於所述容置槽中,所述基部向一側延伸形成所述承載部,所述承載部的至少一部分位於所述開孔中;所述承載部向遠離所述基部的一側延伸形成有多個限位部,多個所述限位部的至少一部分穿出所述開孔,且多個所述限位部及所述承載部共同形成有一晶片容槽,所述晶片容槽用以容置所述晶片;所述升降結構還具有多個連接孔,多個所述連接孔貫穿所述基部及所述承載部;至少一彈性組件,其設置於所述容置槽中,所述彈性組件的一端固定於所述升降結構,所述彈性組件的另一 端固定於所述支撐結構,所述彈性組件受壓所產生的彈性回復力使所述基部抵靠於所述頂壁的所述內側面,且所述升降結構與所述支撐結構之間形成有一間隙;多個探針組件,各個所述探針組件的一端固定設置於所述支撐結構,且各個所述探針組件用以與所述電路板相連接,多個所述探針組件的另一端穿設於多個所述連接孔;一抵壓裝置,其能受控制而同時抵壓多個所述電連接單元所述限位部,以使多個所述限位部向相對應的所述本體的內部移動;其中,當所述晶片容槽設置有所述晶片,且所述限位部未被所述抵壓裝置抵壓時,位於多個所述連接孔中的所述探針組件不與所述晶片的多個接點部相連接;其中,當所述晶片容槽設置有所述晶片,且所述抵壓裝置抵靠於所述頂壁的所述外側面時,外露於所述本體的所述限位部,將被所述抵壓裝置抵壓而內縮於所述本體中,而多個所述探針組件將抵頂多個所述接點部,且多個所述探針組件及所述晶片彼此相連接;其中,當所述晶片容槽設置有所述晶片,且所述抵壓裝置抵靠於所述頂壁的所述外側面時,多個所述探針組件抵頂多個所述接點部,而所述晶片遠離所述升降結構的外側面,對應抵靠所述抵壓裝置抵壓所述限位部的一側。
  2. 如請求項1所述的檢測設備,其中,各個所述探針組件的長度方向定義為一軸向方向,各個所述限位部露出於所述本體的部份沿所述軸向方向的高度,小於或等於所述限位部未被抵壓時,所述升降結構與所述支撐結構沿所述軸向方向的間 距。
  3. 如請求項1或2所述的檢測設備,其中,各個所述探針組件的長度方向定義為一軸向方向,所述升降結構未被抵壓時,各個所述探針組件的末端與其對應的所述連接孔的一端的開口的距離,小於或等於所述升降結構未被抵壓時,所述升降結構與所述支撐結構沿所述軸向方向的間距。
  4. 如請求項3所述的檢測設備,其中,當所述晶片容槽設置有所述晶片,且所述抵壓裝置抵靠於所述頂壁的所述外側面時,多個所述探針組件的一端穿出多個所述連接孔。
  5. 如請求項3所述的檢測設備,其中,當所述晶片容槽設置有所述晶片,且所述抵壓裝置抵壓所述限位部,而所述升降結構抵靠於所述支撐結構時,多個所述探針組件抵頂多個所述接點部,而所述晶片遠離所述升降結構的外側面,對應抵靠所述抵壓裝置抵壓所述限位部的一側。
  6. 如請求項5所述的檢測設備,其中,當所述晶片容槽設置有所述晶片,且所述抵壓裝置抵壓所述限位部,而所述升降結構抵靠於所述支撐結構時,多個所述探針組件的一端穿出多個所述連接孔。
  7. 一種晶片承載裝置,其包含:一電路板;多個電連接單元,其設置於所述電路板,多個所述電連接單元用以承載多個所述晶片,各個所述電連接單元包含:一本體,其具有一頂壁及一環側壁,所述頂壁具有一開孔,所述環側壁的一端與所述頂壁的周緣相連接,所述環側壁的另一端設置於所述電路板,所述頂壁、所述環側壁及所述電路板共同形成有一容置槽;所述頂壁彼此 相反的兩側面定義為一外側面及一內側面,所述內側面位於所述容置槽中;一支撐結構,其設置於所述電路板,且所述支撐結構位於所述容置槽中;一升降結構,其設置於所述容置槽中,所述升降結構具有一基部及一承載部,所述基部位於所述容置槽中,所述基部向一側延伸形成所述承載部,所述承載部的至少一部分位於所述開孔中;所述承載部向遠離所述基部的一側延伸形成有多個限位部,多個所述限位部的至少一部分穿出所述開孔,且多個所述限位部及所述承載部共同形成有一晶片容槽,所述晶片容槽用以容置所述晶片;所述升降結構還具有多個連接孔,多個所述連接孔貫穿所述基部及所述承載部;至少一彈性組件,其設置於所述容置槽中,所述彈性組件的一端固定於所述升降結構,所述彈性組件的另一端固定於所述支撐結構,所述彈性組件受壓所產生的彈性回復力使所述基部抵靠於所述頂壁的所述內側面,且所述升降結構與所述支撐結構之間形成有一間隙;多個探針組件,各個所述探針組件的一端固定設置於所述支撐結構,且所述探針組件用以與所述電路板相連接,多個所述探針組件的另一端穿設於多個所述連接孔;其中,當所述晶片容槽設置有所述晶片,且所述限位部未被一抵壓裝置抵壓時,位於多個所述連接孔中的所述探針組件不與所述晶片的多個接點部相連接;其中,當所述晶片容槽設置有所述晶片,且所述抵壓裝置抵靠於所述頂壁的所述外側面時,外露於所述本體的所述限位部,將被所述抵壓裝置抵壓而內縮於所述本體中,而多個所述探針組件將抵頂多個所述接點部,且多個所述探針 組件及所述晶片彼此相連接;其中,當所述晶片容槽設置有所述晶片,且所述抵壓裝置抵靠於所述頂壁的所述外側面時,多個所述探針組件抵頂多個所述接點部,而所述晶片遠離所述升降結構的外側面,對應抵靠所述抵壓裝置抵壓所述限位部的一側。
  8. 如請求項7所述的晶片承載裝置,其中,各個所述探針組件的長度方向定義為一軸向方向,各個所述限位部露出於所述本體的部份沿所述軸向方向的高度,小於或等於所述限位部未被抵壓時,所述升降結構與所述支撐結構沿所述軸向方向的間距。
  9. 如請求項7或8所述的晶片承載裝置,其中,各個所述探針組件的長度方向定義為一軸向方向,所述升降結構未被抵壓時,各個所述探針組件的末端與其對應的所述連接孔的一端的開口的距離,小於或等於所述升降結構未被抵壓時,所述升降結構與所述支撐結構沿所述軸向方向的間距。
  10. 一種電連接單元,其設置於一電路板,所述電連接單元包含:一本體,其具有一頂壁及一環側壁,所述頂壁具有一開孔,所述環側壁的一端與所述頂壁的周緣相連接,所述環側壁的另一端設置於所述電路板,所述頂壁、所述環側壁及所述電路板共同形成有一容置槽;所述頂壁彼此相反的兩側面定義為一外側面及一內側面,所述內側面位於所述容置槽中;一支撐結構,其設置於所述電路板,且所述支撐結構位於所述容置槽中;一升降結構,其設置於所述容置槽中,所述升降結構具有一基部及一承載部,所述基部位於所述容置槽中,所述基部向一側延伸形成所述承載部,所述承載部的至少一部分位 於所述開孔中;所述承載部向遠離所述基部的一側延伸形成有多個限位部,多個所述限位部的至少一部分穿出所述開孔,且多個所述限位部及所述承載部共同形成有一晶片容槽,所述晶片容槽用以容置一晶片;所述升降結構還具有多個連接孔,多個所述連接孔貫穿所述基部及所述承載部;至少一彈性組件,其設置於所述容置槽中,所述彈性組件的一端固定於所述升降結構,所述彈性組件的另一端固定於所述支撐結構,所述彈性組件受壓所產生的彈性回復力使所述基部抵靠於所述頂壁的所述內側面,且所述升降結構與所述支撐結構之間形成有一間隙;多個探針組件,各個所述探針組件的一端固定設置於所述支撐結構,且所述探針組件用以與所述電路板相連接,多個所述探針組件的另一端穿設於多個所述連接孔;其中,當所述晶片容槽設置有所述晶片,且所述限位部未被一抵壓裝置抵壓時,位於多個所述連接孔中的所述探針組件不與所述晶片的多個接點部相連接;其中,當所述晶片容槽設置有所述晶片,且所述抵壓裝置抵靠於所述頂壁的所述外側面時,外露於所述本體的所述限位部,將被所述抵壓裝置抵壓而內縮於所述本體中,而多個所述探針組件將抵頂多個所述接點部,且多個所述探針組件及所述晶片彼此相連接;其中,當所述晶片容槽設置有所述晶片,且所述抵壓裝置抵靠於所述頂壁的所述外側面時,多個所述探針組件抵頂多個所述接點部,而所述晶片遠離所述升降結構的外側面,對應抵靠所述抵壓裝置抵壓所述限位部的一側。
  11. 如請求項10所述的電連接單元,其中,各個所述探針組件 的長度方向定義為一軸向方向,各個所述限位部露出於所述本體的部份沿所述軸向方向的高度,小於或等於所述限位部未被抵壓時,所述升降結構與所述支撐結構沿所述軸向方向的間距。
  12. 如請求項10或11所述的電連接單元,其中,各個所述探針組件的長度方向定義為一軸向方向,所述升降結構未被抵壓時,各個所述探針組件的末端與其對應的所述連接孔的一端的開口的距離,小於或等於所述升降結構未被抵壓時,所述升降結構與所述支撐結構沿所述軸向方向的間距。
TW108115563A 2019-05-06 2019-05-06 檢測設備、晶片承載裝置及電連接單元 TWI705253B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108115563A TWI705253B (zh) 2019-05-06 2019-05-06 檢測設備、晶片承載裝置及電連接單元
US16/553,190 US11029333B2 (en) 2019-05-06 2019-08-28 Testing apparatus, chip carrying device, and electrically connecting unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108115563A TWI705253B (zh) 2019-05-06 2019-05-06 檢測設備、晶片承載裝置及電連接單元

Publications (2)

Publication Number Publication Date
TWI705253B true TWI705253B (zh) 2020-09-21
TW202041868A TW202041868A (zh) 2020-11-16

Family

ID=73046711

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108115563A TWI705253B (zh) 2019-05-06 2019-05-06 檢測設備、晶片承載裝置及電連接單元

Country Status (2)

Country Link
US (1) US11029333B2 (zh)
TW (1) TWI705253B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113189471B (zh) * 2021-04-08 2022-09-27 深圳市磐锋精密技术有限公司 一种手机电路芯片的测试设备及测试方法
CN114814549B (zh) * 2022-04-28 2023-03-03 珠海精实测控技术股份有限公司 一种柔性线路板测试装置及测试方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6466044B1 (en) * 1999-10-21 2002-10-15 Dell Products L.P. Through connector circuit test apparatus
TW540720U (en) * 2002-03-29 2003-07-01 Winway Technology Co Ltd Testing seat for semiconductor device
US6756797B2 (en) * 2001-01-31 2004-06-29 Wentworth Laboratories Inc. Planarizing interposer for thermal compensation of a probe card
CN203422394U (zh) * 2013-06-26 2014-02-05 陈妙妙 一种fpc软性电路板连接器
TW201818080A (zh) * 2016-11-03 2018-05-16 台灣福雷電子股份有限公司 晶片測試基座及晶片測試基座的靜電消散能力的判定方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130111066A (ko) * 2012-03-30 2013-10-10 삼성전자주식회사 반도체 칩 패키지 테스트 소켓

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6466044B1 (en) * 1999-10-21 2002-10-15 Dell Products L.P. Through connector circuit test apparatus
US6756797B2 (en) * 2001-01-31 2004-06-29 Wentworth Laboratories Inc. Planarizing interposer for thermal compensation of a probe card
TW540720U (en) * 2002-03-29 2003-07-01 Winway Technology Co Ltd Testing seat for semiconductor device
CN203422394U (zh) * 2013-06-26 2014-02-05 陈妙妙 一种fpc软性电路板连接器
TW201818080A (zh) * 2016-11-03 2018-05-16 台灣福雷電子股份有限公司 晶片測試基座及晶片測試基座的靜電消散能力的判定方法

Also Published As

Publication number Publication date
TW202041868A (zh) 2020-11-16
US11029333B2 (en) 2021-06-08
US20200355726A1 (en) 2020-11-12

Similar Documents

Publication Publication Date Title
TWI708952B (zh) 檢測設備
TWI701438B (zh) 檢測設備
TWI700501B (zh) 檢測設備
TWI745775B (zh) 晶片測試裝置及晶片測試系統
TWI705253B (zh) 檢測設備、晶片承載裝置及電連接單元
CN102236071B (zh) 测试装置及连接装置
TWI714332B (zh) 環境控制設備及晶片測試系統
TWI745913B (zh) 系統級測試設備及系統級測試系統
TW202217342A (zh) 抵壓組件及晶片測試設備
TWI729822B (zh) 環境控制設備及晶片測試系統
CN111951878A (zh) 检测设备、芯片承载装置及电连接单元
TWI775566B (zh) 晶片檢測設備
WO2006085364A1 (ja) 電子部品試験装置
TWI748705B (zh) 晶片托盤套件及晶片測試設備
KR20130126566A (ko) 가성불량 방지를 위한 핀 블록 및 이를 이용한 부품검사기
CN111951879A (zh) 检测设备
US10935570B2 (en) Intermediate connection member and inspection apparatus
CN111951880A (zh) 检测设备
CN111951877A (zh) 检测设备
TW201001581A (en) Testing seat and testing equipment for semiconductors having a variable temperature device
CN113533928A (zh) 系统级测试设备及系统级测试系统
KR102287238B1 (ko) 반도체 소자 테스트 장치
TWI600128B (zh) Electronic parts conveying apparatus, electronic parts testing apparatus and electronic parts pressing apparatus
JP2019197013A (ja) 試験用キャリア
CN113740701B (zh) 环境控制设备及芯片测试系统