TWI692203B - 位準轉換電路 - Google Patents

位準轉換電路 Download PDF

Info

Publication number
TWI692203B
TWI692203B TW106146331A TW106146331A TWI692203B TW I692203 B TWI692203 B TW I692203B TW 106146331 A TW106146331 A TW 106146331A TW 106146331 A TW106146331 A TW 106146331A TW I692203 B TWI692203 B TW I692203B
Authority
TW
Taiwan
Prior art keywords
type transistor
terminal
inverter
voltage
conversion circuit
Prior art date
Application number
TW106146331A
Other languages
English (en)
Other versions
TW201902120A (zh
Inventor
黃銘信
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to CN201810466963.9A priority Critical patent/CN108932006B/zh
Publication of TW201902120A publication Critical patent/TW201902120A/zh
Application granted granted Critical
Publication of TWI692203B publication Critical patent/TWI692203B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356017Bistable circuits using additional transistors in the input circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018521Interface arrangements of complementary type, e.g. CMOS
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Abstract

本發明提供一種位準轉換電路,其包含升壓電路以及轉換電路。升壓電路耦接一第一高電壓端以接收一輸入電壓訊號,升壓電路包含至少一低臨界門檻電壓元件並用以升高輸入電壓訊號。轉換電路耦接一第二高電壓端,且包含低通濾波電路、高通濾波電路、上側開關元件以及下側開關元件。上側開關元件與下側開關元件係電性串接於第二高電壓端與一低電壓端之間,低通濾波電路以及高通濾波電路電性連接於上側開關元件之控制端以及下側開關元件之控制端之間。上側開關元件以及下側開關元件皆為標準臨界門檻電壓元件。

Description

位準轉換電路
本發明係有關於一種位準轉換電路,特別是有關於一種可在低於標準臨界門檻電壓的環境下操作且減少靜態電流的位準轉換電路。
位準轉換電路(level shift circuit)是微處理器(MCU)經常使用的電路。傳統的位準轉換電路以閂鎖(latch)架構以及標準臨界門檻電壓(standard threshold voltage,SVT)元件來實現,當供應電壓VDD大於標準臨界門檻電壓時,傳統的位準轉換電路有很好的操作特性及可靠度。
然而,當傳統的位準轉換電路應用於供應電壓VDD低於標準臨界門檻電壓的環境時,因為SVT元件的驅動電流下降會造成傳播延遲(propagation delay)過大以及切換效率(switching frequency)過低。但若改用低臨界門檻電壓(low threshold voltage,LVT)元件搭配閂鎖架構來實現位準轉換電路,使用於供應電壓VDD低於標準臨界門檻電壓的環境時,此種位準轉換電路可有較佳的操作頻率,但是當供應電壓VDD高於標準臨界門檻電壓時,此位準轉換電路的靜態電流卻可能增大而增加功耗。
也就是說,在供應電壓VDD低於標準臨界門檻電壓的環境下,使用LVT元件可維持MCU有適當的傳播延遲及切換效率,但是當供應電壓VDD持 續上升而高於標準臨界門檻電壓後,LVT元件會有較大的靜態電流,導致MCU無法符合預設的電流與功耗規格。因此,只用SVT元件或是LVT元件來實現位準轉換電路都有需要解決的問題。
為解決上述問題,本發明之目的在於提供一種位準轉換電路。
根據一實施例中,位準轉換電路包含一升壓電路以及一轉換電路。升壓電路電性耦接一第一高電壓端以接收一輸入電壓訊號,升壓電路係包含至少一低臨界門檻電壓元件並用以升高輸入電壓訊號。轉換電路電性耦接一第二高電壓端,且包含一電流源、一第一電容元件、一第一P型電晶體以及一N型電晶體,電流源係電性耦接第二高電壓端以及第一電容元件之間,第一電容元件係耦接於電流源以及升壓電路之輸出端之間,第一P型電晶體與N型電晶體係電性串接於第二高電壓端與一低電壓端之間,且第一P型電晶體與N型電晶體之閘極係分別耦接第一電容元件之兩端。第一P型電晶體與N型電晶體皆為標準臨界門檻電壓元件。
較佳地,第二高電壓端之電壓高於第一高電壓端之電壓,低電壓端之電壓低於第一高電壓端與第二高電壓端之電壓。
較佳地,低電壓端係為接地端。
較佳地,至少一低臨界門檻電壓元件包含一第一反相器、一第二反相器、一第二電容元件、以及一第二P型電晶體,第一反相器之輸入端以及第二反相器之輸入端係接收輸入電壓訊號,第一反相器之輸出端係電性耦接第二電容元件之一端,第二電容元件之另一端係連接第二P型電晶體之汲極與基體, 第二反相器之輸出端係電性耦接第二P型電晶體之閘極而作為升壓電路之輸出端,第一反相器之第一電源端係電性耦接第一高電壓端,第二反相器之第一電源端係電性耦接第二P型電晶體之汲極,第二P型電晶體之源極電性耦接第一高電壓端,第一反相器與第二反相器之第二電源端係電性耦接低電壓端。
較佳地,本發明之位準轉換電路更包含一第三反相器以及一第四反相器,第三反相器之輸入端係電性耦接第一P型電晶體之汲極,第三反相器之輸出端係電性耦接第四反相器之輸入端,第四反相器之輸出端係作為位準轉換電路之輸出端。
較佳地,第三反相器以及第四反相器皆為標準臨界門檻電壓元件。
較佳地,升壓電路係為一電荷幫浦電路。
根據另一實施例中,本發明提供一種位準轉換電路,其包含一升壓電路以及一轉換電路。升壓電路電性耦接一第一高電壓端以接收一輸入電壓訊號,升壓電路係包含至少一低臨界門檻電壓元件並用以升高輸入電壓訊號。轉換電路電性耦接一第二高電壓端,且包含一低通濾波電路、一高通濾波電路、一上側開關元件以及一下側開關元件,上側開關元件與下側開關元件係電性串接於第二高電壓端與一低電壓端之間,低通濾波電路以及高通濾波電路電性連接於上側開關元件之控制端以及下側開關元件之控制端之間。上側開關元件以及下側開關元件皆為標準臨界門檻電壓元件。
較佳地,低通濾波電路包含一電容元件。
較佳地,高通濾波電路包含一電流鏡電路或一電流源電路。
根據另一實施例中,本發明提供一種位準轉換電路,其包含:一升壓電路,電性耦接一第一高電壓端以接收一輸入電壓訊號,該升壓電路係用以升高該輸入電壓訊號;以及一轉換電路,電性耦接一第二高電壓端,且包含一電流源、一第一電容元件、一第一P型電晶體以及一N型電晶體,該電流源係電性耦接該第二高電壓端以及該第一電容元件之間,該第一電容元件係耦接於該電流源以及該升壓電路之輸出端之間,該第一P型電晶體與該N型電晶體係電性串接於該第二高電壓端與一低電壓端之間,且該第一P型電晶體與該N型電晶體之閘極係分別耦接該第一電容元件之兩端。
1:位準轉換電路
10:升壓電路
10a、22a、23a:節點
101:輸入電壓訊號
20:轉換電路
21:電流源
22:第一電容元件
23:第一P型電晶體
24:N型電晶體
30:電荷幫浦電路
32:第二電容元件
33:第二P型電晶體
38:第一反相器
39:第二反相器
48:第三反相器
49:第四反相器
71:低通濾波電路
72:高通濾波電路
80:升壓電路
VDDL:第一高電壓端
VDDH:第二高電壓端
LVT:低臨界門檻電壓元件
SVT:標準臨界門檻電壓元件
GND:接地端
an1、an2:第二電容元件的兩端
第1圖繪示本發明之位準轉換電路之示意圖。
第2圖以及第3圖繪示本發明之位準轉換電路之多個節點上的電壓訊號波形圖。
第4圖繪示本發明之位準轉換電路之第一實施例之示意圖。
第5圖以及第6圖繪示本發明之位準轉換電路之第一實施例之多個節點上的電壓訊號波形圖。
第7圖繪示本發明之位準轉換電路之第二實施例之示意圖。
第8圖繪示本發明之位準轉換電路之再一實施例的示意圖。
以下將配合圖式及實施例來詳細說明本發明之實施方式,藉此對本發明如何應用技術手段來解決技術問題並達成技術功效的實現過程能充分理解並據以實施。
請參閱第1圖,其繪示本發明之位準轉換電路之示意圖。圖中,位準轉換電路包含升壓電路10以及轉換電路20。升壓電路10係電性耦接第一高電壓端(其電壓值為VDDL)以接收輸入電壓訊號101。升壓電路10包含至少一低臨界門檻電壓(LVT)元件並用以升高輸入電壓訊號101。在一實施例中,升壓電路10將輸入電壓訊號101之振幅放大一預設倍數。
轉換電路20電性耦接第二高電壓端(其電壓值為VDDH),且包含一電流源21、一第一電容元件22、一上側開關元件以及一下側開關元件。在第1圖中上側開關元件以及下側開關元件分別以第一P型電晶體23以及N型電晶體24作為舉例說明,但是本發明並不以此為限制。第二高電壓端之電壓VDDH高於第一高電壓端之電壓VDDL。
電流源21電性耦接第二高電壓端(其電壓值為VDDH)以及第一電容元件22之間,第一電容元件22耦接於電流源21以及升壓電路10之輸出端(即節點10a)之間,第一P型電晶體23與N型電晶體24電性串接於第二高電壓端VDDH與低電壓端之間,且第一P型電晶體23與N型電晶體24之閘極係分別耦接第一電容元件22之兩端。第一P型電晶體23與N型電晶體24皆為標準臨界門檻電壓(SVT)元件。
低電壓端之電壓係低於第一高電壓端之電壓VDDL與第二高電壓端之電壓VDDH。在一實施例中,低電壓端係為接地端GND。
以下將搭配第1圖、第2圖以及第3圖描述本發明之位準轉換電路之操作方式。
升壓電路10之輸入端接收輸入電壓訊號101,其振幅為VDDL;在此實施例中,輸入電壓訊號101之低位準為0而高位準為VDDL,如第2圖之(A)部分所示。經過升壓電路10升高電壓後,從輸出端輸出升壓後的電壓訊號,其振幅為n*VDDL,即為n倍的VDDL,n為大於1的正數。在此實施例中,節點10a上的電壓訊號之低位準為0而高位準為n*VDDL,如第2圖之(B)部分所示。
節點10a上的電壓訊號可用於導通或截止N型電晶體24。當節點10a上的電壓訊號為高位準時,N型電晶體24導通;當節點10a上的電壓訊號為低位準時,N型電晶體24截止。
電流源21提供電流對第一電容元件22充電。由於電容元件的電氣特性,第一電容元件22之兩端電壓差在瞬時(transient)不會改變,所以當節點10a上的電壓訊號在高位準以及低位準之間轉變時,第一電容元件22之兩端電壓差維持固定,所以第一電容元件22之另一端(即節點22a)也會隨之變化。
詳細地說明,當節點10a上的電壓訊號的電壓值為n*VDDL時,第一電容元件22之兩端電壓差為VDDH-n*VDDL,而節點22a上的電壓為VDDH;因此,當節點10a上的電壓訊號的電壓值變換成0V時,第一電容元件22之兩端電壓差在瞬時仍維持為VDDH-n*VDDL,所以節點22a上的電壓對應轉變成VDDH-n*VDDL。如第3圖之(A)部分所示。
節點22a上的電壓可用以導通或截止第一P型電晶體23。當節點22a上的電壓為VDDH時,例如在第3圖之(A)部分所示的時間點t1至t2之間,第一 P型電晶體23截止,同時,在第2圖之(B)部分所示的時間點t1至t2之間,節點10a上的電壓為n*VDDL而N型電晶體24導通,因此節點23a的電壓為0。
同樣地,當節點22a上的電壓為VDDH-n*VDDL時,例如在第3圖之(A)部分所示的時間點t2至t3之間,第一P型電晶體23導通,同時,在第2圖之(B)部分所示的時間點t2至t3之間,節點10a上的電壓為0而N型電晶體24截止,因此節點23a的電壓為VDDH。因此,節點23a上的電壓呈現為與輸入電壓訊號101反相的電壓訊號,而且振幅為VDDH。
在其他實施例中,本發明之位準轉換電路可包含一反相器耦接節點23a,則反相器的輸出訊號便是與輸入電壓訊號101同相且振幅為VDDH的電壓訊號。
在其他實施例中,本發明之升壓電路10所輸出的電壓訊號與輸入電壓訊號101反相,藉此,最後在節點23a上的電壓呈現為與輸入電壓訊號101同相的電壓訊號,而且振幅為VDDH。較佳地,升壓電路10可為一電荷幫浦電路。
請參閱第4圖,其繪示本發明之位準轉換電路之一實施例的示意圖。此實施例與第1圖所述之位準轉換電路不同之處在於此實施例包含電荷幫浦電路30以及兩個串接於節點23a的第三反相器48與第四反相器49。第三反相器48與第四反相器49皆為SVT元件。
電荷幫浦電路30包含一第一反相器38、一第二反相器39、一第二電容元件32、以及一第二P型電晶體33,其皆為LVT元件。第一反相器38之輸入端以及第二反相器39之輸入端接收輸入電壓訊號101,第一反相器38之輸出端電性耦接第二電容元件32之一端an1。第二電容元件之另一端an2係連接第二P型電 晶體33之汲極與基體。第二反相器39之輸出端電性耦接第二P型電晶體33之閘極以及節點10a。圖中,節點10a亦是電荷幫浦電路30之輸出端。
第一反相器38之第一電源端電性耦接第一高電壓端(其電壓值為VDDL),第二反相器39之第一電源端電性耦接第二P型電晶體之汲極以及第二電容元件之一端an2。第二P型電晶體33之源極電性耦接第一高電壓端VDDL。第一反相器38與第二反相器39之第二電源端電性耦接一低電壓端。在此實施例中,低電壓端為接地端,但本發明不以此為限制。
在此實施例中,第一高電壓端的電壓VDDL低於電晶體的標準臨界門檻電壓(stand threshold voltage),而第二高電壓端的電壓VDDH高於電晶體的標準臨界門檻電壓。
以下將搭配第4圖、第5圖以及第6圖說明電荷幫浦電路30的運作過程。
電荷幫浦電路30接收輸入電壓訊號101,其為一邏輯訊號,低位準部分之電壓值為0而高位準部分之電壓值為VDDL,如第5圖之(A)部分所示。當輸入電壓訊號101處於高位準時,第一反相器38輸出低位準的訊號,即是第二電容之一端an1上電壓值為0;同樣地,第二反相器39輸出低位準的訊號,節點10a上電壓值為0。在初始階段,第二電容元件32尚未充電,所以第二電容之一端an2的電壓一開始也是0,導致第二P型電晶體33導通,使得第二電容之一端an2變成電壓VDDL,第二電容元件32開始充電,兩端的電壓差為VDDL。
當輸入電壓訊號101從高位準轉換成低位準時,第一反相器38輸出低位準的訊號,所以第二電容之一端an1上電壓值從0V轉換成VDDL。由於電 容元件的電氣特性,第二電容元件32之兩端電壓差VDDL在瞬時不會改變,所以第二電容之一端an2上電壓值轉換成2倍VDDL(第5圖中以2*VDDL表示)。
同樣地,當輸入電壓訊號101從高位準轉換成低位準時,第二反相器39輸出高位準的訊號。由於此時第二反相器39之第一電源端的電壓為兩倍VDDL,所以第二反相器39輸出高位準的訊號即表示節點10a上的電壓為兩倍VDDL,如第5圖之(B)部分所示。因此,電荷幫浦電路30輸出的是與輸入電壓訊號101反相而振幅為兩倍的訊號。
接著,與第1圖的電路運作相同,當節點10a上的電壓為高位準(第5圖之(B)部分的時間點t2至時間點t3)時N型電晶體24導通,節點23a的電壓值為0(第6圖之(B)部分的時間點t2至時間點t3),同時第一電容元件22充電,兩端電壓差為VDDH-2*VDDL,節點22a的電壓值為VDDH(第6圖之(A)部分的時間點t2至時間點t3),第一P型電晶體23截止。
接著,當節點10a上的電壓從高位準轉換成低位準(第5圖之(B)部分的時間點t3至時間點t4)時,N型電晶體24截止,同時節點22a的電壓從VDDH下降至VDDH-2*VDDL(第6圖之(A)部分的時間點t3至時間點t4),使得第一P型電晶體23導通,節點23a的電壓值為VDDH,如第6圖之(B)部分的時間點t3至時間點t4所示。
第三反相器48之輸入端電性耦接第一P型電晶體23之汲極,第三反相器48之輸出端電性耦接第四反相器49之輸入端,而第四反相器49之輸出端係作為位準轉換電路1之輸出端。
本發明之位準轉換電路包含兩個電路部分,一電路部分連接第一電壓供應端(其電壓值為VDDL)且組成元件皆為低臨界門檻電壓(LVT)元件,而 另一電路部分連接第二電壓供應端(其電壓值為VDDH)且組成元件皆為標準臨界門檻電壓(SVT)元件,所以當節點10a的電壓值為0時,由於本發明的低臨界門檻電壓(LVT)元件皆在接收電壓VDDL的環境下,所以相比於接收電壓VDDH的環境下,本發明的位準轉換電路的靜態電流較小。
請參閱第7圖,其繪示本發明之位準轉換電路之第二實施例之示意圖。第二實施例與第一實施例不同之處在於位準轉換電路之第二實施例包含一低通濾波電路71以及一高通濾波電路72,兩者電性連接於N型電晶體24之閘極以及第一P型電晶體23之閘極之間。
透過使用低通濾波電路71以及高通濾波電路72,N型電晶體24以及第一P型電晶體23可同步導通或截止,例如,當N型電晶體24截止時第一P型電晶體23同步導通,使得節點23a的電壓為VDDH;當N型電晶體24導通時第一P型電晶體23同步截止,使得節點23a的電壓為0,藉此可達到位準轉換效果。
更詳細地,當節點10a上的電壓有瞬時變化而導致N型電晶體24的操作狀態改變時,高通濾波電路72可將電壓的瞬時變化傳送到第一P型電晶體23的閘極,使得第一P型電晶體23也能同步改變其操作狀態。
如果只有高通濾波電路72傳送電壓的瞬時變化,則位準轉換電路的靜態邏輯狀態會欠缺低頻部分,亦即,在節點10a上的電壓沒有瞬時變化的期間,位準轉換電路可能有不穩定的輸出。因此,低通濾波電路71可傳送位準轉換電路的靜態邏輯狀態之低頻部分。
較佳地,高通濾波電路72可用電容元件來實現,而低通濾波電路71可用電流鏡(current mirror)或其他電流源電路來實現,但是此僅為舉例而非為限制本發明。
請見第8圖,其繪示本發明之位準轉換電路之再一實施例之示意圖。本發明更提供一種位準轉換電路,其包含一升壓電路80以及一轉換電路20。升壓電路80電性耦接一第一高電壓端以接收一輸入電壓訊號101,升壓電路80係用以升高輸入電壓訊號101。轉換電路20電性耦接一第二高電壓端,且包含一電流源21、一第一電容元件22、一第一P型電晶體23以及一N型電晶體24。電流源21係電性耦接第二高電壓端以及第一電容元件22之間。第一電容元件22係耦接於電流源21以及升壓電路80之輸出端之間,第一P型電晶體與N型電晶體係電性串接於該第二高電壓端與一低電壓端之間。第一P型電晶體23與N型電晶體24之閘極係分別耦接第一電容元件22之兩端。
此實施例與前述實施例的差別在於升壓電路80包含標準臨界門檻電壓元件。例如,升壓電路80內的電路架構可以與第4圖的架構相似,但是其元件改用標準臨界門檻電壓元件。
本實施例的優點在於當第一高電壓端VDDL的電壓跟第二高電壓VDDH的電壓的比例拉大時,本實施例的位準轉換電路可以有效降低切換損失及提高轉換速度。
雖然本發明以前述之實施例揭露如上,然其並非用以限定本發明,任何熟習相像技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之專利保護範圍須視本說明書所附之申請專利範圍所界定者為準。
1:位準轉換電路
10:升壓電路
10a、22a、23a:節點
101:輸入電壓訊號
20:轉換電路
21:電流源
22:第一電容元件
23:第一P型電晶體
24:N型電晶體
VDDL:第一高電壓端
VDDH:第二高電壓端
LVT:低臨界門檻電壓元件
SVT:標準臨界門檻電壓元件
GND:接地端

Claims (11)

  1. 一種位準轉換電路,其包含:一升壓電路,電性耦接一第一高電壓端以接收一輸入電壓訊號,該升壓電路係包含至少一低臨界門檻電壓元件並用以升高該輸入電壓訊號;以及一轉換電路,電性耦接一第二高電壓端,且包含一電流源、一第一電容元件、一第一P型電晶體以及一N型電晶體,該電流源係電性耦接該第二高電壓端以及該第一電容元件之間,該第一電容元件係耦接於該電流源以及該升壓電路之輸出端之間,該第一P型電晶體電性串接於該第二高電壓端及該N型電晶體之間,且該N型電晶體電性串接於該第一P型電晶體及一低電壓端之間,且該第一P型電晶體與該N型電晶體之閘極係分別耦接該第一電容元件之兩端;其中該第一P型電晶體與該N型電晶體皆為標準臨界門檻電壓元件。
  2. 如請求項1所述之位準轉換電路,其中該第二高電壓端之電壓高於該第一高電壓端之電壓,該低電壓端之電壓低於該第一高電壓端與該第二高電壓端之電壓。
  3. 如請求項2所述之位準轉換電路,其中該低電壓端係為接地端。
  4. 如請求項1所述之位準轉換電路,其中該至少一低臨界門檻電壓元件包含一第一反相器、一第二反相器、一第二電容元件、以及一第二P型電晶體,該第一反相器之輸入端以及該第二反相器之輸入端係接收該輸入電壓訊號,該第一反相器之輸出端 係電性耦接該第二電容元件之一端,該第二電容元件之另一端係連接該第二P型電晶體之汲極與基體,該第二反相器之輸出端係電性耦接該第二P型電晶體之閘極而作為該升壓電路之輸出端,該第一反相器之第一電源端係電性耦接該第一高電壓端,該第二反相器之第一電源端係電性耦接該第二P型電晶體之汲極,該第二P型電晶體之源極電性耦接該第一高電壓端,該第一反相器與該第二反相器之第二電源端係電性耦接該低電壓端。
  5. 如請求項1所述之位準轉換電路,更包含一第三反相器以及一第四反相器,該第三反相器之輸入端係電性耦接該第一P型電晶體之汲極,該第三反相器之輸出端係電性耦接該第四反相器之輸入端,該第四反相器之輸出端係作為該位準轉換電路之輸出端。
  6. 如請求項5所述之位準轉換電路,其中該第三反相器以及該第四反相器皆為標準臨界門檻電壓元件。
  7. 如請求項1所述之位準轉換電路,其中該升壓電路係為一電荷幫浦電路。
  8. 一種位準轉換電路,其包含:一升壓電路,電性耦接一第一高電壓端以接收一輸入電壓訊號,該升壓電路係包含至少一低臨界門檻電壓元件並用以升高該輸入電壓訊號;以及一轉換電路,電性耦接一第二高電壓端,且包含一低通濾波電路、一高通濾波電路、一上側開關元件以及一下側開關元件,該上側開關元件電性串接於該第二高電壓端及該下側開關 元件之間,且該下側開關元件電性串接於該上側開關元件及一低電壓端之間,該低通濾波電路以及該高通濾波電路電性連接於該上側開關元件之控制端以及該下側開關元件之控制端之間;其中該上側開關元件以及該下側開關元件皆為標準臨界門檻電壓元件。
  9. 如請求項8所述之位準轉換電路,其中該低通濾波電路包含一電容元件。
  10. 如請求項8所述之位準轉換電路,其中該高通濾波電路包含一電流鏡電路或一電流源。
  11. 一種位準轉換電路,其包含:一升壓電路,電性耦接一第一高電壓端以接收一輸入電壓訊號,該升壓電路係用以升高該輸入電壓訊號;以及一轉換電路,電性耦接一第二高電壓端,且包含一電流源、一第一電容元件、一第一P型電晶體以及一N型電晶體,該電流源係電性耦接該第二高電壓端以及該第一電容元件之間,該第一電容元件係耦接於該電流源以及該升壓電路之輸出端之間,該第一P型電晶體電性串接於該第二高電壓端及該N型電晶體之間,且該N型電晶體電性串接於該第一P型電晶體及一低電壓端之間,且該第一P型電晶體與該N型電晶體之閘極係分別耦接該第一電容元件之兩端。
TW106146331A 2017-05-26 2017-12-28 位準轉換電路 TWI692203B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810466963.9A CN108932006B (zh) 2017-05-26 2018-05-16 位准转换电路

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201762511645P 2017-05-26 2017-05-26
US62/511,645 2017-05-26

Publications (2)

Publication Number Publication Date
TW201902120A TW201902120A (zh) 2019-01-01
TWI692203B true TWI692203B (zh) 2020-04-21

Family

ID=64401890

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106146331A TWI692203B (zh) 2017-05-26 2017-12-28 位準轉換電路

Country Status (2)

Country Link
US (1) US10164616B2 (zh)
TW (1) TWI692203B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11303278B1 (en) * 2020-12-11 2022-04-12 Samsung Electronics Co., Ltd. Circuits for level shifting of voltage of data in transmitting apparatus, and methods thereof

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040160258A1 (en) * 2002-02-20 2004-08-19 Mitsubishi Denki Kabushiki Kaisha Drive circuit with low current consumption
US20090134930A1 (en) * 2007-11-28 2009-05-28 Akio Tamura Level shift circuit
US20090302924A1 (en) * 2008-06-04 2009-12-10 Hynix Semiconductor Inc. Level shifter capable of improving current drivability
US9361950B1 (en) * 2011-10-27 2016-06-07 Cold Brick Semiconductor, Inc. Semiconductor device with reduced leakage current and method for manufacture of the same
CN105958994A (zh) * 2016-04-25 2016-09-21 深圳大学 一种具有宽输入电压范围的亚阈值电平转换器

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4623799A (en) * 1985-03-27 1986-11-18 Trw Inc. High speed analog/digital driver
US4933648A (en) * 1989-04-13 1990-06-12 Harris Corporation Current mirror employing controlled bypass circuit
US5504444A (en) * 1994-01-24 1996-04-02 Arithmos, Inc. Driver circuits with extended voltage range
US5381114A (en) * 1994-04-04 1995-01-10 Motorola, Inc. Continuous time common mode feedback amplifier
US5491437A (en) * 1994-12-01 1996-02-13 Texas Instruments Incorporated Amplifier circuit and method
US5534810A (en) * 1994-12-28 1996-07-09 Thomson Consumer Electronics, Inc. Power stage bias circuit with improved efficiency and stability
US5818269A (en) * 1997-04-01 1998-10-06 National Semiconductor Corporation Differential current mode driver
US6960907B2 (en) * 2004-02-27 2005-11-01 Hitachi Global Storage Technologies Netherlands, B.V. Efficient low dropout linear regulator
US7733135B2 (en) * 2007-10-31 2010-06-08 Texas Instruments Incorporated High side boosted gate drive circuit
US7868666B2 (en) * 2009-04-08 2011-01-11 Fairchild Semiconductor Corporation Low-quiescent-current buffer
US8610484B2 (en) * 2010-07-28 2013-12-17 Texas Instruments Incorporated Bipolar transistor anti-saturation clamp using auxiliary bipolar stage, and method
US8436671B2 (en) * 2010-08-19 2013-05-07 Taiwan Semiconductor Manufacturing Company, Ltd. Level shifters having diode-connected devices for input-output interfaces
US8294518B2 (en) * 2010-09-03 2012-10-23 Broadcom Corporation Class-AB/B amplifier and quiescent control circuit for implementation with same
US9281789B2 (en) * 2012-12-31 2016-03-08 Texas Instruments Deutschland Gmbh Integrated circuit for use in a hybrid output stage
JP6117640B2 (ja) * 2013-07-19 2017-04-19 ルネサスエレクトロニクス株式会社 半導体装置及び駆動システム
US9402131B2 (en) * 2013-10-30 2016-07-26 Knowles Electronics, Llc Push-pull microphone buffer
US9154116B2 (en) * 2013-11-21 2015-10-06 Nxp B.V. Input circuit with mirroring
US9584115B2 (en) * 2014-06-17 2017-02-28 Texas Instruments Incorporated Duty cycle-controlled load switch
FR3023412B1 (fr) * 2014-07-04 2018-01-26 Commissariat A L'energie Atomique Et Aux Energies Alternatives Amplificateur haute tension
JP6528391B2 (ja) * 2014-11-25 2019-06-12 セイコーエプソン株式会社 液体吐出装置、ヘッドユニット、容量性負荷駆動用集積回路装置および容量性負荷駆動回路
JP6421560B2 (ja) * 2014-11-25 2018-11-14 セイコーエプソン株式会社 液体吐出装置、ヘッドユニット、容量性負荷駆動用集積回路装置および容量性負荷駆動回路
JP6443621B2 (ja) * 2014-12-10 2018-12-26 セイコーエプソン株式会社 液体吐出装置、ヘッドユニット、容量性負荷駆動回路および集積回路装置
US9609701B2 (en) * 2015-02-27 2017-03-28 Cirrus Logic, Inc. Switch-mode drive sensing of reverse recovery in bipolar junction transistor (BJT)-based power converters
US9906221B1 (en) * 2016-12-30 2018-02-27 Delta Electronics, Inc. Driving circuit of a power circuit

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040160258A1 (en) * 2002-02-20 2004-08-19 Mitsubishi Denki Kabushiki Kaisha Drive circuit with low current consumption
US20090134930A1 (en) * 2007-11-28 2009-05-28 Akio Tamura Level shift circuit
US20090302924A1 (en) * 2008-06-04 2009-12-10 Hynix Semiconductor Inc. Level shifter capable of improving current drivability
US9361950B1 (en) * 2011-10-27 2016-06-07 Cold Brick Semiconductor, Inc. Semiconductor device with reduced leakage current and method for manufacture of the same
CN105958994A (zh) * 2016-04-25 2016-09-21 深圳大学 一种具有宽输入电压范围的亚阈值电平转换器

Also Published As

Publication number Publication date
US20180343003A1 (en) 2018-11-29
US10164616B2 (en) 2018-12-25
TW201902120A (zh) 2019-01-01

Similar Documents

Publication Publication Date Title
CN111357202A (zh) 瞬态不敏感电平移位器
WO2013130934A1 (en) System for a clock shifter circuit
KR20120095246A (ko) 레벨 쉬프터
TWI692203B (zh) 位準轉換電路
TWI439840B (zh) Charge pump
CN109417606B (zh) 一种可输出正负电压的电平转换器
TW202006493A (zh) 電壓控制裝置
GB2533390A (en) Relaxation oscillator
CN108932006B (zh) 位准转换电路
KR101538157B1 (ko) 전압 레벨 변환기 및 이를 이용한 rf 스위칭 구동 장치
WO2018152719A1 (zh) 方波产生方法及方波产生电路
US8450987B2 (en) Switching apparatus and control signal generator thereof
CN108736878B (zh) 电压电平移位器
TWI656737B (zh) 電壓準位移位器
TWI653830B (zh) 資料還原電路
TWI601385B (zh) 延遲電路
US11863179B2 (en) Voltage conversion circuit
TWI462441B (zh) 電源轉換電路及相關的控制電路
TWI707541B (zh) 電壓準位轉換電路
JP2003101405A (ja) レベルシフト回路
WO2017016274A1 (zh) 开关控制电路
TWI716657B (zh) 位準轉換電路
JP2004007831A (ja) レベルシフト回路
TWI634407B (zh) 上電控制電路及控制電路
US9537489B1 (en) Level shifter with dynamic bias technique under overstress voltage