TWI676839B - 陣列基板及其製造方法,及應用此陣列基板的顯示裝置及其製造方法 - Google Patents

陣列基板及其製造方法,及應用此陣列基板的顯示裝置及其製造方法 Download PDF

Info

Publication number
TWI676839B
TWI676839B TW107127056A TW107127056A TWI676839B TW I676839 B TWI676839 B TW I676839B TW 107127056 A TW107127056 A TW 107127056A TW 107127056 A TW107127056 A TW 107127056A TW I676839 B TWI676839 B TW I676839B
Authority
TW
Taiwan
Prior art keywords
circuit board
pad
edge
array substrate
adhesive
Prior art date
Application number
TW107127056A
Other languages
English (en)
Other versions
TW202008043A (zh
Inventor
林宜欣
Yi-Hsin Lin
黃朝偉
Chao-Wei Huang
陳正欣
Jeng-Shin Chen
Original Assignee
友達光電股份有限公司
Au Optronics Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司, Au Optronics Corporation filed Critical 友達光電股份有限公司
Priority to TW107127056A priority Critical patent/TWI676839B/zh
Priority to CN201811317754.4A priority patent/CN109285845B/zh
Application granted granted Critical
Publication of TWI676839B publication Critical patent/TWI676839B/zh
Publication of TW202008043A publication Critical patent/TW202008043A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一種陣列基板,其包括第一線路板、第二線路板、黏著層以及至少一連接電極。第一線路板具有第一表面。第一線路板包括至少一第一接墊以及至少一第二接墊。第二線路板具有第二表面。第二線路板包括至少一壓合接墊。黏著層位於第一線路板與第二線路板之間。第一線路板的第一邊緣、第二線路板的第二邊緣以及黏著層的黏著邊緣基本上彼此切齊。連接電極從第一表面沿第一邊緣、第二邊緣以及黏著邊緣延伸至第二表面。連接電極電性連接於第二接墊與壓合接墊。

Description

陣列基板及其製造方法,及應用此陣列基板的顯示裝置及其製造方法
本發明是有關於一種電子裝置及其製造方法,且特別是有關於一種陣列基板及其製造方法,及應用此陣列基板的顯示裝置及其製造方法。
在陣列基板的製程中,於一素基板(bare substrate)相對的兩個面皆形成電子元件在製程上較為複雜。並且,只要其中一個面的電子元件損壞,則不論另一個面的電子元件是否損壞,整個陣列基板即造成損壞。
本發明提供一種陣列基板及其製造方法,其製造方法較為簡單,且具有較佳的製作良率。
本發明的陣列基板包括第一線路板、第二線路板、黏著層以及至少一連接電極。第一線路板具有第一表面。第一線路板 包括至少一第一接墊以及至少一第二接墊。第二線路板具有第二表面。第二線路板包括至少一壓合接墊。黏著層位於第一線路板與第二線路板之間。第一線路板的第一邊緣、第二線路板的第二邊緣以及黏著層的黏著邊緣基本上彼此切齊。連接電極從第一線路板的第一表面沿第一線路板的第一邊緣、第二線路板的第二邊緣以及黏著層的黏著邊緣延伸至第二線路板的第二表面。連接電極電性連接於第二接墊與壓合接墊。
本發明的陣列基板的製造方法包括以下步驟。提供第一線路板。第一線路板包括至少一第一接墊以及至少一第二接墊。提供第二線路板。第二線路板包括至少一壓合接墊。進行黏合製程,以形成黏合第一線路板與第二線路板的黏著層。進行切割製程,以切割第一線路板、黏著層以及第二線路板的至少其中之一。於進行切割製程之後,形成至少一連接電極,以電性連接第二接墊與壓合接墊。連接電極至少部分覆蓋第一線路板的第一邊緣、第二線路板的第二邊緣以及黏著層的黏著邊緣,且第一線路板的第一邊緣、第二線路板的第二邊緣以及黏著層的黏著邊緣基本上彼此切齊。
基於上述,本發明的陣列基板是藉由黏著層將第一線路板與第二線路板彼此黏合。因此,陣列基板的製造方法較為簡單。並且,可以在將第一線路板與第二線路板彼此黏合前確認第一線路板與第二線路板具有良好的功能。因此,可以提升陣列基板的製作良率。另外,用於將第一線路板與第二線路板彼此電性連接 的連接電極是形成在第一線路板的第一邊緣、第二線路板的第二邊緣以及黏著層的黏著邊緣上,而第一線路板的第一邊緣、第二線路板的第二邊緣以及黏著層的黏著邊緣上可以藉由切割製程而基本上彼此切齊。因此,陣列基板的製造方法較為簡單,且可以提升陣列基板的製作良率。
本發明提供一種顯示裝置及其製造方法,其製造方法較為簡單,且具有較佳的製作良率。
本發明的顯示裝置包括前述的陣列基板以及至少一微型發光元件。微型發光元件配置於陣列基板上。微型發光元件電性連接於第一接墊以及第二接墊。
本發明的顯示裝置的製造方法包括以下步驟。提供前述的陣列基板。配置至少一微型發光元件於陣列基板上。微型發光元件電性連接於第一接墊以及第二接墊。
基於上述,本發明的顯示裝置是由本發明的陣列基板所構成。因此,顯示裝置的製造方法也可以較為簡單,且具有較佳的製作良率。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。如本領域技術人員將認識到的,可以以各種不同的方式修改所描述的實施例,而不脫離本發明的精神或範圍。
在附圖中,為了清楚起見,放大了各元件等的厚度。在整個說明書中,相同的附圖標記表示相同的元件。應當理解,當 諸如層、膜、區域或基板的元件被稱為在“另一元件上”、或“連接到另一元件”、“重疊於另一元件”時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為“直接在另一元件上”或“直接連接到”另一元件時,不存在中間元件。如本文所使用的,“連接”可以指物理及/或電連接。
應當理解,儘管術語“第一”、“第二”、“第三”等在本文中可以用於描述各種元件、部件、區域、層及/或部分,但是這些元件、部件、區域、及/或部分不應受這些術語的限制。這些術語僅用於將一個元件、部件、區域、層或部分與另一個元件、部件、區域、層或部分區分開。因此,下面討論的“第一元件”、“部件”、“區域”、“層”、或“部分”可以被稱為第二元件、部件、區域、層或部分而不脫離本文的教導。
這裡使用的術語僅僅是為了描述特定實施例的目的,而不是限制性的。如本文所使用的,除非內容清楚地指示,否則單數形式“一”、“一個”和“該”旨在包括複數形式,包括“至少一”或“至少一個”。“或”表示“及/或”。如本文所使用的,術語“及/或”包括一個或多個相關所列項目的任何和所有組合。還應當理解,當在本說明書中使用時,術語“包括”及/或“包括”指定所述特徵、區域、整體、步驟、操作、元件的存在及/或部件,但不排除一個或多個其它特徵、區域整體、步驟、操作、元件、部件及/或其組合的存在或添加。
此外,諸如“下”或“底部”和“上”或“頂部”的相對術語可在本文中用於描述一個元件與另一元件的關係,如圖所示。應當理解,相對術語旨在包括除了圖中所示的方位之外的裝置的不同方位。例如,如果一個附圖中的裝置翻轉,則被描述為在其他元件的“下”側的元件將被定向在其他元件的“上”側。因此,示例性術語“下”可以包括“下”和“上”的取向,取決於附圖的特定取向。類似地,如果一個附圖中的裝置翻轉,則被描述為在其它元件“下方”或“下方”的元件將被定向為在其它元件“上方”。因此,示例性術語“下面”或“下面”可以包括上方和下方的取向。
本文使用的“約”、“實質上”、或“近似”包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,“約”可以表示在所述值的一個或多個標準偏差內,或±30%、±20%、±10%、±5%內。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
本文參考作為理想化實施例的示意圖的截面圖來描述示 例性實施例。因此,可以預期到作為例如製造技術及/或公差的結果的圖示的形狀變化。因此,本文所述的實施例不應被解釋為限於如本文所示的區域的特定形狀,而是包括例如由製造導致的形狀偏差。例如,示出或描述為平坦的區域通常可以具有粗糙及/或非線性特徵。此外,所示的銳角可以是圓的。因此,圖中所示的區域本質上是示意性的,並且它們的形狀不是旨在示出區域的精確形狀,並且不是旨在限制權利要求的範圍。
100、200、300、700‧‧‧陣列基板
101‧‧‧黏合結構
110‧‧‧第一線路板
110a‧‧‧第一表面
110b‧‧‧第三表面
110c‧‧‧第一邊緣
111‧‧‧第一基板
711a‧‧‧微結構
112‧‧‧元件層
113‧‧‧第一接墊
114‧‧‧第二接墊
115‧‧‧導線
T‧‧‧主動元件
S‧‧‧源極
D‧‧‧汲極
G‧‧‧閘極
CH‧‧‧通道層
120‧‧‧第一保護層
121‧‧‧第一導通孔
120a‧‧‧開口
120b‧‧‧第一開口
120c‧‧‧第二開口
130‧‧‧第二線路板
130a‧‧‧第二表面
130b‧‧‧第四表面
130c‧‧‧第二邊緣
131‧‧‧第二基板
132‧‧‧線路層
133‧‧‧絕緣層
134‧‧‧壓合接墊
140‧‧‧第二保護層
141‧‧‧第二導通孔
140a‧‧‧開口
140b‧‧‧壓合開口
150‧‧‧黏著層
150c‧‧‧黏著邊緣
150h‧‧‧厚度
151、453‧‧‧黏著材料
452、552、652‧‧‧框膠
160‧‧‧連接電極
160h‧‧‧厚度
270‧‧‧電極保護層
FS‧‧‧平整面
R‧‧‧邊緣區
S1、S2、S3、S4、S5‧‧‧步驟
800‧‧‧顯示裝置
810‧‧‧微型發光元件
830‧‧‧電路板FPC
90‧‧‧切割裝置
圖1A是依照本發明的第一實施例的一種陣列基板的製造方法的流程圖。
圖1B至圖1H是依照本發明的第一實施例的一種陣列基板的製造方法的部分剖面示意圖。
圖1I是依照本發明的第一實施例的一種陣列基板的部分製造方法的部分上視示意圖。
圖1J是依照本發明的第一實施例的一種陣列基板的部分製造方法的立體示意圖。
圖2是依照本發明的第二實施例的一種陣列基板的部分剖面示意圖。
圖3是依照本發明的第三實施例的一種陣列基板的部分剖面示意圖。
圖4是依照本發明的第四實施例的一種陣列基板的部分製造方法的立體示意圖。
圖5是依照本發明的第五實施例的一種陣列基板的部分製造方法的立體示意圖。
圖6是依照本發明的第六實施例的一種陣列基板的部分製造方法的立體示意圖。
圖7是依照本發明的第七實施例的一種陣列基板的部分剖面示意圖。
圖8是依照本發明的一種顯示裝置的部分剖面示意圖。
圖1A是依照本發明的第一實施例的一種陣列基板的製造方法的流程圖。圖1B至圖1H是依照本發明的第一實施例的一種陣列基板的製造方法的部分剖面示意圖。圖1I是依照本發明的第一實施例的一種陣列基板的部分製造方法的部分上視示意圖。圖1J是依照本發明的第一實施例的一種陣列基板的部分製造方法的立體示意圖。
請參照圖1A與圖1B。在步驟S1中,提供第一線路板110,第一線路板110包括至少一第一接墊113以及至少一第二接墊114。舉例而言,第一線路板110具有彼此相對的第一表面110a及第三表面110b。第一線路板110可以包括第一基板111、元件層112、第一接墊113及第二接墊114。元件層112位於第一基板 111上,第一接墊113以及第二接墊114位於元件層112上,且第一接墊113與第二接墊114可以與其他的電子元件(如:主動元件T或導線115)電性連接。
第一基板111的材質可以為玻璃、石英、有機聚合物或其他適宜被切割的絕緣材質,於本發明中並不加以限制。
元件層112可以包括主動元件T、被動元件(未繪示)或對應的導線(如:掃描線、資料線或其他類似的訊號線)。舉例而言,元件層112可以包括至少一主動元件T,其中第一接墊113與主動元件T電性連接,以接收主動元件T所傳遞的對應電壓。主動元件T包括源極S、汲極D、閘極G以及通道層CH。閘極G可以與掃描線(未繪示)電性連接。源極S可以與資料線(未繪示)電性連接。在本實施例中,主動元件T例如為低溫多晶矽薄膜電晶體(Low temperture poly Si thin film transistor;LTPS TFT),於本發明中並不加以限制。
另外,在圖1B的第一線路板110中,僅示例性地繪示了一個主動元件T、一個第一接墊113及一個第二接墊114,但本發明對於第一線路板110中的主動元件T、第一接墊113及/或第二接墊114的個數並不加以限制。舉例而言,如圖1I所示,其中圖1I可以是圖1B所繪示的第一線路板110的部分上視示意圖,在圖1I中,第一線路板110可以包括多個第一接墊113及多個第二接墊114,且各個第一接墊113可以與元件層112中對應的主動元件T電性連接。
另外,在後續的圖式中,為了清楚表示,可能省略繪示了元件層112中全部或部分的構件(如:主動元件T)。
在本實施例中,可以於第一線路板110的第一表面110a上形成第一保護層120。在後續的製程中,第一接墊113以及多個第二接墊114可以藉由第一保護層120的保護而降低受損的可能。
在本實施例中,元件層112內的元件(如:主動元件T)、第一接墊113、第二接墊114、導線115及/或第一保護層120(若有)可以藉由一般的半導體或封裝製程所形成,故於此不加以贅述。
請參照圖1A與圖1C。在步驟S2中,提供第二線路板130,第二線路板130包括至少一壓合接墊134。舉例而言,第二線路板130具有彼此相對的第二表面130a及第四表面130b。第二線路板130可以包括第二基板131、線路層132、絕緣層133及壓合接墊134。
第二基板131的材質可以為玻璃、石英、有機聚合物或其他適宜被切割的絕緣材質,於本發明中並不加以限制。
線路層132及絕緣層133位於第二基板131上。壓合接墊134可以貫穿最遠離第二基板131的絕緣層133,以與線路層132電性連接。在本實施例中,壓合接墊134例如為凸塊底金屬(Under Bump Metallurgy;UBM),但本發明不限於此。
另外,在圖1C的第二線路板130中,僅示例性地繪示了一個線路層132、一個絕緣層133及一個壓合接墊134,但本發明 對於第二線路板130中的線路層132、絕緣層133及/或壓合接墊134的個數並不加以限制。
在本實施例中,可以於第二線路板130的第二表面130a上形成第二保護層140。在後續的製程中,位於第二表面130a上的壓合接墊134可以藉由第二保護層140的保護而降低受損的可能。
在本實施例中,線路層132、絕緣層133、壓合接墊134及/或第二保護層140(若有)可以藉由一般的半導體或封裝製程所形成,故於此不加以贅述。
請參照圖1A、圖1D與圖1J。在步驟S3中,進行一黏合製程,以形成黏合第一線路板110與第二線路板130的黏著層150。黏著層150的材質例如可以是樹脂材料,但本發明不限於此。
舉例而言,如圖1J所示,將第一線路板110與第二線路板130黏合的方式例如是先將如1C所示的第二線路板130上下翻轉(upside down)。然後,將未固化的黏著材料151(如:樹脂或膠材)塗佈於第二線路板130的第四表面130b上。接著,使第一線路板110的第三表面110b上及第二線路板130的第四表面130b分別接觸黏著材料151的相對兩側。之後,進行固化製程使得黏著材料151固化,以形成如圖1D所示,具有以黏著層150將第一線路板110與第二線路板130相黏合的黏合結構101。
在其他未繪示的實施例中,也可以將如1B所示的第一線路板110上下翻轉。然後,將未固化的黏著材料151塗佈於第一 線路板110的第三表面110b上。之後,藉由類似的方式以形成具有以黏著層150將第一線路板110與第二線路板130相黏合的黏合結構101。
在其他可行的實施例中,也可以先將其他類型的黏著材料(如:雙面膠)形成於第一線路板110的第三表面110b上及/或第二線路板130的第四表面130b上。然後,將第一線路板110或第二線路板130上下翻轉。之後,使第一線路板110的第三表面110b上及第二線路板130的第四表面130b彼此面對面(face to face)貼合,而使第一線路板110的第三表面110b上與第二線路板130的第四表面130b之間的黏著材料形成黏著層150,以形成具有以黏著層150將第一線路板110與第二線路板130相黏合的黏合結構101。
在本實施例中,黏著層150的厚度150h小於或等於10微米(micrometer;μm),且大於0微米。如此一來,可以使黏著層150適宜被切割。並且,在後續的製程(如:將黏合結構101翻轉、傳送或其他類似的製程)中,黏著層150的厚度150h小於或等於10微米可以降低第一線路板110與第二線路板130之間的剪力(shear force),而可以降低第一線路板110及/或第二線路板130損壞的可能。
請參照圖1A、圖1D至圖1F。在步驟S4中,進行一切割製程,以切割第一線路板110、黏著層150以及第二線路板130的至少其中之一。舉例而言,如圖1E所示,可以藉由切割裝置 90,以雷射切割、水刀切割或其他適宜的切割方式,對如1D所示的黏合結構101(繪示於圖1D)的邊緣區R進行切割,以切割第一線路板110的第一基板111、黏著層150以及第二線路板130的第二基板131的至少其中之一。
在一些實施例中,於進行前述的切割製程之後,可以進一步地對第一線路板110的第一邊緣110c(繪示於圖1F)、第二線路板130的第二邊緣130c(繪示於圖1F)以及黏著層150的黏著邊緣150c(繪示於圖1F)進行微蝕刻(micro-etching)、研磨(polishing)或其他適宜的平整化製程,以提升由第一基板111的第一邊緣110c的表面、第二基板131的第二邊緣130c的表面及黏著層150的黏著邊緣150c的表面所構成的表面的平整度(flatness)。
請參照圖1F,於進行切割製程之後,第一基板111的第一邊緣110c、第二基板131的第二邊緣130c以及黏著層150的黏著邊緣150c基本上彼此切齊,且位於第一基板111的第一邊緣110c的表面、位於第二基板131的第二邊緣130c的表面以及位於黏著層150的黏著邊緣150c的表面可以彼此共面(coplaner)而構成一平整面FS。
當然,在微觀尺寸(如:奈米尺寸或原子尺寸)下,任何物體的表面皆會有粗糙度,僅是相對大小的問題。因此,只要於進行切割製程之後,位於第一基板111的第一邊緣110c的表面、位於第二基板131的第二邊緣130c的表面以及位於黏著層150 的黏著邊緣150c的表面所對應構成的一平面(如:一數學上理想的虛擬平整面),而在前述平面的法線方向上,位於第一基板111的第一邊緣110c的表面、位於第二基板131的第二邊緣130c的表面以及位於黏著層150的黏著邊緣150c的表面相對於前述平面的最高點和最低點之間的差值(即,前述平面的平整度)小於後續形成於其上的連接電極160(繪示於圖1H)最小厚度160h(繪示於圖1H),則為本文中所定義的平整面的均等範圍所涵蓋。
請參照圖1G。在一些實施例中,可以藉由蝕刻、機械鑽孔、雷射鑽孔或其他適宜的方式,以在第一保護層120(若有)上形成開口120a,且開口120a可以暴露出部分的導線115或其他可以與第二接墊114電性連接的一導電接墊。或是,可以藉由蝕刻、機械鑽孔、雷射鑽孔或其他適宜的方式,以在第二保護層140(若有)上形成開口140a,且開口140a可以暴露出部分的線路層132或其他可以與線路層132電性連接的另一導電接墊。
請參照圖1H,形成連接電極160,以電性連接第二接墊114與壓合接墊134,連接電極160至少部分覆蓋於第一基板111的第一邊緣110c、第二基板131的第二邊緣130c以及黏著層150的黏著邊緣150c。舉例而言,例如可以藉由印刷(如:網印)、鍍覆(如:濺鍍、蒸鍍)或其他適宜的方式,將導電材料至少形成在第一基板111的第一邊緣110c的表面、第二基板131的第二邊緣130c的表面及黏著層150的黏著邊緣150c的表面所構成的表面上,以使第二接墊114可以與對應的壓合接墊134電性連接。
在一些實施例中,用於形成連接電極160的導電材料可以進一步地部分覆蓋於第一線路板110的第一表面110a上,且填入第一保護層120的多個開口120a,以形成第一導通孔121。如此一來,可使第二接墊114可以藉由對應的第一導通孔121及對應的連接電極160而與對應的壓合接墊134電性連接。
在一些實施例中,用於形成連接電極160的導電材料可以進一步地部分覆蓋於第二線路板130的第二表面130a上,且填入第二保護層140的多個開口140a,以形成第二導通孔141。如此一來,可使第二接墊114可以藉由對應的連接電極160及對應的第二導通孔141而與對應的壓合接墊134電性連接。
經過上述製程後即可大致上完成本實施例之陣列基板100的製作。上述之陣列基板100包括第一線路板110、第二線路板130、黏著層150以及至少一連接電極160。第一線路板110具有第一表面110a,且第一線路板110包括至少一第一接墊113以及至少一第二接墊114。第二線路板130具有第二表面130a,且第二線路板130包括至少一壓合接墊134。黏著層150位於第一線路板110與第二線路板130之間。第一線路板110的第一邊緣110c、第二線路板130的第二邊緣130c以及黏著層150的黏著邊緣150c基本上彼此切齊。連接電極160可以從第一線路板110的第一表面110a沿第一線路板110的第一邊緣110c、第二線路板130的第二邊緣130c以及黏著層150的黏著邊緣150c延伸至第二線路板130的第二表面130a。連接電極160電性連接於第二接墊114 與壓合接墊134。
在本實施例中,第一線路板110的第一邊緣110c的表面、第二線路板130的第二邊緣130c的表面以及黏著層150的黏著邊緣150c的表面構成一平整面FS,且連接電極160至少部分覆蓋於平整面上。
圖2是依照本發明的第二實施例的一種陣列基板的部分剖面示意圖。本實施例的陣列基板200與第一實施例的陣列基板100類似,差別在於:陣列基板100更包括電極保護層270。電極保護層270覆蓋連接電極160上,而可以在後續的製程(如:將陣列基板200翻轉、傳送或其他類似的製程)中可以降低連接電極160受損的可能。
在本實施例中,可以在形成連接電極160之後,藉由一般的半導體或封裝製程形成由聚合物材料、氧化矽層、氮化矽層、氮氧化矽層或是由其他適宜的介電材料所形成的電極保護層270,故於此不加以贅述。
圖3是依照本發明的第三實施例的一種陣列基板的部分剖面示意圖。本實施例的陣列基板300與第二實施例的陣列基板200類似,差別在於:第一保護層120具有對應於第一接墊113的第一開口120b以及對應於第二接墊114的第二開口120c,且第二保護層140具有對應於壓合接墊134的個壓合開口140b。
第一開口120b及/或第二開口120c可以藉由蝕刻、機械鑽孔、雷射鑽孔或其他適宜的方式形成,且本發明對於開口120a、 第一開口120b及第二開口120c的形成順序並不加以限制。舉例而言,第一開口120b及/或第二開口120c可以在與開口120a相同的製程中形成。
壓合開口140b可以藉由蝕刻、機械鑽孔、雷射鑽孔或其他適宜的方式形成,且本發明對於壓合開口140b及開口140a的形成順序並不加以限制。舉例而言,壓合開口140b可以在與開口140a相同的製程中形成。
圖4是依照本發明的第四實施例的一種陣列基板的部分製造方法的立體示意圖。具體而言,圖4可以為圖1A中的步驟S3中,所進行的黏合製程的立體示意圖。
在本實施例中,將第一線路板110與第二線路板130黏合的方式例如是先將如1C所示的第二線路板130上下翻轉。然後在第二線路的第四表面130b上形成框膠452後,將未固化的黏著材料453塗佈於第二線路板130的第四表面130b上且於框膠452所圍繞的範圍內。接著,使第一線路板110的第三表面110b上及第二線路板130的第四表面130b分別接觸黏著材料453的相對兩側。之後,進行固化製程使得黏著材料453固化,以形成類似於如圖1D所示的黏合結構101。
圖5是依照本發明的第五實施例的一種陣列基板的部分製造方法的立體示意圖。具體而言,圖5可以為圖1A中的步驟S3中,所進行的黏合製程的立體示意圖。
在本實施例中,將第一線路板110與第二線路板130黏 合的方式例如是先將如1C所示的第二線路板130上下翻轉。然後在第二線路板130的第四表面130b上形成框膠552後。接著,於一低氣壓(如:低於1大氣壓)的環境下,使第一線路板110的第三表面110b上及第二線路板130的第四表面130b分別接觸框膠552的相對兩側。之後,於室壓(如:1大氣壓)的環境,可以藉由框膠552及外界的大氣壓力使第一線路板110的第三表面110b與第二線路板130的第四表面130b分別與框膠的相對兩側密合,以形成類似於如圖1D所示的黏合結構101。
圖6是依照本發明的第六實施例的一種陣列基板的部分製造方法的立體示意圖。具體而言,圖6可以為圖1A中的步驟S3中,所進行的黏合製程的立體示意圖。
在本實施例中,將第一線路板110與第二線路板130黏合的方式例如是先將如1C所示的第二線路板130上下翻轉。然後在第二線路板130的第四表面130b上形成框膠652後,於框膠652所圍繞的範圍內形成黏著材料654(如:雙面膠條)。接著,使第一線路板110的第三表面110b上及第二線路板130的第四表面130b分別接觸框膠652及/或黏著材料654的相對兩側,以形成類似於如圖1D所示的黏合結構101。
圖7是依照本發明的第七實施例的一種陣列基板的部分剖面示意圖。本實施例的陣列基板700與第一實施例的陣列基板100類似,差別在於:第一線路板110的第三表面110b(即,第一基板111遠離元件層112且與黏著層150相接處的表面)上可 以更具有多個微結構711a。位於第三表面110b上的微結構可以提升第一線路板110與黏著層150之間的黏著力。
在其他未繪示的實施例中,第二線路板130的第四表面130b(即,第二基板131遠離元件層112且與黏著層150相接處的表面)可以更具有類似的微結構(如:圖7中的微結構711a),於本發明中並不加以限制。
基於上述,本發明的陣列基板是藉由黏著層將第一線路板與第二線路板彼此黏合。因此,陣列基板的製造方法較為簡單。並且,可以在將第一線路板與第二線路板彼此黏合前確認第一線路板與第二線路板具有良好的功能。因此,可以提升陣列基板的製作良率。另外,用於將第一線路板與第二線路板彼此電性連接的連接電極是形成在第一線路板的第一邊緣、第二線路板的第二邊緣以及黏著層的黏著邊緣上,而第一線路板的第一邊緣、第二線路板的第二邊緣以及黏著層的黏著邊緣上可以藉由切割製程而基本上彼此切齊。因此,陣列基板的製造方法較為簡單,且可以提升陣列基板的製作良率。
本發明的陣列基板100、200、300、700或其他類似的陣列基板可以依據設計上的需求而有不同的應用,本發明對於陣列基板100、200、300、700或其他類似的陣列基板的應用方式並不加以限制。
圖8是依照本發明的一種顯示裝置的部分剖面示意圖。顯示裝置800可以包括陣列基板300以及微型發光元件810,且微 型發光元件810電性連接於對應的第一接墊113以及對應的第二接墊114。
在本實施例中,顯示裝置800所包括的陣列基板300是以第三實施例的陣列基板300為例。在其他的實施例中,顯示裝置800也可以包括前述任一實施例的陣列基板(如:陣列基板100、200、300、700)或包括類似於前述任一實施例的陣列基板。
在本實施例中,例如可以將微型發光元件810配置於陣列基板300上,且藉由覆晶接合(flip-chip bonding)的方式而使微型發光元件810藉由對應的導電端子820電性連接至對應的第一接墊113以及對應的第二接墊114。但本發明對於微型發光元件810與陣列基板300之間的電性連接方式並不加以限制。在一些未繪示的實施例中,微型發光元件810可以藉由導線以與陣列基板300電性連接。
在本實施例中,顯示裝置800可以更包括電路板830。電路板830可以藉由導電端子840電性連接於壓合接墊134。電路板830例如為軟性印刷電路板(Flexible Printed Circuit;FPC),但本發明不限於此。
前述實施例之微型發光元件810之尺寸例如小於100微米,較佳地,小於50微米,但大於0微米。微型發光元件810可例如是有機發光元件或無機發光元件,較佳地,可為無機發光元件,但不限於此。微型發光元件810之結構可為P-N二極體、P-I-N二極體、或其它合適的結構。微型發光元件810之類型可以是垂 直式微型發光元件、水平式微型發光元件或者是覆晶式微型發光元件。微型發光元件810可為有機材料(例如:有機高分子發光材料、有機小分子發光材料、有機配合物發光材料、或其它合適的材料、或前述材料之組合)、無機材料(例如:鈣鈦礦材料、稀土離子發光材料、稀土螢光材料、半導體發光材料、或其它合適的材料、或前述材料之組合)、或其它合適的材料、或前述材料之組合。
前述實施例中,主動元件T可採用薄膜電晶體(TFT),例如底閘型電晶體、頂閘型電晶體、立體型電晶體、或其它合適的電晶體。底閘型的電晶體之閘極G位於半導體層(如:通道層CH)之下方,頂閘型電晶體之閘極G或位於半導體層(如:通道層CH)之上方,而立體型電晶體之半導體層通道延伸非位於一平面。半導體層(如:通道層CH)可為單層或多層結構,且其材料包含非晶矽、微晶矽、奈米晶矽、多晶矽、單晶矽、有機半導體材料、氧化物半導體材料、奈米碳管/桿、鈣鈦礦材料、或其它合適的材料或前述之組合。
此外,可將前述實施例之主動元件T與另一主動元件(未繪示)及電容(未繪示)電性連接,簡稱為二個主動元件與一個電容(可表示為2T1C)。於其他實施例中,每個微型發光元件810所對應的主動元件與電容之個數可依設計變更,而可例如被簡稱為三個主動元件和一個或兩個電容(可表示為3T1C/2C)、四個主動元件和一個或兩個電容(可表示為4T1C/2C)、五個主動元件和 一個或兩個電容(可表示為5T1C/2C)、六個主動元件和一個或兩個電容(可表示為6T1C/2C)、或是其他適合的電路配置。
基於上述,本發明的顯示裝置是由本發明的陣列基板所構成。因此,顯示裝置的製造方法也可以較為簡單,且具有較佳的製作良率。
綜上所述,本發明的陣列基板的製造方法較為簡單,且具有較佳的製作良率。因此,藉由本發明的陣列基板所構成的顯示裝置的製造方法也可以較為簡單,且具有較佳的製作良率。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。

Claims (15)

  1. 一種陣列基板,包括:一第一線路板,具有一第一表面,且該第一線路板包括至少一第一接墊以及至少一第二接墊;一第二線路板,具有一第二表面,且該第二線路板包括至少一壓合接墊;一黏著層,位於該第一線路板與該第二線路板之間,其中該第一線路板的一第一邊緣、該第二線路板的一第二邊緣以及該黏著層的一黏著邊緣基本上彼此切齊;以及至少一連接電極,從該第一線路板的該第一表面沿該第一線路板的該第一邊緣、該第二線路板的該第二邊緣以及該黏著層的該黏著邊緣延伸至該第二線路板的該第二表面,且該至少一連接電極電性連接於該至少一第二接墊與該至少一壓合接墊,其中該第一線路板的該第一邊緣、該第二線路板的該第二邊緣以及該黏著層的該黏著邊緣構成一平整面,且該至少一連接電極至少部分覆蓋於該平整面上。
  2. 如申請專利範圍第1項所述的陣列基板,其中該黏著層的厚度小於或等於10微米。
  3. 如申請專利範圍第1項所述的陣列基板,更包括:一電極保護層,覆蓋於該至少一連接電極上。
  4. 如申請專利範圍第1項所述的陣列基板,更包括:一第一保護層,覆蓋於該第一線路板上,該第一保護層具有至少一第一導通孔,且該至少一連接電極藉由該至少一第一導通孔電性連接於該至少一第二接墊。
  5. 如申請專利範圍第4項所述的陣列基板,其中該第一保護層具有對應於該至少一第一接墊的至少一第一開口以及對應於該至少一第二接墊的至少一第二開口。
  6. 如申請專利範圍第1項所述的陣列基板,更包括:一第二保護層,覆蓋於該第二線路板上,該第二保護層具有至少一第二導通孔,且該至少一連接電極藉由該至少一第二導通孔電性連接於該至少一壓合接墊。
  7. 如申請專利範圍第6項所述的陣列基板,其中該第二保護層具有對應於該至少一壓合接墊的至少一壓合開口。
  8. 一種顯示裝置,包括:如請求項1之陣列基板;以及至少一微型發光元件,配置於該陣列基板上,該至少一微型發光元件電性連接於該至少一第一接墊以及該至少一第二接墊。
  9. 如申請專利範圍第8項所述的顯示裝置,更包括:一電路板,電性連接於該至少一壓合接墊。
  10. 一種陣列基板的製造方法,包括:提供一第一線路板,該第一線路板包括至少一第一接墊以及至少一第二接墊;提供一第二線路板,該第二線路板包括至少一壓合接墊;進行一黏合製程,以形成黏合該第一線路板與該第二線路板的一黏著層;進行一切割製程,以切割該第一線路板、該黏著層以及該第二線路板的至少其中之一;以及於進行該切割製程之後,形成至少一連接電極,以電性連接該至少一第二接墊與該至少一壓合接墊,該至少一連接電極至少部分覆蓋該第一線路板的一第一邊緣、該第二線路板的一第二邊緣以及該黏著層的一黏著邊緣,且該第一線路板的該第一邊緣、該第二線路板的該第二邊緣以及該黏著層的該黏著邊緣基本上彼此切齊,其中該第一線路板的該第一邊緣、該第二線路板的該第二邊緣以及該黏著層的該黏著邊緣構成一平整面,且該至少一連接電極至少部分覆蓋於該平整面上。
  11. 如申請專利範圍第10項所述的陣列基板的製造方法,其中該黏著層的厚度小於或等於10微米。
  12. 如申請專利範圍第10項所述的陣列基板的製造方法,更包括:形成一電極保護層於該至少一連接電極上。
  13. 如申請專利範圍第10項所述的陣列基板的製造方法,更包括:於進行該切割製程之前,於該第一線路板上形成一第一保護層。
  14. 如申請專利範圍第10項所述的陣列基板的製造方法,更包括:於進行該切割製程之前,於該第二線路板上形成一第二保護層。
  15. 一種顯示裝置的製造方法,包括:提供如請求項1之陣列基板;以及配置至少一微型發光元件於該陣列基板上,且該至少一微型發光元件電性連接於該至少一第一接墊以及該至少一第二接墊。
TW107127056A 2018-08-03 2018-08-03 陣列基板及其製造方法,及應用此陣列基板的顯示裝置及其製造方法 TWI676839B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW107127056A TWI676839B (zh) 2018-08-03 2018-08-03 陣列基板及其製造方法,及應用此陣列基板的顯示裝置及其製造方法
CN201811317754.4A CN109285845B (zh) 2018-08-03 2018-11-07 阵列基板、应用其的显示装置及该基板和装置制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107127056A TWI676839B (zh) 2018-08-03 2018-08-03 陣列基板及其製造方法,及應用此陣列基板的顯示裝置及其製造方法

Publications (2)

Publication Number Publication Date
TWI676839B true TWI676839B (zh) 2019-11-11
TW202008043A TW202008043A (zh) 2020-02-16

Family

ID=65174684

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107127056A TWI676839B (zh) 2018-08-03 2018-08-03 陣列基板及其製造方法,及應用此陣列基板的顯示裝置及其製造方法

Country Status (2)

Country Link
CN (1) CN109285845B (zh)
TW (1) TWI676839B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI694280B (zh) * 2019-03-05 2020-05-21 友達光電股份有限公司 顯示裝置及其製造方法
KR20210086289A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 표시 장치와 이를 이용한 멀티 표시 장치
US11963300B2 (en) 2020-08-14 2024-04-16 Au Optronics Corporation Panel device and manufacturing method of panel device
KR20220096889A (ko) * 2020-12-31 2022-07-07 엘지디스플레이 주식회사 표시 장치와 이를 이용한 멀티 스크린 표시 장치

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006065213A (ja) * 2004-08-30 2006-03-09 Toshiba Matsushita Display Technology Co Ltd 平面表示装置
US20140339520A1 (en) * 2013-05-15 2014-11-20 Boe Technology Group Co., Ltd. Display panel and display apparatus having the same
CN105607363A (zh) * 2016-03-25 2016-05-25 友达光电(厦门)有限公司 一种液晶显示面板
CN105739189A (zh) * 2016-05-11 2016-07-06 京东方科技集团股份有限公司 显示面板、显示装置及其制作方法
CN105786244A (zh) * 2016-02-04 2016-07-20 京东方科技集团股份有限公司 一种显示模组、显示装置
CN106876431A (zh) * 2017-02-23 2017-06-20 武汉华星光电技术有限公司 有机发光触控显示屏
CN207637131U (zh) * 2018-01-11 2018-07-20 昆山龙腾光电有限公司 一种触控显示面板及显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100583252B1 (ko) * 2003-12-29 2006-05-24 엘지.필립스 엘시디 주식회사 유기전계 발광소자와 그 제조방법
JP5426417B2 (ja) * 2010-02-03 2014-02-26 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US9504124B2 (en) * 2013-01-03 2016-11-22 Apple Inc. Narrow border displays for electronic devices
CN103631040B (zh) * 2013-11-29 2016-05-11 友达光电(厦门)有限公司 显示装置及其组装方法
CN107579056A (zh) * 2016-07-05 2018-01-12 群创光电股份有限公司 阵列基板结构与显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006065213A (ja) * 2004-08-30 2006-03-09 Toshiba Matsushita Display Technology Co Ltd 平面表示装置
US20140339520A1 (en) * 2013-05-15 2014-11-20 Boe Technology Group Co., Ltd. Display panel and display apparatus having the same
CN105786244A (zh) * 2016-02-04 2016-07-20 京东方科技集团股份有限公司 一种显示模组、显示装置
CN105607363A (zh) * 2016-03-25 2016-05-25 友达光电(厦门)有限公司 一种液晶显示面板
CN105739189A (zh) * 2016-05-11 2016-07-06 京东方科技集团股份有限公司 显示面板、显示装置及其制作方法
CN106876431A (zh) * 2017-02-23 2017-06-20 武汉华星光电技术有限公司 有机发光触控显示屏
CN207637131U (zh) * 2018-01-11 2018-07-20 昆山龙腾光电有限公司 一种触控显示面板及显示装置

Also Published As

Publication number Publication date
CN109285845A (zh) 2019-01-29
TW202008043A (zh) 2020-02-16
CN109285845B (zh) 2021-06-04

Similar Documents

Publication Publication Date Title
TWI676839B (zh) 陣列基板及其製造方法,及應用此陣列基板的顯示裝置及其製造方法
TWI677125B (zh) 無邊框顯示裝置、無邊框顯示面板及其製造方法
TW464927B (en) Metal bump with an insulating sidewall and method of fabricating thereof
TW201929212A (zh) 畫素陣列基板及其製造方法
WO2011067991A1 (ja) 半導体装置およびその製造方法、表示装置
TW200812448A (en) Flexible electronic assembly
KR20040092435A (ko) 반도체 장치 및 그 제조 방법
US11069638B2 (en) Method for fabricating the electronic component, and method for transposing a micro-element
US9153528B2 (en) Chip package and method for forming the same
US10950672B2 (en) Flexible display device with hardened layer, display apparatus, and method for manufacturing the flexible display device
TWI734074B (zh) 顯示面板及其製作方法
TWI628723B (zh) 一種晶片尺寸等級的感測晶片封裝體及其製造方法
CN106816547B (zh) 有机发光显示装置及其制造方法
TWI524998B (zh) 基板之黏結及分離的方法
GB2578413A (en) Stacked battery structure
US20160239699A1 (en) Chip scale sensing chip package and a manufacturing method thereof
TW201715672A (zh) 一種晶片尺寸等級的感測晶片封裝體及其製造方法
TWM531651U (zh) 無基板中介層及應用彼之半導體裝置
US12009463B2 (en) Display substrate, method of manufacturing the same, display device and display panel
US11081473B2 (en) Semiconductor device package and method of manufacturing the same
TWI755470B (zh) 導電薄膜、光電半導體裝置及其製造方法
TW201712818A (zh) 晶片封裝體及其製造方法
TWI723677B (zh) 陣列基板及具有此陣列基板的顯示裝置
TWI758090B (zh) 電子裝置及其製造方法
TWI529871B (zh) 半導體裝置及其製法