TWI670944B - 通訊裝置及通訊方法 - Google Patents
通訊裝置及通訊方法 Download PDFInfo
- Publication number
- TWI670944B TWI670944B TW106129204A TW106129204A TWI670944B TW I670944 B TWI670944 B TW I670944B TW 106129204 A TW106129204 A TW 106129204A TW 106129204 A TW106129204 A TW 106129204A TW I670944 B TWI670944 B TW I670944B
- Authority
- TW
- Taiwan
- Prior art keywords
- offset
- result
- time
- partial data
- data
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
- H04L25/03057—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
- H04B1/1027—Means associated with receiver for limiting or suppressing noise or interference assessing signal quality or detecting noise/interference for the received signal
- H04B1/1036—Means associated with receiver for limiting or suppressing noise or interference assessing signal quality or detecting noise/interference for the received signal with automatic suppression of narrow band noise or interference, e.g. by using tuneable notch filters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L2025/0335—Arrangements for removing intersymbol interference characterised by the type of transmission
- H04L2025/03356—Baseband transmission
- H04L2025/03369—Partial response
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L2025/03433—Arrangements for removing intersymbol interference characterised by equaliser structure
- H04L2025/03439—Fixed structures
- H04L2025/03445—Time domain
- H04L2025/03471—Tapped delay lines
- H04L2025/03484—Tapped delay lines time-recursive
- H04L2025/0349—Tapped delay lines time-recursive as a feedback filter
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Dc Digital Transmission (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
一種通訊裝置包含輸入端、輸出端及降干擾模組。降干擾模組耦接在輸入端與輸出端之間。輸入端接收隨時間變化之資料訊號。降干擾模組取得資料訊號於第一時間的第一局部資料以及根據第一局部資料產生第一偏移結果以及第二偏移結果。降干擾模組更取得資料訊號於第二時間的第二局部資料。降干擾模組根據第二局部資料選擇第一偏移結果及第二偏移結果之其中一者作為選擇結果,且將選擇結果傳送至輸出端。
Description
本案關於一種用於接收訊號之通訊裝置及通訊方法,且特別是有關於在通訊系統中降低干擾之裝置及方法。
在數位通訊系統中,在訊號傳輸的過程中符際干擾(intersymbol interference,ISI)一直是一種常見的問題,簡單來說,就是先後相鄰的訊號符號彼此互相影響,造成所謂的符際干擾。
在高速傳輸介面的應用中,若能預先知道傳輸通道的特性(例如線材的長度、阻值、電感性等),可以採用補償方式預防符際干擾。然而,一般情況下由於無法預先或簡單地得知線材的通道特性,故難以有效地進行補償,使得發射器與接收器無法有效溝通,進而對訊號品質造成極大的影響。
本案提供一種用於通訊系統的裝置,此裝置包含輸入端、輸出端及降干擾模組。降干擾模組耦接在輸入端與輸出端之間。輸入端接收隨時間變化之資料訊號。降干擾模組用 以取得資料訊號於第一時間的第一局部資料以及根據第一局部資料而產生第一偏移結果以及第二偏移結果。降干擾模組更用以取得資料訊號於第二時間的第二局部資料。此外,降干擾模組根據第二局部資料選擇第一偏移結果及第二偏移結果之其中一者作為選擇結果且將選擇結果傳送至輸出端。
本案更提供一種用於通訊系統的通訊方法。此方法包含以下步驟:接收隨時間變化之資料訊號;取得資料訊號於第一時間的第一局部資料,且根據第一局部資料而產生第一偏移結果以及第二偏移結果;取得資料訊號於第二時間的第二局部資料;以及根據第二局部資料選擇第一偏移結果及第二偏移結果之其中一者作為選擇結果且將選擇結果傳送至輸出端。
100‧‧‧通訊裝置
110‧‧‧輸入端
120‧‧‧降干擾模組
REF1‧‧‧第一參考訊號
REF2‧‧‧第二參考訊號
S0‧‧‧選擇訊號
121~124‧‧‧偏移模組
125‧‧‧處理模組
126‧‧‧總加法器
127‧‧‧多工器
128‧‧‧決策反饋等化器
130‧‧‧輸出端
200‧‧‧通訊系統
210‧‧‧訊號發送源
DIN‧‧‧資料訊號
Ddes‧‧‧數位訊號
310a‧‧‧電壓準位轉換電路
310b‧‧‧電壓準位轉換電路
320a,320b‧‧‧比較器
330a,330b‧‧‧延遲器
340‧‧‧比較器
350‧‧‧延遲器
REF0‧‧‧預定值
S1‧‧‧選擇訊號
S402-S410‧‧‧步驟
RA1~RA3‧‧‧偏移結果
RB1~RB3‧‧‧偏移結果
RC1,RC2‧‧‧偏移結果
RD1,RD2‧‧‧偏移結果
aRA1,aRB1‧‧‧類比偏移訊號
aRC1,aRD1‧‧‧類比偏移訊號
T1‧‧‧第一時間
T2‧‧‧第二時間
T3‧‧‧第三時間
VT1‧‧‧局部資料
VT2‧‧‧局部資料
VT3‧‧‧局部資料
S702-S710‧‧‧步驟
所附圖式之說明如下:第1圖係根據本案一實施例所繪示之一通訊系統的示意圖。
第2圖係根據本案一實施例所繪示之一通訊裝置的功能方塊圖。
第3A圖繪示第2圖之通訊裝置於一實施例中的一電路架構圖。
第3B圖繪示第2圖之通訊裝置於一實施例中的一電路架構圖。
第4圖係根據本案一實施例所繪示之通訊方法的流程圖。
第5圖係根據本案一實施例所繪示之資料訊號經降干擾模組處理的示意圖。
第6圖係根據本案一實施例所繪示之一通訊裝置的功能方塊圖。
第7圖係根據本案一實施例所繪示之通訊方法流程圖。
第8圖係根據本案一實施例所繪示之資料訊號經第7圖之通訊方法處理的訊號示意圖。
第9圖係根據本案一實施例所繪示之一種通訊裝置的功能方塊圖。
第1圖係根據本案一實施例所繪示之通訊系統200的示意圖。通訊系統200包含訊號發送源210及通訊裝置100,通訊裝置100接收來自訊號發送源210的資料訊號DIN,於一實施例中,此資料訊號DIN可以是隨時間變化且經過序列化處理的類比訊號。
通訊裝置100包含輸入端110、降干擾模組120及輸出端130。降干擾模組120耦接在輸入端110與輸出端130之間。輸入端110接收隨時間變化之資料訊號DIN,於一實施例中,輸入端110可包含線性等化器(未繪示),線性等化器對資料訊號DIN進行初步處理,調整資料訊號DIN在各頻段上的強度增益。於一實施例中,輸出端130包含解序列器(deserializer,未繪示),解序列器可將通訊裝置100接收到的資料訊號DIN進行解序列化處理,並將解序列化後的結果輸出至其他電路。
一併參閱第2圖,第2圖係根據本案一實施例所繪示之通訊裝置100的功能方塊圖,其中,降干擾模組120包含 偏移模組121、122、處理模組125、總加法器126及多工器127。於一實施例中,由訊號發送源210發送至通訊裝置100的資料訊號DIN,在發送與接收的過程中,資料訊號DIN在不同時間點的資料準位可能存在一定程度的彼此干擾,例如符際干擾。於一實施例中,降干擾模組120用以在接收端(即通訊裝置100)降低資料訊號DIN在不同時間點之間的干擾現象。
於第一時間,資料訊號DIN在第一時間的局部資料通過總加法器126傳送至偏移模組121及122。偏移模組121將資料訊號DIN於第一時間的局部資料加上第一偏移以產生偏移結果RA1,且偏移模組122用以將第一時間的局部資料加上第二偏移以產生偏移結果RB1。
在第一時間之後的第二時間,處理模組125取得資料訊號DIN於第二時間的局部資料。於一實施例中,第一時間與第二時間彼此間隔一個取樣單位時間(如0.5ms,1ms,或視實際電路需求而訂),但本案不以此為限。此時,資料訊號DIN於第二時間的局部資料可能不同於第一時間的局部資料,第一時間的局部資料與第二時間的局部資料可具有不同電壓準位及/或代表相同或相異的資料含意。於一實施例中,偏移模組121、122在根據第一時間的局部資料產生偏移結果RA1、RB1時,分別加入了一個取樣單位時間的延遲,但本案不以此為限。
在一實施例中,第一時間與第二時間彼此間隔一個取樣單位時間,偏移結果RA1、RB1分別較第一時間的局部資料延後了一個取樣單位時間,處理模組125根據第二時間的 局部資料輸出選擇訊號S0,偏移結果RA1、RB1及選擇訊號S0將同時傳送至多工器127。多工器127可根據選擇訊號S0選擇偏移結果RA1及RB1之其中一者作為選擇結果,且將選擇結果傳送至輸出端130。也就是說,資料訊號DIN於第一時間的局部資料可以分別被調整為偏移結果RA1及RB1,在藉著後續資料訊號DIN於第二時間的局部資料,挑選偏移結果RA1或RB1。如此一來,便可以根據後續(例如第二時間)的資料訊號DIN相對應地調整先前(例如第一時間)的資料訊號DIN的輸入電壓準位。這樣的調整有助於補償後續傳輸符號對先前傳輸符號的干擾,也就是有助於降低前導符際干擾(precursor ISI)。
第3A圖繪示第2圖之通訊裝置100於一實施例中的電路架構圖,如第3A圖所示,偏移模組121可包含電壓準位轉換電路(level shifter)310a,電壓準位轉換電路310a用於將資料訊號DIN的局部資料偏移一第一預定電位差,例如將資料訊號DIN於第一時間的局部資料加以提升電位差Vth以作為類比偏移訊號aRA1,此時的第一預定電位差為+Vth。產生的類比偏移訊號aRA1的電位相等於DIN+Vth。隨後比較器320a比較類比偏移訊號aRA1與預定值REF0以輸出數位化之偏移訊號。最後將上述數位化之偏移訊號通過延遲器330a以作為候選之偏移結果RA1,並傳送至多工器127。於一實施例中,上述預定值REF0為數位化訊號中辨識高準位(又被視為邏輯1)與低準位(又被視為邏輯0)之間的基準值,若類比偏移訊號aRA1的電位高於預定值REF0,則偏移結果RA1為高準位(邏 輯1)。若類比偏移訊號aRA1的電位低於預定值REF0,則偏移結果RA1為低準位(邏輯0)。
偏移模組122可包含電壓準位轉換電路310b,電壓準位轉換電路310b用於將資料訊號DIN的局部資料偏移一第二預定電位差,例如將資料訊號DIN於第一時間的局部資料降低電位差Vth,即第二預定電位差為-Vth,以作為類比偏移訊號aRB1。此時類比偏移訊號aRB1的電位相等於DIN-Vth。隨後比較器320b比較類比偏移訊號aRB1與預定值REF0以輸出數位化之偏移訊號。最後將數位化之偏移訊號通過延遲器330b以作為候選之偏移結果RB1,並傳送至多工器127。
在一些實施例中,延遲器330a及330b的延遲時間可為一個取樣單位時間或其整數倍。
於上述實施例中,偏移結果RA1與RB1是由資料訊號DIN於第一時間的局部資料的原始準位,分別提升及降低電壓的兩個相異的偏移結果,因此,當降干擾模組120判斷後續第二時間的局部資料可能會拉抬第一時間的局部資料時(即對第一時間的局部資料造成拉抬的符際干擾),則可選擇偏移結果RB1;反之,當降干擾模組120判斷後續第二時間的局部資料可能會降低第一時間的局部資料時(即對第一時間的局部資料造成降低的符際干擾),則可選擇偏移結果RA1。透過上述選擇,可抵銷/降低後續時間的局部資料對先前時間的局部資料的影響。
處理模組125耦接輸入端110,於第3A圖之實施例中處理模組125包含比較器340及延遲器350。多工器127耦 接處理模組125、偏移模組121及122,並根據選擇訊號S0選擇偏移結果RA1及偏移結果RB1其中一者,並輸出選擇結果至輸出端130。
在一些實施例中,比較器340用以比較局部資料及閾值,以產生選擇訊號S0,其中閾值為根據資料訊號DIN的屬性而定。舉例來說,若資料訊號DIN的屬性對應二進位訊號,假設二進位訊號的表示方式是在高準位(如1V)或低準位(如-1V或0V)之間切換,閾值可設定為高準位與低準位之間的平均準位(如0V或0.5V)。於一實施例中,當資料訊號DIN小於閾值時,選擇訊號S0使多工器127輸出偏移結果RA1,另一方面當資料訊號DIN大於閾值時,選擇訊號S0使多工器輸出偏移結果RB1。於另一實施例中,也可以根據資料訊號DIN的符際干擾特性來決定閾值的大小以及選擇偏移結果RA1/RB1的方式。
在一些實施例中,延遲器350比延遲器330a少一個取樣單位時間的延遲,如果偏移模組121內的延遲器330a或偏移模組122內的延遲器330b的延遲時間為N個取樣單位時間,則處理模組125之延遲器350的延遲時間為N-1個取樣單位時間。此外,在N=1的情況下,延遲器350設定為零延時,或是處理模組125中無延遲器350。資料訊號DIN於第二時間的局部資料經過比較器340以輸出數位化之局部資料,此處第二時間的局部資料經過數位化之後形成選擇訊號S0,輸入至多工器127,須說明的是,於第3A圖中,選擇訊號S0之所以標示在延遲器350的輸出是為了方便說明多工器127之操作 (即時序同步)。
決策反饋等化器128耦接處理模組125以及多工器127,用以根據局部資料(如第二時間的局部訊號)以及選擇結果產生增益反饋訊號。在一些實施例中,決策反饋等化器128根據對應於局部資料的選擇訊號S0及選擇結果產生增益反饋訊號。總加法器126耦接輸入端110、決策反饋等化器128、偏移模組121、122及處理模組125,並接收增益反饋訊號以調整資料訊號DIN於後續時間的局部資料。
決策反饋等化器128用以收集資料訊號DIN於先前(例如第二時間)的資料訊號DIN的準位高低,相對應地反饋至總加法器126,以調整後續(例如第三時間)的資料訊號DIN的輸入電壓準位。這樣的調整有助於補償先前傳輸符號對後續傳輸符號的干擾,也就是有助於降低後驅符際干擾(postcursor ISI)。
一併參閱第2、3A、4及5圖,第4圖係根據本案一實施例所繪示之通訊方法400的流程圖,第5圖繪示本案一實施例中資料訊號DIN經降干擾模組處理120的訊號示意圖。通訊方法400可由下述步驟實施。於步驟S402,接收隨時間變化之資料訊號DIN。於步驟S404,取得資料訊號DIN於第一時間T1的局部資料VT1,且偏移模組121根據局部資料VT1而產生偏移結果RA1,偏移模組122根據局部資料VT1而產生偏移結果RB1。
如第5圖所示,於第一時間T1,資料訊號DIN在第一時間T1的局部資料VT1通過總加法器126傳送至偏移模 組121及122。偏移模組121將資料訊號DIN於第一時間T1的局部資料VT1加上第一偏移(於一實施例中第一偏移為+Vth)以產生類比偏移訊號aRA1,且偏移模組122用以將局部資料VT1加上第二偏移(於一實施例中第二偏移為-Vth)以產生類比偏移訊號aRB1。第5圖中的類比偏移訊號aRA1與aRB1分別經過第3A圖中的比較器320a、320b,並分別透過延遲器330a、330b處理以形成數位化的偏移結果RA1及RB1。
步驟S406,在第一時間T1之後的第二時間T2,取得資料訊號DIN於第二時間T2的局部資料VT2。
步驟S408,根據局部資料VT2選擇偏移結果RA1及RB1之其中一者作為選擇結果且將選擇結果傳送至輸出端130,此時輸出端130便將偏移結果RA1及RB1之其中一者視為資料訊號DIN於第一時間T1的資料。
於一實施例中,降干擾模組120更包含總加法器126,在步驟S410,決策反饋等化器128用以根據局部資料VT2以及多工器127的選擇結果產生增益反饋訊號,並回饋至總加法器126以調整後續的資料,例如第三時間T3的局部資料VT3。在一些實施例中,決策反饋等化器128根據選擇訊號S0(對應於局部資料VT2)以及多工器127的選擇結果以產生增益反饋訊號。
也就是說,決策反饋等化器128可以基於先前時間點資料,例如接收到的選擇訊號S0(對應第二時間T2)以及選擇結果(對應第一時間T1),進而產生增益反饋訊號用以調整後續的資料,如第三時間T3的局部資料VT3。藉此,決策反 饋等化器128可以用來降低後驅符際干擾。
第一偏移與第二偏移可分別為大小相同但正負相反之電壓值,例如第一偏移可為正向的電位差+Vth且第二偏移可為負向的電位差-Vth。以上僅為示例,然而本案不僅限於此。上述將資料訊號DIN偏移而產生偏移結果RA1及RB1,而判定後續時間的訊號,可降低通道雜訊影響之效應,藉此補償符際干擾對於訊號品質之影響。於一實施例中,第一偏移與第二偏移採用的電位差Vth的絕對值大小可用例如最小均方演算法得知,然而本案不僅限於此。
需特別說明的是,降干擾模組120為隨時間進行補償,也就是說,降干擾模組120可循環重複第4圖中步驟S404至S410。以第二時間T2而言,步驟S404,取得資料訊號DIN於第二時間T2的局部資料VT2,資料訊號DIN在第二時間T2的局部資料VT2通過總加法器126傳送至偏移模組121及122。偏移模組121用以將資料訊號DIN於第二時間T2的局部資料VT2加上第一偏移(於一實施例中為+Vth)以產生偏移結果RA2(對應於aRA2),且偏移模組122用以將上述第二時間的局部資料VT2加上第二偏移(於一實施例中為-Vth)以產生偏移結果RB2(對應於aRB2)。
在第二時間T2之後的第三時間T3,步驟S406,取得資料訊號DIN於第三時間T3的局部資料VT3。步驟S408,根據局部資料VT3選擇偏移結果RA2及RB2之其中一者作為選擇結果且將選擇結果傳送至輸出端130,此時輸出端130便將偏移結果RA2及RB2之其中一者視為資料訊號DIN於 第二時間T2的資料。
在步驟S410,決策反饋等化器128用以接收局部資料VT3以及上述多工器127的選擇結果(偏移結果RA2或RB2),根據局部資料VT3以及選擇結果產生增益反饋訊號。降干擾模組120更包含總加法器126,接收增益反饋訊號,藉由反饋給總加法器126的資料以調整後續的資料(例如第四局部資料(未繪示)或在更後續時間取樣的局部資料)。
參照第3B圖,第3B圖繪示第2圖之通訊裝置100於一實施例中的一電路架構圖。上述通訊方法400可利用第3B圖之電路架構圖實施,亦可達成與第3A圖相似之效果。相較於第3A圖,第3B圖中的偏移模組121及122中之電壓準位轉換電路310a及310b分別將預定值REF0加上第一偏移及第二偏移以產生參考訊號REF1及REF2。隨後參考訊號REF1及參考訊號REF2分別通過比較器320a、320b以與資料訊號DIN的局部資料VT1相比較,進而產生數位化之偏移訊號。最後,上述數位化之偏移訊號通過延遲器330a及330b以產生偏移結果RA1及RB1至多工器127,並且饋入決策反饋等化器128以調整在更後續時間取樣的局部資料。於第3B圖的實施例當中,第一偏移及第二偏移是分別施加於預定值REF0上產生不同的參考訊號REF1(等於REF0+Vth)及參考訊號REF2(等於REF0-Vth)。將相同的局部資料VT1分別與不同的參考訊號REF1及REF2比較,以得到數位化的偏移結果RA1及RB1。
一併參照第6~8圖,第6圖係根據本案另一實施例所繪示之通訊裝置的功能圖。降干擾模組120除了包含如第 2圖及第3A圖或第3B圖的偏移模組121及122外,更包含偏移模組123及124。第7圖係根據本案一實施例所繪示之方法流程圖。第8圖係根據本案之一實施例繪示資料訊號經第7圖之方法處理的訊號示意圖。
在步驟S702,接收隨時間變化之資料訊號DIN。
在步驟S704,取得資料訊號DIN於第一時間T1的局部資料VT1,偏移模組121~124分別根據局部資料VT1產生偏移結果RA1、RB1、RC1及RD1。進一步來說,偏移模組121~124分別給予局部資料VT1不同之偏移,即通過偏移模組121~124之電壓準位轉換電路310a~310d分別產生類比偏移訊號aRA1、aRB1、aRC1及aRD1,再透過比較器320a~320d及延遲器330a~330d產生偏移結果RA1、RB1、RC1及RD1。如同第4圖所繪示之步驟,於一實施例中,在步驟S704,加上不同程度之偏移後的類比偏移訊號aRA1、aRB1、aRC1及aRD1與預定值相比較以得到偏移結果RA1、RB1、RC1及RD1。於另一實施例中,是將預定值分別加上不同的偏移電壓,將局部資料VT1分別與不同偏移後的預定值比較並產生偏移結果RA1、RB1、RC1及RD1。
於第8圖之一實施例中,類比偏移訊號aRA1是將局部資料VT1提升定量的偏移電壓,類比偏移訊號aRC1是將局部資料VT1增加兩倍定量的偏移電壓,類比偏移訊號aRB1是將局部資料VT1降低定量的偏移電壓,類比偏移訊號aRD1是將局部資料VT1降低兩倍定量的偏移電壓,但本揭示文件並不以此為限。
在一些實施例中,類比偏移訊號aRA1、aRB1、aRC1及aRD1的偏移程度與方向,可以依照資料訊號DIN的符際干擾特性來決定。假設資料訊號DIN的前導符際干擾特性明顯傾向於後續資料訊號將導致先前資料訊號降低,則類比偏移訊號aRA1、aRB1、aRC1及aRD1的偏移方向可以均為提升的偏移電壓(分別提升不同程度的偏移電壓),或者多數的類比偏移訊號aRA1、aRB1及aRC1為提升的偏移電壓而少數的類比偏移訊號aRD1為降低的偏移電壓。反之,假設資料訊號DIN的前導符際干擾特性明顯傾向於後續資料訊號將導致先前資料訊號提高,則類比偏移訊號aRA1、aRB1、aRC1及aRD1的偏移方向可以均為降低的偏移電壓(分別降低不同程度的偏移電壓),或者多數的類比偏移訊號aRA1、aRB1及aRC1為降低的偏移電壓而少數的類比偏移訊號aRD1為提升的偏移電壓。
在步驟S706,降干擾模組120的處理模組125更取得資料訊號DIN於第二時間T2的局部資料VT2以及於第三時間T3的局部資料VT3,藉以產生多工器127的決策用之選擇訊號S0及S1。在一些實施例中,處理模組125可比較局部資料VT2與第一閾值以產生選擇訊號S0,並比較局部資料VT3與第二閾值以產生選擇訊號S1,其中第一與第二閾值為根據資料訊號DIN的屬性而定,可為相同或不同的值。
在步驟S708,降干擾模組120之多工器127更用以根據選擇訊號S0及S1選擇與局部資料VT1對應之偏移結果RA1、RB1、RC1及RD1之其中一者作為選擇結果傳送至輸出 端130。
在一實施例中,偏移模組123及124可利用與偏移模組121相同之架構以實施。第6圖其餘部分操作與第2圖類似,故不贅述。
步驟S710,決策反饋等化器128根據選擇結果、局部資料VT2及局部資料VT3產生增益反饋訊號,藉以調整後續的資料。在一些實施例中,決策反饋等化器128可接收選擇訊號S0(對應於局部資料VT2)、選擇訊號S1(對應於局部資料VT3)及選擇結果,藉以產生增益反饋訊號。
第9圖係根據本案之一實施例繪示之一種通訊裝置100的功能方塊圖。第9圖為本案第2及6圖推展成具有2N個偏移模組之通例,其中N為正整數。第9圖的架構與操作模式與第2及6圖均類似,因而不在贅述。
雖然上文實施方式中揭露了本案的具體實施例,然其並非用以限定本案,本案所屬技術領域中具有通常知識者,在不悖離本案之原理與精神的情形下,當可對其進行各種更動與修飾,因此本案之保護範圍當以附隨申請專利範圍所界定者為準。
Claims (10)
- 一種通訊裝置,包含:一輸入端,接收隨時間變化之一資料訊號;一輸出端;以及一降干擾模組,耦接在該輸入端與該輸出端之間,該降干擾模組用以取得該資料訊號於一第一時間的一第一局部資料以及根據該第一局部資料而產生一第一偏移結果以及一第二偏移結果,該降干擾模組更用以取得該資料訊號於一第二時間的一第二局部資料,且該降干擾模組根據該第二局部資料選擇該第一偏移結果及該第二偏移結果之其中一者作為一選擇結果且將該選擇結果傳送至該輸出端,其中該第二時間在該第一時間之後。
- 如請求項1所述之通訊裝置,其中該降干擾模組更包含:一第一偏移模組,用以將該第一局部資料加上一第一偏移以產生該第一偏移結果;以及一第二偏移模組,用以將該第一局部資料加上一第二偏移以產生該第二偏移結果。
- 如請求項2所述之通訊裝置,其中該第一偏移模組及該第二偏移模組各自包含:一電壓準位轉換電路,用以將該第一局部資料加上該第一偏移或該第二偏移; 一比較器,用以將經偏移過之該第一局部資料與一預定值相比較,用以產生一數位化之偏移訊號;以及一延遲器,用以延遲該數位化之偏移訊號並產生該第一偏移結果或該第二偏移結果。
- 如請求項2所述之通訊裝置,其中該第一偏移模組及該第二偏移模組各自包含:一電壓準位轉換電路,用以將一預定值加上該第一偏移或該第二偏移;一比較器,用以將該第一局部資料與經偏移過之該預定值相比較,用以產生一數位化之偏移訊號;以及一延遲器,用以延遲該數位化之偏移訊號並產生該第一偏移結果或該第二偏移結果。
- 如請求項2所述之通訊裝置,其中該降干擾模組更包含:一處理模組,耦接該輸入端,用以取得該資料訊號於該第二時間的該第二局部資料;以及一多工器,耦接該處理模組、該第一偏移模組以及該第二偏移模組,用以根據該第二局部資料選擇該第一偏移結果及該第二偏移結果,並輸出該選擇結果。
- 如請求項5所述之通訊裝置,其中該降干擾模組更包含: 一決策反饋等化器,耦接該處理模組以及該多工器,用以接收該第二局部資料以及該選擇結果,將該第二局部資料以及該選擇結果產生一增益反饋訊號;以及一總加法器,耦接該輸入端、該決策反饋等化器、該第一偏移模組、該第二偏移模組以及該處理模組,接收該增益反請訊號以調整該資料訊號於一第三時間的一第三局部資料。
- 如請求項1所述之通訊裝置,其中該降干擾模組更用以根據該第一局部資料而產生一第三偏移結果以及一第四偏移結果,該降干擾模組更用以取得該資料訊號於一第三時間的一第三局部資料,且該降干擾模組更用以根據該第二局部資料及該第三局部資料選擇該第一偏移結果、該第二偏移結果、該第三偏移結果及該第四偏移結果之其中一者作為一選擇結果傳送至該輸出端。
- 一種通訊方法,包含:接收隨時間變化之一資料訊號;取得該資料訊號於一第一時間的一第一局部資料,且根據該第一局部資料而產生一第一偏移結果以及一第二偏移結果;取得該資料訊號於該第一時間之後的一第二時間的一第二局部資料;以及根據該第二局部資料選擇該第一偏移結果及該第二偏移 結果之其中一者作為一選擇結果且將該選擇結果傳送至一輸出端。
- 如請求項8所述之通訊方法,其中該通訊方法更包含:根據該第一局部資料以及一第一偏移以產生該第一偏移結果;以及根據該第一局部資料以及一第二偏移以產生該第二偏移結果。
- 如請求項8所述之通訊方法,其中加上該第一偏移後的該第一局部資料與一預定值相比較以得到該第一偏移結果,加上該第二偏移後的該第一局部資料與該預定值相比較以得到該第二偏移結果,且將未經偏移過之該第二局部資料與該預定值相比較。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106129204A TWI670944B (zh) | 2017-08-28 | 2017-08-28 | 通訊裝置及通訊方法 |
US16/043,572 US10721102B2 (en) | 2017-08-28 | 2018-07-24 | Communication apparatus and communication method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106129204A TWI670944B (zh) | 2017-08-28 | 2017-08-28 | 通訊裝置及通訊方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201914231A TW201914231A (zh) | 2019-04-01 |
TWI670944B true TWI670944B (zh) | 2019-09-01 |
Family
ID=65437975
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106129204A TWI670944B (zh) | 2017-08-28 | 2017-08-28 | 通訊裝置及通訊方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10721102B2 (zh) |
TW (1) | TWI670944B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI670944B (zh) * | 2017-08-28 | 2019-09-01 | 瑞昱半導體股份有限公司 | 通訊裝置及通訊方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080094107A1 (en) * | 2006-10-20 | 2008-04-24 | Cortina Systems, Inc. | Signal magnitude comparison apparatus and methods |
US20090010320A1 (en) * | 2007-07-02 | 2009-01-08 | Micron Technology, Inc. | Fractional-Rate Decision Feedback Equalization Useful in a Data Transmission System |
JP2014033347A (ja) * | 2012-08-03 | 2014-02-20 | Hitachi Ltd | アダプティブイコライザ、イコライザ調整方法、それを用いた半導体装置および情報ネットワーク装置 |
US20160127155A1 (en) * | 2013-06-27 | 2016-05-05 | Luke A. Johnson | Low power equalizer and its training |
US20160191276A1 (en) * | 2014-12-25 | 2016-06-30 | Fujitsu Limited | Decision feedback equalizer |
US9397868B1 (en) * | 2012-12-11 | 2016-07-19 | Rambus Inc. | Split-path equalizer and related methods, devices and systems |
Family Cites Families (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4085368A (en) * | 1976-08-30 | 1978-04-18 | Bell Telephone Laboratories, Incorporated | Interference canceling method and apparatus |
US4468786A (en) | 1982-09-21 | 1984-08-28 | Harris Corporation | Nonlinear equalizer for correcting intersymbol interference in a digital data transmission system |
US4995031A (en) * | 1989-06-19 | 1991-02-19 | Northern Telecom Limited | Equalizer for ISDN-U interface |
JP2888398B2 (ja) * | 1992-12-10 | 1999-05-10 | 株式会社日立製作所 | ディジタル情報再生装置 |
US6078444A (en) * | 1995-05-12 | 2000-06-20 | Cirrus Logic, Inc. | Read channel auxiliary high precision data conversion |
US5610573A (en) * | 1995-09-13 | 1997-03-11 | Lsi Logic Corporation | Method and apparatus for detecting assertion of multiple signals |
US5815529A (en) * | 1996-04-04 | 1998-09-29 | Lucent Technologies Inc. | Transmission system for digital audio broadcasting that incorporates a rotator in the transmitter |
US5748686A (en) * | 1996-04-04 | 1998-05-05 | Globespan Technologies, Inc. | System and method producing improved frame synchronization in a digital communication system |
US6172970B1 (en) * | 1997-05-05 | 2001-01-09 | The Hong Kong University Of Science And Technology | Low-complexity antenna diversity receiver |
US6904110B2 (en) * | 1997-07-31 | 2005-06-07 | Francois Trans | Channel equalization system and method |
US6961314B1 (en) * | 1998-10-30 | 2005-11-01 | Broadcom Corporation | Burst receiver for cable modem system |
US7103065B1 (en) * | 1998-10-30 | 2006-09-05 | Broadcom Corporation | Data packet fragmentation in a cable modem system |
ATE412289T1 (de) * | 1998-10-30 | 2008-11-15 | Broadcom Corp | Kabelmodemsystem |
EP1145515B1 (en) * | 1999-01-20 | 2005-09-14 | Broadcom Corporation | Trellis decoder with correction of pair swaps, for use in gigabit ethernet transceivers |
ATE368344T1 (de) * | 1999-04-22 | 2007-08-15 | Broadcom Corp | Gigabit-ethernt mit zeitverschiebungen zwischen verdrillten leitungspaaren |
US6823483B1 (en) * | 1999-04-22 | 2004-11-23 | Broadcom Corporation | Physical coding sublayer for a multi-pair gigabit transceiver |
EP1117185A1 (en) * | 2000-01-14 | 2001-07-18 | Lucent Technologies Inc. | Method and rake receiver for code-tracking in CDMA communication systems |
AU2001243566A1 (en) * | 2000-03-10 | 2001-09-24 | Broadcom Corporation | Architecture for very high-speed decision feedback sequence estimation |
TW536066U (en) * | 2001-03-13 | 2003-06-01 | Realtek Semiconductor Corp | Impedance matching circuit |
US7245686B2 (en) * | 2001-12-17 | 2007-07-17 | Mysticom Ltd. | Fast skew detector |
US7227835B2 (en) * | 2002-06-27 | 2007-06-05 | Thomson Licensing | Method and apparatus for adjacent channel interference reduction in an orthogonal frequency division multiplexing (OFDM) receiver |
US7292629B2 (en) * | 2002-07-12 | 2007-11-06 | Rambus Inc. | Selectable-tap equalizer |
US7092684B2 (en) * | 2003-03-31 | 2006-08-15 | Motorola, Inc. | Method and apparatus for reducing interfering signals in a transmitter |
US7496161B2 (en) * | 2003-10-14 | 2009-02-24 | Realtek Semiconductor Corporation | Adaptive equalization system for a signal receiver |
US7277516B2 (en) * | 2003-10-14 | 2007-10-02 | Realtek Semiconductor Corp | Adaptive equalization system for a signal receiver |
US7233164B2 (en) * | 2003-12-17 | 2007-06-19 | Rambus Inc. | Offset cancellation in a multi-level signaling system |
US7242712B1 (en) * | 2004-03-08 | 2007-07-10 | Pmc-Sierra, Inc. | Decision feedback equalizer (DFE) for jitter reduction |
US20060098986A1 (en) * | 2004-11-10 | 2006-05-11 | Jung Eui S | Optical receiver for reducing optical beat interference and optical network including the optical receiver |
US7277725B1 (en) * | 2004-11-30 | 2007-10-02 | United States Of America As Represented By The Secretary Of The Navy | Frequency agile-collocated multi-signal RF distribution system |
EP2375662B1 (en) * | 2005-01-20 | 2018-09-26 | Rambus Inc. | High-speed signaling systems with adaptable pre-emphasis and equalization |
TWI309504B (en) * | 2005-10-17 | 2009-05-01 | Realtek Semiconductor Corp | Level shift circuit |
EP1783908A3 (en) * | 2005-10-27 | 2009-03-18 | Realtek Semiconductor Corp. | Spectrally shaped pseudo-random noise sequence generator and method thereof |
US7746969B2 (en) * | 2006-03-28 | 2010-06-29 | Entropic Communications, Inc. | High definition multi-media interface |
KR100724576B1 (ko) * | 2006-07-24 | 2007-06-04 | 삼성전자주식회사 | 데이터 송수신 시스템 |
US8107573B2 (en) * | 2006-10-06 | 2012-01-31 | Realtek Semiconductor Corp. | Method and apparatus for baseline wander compensation in Ethernet application |
US7701292B2 (en) * | 2007-03-13 | 2010-04-20 | Realtek Semiconductor Corp. | Programmable gain amplifier with noise cancellation |
US8401063B2 (en) * | 2008-10-24 | 2013-03-19 | Stmicroelectronics S.R.L. | Decision feedback equalization scheme with minimum correction delay |
WO2011083774A1 (ja) * | 2010-01-08 | 2011-07-14 | パナソニック株式会社 | 通信装置及び通信方法 |
US8457190B2 (en) * | 2010-07-30 | 2013-06-04 | Broadcom Corporation | Summer block for a decision feedback equalizer |
WO2013089344A1 (en) * | 2011-12-15 | 2013-06-20 | Lg Electronics Inc. | Method for reducing interference of user equipment in wireless access system, and the user equipment for the same |
US8564352B2 (en) * | 2012-02-10 | 2013-10-22 | International Business Machines Corporation | High-resolution phase interpolators |
US8704583B2 (en) * | 2012-02-17 | 2014-04-22 | International Business Machines Corporation | Capacitive level-shifting circuits and methods for adding DC offsets to output of current-integrating amplifier |
JP6544120B2 (ja) * | 2015-07-31 | 2019-07-17 | 富士電機株式会社 | スイッチング電源装置の制御回路およびスイッチング電源装置 |
JP6992745B2 (ja) * | 2016-04-19 | 2022-01-13 | 日本電気株式会社 | デジタルフィルタ装置、デジタルフィルタ処理方法およびデジタルフィルタ処理プログラム |
TWI653830B (zh) * | 2017-05-23 | 2019-03-11 | 瑞昱半導體股份有限公司 | 資料還原電路 |
TWI670944B (zh) * | 2017-08-28 | 2019-09-01 | 瑞昱半導體股份有限公司 | 通訊裝置及通訊方法 |
-
2017
- 2017-08-28 TW TW106129204A patent/TWI670944B/zh active
-
2018
- 2018-07-24 US US16/043,572 patent/US10721102B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080094107A1 (en) * | 2006-10-20 | 2008-04-24 | Cortina Systems, Inc. | Signal magnitude comparison apparatus and methods |
US20090010320A1 (en) * | 2007-07-02 | 2009-01-08 | Micron Technology, Inc. | Fractional-Rate Decision Feedback Equalization Useful in a Data Transmission System |
JP2014033347A (ja) * | 2012-08-03 | 2014-02-20 | Hitachi Ltd | アダプティブイコライザ、イコライザ調整方法、それを用いた半導体装置および情報ネットワーク装置 |
US9397868B1 (en) * | 2012-12-11 | 2016-07-19 | Rambus Inc. | Split-path equalizer and related methods, devices and systems |
US20160127155A1 (en) * | 2013-06-27 | 2016-05-05 | Luke A. Johnson | Low power equalizer and its training |
US20160191276A1 (en) * | 2014-12-25 | 2016-06-30 | Fujitsu Limited | Decision feedback equalizer |
Also Published As
Publication number | Publication date |
---|---|
US10721102B2 (en) | 2020-07-21 |
US20190068412A1 (en) | 2019-02-28 |
TW201914231A (zh) | 2019-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10742458B2 (en) | Equalizer circuit and control method of equalizer circuit | |
US9419663B2 (en) | High-speed signaling systems and methods with adaptable, continuous-time equalization | |
US7940839B2 (en) | Fully adaptive equalization for high loss communications channels | |
US11323297B2 (en) | Receiver/transmitter co-calibration of voltage levels in pulse amplitude modulation links | |
US10972319B2 (en) | Clockless decision feedback equalization (DFE) for multi-level signals | |
TWI608711B (zh) | 時脈資料回復裝置 | |
US10498525B2 (en) | Equalizer circuit, reception circuit, and semiconductor integrated circuit | |
CN110719242A (zh) | 均衡器调整装置、均衡器调整方法、接收器及收发系统 | |
US20210014087A1 (en) | Receiver with selectable digital equalization filter options | |
TWI670944B (zh) | 通訊裝置及通訊方法 | |
US9300498B2 (en) | Decision-feedback analyzer and methods for operating the same | |
US10305705B2 (en) | Signal receiver circuit and method for adjusting weight of compensator | |
CN109428844B (zh) | 通信装置及通信方法 | |
KR20150057631A (ko) | 수신 장치, 이를 포함하는 시스템 및 그 캘리브레이션 방법 | |
KR100650670B1 (ko) | 적응형 아날로그 등화기 및 이를 갖는 디지털 신호 수신기 | |
US8559495B2 (en) | Equalizer adaptation | |
US8934526B2 (en) | Improvements relating to equalizers | |
JP2012217081A (ja) | 適応型受信システム、適応型送受信システム及び複数チャネル送受信システム | |
US7239665B2 (en) | Selection of pre-computed equalizer based on channel characteristic | |
US7623593B2 (en) | Data receiving apparatus capable of compensating for reduced timing margin caused by inter-symbol interference and method thereof | |
US9100233B2 (en) | Binary signal detection based on non-uniform ADC | |
KR100762135B1 (ko) | 디지털 방송 수신 시스템에서의 채널 등화 장치 및 그 방법 | |
GB2481592A (en) | Adaptive equalizer | |
GB2481591A (en) | Equalizer adaptation with weightings adjusted differently based on hard or soft bit determination |