TWI634531B - 畫素陣列與驅動方法 - Google Patents
畫素陣列與驅動方法 Download PDFInfo
- Publication number
- TWI634531B TWI634531B TW106123501A TW106123501A TWI634531B TW I634531 B TWI634531 B TW I634531B TW 106123501 A TW106123501 A TW 106123501A TW 106123501 A TW106123501 A TW 106123501A TW I634531 B TWI634531 B TW I634531B
- Authority
- TW
- Taiwan
- Prior art keywords
- switching element
- pixel
- pixel electrode
- line
- electrically coupled
- Prior art date
Links
Landscapes
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一種畫素陣列包含複數個資料線、掃描線與畫素單元。資料線沿第一方向延伸,並包含第一資料線。掃描線沿第二方向延伸,並包含依序的第一掃描線與第二掃描線。畫素單元當中之第一畫素單元包含第一與第二畫素電極、第一與第二開關元件。第一開關元件具有閘極、源極與汲極。第一開關元件中,閘極耦接第一掃描線,源極耦接第一資料線,汲極耦接第一畫素電極。第二開關元件具有閘極、源極與汲極。第二開關元件中,源極耦接第一畫素電極,閘極耦接第二掃描線,汲極耦接第二畫素電極。
Description
本揭示內容是一種顯示技術,且特別是有關於一種畫素陣列與驅動方法。
隨著光電與半導體技術的演進,帶動了顯示面板之蓬勃發展。在諸多顯示器中,平面顯示器近來已被廣泛地使用,並取代陰極射線管(Cathode Ray Tube,CRT)顯示器成為下一代顯示器的主流。以液晶顯示面板為例,其主要是由主動元件陣列基板、對向基板以及夾於主動元件陣列基板與對向基板之間的顯示介質層所構成,其中主動元件陣列基板具有複數個陣列排列之畫素,而每一畫素包括主動元件以及與主動元件電性連接之畫素電極。
為了外表上的美觀效果以及特殊的視覺感受,現今一種趨勢是使顯示面板符合窄邊框的設計需求。然而,由於使用者對於畫面品質的要求越來越高,畫面的解析度也越來越高,因此,設置在周邊電路區中的導電線路也勢必越來越多而難以達成窄邊框的設計需求,因此要如何兼顧顯示畫面的品質以及窄邊框的設計需求,實為本領
域技術人員亟欲追求的目標。
本揭示內容之一態樣是提供一種畫素陣列,其包含複數個資料線、複數個掃描線與複數個畫素單元。資料線沿第一方向延伸,並包含第一資料線。掃描線沿第二方向延伸,並包含依序的第一掃描線與第二掃描線。第二方向相異於第一方向。畫素單元當中之第一畫素單元包含第一畫素電極、第二畫素電極、第一開關元件與第二開關元件。第一開關元件具有閘極、源極與汲極。第一開關元件之閘極電性耦接該第一掃描線,第一開關元件之源極電性耦接該第一資料線,第一開關元件之汲極電性耦接第一畫素電極。第二開關元件具有閘極、源極與汲極,第二開關元件之源極電性耦接第一畫素電極,第二開關元件之閘極電性耦接該第二掃描線。第二畫素電極電性耦接第二開關元件之汲極。
本揭示內容之另一態樣是提供一種驅動方法,用於驅動畫素陣列。驅動方法包含以下步驟。提供畫素陣列包含資料線、複數掃描線、複數個畫素單元,資料線沿第一方向延伸,掃描線沿第二方向延伸。第二方向相異於第一方向。該些畫素單元之一畫素單元包含第一畫素電極、第二畫素電極、第一開關元件與第二開關元件。第二畫素電極與第一畫素電極沿第一方向排列,第二開關元件與第一開關元件沿第一方向排列。第一開關元件電性耦接
第一畫素電極,第二開關元件電性耦接於第一畫素電極與第二畫素電極。提供複數掃描訊號以同時開啟第一開關元件與第二開關元件。當第一開關元件與第二開關元件開啟時,將資料線之第一資料訊號傳送至第二畫素電極。關閉第二開關元件,並傳送資料線之第二資料訊號至第一畫素電極。
綜上所述,本揭示內容的畫素陣列的第二開關元件電性耦接第一畫素電極以進一步電性耦接至第一開關元件,無須跨越閘極線。因此,當閘極線傳遞訊號至掃描線時,第一畫素電極、第二畫素電極的電位不受影響。此外,第二開關元件可經由導孔電性耦接第一畫素電極而不需透過阻值較高的其他層材料來耦接至第一開關元件,因此可降低跨畫素走線的阻值。
以下將以實施方式對上述之說明作詳細的描述,並對本揭示內容之技術方案提供更進一步的解釋。
100、300、400‧‧‧畫素陣列
R1、R2‧‧‧方向
Gn-1、Gn、Gn+1、Gn+2、G1~G6‧‧‧掃描線
Tn、Tn+1、Tn+2、T1~T6‧‧‧閘極線
Dn、Dn+1、D1~D5‧‧‧資料線
V1~V3‧‧‧導孔
110、310~350、U‧‧‧畫素單元
111、112、311~351、312~352‧‧‧畫素電極
M1、M2‧‧‧開關元件
11、21‧‧‧汲極
12、22‧‧‧源極
13、23‧‧‧閘極
AA’、BB’、CC’、DD’‧‧‧線段
501、504‧‧‧金屬層
502、506‧‧‧絕緣層
503‧‧‧半導體層
507‧‧‧透明導電層
t1、t2、t3、t4‧‧‧時間
C1、C2‧‧‧行
P1、P2‧‧‧畫素
為讓本揭示內容之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖示之說明如下:第1A圖係繪示本揭示內容一實施例之畫素陣列之示意圖;第1B圖係繪示本揭示內容一實施例中對應第1A圖畫素陣列的局部放大示意圖;第1C圖係繪示第1B圖線段AA’之截面示意圖;
第1D圖係繪示第1B圖線段BB’之截面示意圖;第1E圖係繪示第1B圖線段CC’之截面示意圖;第1F圖係繪示第1B圖線段DD’之截面示意圖;第1G圖係繪示本揭示內容一實施例之掃描線、閘極線與資料線之示意圖;第2圖係繪示本揭示內容實施例中對應第1A圖所示實施例之一等效畫素陣列之示意圖;以及第3圖係繪示本揭示內容一實施例之訊號波形示意圖。
以下揭示提供許多不同實施例或例證用以實施本發明的特徵。本揭示在不同例證中可能重複引用數字符號且/或字母,這些重複皆為了簡化及闡述,其本身並未指定以下討論中不同實施例且/或配置之間的關係。
於實施方式與申請專利範圍中,除非內文中對於冠詞有所特別限定,否則「一」與「該」可泛指單一個或複數個。將進一步理解的是,本文中所使用之「包含」、「包括」、「具有」及相似詞彙,指明其所記載的特徵、區域、整數、步驟、操作、元件與/或組件,但不排除其所述或額外的其一個或多個其它特徵、區域、整數、步驟、操作、元件、組件,與/或其中之群組。
當一元件被稱為「連接」或「耦接」至另一元件時,它可以為直接連接或耦接至另一元件,又或是其中有一額外元件存在。相對的,當一元件被稱為「直接連接」
或「直接耦接」至另一元件時,其中是沒有額外元件存在。
關於本文中所使用之「約」、「大約」或「大致約」一般通常係指數值之誤差或範圍約百分之二十以內,較好地是約百分之十以內,而更佳地則是約百分五之以內。文中若無明確說明,其所提及的數值皆視作為近似值,即如「約」、「大約」或「大致約」所表示的誤差或範圍。
請參考第1A圖。第1A圖係說明本揭示內容一實施例之畫素陣列100之示意圖。畫素陣列100包含資料線Dn~Dn+1、掃描線Gn-1~Gn+1與數個畫素單元(如:畫素單元110)。資料線Dn~Dn+1沿第一方向R1延伸,掃描線Gn-1~Gn+1沿第二方向R2延伸,第二方向R2相異於第一方向R1。又,畫素陣列100可包含複數條閘極線Tn~Tn+2。閘極線Tn~Tn+2沿第一方向R1延伸並與資料線Dn~Dn+1間隔排列。閘極線Tn~Tn+2用以提供複數個掃描訊號(例如致能訊號、禁能訊號)至掃描線Gn-1~Gn+2。在一實施例中,上述畫素單元每一者彼此類似或相同,下述為方便說明起見,以畫素單元110為例進行說明。畫素單元110包含第一畫素電極111、第二畫素電極112、第一開關元件M1與第二開關元件M2。第二畫素電極112與第一畫素電極111沿第一方向R1排列,第二開關元件M2與第一開關元件M1沿第一方向R1排列。
關於第一開關元件M1與第二開關元件M2與其他元件的連接方式,請參考第1B圖。第1B圖係繪示本揭示
內容一實施例中對應第1A圖畫素陣列100的局部放大示意圖。
如第1B圖所示,第一開關元件M1具有閘極13、源極12與汲極11,第二開關元件M2具有閘極23、源極22與汲極21。第一開關元件M1之閘極13電性耦接第n掃描線Gn,第一開關元件M1之源極12電性耦接第n資料線Dn,第一開關元件M1之汲極11經由第一導孔V1電性耦接第一畫素電極111鄰近第n掃描線Gn之一端。第二開關元件M2之源極22經由第二導孔V2電性耦接第一畫素電極111鄰近第n+1掃描線Gn+1之一端,第二開關元件M2之閘極23電性耦接第n+1掃描線Gn+1,第二開關元件M2之汲極21經由第三導孔V3電性耦接第二畫素電極112鄰近第n+1掃描線Gn+1之一端。須說明的是,第n+1掃描線Gn+1設置於第一開關元件M1與第二開關元件M2之間,第二開關元件M2的源極22跨越第n+1掃描線Gn+1並透過第二導孔V2電性耦接第一畫素電極111。
第一開關元件M1用以根據第n資料線Dn之資料訊號驅動第一畫素電極111,第二開關元件M2用以根據第n資料線Dn之資料訊號驅動第二畫素電極112。舉例而言,於第一時間,第n掃描線Gn傳遞致能訊號開啟第一開關元件M1,第一開關元件M1根據第n資料線Dn之第一資料訊號驅動第一畫素電極111。於第二時間,第n掃描線Gn傳遞致能訊號開啟第一開關元件M1,並且第n+1掃描線Gn+1傳遞致能訊號開啟第二開關元件M2,第二開關元件M2經
由第一畫素電極111與第一開關元件M1接收第n資料線Dn之第二資料訊號,並根據第n資料線Dn之第二資料訊號驅動第二畫素電極112。
請參考第1C~1F圖,其係繪示畫素陣列100的截面結構。第1C圖為第1B圖線段AA’的截面示意圖。線段AA’位於畫素單元的第一開關元件M1上方,金屬層501形成於基板(未繪示)上,以作為閘極13和第n掃描線Gn,絕緣層502位於金屬層501與半導體層503之間,金屬層504位於半導體層503上成為汲極11與源極12,閘極13、半導體層503、汲極11與源極12共同形成第一開關元件M1,絕緣層506覆蓋汲極11與源極12,畫素電極111經由第一導孔V1電性耦接汲極11。在一些實施例中,畫素電極111可以由各種導電性與透明性良好的材料所組成,例如氧化銦錫(Indium tin oxide,ITO)、氧化銦鋅(Indium zinc oxide,IZO)以及氧化銦鋅(Zinc oxide,ZnO)等。
第1D圖為第1B圖線段BB’的截面示意圖。線段BB’位於畫素單元的第二開關元件M2上方,金屬層501作為閘極23和第n+1掃描線Gn+1,絕緣層502位於金屬層501與半導體層503之間,金屬層504位於半導體層503上成為汲極21與源極22,閘極23、半導體層503、汲極21與源極22共同形成第二開關元件M2,絕緣層506覆蓋汲極21與源極22,源極22跨越掃描線Gn+1(亦即跨越金屬層501)並經由第二導孔V2電性耦接至畫素電極111,汲極21經由第三導孔V3電性耦接至畫素電極112,即透過第二導孔V2、
第三導孔V3可將第一畫素電極111的訊號透過開關元件M2連接至第二畫素電極112。
第1E圖為第1B圖線段CC’的截面示意圖。線段CC’位於畫素單元的第n資料線Dn上方,金屬層504形成在絕緣層502上作為資料線Dn,絕緣層506覆蓋資料線Dn,透明導電層507作為畫素電極111覆蓋於絕緣層506上。
第1F圖為第1B圖線段DD’的截面示意圖。線段DD’位於畫素單元的閘極線Tn與第n掃描線Gn的交點上方,金屬層501形成於基板(未繪示)上作為掃描線Gn,金屬層504作為閘極線Tn並耦接金屬層501,絕緣層502位於金屬層501與金屬層504之間,絕緣層506覆蓋金屬層504。如上所述,閘極與掃描線可由同一金屬層501形成,而源極、汲極、資料線以及掃描線可由一金屬層504形成,然所述僅為例示,並非用以限制本發明,前述元件亦可由不同膜層來形成。
此外,如上所述,本揭示具閘極線用以提供掃描訊號(例如致能訊號、禁能訊號)至掃描線。如第1G圖所示,閘極線T1~T6與資料線D1~D5間隔排列。閘極線T1用以提供掃描訊號(例如致能訊號、禁能訊號)至掃描線G1,閘極線T2用以提供掃描訊號至掃描線G6,閘極線T3用以提供掃描訊號至掃描線G3,閘極線T4用以提供掃描訊號至掃描線G4,閘極線T5用以提供掃描訊號至掃描線G5,閘極線T6用以提供掃描訊號至掃描線G2。然,本揭示不以此為限。於一實施例中,從左到右的閘極線T1~T6依序提
供掃描訊號至從上到下的掃描線G1~G6。於另一實施例中,從左到右的閘極線依序提供掃描訊號至從下到上的掃描線G6~G1。或者,於另一實施例中,從左到右的閘極線依序提供掃描訊號至從上到下的掃描線,再依序提供掃描訊號至從下到上的掃描線。
如此一來,第二開關元件M2透過導孔V2電性耦接第一畫素電極111,以進一步電性耦接至第一開關元件M1,無須跨越閘極線Tn~Tn+2。因此,當閘極線Tn~Tn+2傳遞訊號至掃描線Gn-1~Gn+1時,第一畫素電極111、第二畫素電極112的電位不受影響。此外,第二開關元件M2經由導孔V2電性耦接第一畫素電極111,而不需透過阻值較高的其他層材料來耦接至第一開關元件M1,因此可降低跨畫素走線的阻值。
於一實施例中,如第2圖所示,其係繪示畫素陣列300之等效畫素電路圖,於第C1行中,各畫素單元U(如:310、330、350)的第一畫素P1(如:311、331、351)與第二畫素P2(如:312、332、352)沿著第一方向R1間隔排列。於第C2行中,各畫素單元U(如:320、340)的第一畫素P1(如:321、341)與第二畫素P2(如:322、342)沿著第一方向R1間隔排列。在此所述第一畫素P1係指其開關元件M1直接連接資料線D1,而第二畫素P2係指其開關元件M2經由第一畫素P1耦接資料線D1。其中第C1行與第C2行為相鄰的兩行,資料線D1位於所述兩行畫素單元U之間,且所述兩行畫素單元U均耦接資料線D1用以
接受來自資料線D1的資料訊號所驅動。此外,沿第二方向R2,各畫素單元U的第一畫素P1與第二畫素P2係彼此交錯排列,使得畫素陣列300中各第一畫素P1與各第二畫素P2可呈點狀矩陣排列,亦即任兩第一畫素P1不會相鄰且任兩第二畫素P2亦不會相鄰。舉例而言,沿第二方向R2,畫素單元330的第一畫素電極331與畫素單元320的第二畫素電極322相鄰,畫素單元330的第二畫素電極332與畫素單元340的第一畫素電極341相鄰。沿第一方向R1,畫素單元330的第一畫素電極331與畫素單元310的第二畫素電極312相鄰,畫素單元330的第二畫素電極332與畫素單元350的第一畫素電極351相鄰。須說明的是,由於各畫素單元U的第一畫素P1與第二畫素P2沿著第一方向R1與第二方向R2間隔排列,因此可平均亮度以提升顯示效果。
關於驅動方法,請同時參照第2圖與第3圖,畫素單元320的第一開關元件M1由第二掃描線G2控制,畫素單元320的第二開關元件M2由第三掃描線G3控制。以畫素單元320為例,於時間t1,第二掃描線G2與第三掃描線G3同時開啟,第一開關元件M1與第二開關元件M2開啟,藉由第二開關元件M2將第一資料線D1之資料訊號傳送至第二畫素電極322。接著,於時間t2,第二掃描線G2開啟而第三掃描線G3關閉,第一開關元件M1開啟並且第二開關元件M2關閉,藉由第一開關元件M1傳送第一資料線D1的資料訊號至第一畫素電極321。
於一實施例中,可依下列順序驅動畫素陣列
300。如第3圖所示,於時間t1內,透過第二掃描線G2傳遞致能訊號以開啟畫素單元320之第一開關元件M1,透過第三掃描線G3傳遞致能訊號以開啟畫素單元320之第二開關元件M2。當畫素單元320之第一開關元件M1與第二開關元件M2同時開啟時,藉由畫素單元320之第一開關元件M1與第二開關元件M2傳送第一資料線D1的資料訊號至畫素單元320之第二畫素電極322。然後,於時間t2內,第二掃描線G2持續傳遞致能訊號以開啟畫素單元320之第一開關元件M1,並透過第三掃描線G3傳遞禁能訊號以關閉畫素單元320之第二開關元件M2。當畫素單元320之第一開關元件M1開啟並且第二開關元件M2關閉時,藉由畫素單元320之第一開關元件M1傳送第一資料線D1的資料訊號至畫素單元320之第一畫素電極321。接著,透過第二掃描線G2傳遞禁能訊號以關閉畫素單元320之第一開關元件M1。因此,畫素單元320可依上述方式驅動。
與畫素單元320隔著資料線D1相鄰的畫素單元330可依以下方式驅動。於時間t3內,透過第三掃描線G3傳遞致能訊號以開啟畫素單元330之第一開關元件M1,透過第四掃描線G4傳遞致能訊號以開啟畫素單元330之第二開關元件M2。當畫素單元330之第一開關元件M1與第二開關元件M2同時開啟時,藉由畫素單元330之第一開關元件M1與第二開關元件M2傳送第一資料線D1的資料訊號至畫素單元330之第二畫素電極332。然後,於時間t4內,透過第三掃描線G3傳遞致能訊號以開啟畫素單元330之第一開
關元件M1,並透過第四掃描線G4傳遞禁能訊號以關閉畫素單元330之第二開關元件M2。當畫素單元330之第一開關元件M1開啟並且第二開關元件M2關閉時,藉由畫素單元330之第一開關元件M1傳送第一資料線D1的資料訊號至畫素單元330之第一畫素電極331。接著,透過第三掃描線G3傳遞禁能訊號以關閉畫素單元330之第一開關元件M1。
簡言之,依照第二掃描線G2傳遞致能訊號,第三掃描線G3傳遞致能訊號(此時資料訊號傳遞至畫素單元320的第二畫素電極322),第三掃描線G3傳遞禁能訊號(此時資料訊號傳遞至畫素單元320的第一畫素電極321),第二掃描線G2傳遞禁能訊號的順序來驅動畫素陣列300的畫素單元320。並且,依照第三掃描線G3傳遞致能訊號,第四掃描線G4傳遞致能訊號(此時資料訊號傳遞至畫素單元330的第二畫素電極332),第四掃描線G4傳遞禁能訊號(此時資料訊號傳遞至畫素單元330的第一畫素電極331),第三掃描線G3傳遞禁能訊號的順序來驅動畫素陣列300的畫素單元330。
同理,與畫素單元330相鄰的畫素單元340可依以下方式驅動。透過第四掃描線G4傳遞致能訊號以開啟畫素單元340之第一開關元件M1,透過第五掃描線G5傳遞致能訊號以開啟畫素單元340之第二開關元件M2。當畫素單元340之第一開關元件M1與第二開關元件M2同時開啟時,藉由畫素單元340之第一開關元件M1與第二開關元件M2傳送第一資料線D1的資料訊號至畫素單元340之第二
畫素電極342。然後,第四掃描線G4持續傳遞致能訊號以開啟畫素單元340之第一開關元件M1,並透過第五掃描線G5傳遞禁能訊號以關閉畫素單元340之第二開關元件M2。當畫素單元340之第一開關元件M1開啟並且第二開關元件M2關閉時,藉由畫素單元340之第一開關元件M1傳送第一資料線D1的資料訊號至畫素單元340之第一畫素電極341。接著,透過第四掃描線G4傳遞禁能訊號以關閉畫素單元340之第一開關元件M1。
類似地,與畫素單元340隔著資料線D1相鄰的畫素單元350可依以下方式驅動。透過第五掃描線G5傳遞致能訊號以開啟畫素單元350之第一開關元件M1,透過第六掃描線G6傳遞致能訊號以開啟畫素單元350之第二開關元件M2。當畫素單元350之第一開關元件M1與第二開關元件M2同時開啟時,藉由畫素單元350之第一開關元件M1與第二開關元件M2傳送第一資料線D1的資料訊號至畫素單元350之第二畫素電極352。然後,透過第五掃描線G5持續傳遞致能訊號以開啟畫素單元350之第一開關元件M1,並透過第六掃描線G6傳遞禁能訊號以關閉畫素單元350之第二開關元件M2。當畫素單元350之第一開關元件M1開啟並且第二開關元件M2關閉時,藉由畫素單元350之第一開關元件M1傳送第一資料線D1的資料訊號至畫素單元350之第一畫素電極351。接著,透過第五掃描線G5傳遞禁能訊號以關閉畫素單元350之第一開關元件M1。
綜上所述,本揭示內容的畫素陣列的第二開關
元件M2透過第二導孔V2電性耦接第一畫素電極111以進一步電性耦接至第一開關元件M1,無須跨越閘極線Tn~Tn+2。因此,當閘極線Tn~Tn+2傳遞訊號至掃描線Gn-1~Gn+1時,第一畫素電極111、第二畫素電極112的電位不受影響。此外,第二開關元件M2經由第二導孔V2電性耦接第一畫素電極111而不需透過阻值較高的其他層材料來耦接至第一開關元件M1,因此可降低跨畫素走線的阻值。
雖然本案已以實施方式揭露如上,然其並非用以限定本案,任何熟習此技藝者,在不脫離本案之精神和範圍內,當可作各種之更動與潤飾,因此本案之保護範圍當視後附之申請專利範圍所界定者為準。
Claims (9)
- 一種畫素陣列,包含:複數個資料線,沿一第一方向延伸,包含一第一資料線;複數個掃描線,沿一第二方向延伸,包含依序的一第一掃描線與一第二掃描線,其中該第二方向相異於該第一方向;複數個畫素單元,其中一第一畫素單元包含:一第一畫素電極;一第一開關元件,具有一閘極、一源極與一汲極,該第一開關元件之該閘極電性耦接該第一掃描線,該第一開關元件之該源極電性耦接該第一資料線,該第一開關元件之該汲極電性耦接該第一畫素電極;一第二開關元件,具有一閘極、一源極與一汲極,該第二開關元件之該源極電性耦接該第一畫素電極,該第二開關元件之該閘極電性耦接該第二掃描線;以及一第二畫素電極,電性耦接該第二開關元件之該汲極,其中該第二掃描線設置於該第一畫素單元之該第一畫素電極與該第二畫素電極之間。
- 如請求項1所述之畫素陣列,其中該些畫 素單元之該些第一開關元件均透過該些第一開關元件之該些源極耦接至該第一資料線,該複數個畫素單元包含一第二畫素單元,該第一畫素單元與該第二畫素單元分別位於該第一資料線兩側,其中該第二畫素單元包含:一第一畫素電極;一第一開關元件,具有一閘極、一源極與一汲極,該第一開關元件之該閘極電性耦接該第二掃描線,該第一開關元件之該源極電性耦接該第一資料線,該第一開關元件之該汲極電性耦接該第一畫素電極;一第二開關元件,具有一閘極、一源極與一汲極,該第二開關元件之該源極電性耦接該第一畫素電極,該第二開關元件之該閘極電性耦接一第三掃描線;以及一第二畫素電極,電性耦接該第二開關元件之該汲極。
- 如請求項2所述之畫素陣列,其中該些第一畫素電極與該些第二畫素電極沿著該第一方向間隔排列。
- 如請求項1所述之畫素陣列,更包含:複數個閘極線,沿該第一方向延伸並沿該第二方向與該些資料線間隔排列,該些閘極線分別電性連接該些掃描 線其中之一。
- 如請求項1所述之畫素陣列,其中該第一畫素單元之該第一開關元件位於該第一畫素單元之該第一畫素電極鄰近該第一掃描線的一端,該第一畫素單元之該第二開關元件之該源極跨越該第二掃描線電性耦接於該第一畫素單元之該第一畫素電極的另一端。
- 如請求項2所述之畫素陣列,其中該第三掃描線設置於該第二畫素單元之該第一畫素電極與該第二畫素電極之間。
- 如請求項6所述之畫素陣列,其中該第二畫素單元之該第一開關元件位於該第二畫素單元之該第一畫素電極鄰近該第二掃描線的一端,該第二畫素單元之該第二開關元件之該源極跨越該第三掃描線電性耦接於該第二畫素單元之該第一畫素電極的另一端。
- 一種驅動方法,用於驅動一畫素陣列,其中該驅動方法包含:提供該畫素陣列包含一資料線、複數掃描線、複數個畫素單元,該資料線沿一第一方向延伸,該些掃描線沿一第二方向延伸,該第二方向相異於該第一方向,該些畫素單元之一畫素單元包含一第一畫素電極、一第二畫素電 極、一第一開關元件與一第二開關元件,該第二畫素電極與該第一畫素電極沿該第一方向排列,該第二開關元件與該第一開關元件沿該第一方向排列,該第一開關元件電性耦接該第一畫素電極,該第二開關元件電性耦接於該第一畫素電極與該第二畫素電極;提供複數掃描訊號以同時開啟該第一開關元件與該第二開關元件;當該第一開關元件與該第二開關元件開啟時,將該資料線之一第一資料訊號傳送至該第二畫素電極;以及關閉該第二開關元件,並傳送該資料線之一第二資料訊號至該第一畫素電極。
- 如請求項8所述之驅動方法,其中該些第一畫素電極與該些第二畫素電極沿著該第一方向與該第二方向間隔排列,該驅動方法更包含:提供複數個閘極線,該些閘極線沿該第一方向延伸並與該些資料線間隔排列;藉由該些閘極線分別提供複數個掃描訊號至該些掃描線。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106123501A TWI634531B (zh) | 2017-07-13 | 2017-07-13 | 畫素陣列與驅動方法 |
CN201710941690.4A CN107544188B (zh) | 2017-07-13 | 2017-10-11 | 像素阵列与驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106123501A TWI634531B (zh) | 2017-07-13 | 2017-07-13 | 畫素陣列與驅動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI634531B true TWI634531B (zh) | 2018-09-01 |
TW201909147A TW201909147A (zh) | 2019-03-01 |
Family
ID=60966979
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106123501A TWI634531B (zh) | 2017-07-13 | 2017-07-13 | 畫素陣列與驅動方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN107544188B (zh) |
TW (1) | TWI634531B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI682375B (zh) * | 2018-10-08 | 2020-01-11 | 元太科技工業股份有限公司 | 畫素陣列 |
CN111009185A (zh) * | 2018-10-08 | 2020-04-14 | 元太科技工业股份有限公司 | 像素阵列 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI708105B (zh) | 2019-10-17 | 2020-10-21 | 友達光電股份有限公司 | 畫素陣列基板 |
CN113471222B (zh) * | 2020-07-08 | 2023-06-13 | 友达光电股份有限公司 | 像素阵列基板 |
TWI759984B (zh) * | 2020-07-08 | 2022-04-01 | 友達光電股份有限公司 | 顯示面板 |
TWI820924B (zh) * | 2022-09-22 | 2023-11-01 | 友達光電股份有限公司 | 顯示裝置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100079427A1 (en) * | 2008-09-30 | 2010-04-01 | Au Optronics Corporation | Pixel array, method for driving the same and display panel |
US20110156993A1 (en) * | 2009-12-30 | 2011-06-30 | Au Optronics Corporation | Pixel array, polymer stabilized alignment liquid crystal display panel, and electro-optical apparatus |
CN101364017B (zh) * | 2007-08-10 | 2013-01-02 | 群康科技(深圳)有限公司 | 薄膜晶体管基板及其制造方法、液晶显示装置及其驱动方法 |
TWI423216B (zh) * | 2010-11-15 | 2014-01-11 | Au Optronics Corp | 顯示器及其畫素電路 |
TWI453830B (zh) * | 2010-08-16 | 2014-09-21 | Au Optronics Corp | 薄膜電晶體、薄膜電晶體的製造方法以及畫素結構 |
TWI522718B (zh) * | 2014-07-31 | 2016-02-21 | 友達光電股份有限公司 | 畫素陣列 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060081833A (ko) * | 2005-01-10 | 2006-07-13 | 삼성전자주식회사 | 어레이 기판 및 이를 구비한 표시 패널 |
CN101364387A (zh) * | 2007-08-07 | 2009-02-11 | 奇美电子股份有限公司 | 以时间多工驱动的显示面板及其驱动方法 |
CN101504503B (zh) * | 2009-04-10 | 2011-01-05 | 友达光电股份有限公司 | 像素阵列、液晶显示面板以及光电装置 |
CN103488017A (zh) * | 2013-06-07 | 2014-01-01 | 友达光电股份有限公司 | 主动阵列基板与其驱动方法以及应用其的液晶显示面板 |
CN104977740A (zh) * | 2015-07-29 | 2015-10-14 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
-
2017
- 2017-07-13 TW TW106123501A patent/TWI634531B/zh active
- 2017-10-11 CN CN201710941690.4A patent/CN107544188B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101364017B (zh) * | 2007-08-10 | 2013-01-02 | 群康科技(深圳)有限公司 | 薄膜晶体管基板及其制造方法、液晶显示装置及其驱动方法 |
US20100079427A1 (en) * | 2008-09-30 | 2010-04-01 | Au Optronics Corporation | Pixel array, method for driving the same and display panel |
US20110156993A1 (en) * | 2009-12-30 | 2011-06-30 | Au Optronics Corporation | Pixel array, polymer stabilized alignment liquid crystal display panel, and electro-optical apparatus |
TWI453830B (zh) * | 2010-08-16 | 2014-09-21 | Au Optronics Corp | 薄膜電晶體、薄膜電晶體的製造方法以及畫素結構 |
TWI423216B (zh) * | 2010-11-15 | 2014-01-11 | Au Optronics Corp | 顯示器及其畫素電路 |
TWI522718B (zh) * | 2014-07-31 | 2016-02-21 | 友達光電股份有限公司 | 畫素陣列 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI682375B (zh) * | 2018-10-08 | 2020-01-11 | 元太科技工業股份有限公司 | 畫素陣列 |
CN111009185A (zh) * | 2018-10-08 | 2020-04-14 | 元太科技工业股份有限公司 | 像素阵列 |
US10957717B2 (en) | 2018-10-08 | 2021-03-23 | E Ink Holdings Inc. | Pixel array |
Also Published As
Publication number | Publication date |
---|---|
TW201909147A (zh) | 2019-03-01 |
CN107544188A (zh) | 2018-01-05 |
CN107544188B (zh) | 2020-08-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI634531B (zh) | 畫素陣列與驅動方法 | |
US9740355B2 (en) | Self-capacitive touch display panel, array substrate therefor and touch device | |
US10141386B2 (en) | Array substrate, display panel and display device | |
US9606657B2 (en) | Array substrate, capacitive touch panel and touch display device | |
CN104795043B (zh) | 一种阵列基板、液晶显示面板及显示装置 | |
CN109407436B (zh) | 阵列基板 | |
US10559263B2 (en) | Array substrate and method of driving the same, display apparatus | |
KR20140147932A (ko) | 액정 디스플레이 장치와 이의 구동방법 | |
US9885901B2 (en) | In-cell touch device for double-grid panel | |
US20130257837A1 (en) | Liquid crystal display device, driving circuit, and driving method thereof | |
JP6117197B2 (ja) | 液晶表示装置 | |
US20170322466A1 (en) | Array Substrate, Liquid Crystal Display Panel, and Liquid Crystal Display | |
US8610869B2 (en) | Flat display panel comprising a plurality of signal lines connected to a plurality of electrodes disposed along a periphery of a display area wherein the purality of signals lines has one segment extending along a first direction and one segment extending along a second direction | |
CN101799605B (zh) | 像素阵列 | |
CN111402716A (zh) | 阵列基板、显示面板和显示装置 | |
CN111708237B (zh) | 一种阵列基板、显示面板及显示装置 | |
TWI699691B (zh) | 觸控顯示面板與其驅動方法 | |
TW201531780A (zh) | 顯示面板 | |
CN101738807A (zh) | 薄膜晶体管阵列基板及其液晶显示装置 | |
CN103926764A (zh) | 一种tft阵列基板及显示面板、显示装置 | |
KR102352750B1 (ko) | 터치 표시장치 | |
JP2010250265A (ja) | 液晶表示装置および電子機器 | |
US8928827B2 (en) | Liquid crystal display | |
CN108153073B (zh) | 阵列基板以及触控显示装置 | |
US20130278487A1 (en) | Layout structure and pixel structure of display panel |