TWI596905B - 用於控制數位式鎖相迴路中之溫度及電源供應電壓漂移的裝置及系統 - Google Patents

用於控制數位式鎖相迴路中之溫度及電源供應電壓漂移的裝置及系統 Download PDF

Info

Publication number
TWI596905B
TWI596905B TW104120163A TW104120163A TWI596905B TW I596905 B TWI596905 B TW I596905B TW 104120163 A TW104120163 A TW 104120163A TW 104120163 A TW104120163 A TW 104120163A TW I596905 B TWI596905 B TW I596905B
Authority
TW
Taiwan
Prior art keywords
code
dco
digital
fine
dpll
Prior art date
Application number
TW104120163A
Other languages
English (en)
Other versions
TW201537901A (zh
Inventor
馬汀 凡迪帕斯
Original Assignee
英特爾公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾公司 filed Critical 英特爾公司
Publication of TW201537901A publication Critical patent/TW201537901A/zh
Application granted granted Critical
Publication of TWI596905B publication Critical patent/TWI596905B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0991Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider
    • H03L7/0992Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider comprising a counter or a frequency divider
    • H03L7/0993Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider comprising a counter or a frequency divider and a circuit for adding and deleting pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L1/00Stabilisation of generator output against variations of physical values, e.g. power supply
    • H03L1/02Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L1/00Stabilisation of generator output against variations of physical values, e.g. power supply
    • H03L1/02Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only
    • H03L1/022Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only by indirect stabilisation, i.e. by generating an electrical correction signal which is a function of the temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0802Details of the phase-locked loop the loop being adapted for reducing power consumption
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/50All digital phase-locked loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

用於控制數位式鎖相迴路中之溫度及電源供應電壓漂移的裝置及系統 發明領域
本發明之實施例大致上係有關於數位式鎖相迴路(DPLL)領域。更明確言之,本發明之實施例係有關於用於控制一DPLL中之溫度漂移及電源供應電壓漂移的裝置、系統及方法。
發明背景
典型數位式鎖相迴路(DPLL)之組成包含一相位檢測器來檢測參考信號及回授信號之相位,一數位式控制振盪器(DCO)來產生一輸出時鐘信號,一數位式迴路濾波器(DLF)來產生細及/或粗控制代碼而控制來自DCO的輸出時鐘信號之頻率,及一除法器來分割來自DCO的輸出時鐘信號而產生該回授信號。於DPLL之正常操作期間,該數位濾波器產生針對該DCO之一粗控制代碼且凍結該粗控制代碼。然後,該數位濾波器調整該細控制代碼來徐緩地改變該DCO之頻率直至藉該DPLL達成相位鎖定。「改變得自該DCO之輸出信號頻率」與「改變該DCO之頻率」等詞係互 換使用。
隨著包含該DPLL之一處理器的溫度改變,控制得自該DPLL之該DCO之輸出信號頻率之一細控制代碼也改變。此種因溫度改變/漂移所致之細控制代碼改變可能要求該DPLL設計成具有更寬廣的細控制代碼範圍來補償溫度變化、電源供應漂移、該DPLL裝置的老化、及其它形式的製程變異。若沒有更寬廣的細控制代碼範圍,則當試圖鎖定該DPLL及試圖補償前述變化時,細控制代碼可能超出範圍。未經鎖定的DPLL表示該處理器可能不具有鎖相時鐘信號,故該處理器可能無法妥善操作。
但設計一DCO以對更寬廣的細控制代碼範圍操作,以補償前述變化,結果導致更大尺寸的DCO,其結果為該DCO之更高的功耗,更大的矽面積,及更高的量化雜訊。此外,用以產生更寬廣的細代碼設定值範圍的邏輯單元要求更多邏輯來產生用於該細控制代碼的更多位元。
發明概要
本發明之實施例係有關於一種用於控制數位式鎖相迴路(DPLL)中之溫度漂移及電源供應電壓漂移的裝置、系統及方法。
於一個實施例中,該裝置係包含一DPLL,其包括一數位濾波器來產生用以控制該DPLL的一數位式控制振盪器(DCO)之一輸出信號頻率的一細代碼,該DCO被供應一電源供應位準;一邏輯單元用以監測該細代碼及基於 該細代碼而產生一補償信號;及一電壓調整單元以基於該補償信號而更新該電源供應位準。
於一個實施例中,該系統係包含一顯示器;及耦接至該顯示器之一處理器,該處理器係包含:一DPLL包括一數位濾波器來產生用以控制該DPLL的一DCO之一輸出信號頻率的一細代碼,該DCO係被供應一電源供應位準;一邏輯單元來監測該細代碼及基於該細代碼而產生一補償信號;及一電壓調整單元來基於該補償信號而更新供給該電源供應位準。
於一個實施例中,該方法係包含產生用以控制該DPLL的一DCO之一輸出信號頻率的一細代碼,該DCO係被供應一電源供應位準;監測該細代碼;基於該被監測的細代碼來產生一補償信號;及基於該補償信號來更新該電源供應位準。
100‧‧‧高階方塊圖
101‧‧‧數位式鎖相迴路(DPLL)
102、600‧‧‧邏輯單元
103‧‧‧電壓調整單元
104‧‧‧相位檢測器(PD)
105、400‧‧‧數位濾波器
106、300‧‧‧數位式控制振盪器(DCO)
107‧‧‧輸出、除法器
108‧‧‧電源供應(VccDCO)
109‧‧‧細代碼
110‧‧‧校正代碼
200、210、220‧‧‧實施例
201、212、223‧‧‧電壓調節器
202、222‧‧‧低通濾波器
211‧‧‧可調式參考電壓產生器
221‧‧‧參考電壓產生器
301‧‧‧環形振盪器
302‧‧‧回授迴路
303‧‧‧電容器
401‧‧‧機器
402‧‧‧閂鎖
403‧‧‧多工器
404‧‧‧信號
405‧‧‧限幅器
406、408、409、415‧‧‧加法器
410‧‧‧Kp
411‧‧‧Kpi
412‧‧‧Kii
413‧‧‧Ki
414、416‧‧‧累加器
500、600、620‧‧‧方法流程圖
501-504、601-605、621-623‧‧‧方塊
606‧‧‧暫存器
1300‧‧‧系統、多封包系統
1305、1310‧‧‧處理器
1312-1312N‧‧‧處理核心1-N
1314‧‧‧記憶體控制器中樞器(MCH)
1316‧‧‧快取記憶體
1317、1322‧‧‧點對點介面(PtP、P-P)
1320‧‧‧晶片組
1324、1326‧‧‧介面
1330‧‧‧記憶體
1332‧‧‧依電性記憶體
1334、1360‧‧‧非依電性記憶體
1340‧‧‧顯示裝置
1350、1355‧‧‧匯流排
1362‧‧‧大容量儲存裝置
1364‧‧‧鍵盤/滑鼠
1366‧‧‧網路介面
1372‧‧‧匯流排橋接器
1374‧‧‧I/O裝置
1376‧‧‧智慧型電視
1377‧‧‧消費性電子裝置
1378‧‧‧無線天線介面
由後文詳細說明部分及由本發明之各個實施例之附圖將更為瞭解本發明之實施例,但不應解譯為限制本發明於特定實施例,反而只為了說明及瞭解之目的。
圖1為依據本發明之一個實施例,數位式鎖相迴路(DPLL)其係可操作來具有一細控制代碼接近該細控制代碼之範圍的中央。
圖2A-C為耦接至該DPLL之該電壓調整單元之各個實施例,其係調整供給該數位式控制振盪器(DCO)的該調節供應而使得該細控制代碼接近該細控制代碼之範圍的 中央。
圖3為依據本發明之一個實施例,該DPLL之一DCO其係可操作來產生具有經調整的電源供應位準之一輸出頻率。
圖4為依據本發明之一個實施例,該DPLL之一數位濾波器其係可操作來產生一細控制代碼接近該細控制代碼之範圍的中央。
圖5為依據本發明之一個實施例用以更新具有溫度漂移之該DCO的一電源供應位準之方法流程圖。
圖6A為依據本發明之一個實施例用以產生一校正代碼來更新該DCO的電源供應位準之方法流程圖。
圖6B為依據本發明之另一個實施例用以產生一校正代碼來更新該DCO的電源供應位準之方法流程圖。
圖7為依據本發明之一個實施例一種包含該DPLL之系統層面圖,該DPLL係可操作來具有一細控制代碼接近該細控制代碼之範圍的中央。
詳細說明
本發明之實施例係有關於一種用於控制數位式鎖相迴路(DPLL)中之溫度漂移及電源供應電壓漂移的裝置、系統及方法。於一個實施例中,當包含該DPLL的處理器之溫度漂移時,對該數位式控制振盪器(DCO)之調節供應係經調整,同時藉由維持該細控制代碼接近該細控制代碼範圍的中央,而確保產生該DCL的目標頻率。於一個實施 例中,只有該DCO之調節供應係經調整,而該DPLL的其它組件係藉與該DCO之已調整調節供應不同的另一個調節供應操作。
「接近」或「實質上接近」等詞用於此處係指在距該細控制代碼範圍的中央10-20%以內,或距該細控制代碼範圍的中央0-2位元代碼。
校正溫度漂移及電源供應電壓漂移的技術效果許可一數位濾波器及該DCO具有更簡單的設計,原因在於藉由維持該細控制代碼接近該細控制代碼範圍的中央,而縮小該細控制代碼範圍。藉由縮小該細控制代碼範圍,DCO具有較少的負載電容器,亦即更少的切換電容,轉換成更低的功耗及矽面積。此外,藉縮小該細控制代碼範圍,數位濾波器具有更少個邏輯單元(包括加法器)來產生針對該DCO之一細控制代碼,亦即更低的電力消耗及矽面積。
於後文說明中,討論許多細節以供更徹底地解釋本發明之實施例。但熟諳技藝人士顯然易知可無此等特定細節而實施本發明之實施例。於其它案例中,眾所周知的結構及裝置係以方塊圖形式而非以細節顯示,以免使本發明之實施例不易明瞭。
注意於實施例的相對應圖式中,信號係以線路表示。有些線路可能較粗,來指示更多組成的信號路徑,及/或在一或多端具有箭頭來指示主要資訊流向。此等指示並非意圖為限制性。反而,線路係連結一或多個具體實施例用來輔助更容易瞭解電路或邏輯單元。由設計需要或偏好 所指示的任何代表信號實際上可包含一或多個信號,該等信號可於任一方向行進,且可以任何適當型別的信號方案體現。
於後文詳細說明部分及申請專利範圍中,可使用「耦接」一詞及其衍生詞。「耦接」一詞於此處係指兩個或更多個元件其係直接接觸(實體地、電子式地、磁學地、光學地等等)。「耦接」一詞於此處也可指兩個或更多個元件其係彼此間並非直接接觸,但仍然彼此協作或彼此互動。
如此處使用,除非另行載明否則使用序數形容詞「第一」、「第二」、及「第三」等來描述一共通物件僅指相似物件的不同案例,而非意圖暗示如此描述的物件就時間上、空間上、排序上或以任何其它方式須在一給定的順序。
圖1為依據本發明之一個實施例,高階方塊圖100包含一DPLL 101,其係可操作而具有一細控制代碼設定接近該細控制代碼範圍的中央。於一個實施例中,DPLL 101包含一相位檢測器104,其係可操作而比較該參考時鐘(clk)信號與一回授時鐘信號之相位,及產生一輸出107指示該參考時鐘信號與該回授時鐘信號之一相位差。於一個實施例中,相位檢測器104是個砰砰(bang-bang)相位檢測器,具有單一位元輸出107,指示該回授時鐘信號的相位係在該參考信號產生器的相位之前或之後。於一個實施例中,相位檢測器104輸出一匯流排107,具有位元指示該回授時鐘信號的相位係在該參考信號產生器的相位之前或之後多少量。
於一個實施例中,相位檢測器104的輸出107係輸 入至一數位濾波器105,其係可操作來產生一細控制代碼109及一粗控制代碼,於該處該細控制代碼109及粗控制代碼調整耦接至該數位濾波器105的一DCO 106之頻率。於一個實施例中,該數位濾波器105係藉一合成工具產生,該合成工具係將該數位濾波器之一暫存器轉移語言(RTL)描述合成入硬體。
於一個實施例中,細控制代碼109為10位元代碼。於一個實施例中,粗控制代碼為7位元代碼。於其它實施例中,可運用細及粗控制代碼的其它尺寸,具有足夠範圍來針對各個頻率範圍鎖定該DPLL及跨越製程電壓及溫度(PVT)角隅。於一個實施例中,數位濾波器105產生一粗控制代碼,該粗控制代碼係儘可能地相對應於該目標頻率。然後,數位濾波器105凍結該粗控制代碼且開始調整細控制代碼109而達成一相位鎖定。
於一個實施例中,粗控制代碼選擇在DCO 106中的一反相器鏈,亦即延遲元件來並列地加至該DCO 106的一既有的環形振盪器(包含延遲元件),而使得該既有的環形振盪器減慢,亦即減緩輸出DCO時鐘信號(DCO Clk)的頻率。於一個實施例中,粗控制代碼的各個最低有效位元(LSB)對該DCO時鐘信號造成一頻率階大小變化達20MHz。於一個實施例中,細控制代碼109選擇在DCO 106的延遲元件上的一或多個電容負載,於該處該一或多個電容負載改變該DCO 106的環形振盪器之輸出操作頻率達小量,例如細控制代碼109的每個LSB為1MHz。
於一個實施例中,DCO 106係在一專用調節電源供應108(VccDCO)上操作。於一個實施例中,當電源供應108的位準從其標稱位準(例如1.2V)減低時,該DCO 106的環形振盪器之操作頻率減低,因而減慢該DCO時鐘信號的頻率。針對一給定細/粗控制代碼的DCO時鐘信號之輸出頻率係取決於該調節電源供應108的電壓位準。
此處討論之本發明之實施例也針對展現反向溫度係數(RTC)之製程技術操作,其導致當電晶體被加熱時係加速速度(而非傳統地減慢速度)。如發明背景章節陳述,當包括DPLL的該處理器之溫度改變時,數位濾波器105改變細控制代碼109,以便維持鎖定該DPLL。於溫度繼續改變之情況下(例如溫度從80℃升高至100℃),細控制代碼109可能超出該範圍之外,造成DPLL喪失鎖定。
於一個實施例中,一邏輯單元102被加至DPLL 101,該邏輯單元監測該細控制代碼109的平均值且產生一校正代碼110,該校正代碼110表示該細控制代碼109距該平均細控制代碼範圍的中央有多遠。於一個實施例中,該邏輯單元102為可被併入數位濾波器105內部的一數位濾波器。
於一個實施例中,校正代碼110係由下列假代碼產生。於一個實施例中,邏輯單元102係藉合成一RTL產生,該RTL係相對應於:For every Reference Clock assertion,accumfnerr+=fncode-fixedValue If(|accumfnerr|>threshold)then{correctionWord+=sign(accumfnerr);accumfnnerr=0;} 於該處「fixedValue」乃係屬該細控制代碼範圍的中央的一位元值(例如針對10位元細代碼10’b0111111111),「fncode」為目前細控制代碼109,臨界值為一值/偏移值表示許可該細控制代碼109移離該細控制代碼範圍的中央(fixedValue)多遠,sign(accumfnerr)乃輸出該變數accumfnerr的正號或負號之一函式,accumfnerr為該平均/累進細控制代碼誤差,correctionWord乃得自邏輯單元102的輸出校正代碼110,其係輸入該電壓調整單元103。前述假代碼係參考圖6A以進一步細節討論。
於一個實施例中,邏輯單元102包含:決定平均細代碼設定值與該細代碼設定值之一範圍的中央間之差的邏輯;比較與一預定臨界值之差的邏輯;及回應於該比較,遞增或遞減該溫度補償信號(或簡稱補償信號)之位元的邏輯。
回頭參考圖1,於一個實施例中,校正代碼110被輸入一電壓調整單元103,於該處校正代碼110調整電源供應108,來使得細控制代碼109維持接近該細控制代碼範圍的中央。因DCO 106係屬DPLL 101迴路的一部分,故數位濾波器105產生一細控制代碼109來確保DCO 106的輸出頻率維持恆定。於一個實施例中,電壓調整單元103隨著校正代碼110的數值而線性地縮放該參考電壓108。於一個實施例中,電壓調整單元103包含一電壓調節器,其追蹤該調節供應且改變該DCO時鐘信號的頻率。於一個實施例中,DPLL 101藉調整細控制代碼109返回接近該細控制代碼範 圍的中央而維持DCO時鐘信號的目標頻率及相位鎖定。
於一個實施例中,DCO 106具有高VccDCO增益(KVCC),因此該調節供應的小量改變可校正溫度漂移。於此一實施例中,電壓調整單元103產生一近平坦傾斜的經調整電源供應位準108來造成DCO時鐘信號的頻率的徐緩變化。於一個實施例中,比較DPLL 101的帶寬,邏輯單元/濾波器102具有極低帶寬,原因在於溫度漂移通常係出現在極長的時間標度(例如數秒鐘或數分鐘)。邏輯單元/濾波器102帶寬與DPLL 101帶寬間的此種帶寬分隔防止與DPLL迴路產生任何不良互動(例如迴路不穩)。於一個實施例中,電壓調整單元103具有產生高解析度電壓參考修整的裝置(例如50毫伏特/150微秒)。
雖然此處實施例述及用在微處理器的DPLL 100,但須瞭解DPLL 100可用在微處理器以外的系統,例如,行動電話無線電的射頻(RF)電路或用作為獨立時鐘產生器晶片等。
圖2A-C為耦接至DPLL 101的電壓調整單元103之多個實施例200、210、及220,其係使得該細控制代碼設定值接近該細控制代碼範圍的中央。
圖2A之實施例200為一電壓調整單元103,其包含一電壓調節器201來依據校正代碼110而調節未經調節的供應。於一個實施例中,電壓調整單元103也包含一低通濾波器202,來過濾在調節供應位準中的任何尖銳變化,使得該輸出VccDCO供給DCO 106的VccDCO位準導入些微變 化。
圖2B之實施例210為一電壓調整單元103,其包含一可調式參考電壓產生器211,其係從未經調節的供應而產生參考電壓。於一個實施例中,該參考電壓產生器211包含一帶隙電壓產生器。為了不使本發明之實施例不易明瞭,將不描述該帶隙電壓產生器的細節及修整/調整該帶隙電壓產生器之輸出之方法的細節,原因在於該等細節已眾所周知。於一個實施例中,校正代碼110調整該帶隙產生器的電壓位準及/或電流位準,來造成從該可調式參考電壓產生器211輸出的參考電壓位準的變化。
於一個實施例中,參考電壓產生器211包含電阻分壓器網路。由於係乃眾所周知,故為了不使本發明之實施例不易明瞭,並未顯示電阻分壓器網路之細節。於一個實施例中,校正代碼110形成一多工器選擇信號來選自該等電阻分壓器分接頭中之任一者,於該處各個分接頭表示得自該電阻分壓器之一不同電壓位準。於其它實施例中,可使用有能力依據該校正代碼110而改變該參考位準的其它形式之參考產生器。
於一個實施例中,電壓調整單元103進一步包含一電壓調節器212來調節由該可調式參考電壓產生器211所產生的參考電壓以產生VccDCO電源供應。
圖2C為電壓調整單元103的另一個實施例220,該電壓調整單元103係類似圖2B之實施例,但一低通濾波器222係設在一參考電壓產生器221與一電壓調節器223間。於 一個實施例中,低通濾波器222過濾得自參考電壓產生器221的該參考電壓中的任何尖銳變化,使得參考電壓產生器221具有穩定供應來調節而產生該輸出VccDCO電源供應。於一個實施例中,來自該電壓調節器的輸出改變達50毫伏特/150微秒。
圖3為依據本發明之一個實施例,該DPLL 101的DCO 300/106之電路位準圖,其係可操作來產生具有經調整的電源供應位準的一輸出頻率。於一個實施例中,環形振盪器301包含組配於一回授迴路302的奇數或偶數個延遲元件(顯示為反相器)。於一個實施例中,環形振盪器301以電壓調整單元103供給的VccDCO電源供應操作。額外反相器鏈(延遲元件)係藉粗控制代碼位元Cr[1]至Cr[n]致能或去能,於該處「n」為大於1之整數。於圖3之實施例中,除非DPLL係被關閉,否則Cr[0]總是維持環形振盪器301為作用態。於一個實施例中,額外反相器鏈(延遲元件)當被致能時,增添額外驅動強度至環形振盪器301的延遲元件,使得環形振盪器301加快速度,因而產生更高頻率的DCO時鐘信號。
於一個實施例中,細控制代碼109(Fr[0]-Fr[n](於該處「n」為大於1之整數))增加額外電容(例如303)至環形振盪器301的延遲元件之輸出。於一個實施例中,電容器303包含二極體連結的電晶體耦接至由該細控制代碼位元所致能或去能的另一個電晶體。此處的實施例結果導致更少個電容器303,原因在於當VccDCO位準係藉電壓調整單元103 調整時,藉由維持該細控制代碼接近該範圍的中央,該細控制代碼範圍係縮小。電容器303數目減少的技術效應係DCO 106的功耗減低及矽面積減少。
圖4為依據本發明之一個實施例,DPLL 101之數位濾波器105其係可操作來產生一細控制代碼設定值接近該細控制代碼範圍的中央。於一個實施例中,於DPLL 101之初始,逐次近似頻率獲取機器401調整粗代碼直至DCO 106達到期望頻率為止。於此一實施例中,然後,機器401產生一信號404來利用一閂鎖402而凍結該粗代碼的輸出。圖4的粗代碼係顯示為7位元代碼。於其它實施例中,更少或更多個代碼位元可用於該粗代碼。
於一個實施例中,回應於凍結該粗代碼,DPLL 101的相位獲取起始,信號404使得多工器403切換且允許細代碼之控制。圖4之細代碼係顯示為10位元代碼。於其它實施例中,更少或更多個代碼位元可用於該細代碼。本發明之實施例使得該細代碼維持接近其範圍的中央,故可減少細代碼之位元數目,如此減少數位濾波器400/105之邏輯大小及其相對應功耗。
於一個實施例中,數位濾波器400/105施用純量Kp 410、Ki 413、Kpi 411、及Kii 412、及加法器406、408、409、415、及累加器414及416來處理得自相位檢測器104的相位誤差信號。然後已處理的信號輸入多工器403,然後當信號404使得多工器403切換時,輸出至DCO 106作為細代碼。於一個實施例中,純量Kp 410、Ki 413、Kpi 411、及 Kii 412之係數控制穩定性、帶寬、及抖動間不同的折衷。於一個實施例中,加法器415之輸出為平均細代碼之內部表示型態,且係由邏輯102用來產生校正代碼110。於一個實施例中,限幅器405係導入來防止細代碼溢位。於一個實施例中,邏輯區塊405、411、412、409及414可被去除以減少功耗。
圖5-6為依據各個實施例之方法流程圖,係藉調整供給DCO的電源供應位準而於溫度漂移期間使得該細控制代碼維持接近該中央。雖然流程圖中之方塊係以特定順序顯示,但可修正動作順序。如此,該等具體實施例可以不同順序執行,及有些動作/方塊可並列執行。此外,針對控制DPLL 101的溫度漂移及電源供應電壓漂移,於各個實施例中可刪除一或多個動作/方塊。
圖5為依據本發明之一個實施例,隨溫度漂移用以更新DCO 106之電源供應位準的方法流程圖500。該方法流程圖係參考圖1-4之實施例作說明。
於方塊501,數位濾波器105產生一細控制代碼109用以控制DCO 106的輸出頻率。於方塊502,邏輯單元102監測該細控制代碼109來決定該平均細控制代碼係距離該細控制代碼範圍的中央多遠。於方塊503,邏輯單元102基於所監測的細控制代碼109而產生一校正代碼110(又稱溫度補償信號或補償信號)。於方塊504,電壓調整單元103基於校正代碼110而更新/調整供給DCO 106的電源供應位準(VccDCO)。DPLL 101之迴路確保當VccDCO位準調整 時,藉維持該細控制代碼109接近該細控制代碼範圍的中央而產生DCO 106的目標頻率。
圖6A為依據本發明之一個實施例,產生校正代碼110用以更新DCO 106的電源供應位準108之方法流程圖。流程圖600係相對應於如上參考圖1討論之邏輯單元102的RTL描述。
於方塊601,邏輯單元102儲存累進誤差(accumfnerr)之一初值於暫存器606。於一個實施例中,accumfnerr之初值為零。於方塊602,一固定值從該目前細控制代碼109中扣除來產生一第一值。如前文討論,該固定值為該細控制代碼範圍的中央。於一個實施例中,每個參考時鐘信號執行方塊602(例如於該參考信號產生器的每個上升緣)。於方塊603,第一值係加至得自暫存器606的累進誤差(accumfnerr)來產生一新累進誤差而儲存在暫存器606。於一個實施例中,每個參考時鐘信號執行方塊603(例如於該參考信號產生器的每個上升緣)。
於方塊604,在該新累進誤差與一臨界值間作比較。若該新累進誤差值係交叉該臨界值,則於方塊605,校正代碼110係經更新亦即遞增1。若該新累進誤差值係交叉該負臨界值,則於方塊605,校正代碼110減少(遞減)達1。於一個實施例中,當該校正代碼110係經更新時,於暫存器606的資料係復置為零。於一個實施例中,該臨界值為10000。於其它實施例中,可使用臨界值之其它值。
圖6B為依據本發明之另一個實施例,產生校正 代碼621用以更新DCO 106的電源供應位準108之方法流程圖620。於方塊621,邏輯單元102決定一平均細控制代碼與該細控制代碼範圍的中央間之差。於方塊622,邏輯單元102比較與一預定臨界值間之差。於一個實施例中,當該平均細控制代碼範圍為-511至+511時,該預定臨界值為±400。於此一實施例中,若平均係超過該範圍(-511至+511),則校正代碼110係遞增或遞減。於其它實施例中,取決於平均細控制代碼範圍,可使用其它預定臨界值。於方塊623,回應於該比較,藉遞增或遞減校正代碼110,邏輯單元102產生校正代碼110(其初始為零或預定值)。於一個實施例中,該預定臨界值為一可規劃臨界值。於一個實施例中,該臨界值可利用熔絲、金屬選項、從暫存器選擇新(預規劃的或可規劃的)值來加以程式規劃。
圖7為依據本發明之一個實施例,一種包含該DPLL架構100的系統層面圖,其係可操作來具有一細控制代碼接近該細控制代碼範圍的中央。圖7也包括機器可讀取儲存媒體來執行電腦可讀取指令而執行各個實施例之方法。實施例之元件也提供作為機器可讀取媒體來儲存電腦可讀取指令(例如體現圖5、6A-B之流程圖)。該機器可讀取媒體包括但非限於快閃記憶體、光碟、硬碟機、CD-ROM、DVD ROM、RAM、EPROM、EEPROM、磁卡或光卡、或適用以儲存電子式或電腦可讀取指令的其它型別的機器可讀取媒體。舉例言之,本發明之實施例可下載為電腦程式(例如BIOS),其透過資料鏈路(例如數據機或網路連結)可藉 由資料信號而從遠端電腦(例如伺服器)轉移至一請求電腦(例如用戶端)。
於一個實施例中,系統1300包括但非限於桌上型電腦、膝上型電腦、小筆電、平板電腦、筆記型電腦、個人數位助理器(PDA)、伺服器、工作站、行動電話、行動運算裝置、智慧型電話、網際網路設施或任何其它型別的運算裝置。於另一個實施例中,系統1300體現此處揭示之方法且可為系統單晶片(SOC)系統。
於一個實施例中,處理器1310具有一或多個處理核心1312及1312N,於該處1312N表示在處理器1310內部第N個處理器核心,於該處N為正整數。於一個實施例中,系統1300包括多個處理器含括處理器1310及1305,處理器1305係具有與處理器1310相似的或相同的邏輯。於一個實施例中,系統1300包括多個處理器含括處理器1310及1305,處理器1305係具有與處理器1310完全獨立無關的邏輯。於此一實施例中,多封包系統1300為異質多封包系統,原因在於處理器1305與1310具有不同的邏輯單元。於一個實施例中,處理核心1312包括但非限於預提取邏輯來提取指令,解碼邏輯來解碼指令,執行邏輯來執行指令等。於一個實施例中,處理器1310具有快取記憶體1316來快取系統1300的指令及/或資料。於本發明之另一個實施例中,快取記憶體1316包括層級1、層級2及層級3快取記憶體,或在處理器1310中任何其它組態的快取記憶體。
於一個實施例中,處理器1310包括一記憶體控制 器中樞器(MCH)1314,其係可操作來發揮功能致能該處理器1310存取且與一記憶體1330通訊,該記憶體1330係包括一依電性記憶體1332及/或一非依電性記憶體1334。於一個實施例中,該記憶體控制器中樞器(MCH)1314係設置於處理器1310外部作為一獨立積體電路。
於一個實施例中,處理器1310係包含圖1之改良DPLL架構100。
於一個實施例中,處理器1310也係耦接至一無線天線1378來與組配來發射及/或接收無線信號的任何裝置通訊。於一個實施例中,無線天線介面1378係依據但非限於IEEE 802.11標準及其相關家族、家用插頭AV(HPAV)、超寬帶(UWB)、藍牙、WiMAX、或任何形式的無線通訊協定操作。
於一個實施例中,該依電性記憶體1332包括但非限於同步動態隨機存取記憶體(SDRAM)、動態隨機存取記憶體(DRAM)、RAMBUS動態隨機存取記憶體(RDRAM)、及/或任何其它型別的隨機存取記憶體裝置。該非依電性記憶體1334包括但非限於快閃記憶體(例如NAND、NOR)、相變記憶體(PCM)、唯讀記憶體(ROM)、可電氣抹除可規劃唯讀記憶體(EEPROM)、或任何其它型別的非依電性記憶體。
記憶體1330儲存欲藉處理器1310執行的資訊及指令。於一個實施例中,當處理器1310正在執行指令時,記憶體1330也可儲存暫時變因或其它中間資訊。於一個實施例中,晶片組1320透過點對點(PtP或P-P)介面1317及1322 連結處理器1310。於一個實施例中,晶片組1320致能處理器1310連結至系統1300中的其它模組。於本發明之一個實施例中,介面1317及1322係依據PtP通訊協定,諸如英特爾(INTEL)快速路徑互連體(QPI)等操作。
於一個實施例中,晶片組1320係可操作來與處理器1310、1305、顯示裝置1340、及其它裝置1372、1376、1374、1360、1362、1364、1366、1377等通訊。於一個實施例中,晶片組1320也係耦接至無線天線1378來與組配來發射及/或接收無線信號的任何裝置通訊。
於一個實施例中,晶片組1320係透過一介面1326而連結至一顯示裝置1340。於一個實施例中,顯示裝置1340包括但非限於液晶顯示器(LCD)、電漿、陰極射線管(CRT)顯示器、或任何其它型別的視覺顯示裝置。於一個實施例中,顯示裝置1340為互動式觸控面板顯示器。於本發明之一個實施例中,處理器1310與晶片組1320合併成為單一SOC。此外,晶片組1320連結至一或多個匯流排1350及1355,其互連各個模組1374、1360、1362、1364、及1366。於一個實施例中,若匯流排速度或通訊協定間有不匹配,則匯流排1350及1355可透過匯流排橋接器1372互連。於一個實施例中,晶片組1320透過介面1324、智慧型電視1376、消費性電子產器1377等而耦接但非限制非依電性記憶體1360、大容量儲存裝置1362、鍵盤/滑鼠1364、及網路介面1366。
於一個實施例中,大容量儲存裝置1362包括但非 限於固態碟機、硬碟機、通用串列匯流排快閃記憶體驅動器、或任何其它型別的電腦資料儲存媒體。於一個實施例中,網路介面1366係藉任何型別的眾所周知網路介面標準體現,包括但非限於乙太網路介面、通用串列匯流排(USB)介面、周邊組件互連體(PCI)快速介面、無線介面、及/或任何其它適當型別的介面。於一個實施例中,無線介面係依據但非限於IEEE 802.11標準及其相關家族、家用插頭AV(HPAV)、超寬帶(UWB)、藍牙、WiMAX、或任何形式的無線通訊協定操作。
雖然圖7所顯示之模組係闡釋為在系統1300內部分開的區塊,但藉若干此等區塊執行的功能可整合入單一半導體電路內部,或可使用二或多個分開積體電路體現。舉例言之,雖然快取記憶體1316係闡釋為處理器1310內部之一分開區塊,但快取記憶體1316可個別被併入處理核心1312內。於一個實施例中,系統1300可於本發明之另一實施例中包括多於一個處理器/處理核心。
於說明書中述及「一實施例」、「一個實施例」、「某個實施例」、或「其它實施例」表示連結該等實施例所述的特定特徵、結構、或特性係含括於至少若干實施例,但非必然為全部實施例。「一實施例」、「一個實施例」、或「若干實施例」之各次出現並非必然全部皆係指相同實施例。若說明書陳述一組件、特徵、結構、或特性「可」、「可能」、或「能」含括,則該組件、特徵、結構、或特性並不要求被含括。若說明書或申請專利範圍述及「一」或「一個」 元件,則並不表示該等元件中之只有一者。若說明書或申請專利範圍述及「一額外」元件,則並不排除該額外元件中之多於一者。
雖然已經結合特定實施例描述本發明,但此等實施例的許多替代、修改、及變化將為熟諳技藝人士鑑於前文描述所顯然自明。
舉例言之,由邏輯單元102所體現的演算法可監測該數位濾波器400/105之該加法器415(圖4)的輸出。該加法器415的輸出係為該平均細控制代碼的內部表示型態。於一個實施例中,該加法器415的輸出表示該細控制代碼於細控制代碼範圍的平均位置。於一個實施例中,該加法器415的輸出之一正值指示細控制代碼109係在該細控制代碼範圍的上半部。於一個實施例中,一負值指示細控制代碼109係在該細控制代碼範圍的下半部。於一個實施例中,若該加法器415的輸出係針對多於N個連續參考時鐘週期為正,則校正代碼110(又稱溫度補償信號或稱補償信號)遞增1。於一個實施例中,N=100。於一個實施例中,若該加法器415的輸出係針對多於N個連續參考時鐘週期為負,則校正代碼110係遞減1。
於一個實施例中,校正代碼110(又稱溫度補償信號或簡稱補償信號)係由邏輯102產生,其產生方式係藉比較細控制代碼設定值109與臨界值(例如100000)來產生一比較信號,其然後經濾波來產生校正代碼110。
本發明之實施例意圖涵蓋落入於隨附之申請專 利範圍的廣義範圍之全部此等替代、修改、及變化。
100‧‧‧高階方塊圖
101‧‧‧數位式鎖相迴路(DPLL)
102‧‧‧邏輯單元/濾波器
103‧‧‧電壓調整單元
104‧‧‧相位檢測器
105‧‧‧數位濾波器
106‧‧‧數位式控制振盪器(DCO)
107‧‧‧除法器、輸出
108‧‧‧經調整且經更新的電源供應(VccDCO)
109‧‧‧細代碼
110‧‧‧校正代碼

Claims (14)

  1. 一種電子裝置,其包含:一數位式控制振盪器(DCO);一數位濾波器,用以產生一數位細代碼與一數位粗代碼來控制該DCO;及一邏輯單元,用以監測該數位細代碼並且用以基於該數位細代碼來調整對該DCO之一供應(supply)。
  2. 如請求項1之裝置,其中該邏輯單元係用以調整該供應以補償溫度漂移。
  3. 如請求項1之裝置,其中該邏輯單元係用以調整該供應以增加該DCO之可控制範疇。
  4. 如請求項1之裝置,係包含一用以基於來自該邏輯單元的一控制而調整該供應之電壓調整單元。
  5. 如請求項4之裝置,其中該電壓調整單元包含:一可調式參考電壓產生器,用以依據來自該邏輯單元的該控制而產生一參考電壓;及一電壓調節器,用以產生針對該DCO的更新電源供應位準,該更新的電源供應位準基於該參考電壓。
  6. 如請求項5之裝置,其中該可調式參考電壓產生器包含一帶隙參考產生器。
  7. 如請求項4之裝置,其中該電壓調整單元包含一電阻分壓器網路。
  8. 如請求項7之裝置,更包含有一低通濾波器(LPF)被耦接 至該電壓調整單元,該LPF用以濾波該參考電壓。
  9. 如請求項1之裝置,其中該邏輯單元包含用以比較該數位細代碼的至少部分與一臨界值之一比較器。
  10. 如請求項1之裝置,其中該邏輯單元係該數位式鎖相迴路(DPLL)之該數位濾波器的一部分。
  11. 如請求項1之裝置,其中該邏輯單元包含:用於決定一平均細代碼與該細代碼之一範圍的中央間之一差的邏輯;用於比較該差與一預定臨界的邏輯;及回應於該比較,用於遞增或遞減該補償信號之位元的邏輯。
  12. 如請求項1之裝置,其中該DCO包括一環形振盪器。
  13. 一種電子系統,其包含:一顯示器;及一耦接至該顯示器之處理器,該處理器包含一數位式鎖相迴路(DPLL),其包括:一數位濾波器,用以產生用於控制該DPLL之一數位式控制振盪器(DCO)之一輸出信號之一頻率的一細代碼與一粗代碼,該DCO被供給一電源供應位準;及一邏輯單元,用以監測該細代碼並用以基於被監測的該細代碼而控制該電源供應位準。
  14. 如請求項13之系統,其中該顯示器係一觸控面板。
TW104120163A 2011-09-28 2012-08-27 用於控制數位式鎖相迴路中之溫度及電源供應電壓漂移的裝置及系統 TWI596905B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2011/053702 WO2013048390A1 (en) 2011-09-28 2011-09-28 Apparatus, system, and method for controlling temperature and power supply voltage drift in a digital phase locked loop

Publications (2)

Publication Number Publication Date
TW201537901A TW201537901A (zh) 2015-10-01
TWI596905B true TWI596905B (zh) 2017-08-21

Family

ID=47996136

Family Applications (2)

Application Number Title Priority Date Filing Date
TW101130981A TWI499213B (zh) 2011-09-28 2012-08-27 用於控制數位式鎖相迴路中之溫度及電源供應電壓漂移的裝置、系統及方法
TW104120163A TWI596905B (zh) 2011-09-28 2012-08-27 用於控制數位式鎖相迴路中之溫度及電源供應電壓漂移的裝置及系統

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW101130981A TWI499213B (zh) 2011-09-28 2012-08-27 用於控制數位式鎖相迴路中之溫度及電源供應電壓漂移的裝置、系統及方法

Country Status (5)

Country Link
US (2) US8836389B2 (zh)
CN (1) CN203104407U (zh)
DE (1) DE112011105673T5 (zh)
TW (2) TWI499213B (zh)
WO (1) WO2013048390A1 (zh)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9658678B2 (en) * 2011-03-31 2017-05-23 Intel Corporation Induced thermal gradients
WO2013048390A1 (en) * 2011-09-28 2013-04-04 Intel Corporation Apparatus, system, and method for controlling temperature and power supply voltage drift in a digital phase locked loop
US9257994B2 (en) * 2012-03-22 2016-02-09 Amr M. Lotfy Apparatus and system for digitally controlled oscillator
TWI478620B (zh) * 2012-12-17 2015-03-21 Power Forest Technology Corp 發光二極體背光系統及其驅動裝置與驅動方法
CN103427836A (zh) * 2013-07-25 2013-12-04 京东方科技集团股份有限公司 一种频率信号发生系统和显示装置
JP6245424B2 (ja) * 2013-08-08 2017-12-13 セイコーエプソン株式会社 発振回路の制御方法、発振用回路、発振器、電子機器及び移動体
US9148153B2 (en) * 2013-12-30 2015-09-29 Intel Corporation Systems and methods for frequency domain calibration and characterization
CN103905039B (zh) * 2014-03-18 2017-01-04 北京时代民芯科技有限公司 一种应用于fpga的线性宽范围数控振荡器
US9350365B2 (en) * 2014-09-18 2016-05-24 Intel Corporation Digital phase-locked loop supply voltage control
US9455727B2 (en) * 2014-09-26 2016-09-27 Intel Corporation Open-loop voltage regulation and drift compensation for digitally controlled oscillator (DCO)
US9626054B2 (en) 2014-12-19 2017-04-18 Salt International Corp. Capacitive sensing device and method that reduces influence from transient environmental changes
US9548747B2 (en) 2015-05-15 2017-01-17 Intel Corporation Glitch-free digitally controlled oscillator code update
WO2016207009A1 (en) * 2015-06-25 2016-12-29 Philips Lighting Holding B.V. Led lighting arrangement
US11962313B2 (en) 2016-12-23 2024-04-16 Advanced Micro Devices, Inc. Adaptive DCO VF curve slope control
US10382014B2 (en) * 2016-12-23 2019-08-13 Ati Technologies Ulc Adaptive oscillator for clock generation
US10084457B2 (en) * 2017-01-18 2018-09-25 Integrated Device Technology, Inc. Frequency synthesizer with tunable accuracy
WO2019145753A1 (en) * 2018-01-25 2019-08-01 CSEM Centre Suisse d'Electronique et de Microtechnique SA - Recherche et Développement Electronic device
CN108521276B (zh) * 2018-04-12 2022-05-10 郑州云海信息技术有限公司 一种锁相方法、装置和计算机可读存储介质
KR102546646B1 (ko) * 2018-08-28 2023-06-23 매그나칩 반도체 유한회사 오실레이터 주파수 컨트롤러를 포함하는 디스플레이 구동 ic
US10608647B1 (en) * 2018-12-14 2020-03-31 Silicon Laboratories Inc. Delay adjustment using frequency estimation
US10983554B2 (en) 2019-02-15 2021-04-20 Wipro Limited Method and system for clock synchronization based on time based control
US10848137B1 (en) 2019-05-08 2020-11-24 Ati Technologies Ulc Symmetrical balanced c-element
US10727845B1 (en) * 2019-06-25 2020-07-28 Silicon Laboratories Inc. Use of a virtual clock in a PLL to maintain a closed loop system
US10797712B1 (en) 2019-09-06 2020-10-06 International Business Machines Corporation Maintaining a digitally controlled oscillator at an ideal state by changing the voltage supply
US10908635B1 (en) 2019-12-24 2021-02-02 Silicon Laboratories Inc. Detection and management of frequency errors in a reference input clock signal

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080130816A1 (en) * 2006-12-01 2008-06-05 Martin Kenneth W Serializer deserializer circuits

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4272729A (en) 1979-05-10 1981-06-09 Harris Corporation Automatic pretuning of a voltage controlled oscillator in a frequency synthesizer using successive approximation
US6826247B1 (en) 2000-03-24 2004-11-30 Stmicroelectronics, Inc. Digital phase lock loop
DE10251315A1 (de) 2002-11-04 2004-05-27 Advanced Micro Devices, Inc., Sunnyvale Automatische Mittenfrequenzabstimmung eines spannungsgesteuerten Oszillators
KR100733423B1 (ko) * 2005-09-29 2007-06-29 주식회사 하이닉스반도체 지연 고정 루프 회로
US8193866B2 (en) * 2007-10-16 2012-06-05 Mediatek Inc. All-digital phase-locked loop
US7750701B2 (en) * 2008-07-15 2010-07-06 International Business Machines Corporation Phase-locked loop circuits and methods implementing multiplexer circuit for fine tuning control of digitally controlled oscillators
TWI364169B (en) * 2008-12-09 2012-05-11 Sunplus Technology Co Ltd All digital phase locked loop circuit
US7812678B2 (en) * 2008-12-11 2010-10-12 Altera Corporation Digital calibration techniques for segmented capacitor arrays
KR101543329B1 (ko) * 2009-04-21 2015-08-10 삼성전자주식회사 지연 고정 루프 및 그 구동 방법
US8102195B2 (en) * 2009-05-13 2012-01-24 Mediatek Inc. Digital phase-locked loop circuit including a phase delay quantizer and method of use
JP5256535B2 (ja) * 2009-07-13 2013-08-07 ルネサスエレクトロニクス株式会社 位相同期ループ回路
TWI478500B (zh) 2009-09-23 2015-03-21 Richwave Technology Corp 數位鎖相迴路、頻率調整方法和整合式接收器
US8669816B2 (en) * 2010-09-27 2014-03-11 Mediatek Singapore Pte. Ltd. Integrated circuit device, electronic device and method therefor
US8618854B2 (en) * 2010-10-15 2013-12-31 Qualcomm Incorporated Adaptive clock switching to capture asynchronous data within a phase-to-digital converter
KR101737808B1 (ko) * 2010-12-23 2017-05-19 연세대학교 산학협력단 동작 환경에 둔감한 지터 특성을 가지는 디지털 위상고정루프
WO2013048390A1 (en) * 2011-09-28 2013-04-04 Intel Corporation Apparatus, system, and method for controlling temperature and power supply voltage drift in a digital phase locked loop

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080130816A1 (en) * 2006-12-01 2008-06-05 Martin Kenneth W Serializer deserializer circuits

Also Published As

Publication number Publication date
DE112011105673T5 (de) 2014-07-17
US20130249611A1 (en) 2013-09-26
TW201320609A (zh) 2013-05-16
CN203104407U (zh) 2013-07-31
WO2013048390A1 (en) 2013-04-04
US8836389B2 (en) 2014-09-16
TW201537901A (zh) 2015-10-01
US9484938B2 (en) 2016-11-01
TWI499213B (zh) 2015-09-01
US20150002505A1 (en) 2015-01-01

Similar Documents

Publication Publication Date Title
TWI596905B (zh) 用於控制數位式鎖相迴路中之溫度及電源供應電壓漂移的裝置及系統
US10594326B2 (en) Compensation for digitally controlled oscillator apparatus and method
US9628094B2 (en) Apparatus and method for fast phase locking for digital phase locked loop
CN108123712B (zh) 混合锁相环及其运行方法
US10050634B1 (en) Quantization noise cancellation for fractional-N phased-locked loop
US9838025B1 (en) Method for reducing lock time in a closed loop clock signal generator
US8756451B2 (en) Frequency synthesis methods and systems
JP2010252289A (ja) 電圧制御発振器のための補償回路
US7920000B2 (en) PLL circuit and method of controlling the same
JP4355350B2 (ja) 発振周波数制御回路
JP5205427B2 (ja) 局部発振器
JP4625849B2 (ja) 発振器制御装置
CN104753525B (zh) 一种Bang-Bang数字锁相环快速锁定的方法
EP3020133A1 (en) Devices and methods for reducing noise in digitally controlled oscillators
JP2012205137A (ja) Pll回路
US20230155549A1 (en) Notch filter calibration in lc oscillators for supply noise rejection
TWI817386B (zh) 鎖相迴路、壓控振盪器以及調諧方法
US20230291408A1 (en) Supply voltage based or temperature based fine control of a tunable oscillator of a pll
US20240267052A1 (en) Phase-locked loops (pll) including digitally controlled oscillator (dco) gain calibration circuits and related methods
US20240291495A1 (en) Phase-locked loops (pll), including time-to-digital converter (tdc) gain calibration circuits and related methods
US20210191451A1 (en) Clock circuit portions
Huang et al. A Fast-Locked All-Digital Phased-Locked Loop Using Successive-Approximation Frequency-Search Algorithm
CN118487598A (zh) 锁相环自动频率校准方法、装置及电路
CN110677154A (zh) 一种无频率过冲的数字锁相环
JP2014082613A (ja) 半導体集積回路及びその制御方法