TWI595819B - 半導體裝置的製造方法以及半導體裝置 - Google Patents

半導體裝置的製造方法以及半導體裝置 Download PDF

Info

Publication number
TWI595819B
TWI595819B TW102124100A TW102124100A TWI595819B TW I595819 B TWI595819 B TW I595819B TW 102124100 A TW102124100 A TW 102124100A TW 102124100 A TW102124100 A TW 102124100A TW I595819 B TWI595819 B TW I595819B
Authority
TW
Taiwan
Prior art keywords
light
light irradiation
semiconductor element
manufacturing
semiconductor
Prior art date
Application number
TW102124100A
Other languages
English (en)
Other versions
TW201406245A (zh
Inventor
川上晋
有福征宏
Original Assignee
日立化成股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日立化成股份有限公司 filed Critical 日立化成股份有限公司
Publication of TW201406245A publication Critical patent/TW201406245A/zh
Application granted granted Critical
Publication of TWI595819B publication Critical patent/TWI595819B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/832Applying energy for connecting
    • H01L2224/83201Compression bonding
    • H01L2224/83203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/832Applying energy for connecting
    • H01L2224/8322Applying energy for connecting with energy being in the form of electromagnetic radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • H01L2924/07811Extrinsic, i.e. with electrical conductive fillers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15788Glasses, e.g. amorphous oxides, nitrides or fluorides

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)
  • Adhesives Or Adhesive Processes (AREA)

Description

半導體裝置的製造方法以及半導體裝置
本發明是有關於一種半導體裝置的製造方法以及半導體裝置。
近年來,伴隨著半導體積體電路、顯示器等電子零件的小型化、薄型化及高精細化,作為用以將電子零件與電路系統加以高密度地連接的連接材料,各向異性導電性接著劑受到關注。在先前的各向異性導電性接著劑中,多使用熱硬化系接著劑,所述熱硬化系接著劑使用熱潛伏性的聚合起始劑及環氧樹脂或(甲基)丙烯酸單體,然而有可能因連接時的熱而導致被連接體變差或變形。另一方面,當使用光潛伏性的聚合起始劑時,藉由在加熱壓著時進行光照射,可在比較低的溫度下進行連接,從而研究得到進一步發展。
在使用含有光潛伏性的聚合起始劑的各向異性導電性接著劑的半導體裝置的製造方法中,使用例如在金屬粒子或塑膠粒子中分散有已實施金屬鍍敷的導電粒子而成的光硬化系接著劑, 作為各向異性導電性接著劑。並且,一面將該各向異性導電性接著劑夾於半導體元件與基板之間,利用加壓頭進行加壓,一面進行光照射(例如參照日本專利實開平5-41091號公報、日本專利特開昭62-283581號公報)。藉此,經加壓的導電粒子成為電性連接媒體,從而可利用簡單的方法來使多個電路間的電性連接同時完成。並且,藉由接著劑的各向異性導電性,會在連接電路間獲得低電阻連接性,且在相鄰電路間獲得高絕緣性。
然而,在上述日本專利實開平5-41091號公報、日本專利特開昭62-283581號公報的半導體元件的連接方法中,在載置半導體元件及基板的平台的內部配置光照射裝置,自基板的背面側對接著層照射光。在此種方法中,雖被認為可充分獲得對接著層的光照射量,但平台的構成變得複雜,因此存在壓著裝置的改造成本增加的問題。
本發明是為了解決上述問題開發而成,其目的在於提供一種半導體裝置的製造方法、以及使用該製造方法的半導體裝置,其可利用簡單的方法來使光硬化性的接著層充分硬化,從而獲得半導體元件與基板的良好的連接性。
為了解決上述問題,本發明者等人反覆潛心研究,結果關注到如下方面:先前是以可應對各種尺寸的半導體元件為前提來研究各種製造方法,伴隨於此,限制增多。因此,本發明者等人獲得如下見解,即,若取代該觀點,而反之限定所製造的半導 體元件的尺寸來研究製造方法,即可獲得適合於該尺寸的更簡單的製造方法,從而完成本發明。
即,為了解決上述問題,本發明的一實施形態的半導體裝置的製造方法包括連接步驟,所述連接步驟是在載置於平台上的基板上經由光硬化性的接著層而配置寬度1mm以下的半導體元件,並藉由壓著頭的加壓及光照射裝置的光照射而將半導體元件連接於基板,並且在連接步驟中,藉由自半導體元件的寬度方向的兩側照射來自光照射裝置的光而使接著層硬化。
在該半導體裝置的製造方法中,將寬度1mm以下的半導體元件連接於基板時,自該半導體元件的寬度方向的兩側照射光。此時,與基板連接的半導體元件的寬度為1mm以下,因此藉由自半導體元件的兩側照射來自光照射裝置的光,可將充分量的光照射至接著層,從而獲得半導體元件與基板的良好的連接性。即,根據本方法,可利用簡單的方法來使光硬化性的接著層充分硬化,亦可避免熱壓著裝置的改造成本增加。
又,亦可設為自半導體元件的兩側的斜方向照射來自光照射裝置的光。此時,可更進一步增加照射至接著層的光的量。
又,基板亦可為透光性基板。此時,具有在透光性基板內傳輸的光,因此可進一步增加照射至接著層的光的量。並且,由於是透光性基板,因此亦可防止因基板而遮擋來自光照射裝置的光之類的情況。
又,亦可設為在半導體元件的寬度方向的兩側分別設置 光照射裝置,從而自設置於兩側的光照射裝置進行光照射。並且,亦可設為一面使光照射裝置以半導體元件為中心而轉動,一面進行光照射。無論何種情況,均可簡化熱壓著裝置的構成。
又,亦可設為一面使光照射裝置相對於半導體元件而擺動,一面進行光照射。此時,可改變光照射的角度,因此可進一步增加照射至接著層的光的量。並且,亦可將半導體元件的端子與基板的配線加以電性連接。
又,本發明的一實施形態的半導體裝置是使用上述的半導體裝置的製造方法來製造。在該半導體裝置中,將半導體元件與基板以充分的連接強度加以連接。因此,獲得連接電阻長期且充分地受到抑制的半導體裝置。
根據本發明,可利用簡單的方法來使光硬化性的接著層充分硬化,從而獲得半導體元件與基板的良好的連接性。
1‧‧‧熱壓著裝置
2‧‧‧平台
3‧‧‧熱壓著頭
4、4a、4b‧‧‧光照射裝置
11‧‧‧半導體元件
12‧‧‧接著層
13‧‧‧透光性基板
14‧‧‧半導體裝置
W‧‧‧寬度
圖1是表示一實施形態的半導體裝置的製造方法的示意圖。
圖2(a)及圖2(b)是表示圖1所示的製造方法中所使用的半導體元件的示意性俯視圖。
圖3(a)及圖3(b)是表示變形例的半導體裝置的製造方法的示意圖,圖3(a)是自側面觀察的圖,圖3(b)是自上表面觀察的圖。
圖4是表示另一變形例的半導體裝置的製造方法的示意圖。
圖5是表示進而另一變形例的半導體裝置的製造方法的示意圖。
以下,一面參照圖式,一面詳細說明半導體裝置的製造方法及半導體裝置的實施形態。
圖1是表示一實施形態的半導體裝置的製造方法的示意圖。如圖1所示,該半導體裝置的製造方法包括連接步驟,所述連接步驟是在載置於平台2上的透光性基板13上經由光硬化性的接著層12而配置半導體元件11,並藉由熱壓著頭3的加熱、加壓及光照射裝置4a、光照射裝置4b的光照射而將半導體元件11連接於透光性基板13。該連接步驟是藉由熱壓著裝置1來實現,所述熱壓著裝置1包括平台2、熱壓著頭3及光照射裝置4a、光照射裝置4b。
半導體元件11例如是積體電路(integrated circuit,IC)晶片、大規模積體電路(large scale integrated circuit,LSI)晶片、電阻、電容器等各種元件,如圖2(a)所示,俯視時,例如呈其寬度W為1mm的矩形形狀。半導體元件11只要是寬度W為1mm以下且可連接至透光性基板13的元件,即無特別限制,例如亦可如圖2(b)所示,俯視時,呈寬度W為1mm的正方形狀。寬度W的下限並無特別限制,但為0.3mm左右。而且,半導體元件11的俯視時的長度亦無特別限制,但為與寬度W相同的長度以上~40mm左右。
透光性基板13例如是包含規定的配線的基板,所述規定的配線用以電性連接於半導體元件11的凸塊等端子。透光性基板13例如是厚度1mm以下的薄型玻璃基板。作為透光性基板13,除了玻璃基板以外,亦可使用聚亞醯胺基板、聚對苯二甲酸乙二酯基板、聚碳酸酯基板、聚萘二甲酸乙二酯基板、玻璃強化環氧基板、酚醛紙基板、陶瓷基板、積層板等。該些基板中,較佳為使用對紫外光的透過性優異的玻璃基板、聚對苯二甲酸乙二酯基板、聚碳酸酯基板、聚萘二甲酸乙二酯基板。再者,亦可利用不使光透過的基板來製造半導體裝置14。
所謂藉由該半導體裝置的製造方法而製作的半導體裝置14,只要是將半導體元件11與透光性基板13電性連接而成的裝置,即無特別限制,例如亦包括將半導體元件11僅配置於透光性基板13的端部的裝置,如液晶顯示器或有機電致發光(electroluminescence,EL)顯示器。
接著層12例如藉由含有光潛伏性的聚合起始劑及聚合性化合物的光硬化系的接著材料來形成。作為此種接著材料,可列舉各向異性導電膜(anisotropic conductive film,ACF)、各向異性導電膏(anisotropic conductive paste,ACP)、絕緣膜(non-conductive film,NCF)、絕緣膏(non-conductive paste,NCP)等。此外,藉由使上述光硬化系的接著材料含有熱潛伏性的聚合起始劑及聚合性化合物,亦可形成為可藉由光及熱而硬化的接著材料。接著層12例如形成為呈現出與半導體元件11為大致相同 幅度的表面積。
使接著層12硬化時,自半導體元件11的寬度方向的兩側大致同時照射來自光照射裝置4a、光照射裝置4b的光,所述光照射裝置4a、光照射裝置4b配置於半導體元件11及接著層12的兩側的斜上方。光照射裝置4a、光照射裝置4b例如是照射紫外線等光化射線的裝置。光照射裝置4a、光照射裝置4b的光軸配置成相對於平台2的上表面具有規定的角度,自光照射裝置4a、光照射裝置4b射出的光設定為入射至接著層12的端面,所述接著層12配置於半導體元件11與透光性基板13之間。再者,亦可為自光照射裝置4a、光照射裝置4b射出的光擴散,其一部分入射至透光性基板13,在基板內傳輸的光入射至接著層12。
光照射裝置4a、光照射裝置4b的光軸相對於平台2而傾斜,從而來自光照射裝置4a、光照射裝置4b的光自斜上方入射至接著層12的端面等,但亦可設為以光照射裝置4a、光照射裝置4b的光軸與平台2的平面為大致平行的方式將光照射裝置4a、光照射裝置4b配置於接著層12的正側面,而照射光。並且,如圖4所示,亦可設為藉由擺動裝置來支持光照射裝置4a、光照射裝置4b,從而在光照射過程中使光軸與平台上表面的角度以規定的週期發生變動。再者,在圖4中,僅對光照射裝置4a進行了圖示,但光照射裝置4b亦同樣。
在使用如上所述的熱壓著裝置1的半導體裝置的製造方法中,用於製造的半導體元件11的寬度W為1mm以下,因此只 要自該半導體元件11的寬度方向的兩側照射來自光照射裝置4a、光照射裝置4b的光,即可將充分量的光照射至接著層12,從而獲得半導體元件11與透光性基板13的良好的連接性。即,根據上述製造方法,可利用簡單的方法來使光硬化性的接著層12充分硬化,亦可避免熱壓著裝置的改造成本增加。
又,在該半導體裝置的製造方法中,設為自半導體元件11的兩側的斜上方照射來自光照射裝置4a、光照射裝置4b的光。因此,可使光抵達至接著層12的更內側,從而可進一步增加照射至接著層12的光的量。
並且,在該半導體裝置的製造方法中,用於製造的基板為透光性基板13。因此,可利用在透光性基板13內傳輸的光,進一步增加照射至接著層12的光的量。並且,由於使用透光性基板13,因此即使在假設自斜下方進行光照射時,亦可防止因基板而遮擋來自光照射裝置4a、光照射裝置4b的光之類的情況。再者,當使用不使光透過的基板時,較佳為自斜上方或自正側面進行光照射。
又,在使用該半導體裝置的製造方法而獲得的半導體裝置14中,將半導體元件11與透光性基板13以充分的連接強度加以連接。其結果為,可獲得連接電阻長期且充分地受到抑制的半導體裝置14。
以上,對實施形態進行了詳細說明,但本發明並不限定於上述實施形態,在未脫離本發明的主旨的範圍內可進行各種變 形。例如,在上述實施形態中,是將光照射裝置4a、光照射裝置4b設置於半導體元件11的寬度方向的兩側,自半導體元件11的寬度方向的兩側照射來自兩個光照射裝置4a、光照射裝置4b的光,但如圖3所示,亦可設為將一個光照射裝置4設置於半導體元件11的寬度方向的一側,一面藉由規定的旋轉機構(未圖示)使該光照射裝置4以俯視時半導體元件11及接著層12成為中心的方式而轉動,一面進行光照射。此時,亦可自半導體元件11的寬度方向的兩側照射來自光照射裝置4的光。再者,亦可使圖1所示的構成的光照射裝置4a、光照射裝置4b如圖3所示轉動。
又,在上述實施形態中,來自光照射裝置4a、光照射裝置4b的光是自斜上方入射至接著層12的端面等,但亦可如圖5所示,以來自光照射裝置4a、光照射裝置4b的光自斜下方入射至接著層12的端面等的方式而進行光照射。此時,相對於透光性基板13而充分縮小平台2的尺寸,並且在較平台2的上表面更靠下方側,在平台2的兩側分別配置光照射裝置4a、光照射裝置4b。
在此種半導體裝置的製造方法中,可通過透光性基板13而使來自光照射裝置4a、光照射裝置4b的光照射至接著層12的端面。而且,除此以外,亦可藉由使光照射裝置4a、光照射裝置4b擺動來使光軸偏移,從而使來自光照射裝置4a、光照射裝置4b的光自接著層12的底面側入射。因此,根據圖5所示的製造方法,可將更充分量的光照射至接著層12,從而獲得半導體元件11與透光性基板13的良好的連接性。並且,在該半導體裝置的製造方法 中,將光照射裝置4a、光照射裝置4b配置於較平台2的上表面更靠下方側。由於熱壓著頭3的周圍是裝置構成容易變得複雜的區域,因此藉由將光照射裝置4a、光照射裝置4b配置於較平台2的上表面更靠下方側,可確保熱壓著頭3周圍的裝置的配置自由度。
1‧‧‧熱壓著裝置
2‧‧‧平台
3‧‧‧熱壓著頭
4a、4b‧‧‧光照射裝置
11‧‧‧半導體元件
12‧‧‧接著層
13‧‧‧透光性基板
14‧‧‧半導體裝置

Claims (12)

  1. 一種半導體裝置的製造方法,其包括連接步驟,所述連接步驟是在載置於平台上的基板上經由光硬化性的接著層而配置寬度1mm以下的半導體元件,並藉由壓著頭的加壓及光照射裝置的光照射而將上述半導體元件連接於上述基板,且在上述連接步驟中,藉由自上述半導體元件的寬度方向的兩側照射來自上述光照射裝置的光而使上述接著層硬化。
  2. 如申請專利範圍第1項所述的半導體裝置的製造方法,其中自上述半導體元件的兩側的斜方向照射來自上述光照射裝置的光。
  3. 如申請專利範圍第1項或第2項所述的半導體裝置的製造方法,其中上述基板為透光性基板。
  4. 如申請專利範圍第1項或第2項所述的半導體裝置的製造方法,其中在上述半導體元件的寬度方向的兩側分別設置上述光照射裝置,自設置於兩側的上述光照射裝置進行光照射。
  5. 如申請專利範圍第3項所述的半導體裝置的製造方法,其中在上述半導體元件的寬度方向的兩側分別設置上述光照射裝置,自設置於兩側的上述光照射裝置進行光照射。
  6. 如申請專利範圍第1項或第2項所述的半導體裝置的製造方法,其中一面使上述光照射裝置以上述半導體元件為中心而轉動,一面進行光照射。
  7. 如申請專利範圍第3項所述的半導體裝置的製造方法,其中一面使上述光照射裝置以上述半導體元件為中心而轉動,一面進行光照射。
  8. 如申請專利範圍第4項所述的半導體裝置的製造方法,其中一面使上述光照射裝置以上述半導體元件為中心而轉動,一面進行光照射。
  9. 如申請專利範圍第5項所述的半導體裝置的製造方法,其中一面使上述光照射裝置以上述半導體元件為中心而轉動,一面進行光照射。
  10. 如申請專利範圍第1項或第2項所述的半導體裝置的製造方法,其中一面使上述光照射裝置相對於上述半導體元件而擺動,一面進行光照射。
  11. 如申請專利範圍第1項或第2項所述的半導體裝置的製造方法,其中 將上述半導體元件的端子與上述基板的配線加以電性連接。
  12. 一種半導體裝置,其是使用如申請專利範圍第1項至第11項中任一項所述的半導體裝置的製造方法來製造。
TW102124100A 2012-07-06 2013-07-05 半導體裝置的製造方法以及半導體裝置 TWI595819B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012152529 2012-07-06
JP2012159770 2012-07-18

Publications (2)

Publication Number Publication Date
TW201406245A TW201406245A (zh) 2014-02-01
TWI595819B true TWI595819B (zh) 2017-08-11

Family

ID=49933363

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102124100A TWI595819B (zh) 2012-07-06 2013-07-05 半導體裝置的製造方法以及半導體裝置

Country Status (4)

Country Link
JP (1) JP2014039016A (zh)
KR (1) KR20140005798A (zh)
CN (1) CN103531437B (zh)
TW (1) TWI595819B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6790364B2 (ja) * 2016-01-25 2020-11-25 三菱電機株式会社 光半導体装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080101087A1 (en) * 2006-10-26 2008-05-01 Samsung Electronics Co., Ltd. Double-side illumination apparatus for display device and dual display device employing the same
TW201204557A (en) * 2010-06-22 2012-02-01 Sony Chemical & Inf Device Connected structure and manufacturing method

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62283581A (ja) * 1986-05-30 1987-12-09 松下電器産業株式会社 接合装置
JPH0538882U (ja) * 1991-10-25 1993-05-25 セイコーエプソン株式会社 回路の接続方法
JP2003064324A (ja) * 2001-06-11 2003-03-05 Hitachi Chem Co Ltd 異方導電性接着フィルム及びそれを用いた回路基板の接続方法、回路基板接続体
WO2007058142A1 (ja) * 2005-11-21 2007-05-24 Matsushita Electric Industrial Co., Ltd. 電子部品を実装した回路基板を製造する方法
WO2009008420A1 (ja) * 2007-07-10 2009-01-15 Mitsubishi Rayon Co., Ltd. 粉体塗料用熱流動性調整剤とその製造方法、及び粉体塗料
JP4666011B2 (ja) * 2008-06-19 2011-04-06 セイコーエプソン株式会社 接合膜付き基材、接合方法および接合体
JP2011081257A (ja) * 2009-10-08 2011-04-21 Hitachi Chem Co Ltd 回路部品の製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080101087A1 (en) * 2006-10-26 2008-05-01 Samsung Electronics Co., Ltd. Double-side illumination apparatus for display device and dual display device employing the same
TW201204557A (en) * 2010-06-22 2012-02-01 Sony Chemical & Inf Device Connected structure and manufacturing method

Also Published As

Publication number Publication date
JP2014039016A (ja) 2014-02-27
KR20140005798A (ko) 2014-01-15
CN103531437B (zh) 2017-05-24
CN103531437A (zh) 2014-01-22
TW201406245A (zh) 2014-02-01

Similar Documents

Publication Publication Date Title
JP5972844B2 (ja) 異方性導電フィルム、異方性導電フィルムの製造方法、接続体の製造方法、及び接続方法
JP5152177B2 (ja) 導電性バンプとその製造方法および電子部品実装構造体
TW200424985A (en) Circuit board, mounting structure of ball grid array, electro-optic device and electronic apparatus
TW201639115A (zh) 多層基板
TWI673570B (zh) 異向性導電接著劑、連接體之製造方法及電子零件之連接方法
TW201301301A (zh) 連接方法、連接體之製造方法、連接體
TW201803958A (zh) 異向性導電膜、其製造方法及連接結構體
TW201411747A (zh) 半導體裝置的製造方法、半導體裝置以及壓著裝置
JP6882224B2 (ja) 接続体の製造方法、及び電子部品の接続方法
TWI595819B (zh) 半導體裝置的製造方法以及半導體裝置
JP6467775B2 (ja) 部品内蔵基板の製造方法
TW201543506A (zh) 異向性導電膜及其製造方法
JP5836830B2 (ja) 接続体の製造方法、及び接続方法
TW201911987A (zh) 高散熱等線距堆疊晶片封裝結構和方法
TWI581972B (zh) A method of manufacturing a connecting body, and a method of connecting an electronic component
TW200929468A (en) Soldering substrate, electrocial soldering structure and method for soldering same
JP6291165B2 (ja) 接続体の製造方法、及び電子部品の接続方法
JP2016213372A (ja) 半導体装置及び半導体装置の製造方法
JP2005129757A (ja) 半導体装置の接続方法
TW201322523A (zh) 可撓式發光模組之製造方法
KR102238223B1 (ko) 비등방성 접착 고분자를 이용한 디웨팅 유도 플립-칩 본딩 방법
TWI287862B (en) Semiconductor package
US20080237850A1 (en) Compliant bump structure and bonding structure
KR20220135262A (ko) 유연 기판을 포함하는 전자 장치의 제조 방법
Chang et al. GGI technology for the application of low profile image sensor module