TWI571066B - A compensation circuit, an information processing device, a compensation method, and a computer-readable recording medium - Google Patents

A compensation circuit, an information processing device, a compensation method, and a computer-readable recording medium Download PDF

Info

Publication number
TWI571066B
TWI571066B TW104110950A TW104110950A TWI571066B TW I571066 B TWI571066 B TW I571066B TW 104110950 A TW104110950 A TW 104110950A TW 104110950 A TW104110950 A TW 104110950A TW I571066 B TWI571066 B TW I571066B
Authority
TW
Taiwan
Prior art keywords
transmission line
transmission
characteristic
compensation
compensation circuit
Prior art date
Application number
TW104110950A
Other languages
English (en)
Other versions
TW201603512A (zh
Inventor
Takashi Kato
Original Assignee
Advantest Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advantest Corp filed Critical Advantest Corp
Publication of TW201603512A publication Critical patent/TW201603512A/zh
Application granted granted Critical
Publication of TWI571066B publication Critical patent/TWI571066B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0475Circuits with means for limiting noise, interference or distortion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/022Channel estimation of frequency response
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03878Line equalisers; line build-out devices
    • H04L25/03885Line equalisers; line build-out devices adaptive

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Dc Digital Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Waveguide Connection Structure (AREA)

Description

補償電路、資訊處理裝置、補償方法及電腦可讀取的記錄媒體
本發明是一種關於補償電路、資訊處理裝置、補償方法及電腦可讀取的記錄媒體。
以往,已知有一種技術,其為了傳送訊號,而追加電阻元件、電容元件、電感元件、及/或與這些元件等價的傳送線路等,並基於該傳送線路的高頻衰減特性來補償波形的劣化(例如參照專利文件)。
專利文件:日本特開2006-254303號公報
然而,在追加電路元件等來補償波形劣化的情況下,當傳送線路的衰減特性變得複雜,則無法充分地實行波形的補正。本發明提供一種補正,其以較少的零件追加與費用,亦可對應於複雜的劣化波形而進行補正。
在本發明的第1態樣中,提供一種補償電路、補償方法及電腦可讀取的記錄媒體,該補償電路被連接至傳送線 路,用以補償在傳送線路傳送的傳送訊號的損失,該補償電路具有使特性阻抗之複數變化點,並且,將藉由複數變化點所發生的彼此的傳送時間相異的複數反射波,重疊至傳送訊號上,來整形傳送訊號的波形。
在本發明的第2態樣中,提供一種補償電路、資訊處理裝置及電腦可讀取的記錄媒體,該補償電路被連接至傳送線路,用以補償在傳送線路傳送的傳送訊號的損失,該補償電路具有使特性阻抗變化之至少一個變化點,並將在變化點中發生的反射波重疊至傳送訊號上,來補償波形歪斜。
在本發明的第3態樣中,提供一種資訊處理裝置,該資訊處理裝置計算本發明的第1或第2態樣的補償電路應具有的反射特性,該資訊處理裝置具有:產生部,其產生補償波形,該補償波形用以補償由於傳送線路所造成的損失;及,計算部,其計算反射特性,該反射特性用以藉由反射波來使補償波形近似。
再者,上述發明概要並未列舉本發明的所有必要特徵,又,該等特徵群的次組合亦可成為發明。
10‧‧‧發送部
20‧‧‧傳送線路
30‧‧‧接收電路
100‧‧‧補償電路
110‧‧‧輸入輸出部
120‧‧‧傳送線路
122‧‧‧短距離傳送線路
130‧‧‧終端電阻
200‧‧‧資訊處理裝置
210‧‧‧產生部
212‧‧‧頻率特性取得部
214‧‧‧補償特性計算部
216‧‧‧逆傅立葉變換部
220‧‧‧記憶部
230‧‧‧計算部
1900‧‧‧電腦
2000‧‧‧CPU
2010‧‧‧ROM
2020‧‧‧RAM
2030‧‧‧通訊介面
2040‧‧‧硬碟驅動器
2050‧‧‧軟碟驅動器
2060‧‧‧DVD驅動器
2070‧‧‧輸入輸出晶片
2075‧‧‧圖形控制器
2080‧‧‧顯示裝置
2082‧‧‧主機控制器
2084‧‧‧輸入輸出控制器
2090‧‧‧軟碟
2095‧‧‧DVD-ROM
第1圖是將本實施形態的補償電路100的第1構成例,與發送部10、傳送線路20及接收電路30一起表示。
第2圖表示本實施形態的資訊處理裝置200的構成例。
第3圖表示本實施形態的資訊處理裝置200的動作流程。
第4圖表示本實施形態的傳送線路20的衰減特性的一例。
第5圖表示對應於本實施形態的傳送線路20的衰減特性 的逆特性的一例。
第6圖表示對應於第5圖所示的衰減特性的逆特性之補償波形的一例。
第7圖表示本實施形態的藉由補償電路100而補償後的波形的一例。
第8圖表示本實施形態的補償電路100的第2構成例。
第9圖表示本實施形態的補償電路100的第3構成例。
第10圖表示本實施形態的補償電路100的第4構成例。
第11圖表示本實施形態的補償電路100的變化例。
第12圖表示作為本實施形態的資訊處理裝置200而發揮功能的電腦1900的硬體構成的一例。
以下,通過發明的實施形態來說明本發明,但以下的實施形態並非用以限定申請專利範圍的發明。又,並非全部的實施形態中所說明的特徵組合都為發明的解決手段所必須。
第1圖是將本實施形態的補償電路100的第1構成例,與發送部10、傳送線路20及接收電路30一起表示。發送部10,產生應發送之電訊號,並經由傳送線路20而發送至接收電路30。作為一例,發送部10是一種試驗裝置,其產生試驗訊號並將該試驗訊號發送至被試驗器件(device)。
傳送線路20,設置於發送部10和接收電路30之間,並將發送部10所產生的電訊號傳送至接收電路30。傳送線路20,其一端的發送端子連接發送部10,而另一端的接收端子 連接接收電路30。舉例而言,傳送線路20,包含帶狀線路、微帶線路、狹縫線路、及/或共面波導等。傳送線路20,具有對應於線路長度、線路寬度、線路形狀、線路與接地電極的距離、線路與接地電極之間的介電質材料、及接地電極的形狀等而傳送電訊號的頻率特性。
舉例而言,傳送線路20是在從數百MHz程度到數GHz程度以上的高頻領域中,具有顯示數dB程度以上的衰減的頻率特性。因此,傳送線路20會使發送部10所發送的電訊號的波形產生歪斜,例如使上升波形和下降波形變鈍而劣化,並傳送至接收電路30。
接收電路30是經由傳送線路20來接收發送部10所發送的電訊號。接收電路30,例如是類比電路、數位電路、記憶體及系統單晶片(SOC)等的被試驗器件,並接收來自試驗裝置的試驗訊號。在此情況下,試驗裝置是基於用以試驗被試驗器件之試驗圖案(test pattern),將試驗訊號輸入至被試驗器件,並基於被試驗器件對應於試驗訊號所輸出的輸出訊號,來判定被試驗器件的好壞。
此處,若發送部10所發送的電訊號包含從數百MHz程度到數GHz程度以上的高頻成分,則傳送線路20會如上述般地使訊號波形劣化,並傳送至接收電路30。因此,補償電路100被連接至傳送線路20,對從發送部10發送並在傳送線路20上傳送的傳送訊號,重疊反射波,來補償該傳送訊號的波形歪斜(損失)。
補償電路100具有使特性阻抗(characteristic impedencc)變化的至少一個變化點,將在該變化點中所產生的反射波重疊至傳送訊號上,來補償該傳送訊號的傳送損失。補償電路100,被連接至傳送線路20的接收端子側,將反射波重疊至從傳送線路20的發送端子向接收端子傳送的傳送訊號上,該反射波是通過接收端子並在變化點中被反射而向接收端子傳送的反射波。在本實施例中,說明補償電路100具有使特性阻抗變化的複數變化點之一例。
補償電路100,被連接至傳送線路20的接收端子側,將複數個反射波重疊至從傳送線路20的發送端子傳送到接收端子的傳送訊號上,該複數個反射波是通過接收端子並藉由在複數個變化點之中的彼此相異的變化點被反射而向接收端子傳送的複數個反射波。補償電路100,在預定長度的複數個區間的各端部,具有變化點。
補償電路100,具有輸入輸出部110與傳送線路120。輸入輸出部110,被連接至傳送線路20,並接受從發送部10傳送來的傳送訊號。又,輸入輸出部110被連接至接收電路30,並將補償後的傳送訊號供給至接收電路30。輸入輸出部110,期望與傳送線路20和接收電路30阻抗匹配,例如,具有50Ω的特性阻抗。
傳送線路120,其一端被連接至輸入輸出部110,另一端被連接至終端電阻130而終端。終端電阻130期望與傳送線路120阻抗匹配。作為一例,終端電阻130具有50Ω的特性阻抗。傳送線路120是一邊將從發送部10傳送到傳送線路20的電訊號的一部分,從一端傳送到另一端側,一邊將在 內部的特性阻抗的變化點所發生的反射波傳送到一端側。
藉此,傳送線路120是使在特性阻抗的變化點中發生的反射波,重疊在要從傳送線路20傳送至接收電路30的電訊號上,並使經重疊的電訊號輸入至接收電路30。傳送線路120產生作為反射波的電訊號,該電信號補償由於傳送線路20而劣化的訊號的電訊號,而接收電路30接收經補償的電訊號。傳送線路120具有複數個短距離傳送線路122,以作為內部的特性阻抗的變化點。
複數個短距離傳送線路122,各自具有預定特性阻抗。複數個短距離傳送線路122彼此電性連接,而形成傳送線路120。第1圖表示傳送線路120的一例,該傳送線路120具有預定形狀的複數個短距離傳送線路122的傳送線路120的一例,並在相鄰的短距離傳送線路122之間形成有特性阻抗的變化點Xn(n=0、1、2、...)。因此,補償電路100具有會成為傳送線路120的複數個區間之複數個短距離傳送線路122,並在各自的一端和另一端具有變化點Xn
複數個短距離傳送線路122,例如包含帶狀線路、微帶線路、狹縫線路、及/或共面波導等。第1圖表示以帶狀線路來形成複數個短距離傳送線路122的一例。複數個短距離傳送線路122各自具有預定的特性阻抗。舉例而言,短距離傳送線路122分別具有對應於特性阻抗之線路寬度。
可替代或追加,各個短距離傳送線路122,可分別具有對應於特性阻抗之與接地電極的距離、傳送線路與接地電極之間的介電材料、及/或接地電極的形狀等。在本實施例 中,說明傳送線路120的一例,傳送線路120是以具有預定的大約一定的值的多層基板來形成,該大約一定的值是該傳送線路120與接地電極的距離、及該傳送線路120與接地電極之間的介電材料的介電常數。此處,接地電極是在傳送線路120的頂面側和底面側,經由介電質以覆蓋傳送線路120的方式而形成。
亦即,本實施例的補償電路100,在複數個區間也就是複數個短距離傳送線路122,各自具有對應於所對應的特性阻抗之線路寬度。如此一來,傳送線路120,在相鄰的短距離傳送線路122之間,形成有特性阻抗的變化點Xn,而在變化點中發生反射波。此處,在各變化點中發生的反射波,分別對應於輸入至變化點的傳送訊號的振幅強度與特性阻抗的變化量而發生。
又,複數個短距離傳送線路122,分別具有預定的傳送線路長度。亦即,將藉由複數個變化點Xn而產生的彼此的傳送時間相異的複數個反射波,重疊至從發送部10經由傳送線路20傳送的傳送訊號上,來將該傳送訊號的波形加以整形。
在本實施例中,複數個短距離傳送線路122,各自具有相當於25ps的長度的傳送線路長度來作為電氣長度。亦即,特性阻抗的變化點Xn,是在從傳送線路120中的一端朝向另一端的方向,形成每一個是25ps的電氣長度。藉此,例如在變化點X0、X1、X2、X3中分別發生的反射波,是以傳送訊號通過變化點X0的時點來作為基準(時刻0),則分別 在0、50、100、150〔ps〕到達變化點X0,並重疊在要從傳送線路20傳送至接收電路30的電訊號上。
如此一來,補償電路100,即使由於高頻成分的衰減而造成傳送波形的歪斜,藉由使到達至接收電路30的時間相異的時間帶的高頻成分反射(亦即使時間延遲)並進行重疊,能夠補償已歪斜的傳送波形。亦即,補償電路100,對應於連接發送部10與接收電路30之間的傳送線路20的頻率特性,以補償傳送波形的方式來決定反射特性,並預先設計複數個短距離傳送線路122的特性阻抗(亦即線路長度)。如此一來,短距離傳送線路122的特性阻抗,藉由補償電路100應具有的反射特性而決定,並由本實施形態的資訊處理裝置200計算。
第2圖表示本實施形態的資訊處理裝置200的構成例。資訊處理裝置200計算補償電路100應具有的反射特性。資訊處理裝置200,具有產生部210、記憶部220及計算部230。
產生部210產生用以補正由於傳送線路20所造成的損失之補償波形。產生部210,具有頻率特性取得部212、補償特性計算部214及逆傅立葉變換部216。
頻率特性取得部212,取得頻率領域中的傳送線路20的傳達特性。亦即,頻率特性取得部212,取得傳送線路20的傳送損失的頻率特性。頻率特性取得部212,可以用預定形式來取得已記憶的傳送損失的資料。頻率特性取得部212亦可連接網路等,而經由網路取得傳送損失的資料。頻率特性取得部212,亦能以有線或無線的方式來接收並取得已被發 送的傳送損失的資料。
頻率特性取得部212,亦可由用以計算模擬器等的電路特性之軟體等的輸出結果,來取得傳送損失的資料。又,頻率特性取得部212,其網路分析器等的用以測定電路的傳達特性之裝置,也可將測定傳送線路20的傳達特性後的結果加以取得。又,頻率特性取得部212,亦可藉由使用者對鍵盤等的輸入器件(device)輸入資料,來取得傳送損失的資料。頻率特性取得部212,可將所取得的傳送損失的資料,記憶於記憶部220中。
補償特性計算部214,計算用以補正傳送損失的頻率特性之補償頻率特性。補償特性計算部214,對傳送損失的頻率特性進行加算(相加),計算頻率特性變為大約平坦的特性的頻率特性,以作為補償頻率特性。舉例而言,補償特性計算部214將頻率特性的逆特性作為補償頻率特性。補償特性計算部214,可將所計算出來的補償頻率特性記憶於記憶部220中。
逆傅立葉變換部216,將補償特性計算部214所計算出來的補償頻率特性進行逆傅立葉變換,以產生補償波形。逆傅立葉變換部216,可將所產生的補償波形記憶於記憶部220。
記憶部220連接產生部210,並記憶從產生部210接受的資料。又,記憶部220也可記憶資訊處理裝置200所產生的資料、及在資料產生過程中所算出的中間資料等。又,記憶部220,可對應於資訊處理裝置200內的各部的要求,而 將記憶資料供給要求者。
計算部230,計算反射特性,該反射特性用以藉由反射波來使補償波形近似。舉例而言,計算部230接受來自產生部210或記憶部220的補償波形,並對應於補償波形來計算應在傳送線路120的複數個變化點中發生的反射波的強度。計算部230基於計算出來的各變化點中的反射波的強度,計算複數個短距離傳送線路122的特性阻抗(亦即傳送線路寬度)。
以上的本實施形態的資訊處理裝置200,基於傳送線路20的傳達特性,計算補償電路100應具有的反射特性,並決定複數個短距離傳送線路122各自的傳送線路寬度。關於傳送線路寬度的決定,是使用第3圖來加以說明。
第3圖表示本實施形態的資訊處理裝置200的動作流程。又,第4圖表示本實施形態的傳送線路20的衰減特性的一例。藉由實行第3圖表示的動作流程,來說明資訊處理裝置200計算對應於具有第4圖所示的衰減特性的傳送線路20之反射特性,並設計補償電路100所具有的傳送線路120的一例。
首先,頻率特性取得部212,取得傳送線路20的傳達特性(S300)。頻率特性取得部212,取得第4圖所示的衰減特性,以作為傳送線路20的傳達特性,並記憶在記憶部220中。此處,第4圖的橫軸為頻率(單位為GHz),縱軸為傳送損失(單位為dB:分貝)。
其次,補償特性計算部214,接受來自記憶部220 或頻率特性取得部212的傳達特性,並計算用以補正傳達特性之補償頻率特性(S310)。舉例而言,補償特性計算部214,將第4圖所示的衰減特性的傳送損失,從dB單位(對數單位)的值變換為線性值。然後,補償特性計算部214,對線性值的傳送損失進行加算,計算預定值的頻率特性,以作為補償頻率特性。
舉例而言,補償特性計算部214,計算與傳送損失之和成為一之頻率特性,以作為補償頻率特性。亦即,補償特性計算部214,計算第4圖所示的衰減特性的逆特性。如此一來,若具有此種衰減特性的逆特性之反射波,重疊至從傳送線路20傳送至接收電路30的電訊號上,則在理想情況下,會補償由於傳送線路20而劣化的波形,而成為劣化之前的波形。因此,資訊處理裝置200,設計補償電路,將衰減特性的逆特性作為補償電路100應具有的反射特性。
第5圖表示在補償特性計算部214計算之後,對應於本實施形態的傳送線路20的衰減特性之逆特性的一例。第5圖的橫軸為頻率(單位為GHz),縱軸為傳送損失(單位為比例)。第5圖是以虛線來表示將傳送損失變換為線性值的傳送線路20的衰減特性。又,以實線來表示對應於衰減特性之逆特性。而得知在各頻率中的傳送線路20的傳達特性的傳送損失與逆特性的傳送損失之和會成為一。
其次,逆傅立葉變換部216,從記憶部220或補償特性計算部214接收補償頻率特性,並將該補償頻率特性進行傅立葉變換而產生補償波形(S320)。逆傅立葉變換部216, 產生對應於補償特性計算部214所計算出來的補償頻率特性之時間特性(脈衝回應)。
第6圖表示對應於第5圖所示的衰減特性的逆特性之補償波形的一例。第6圖的橫軸為時間(相對值),而縱軸為振幅強度(相對值)。第6圖所示的補償波形是相當於補償電路100應具有的反射特性的時間波形。
其次,計算部230為了藉由在傳送線路120的各變化點中所發生的反射波以形成補償波形,而計算各變化點中的反射特性(S330)。此處。第6圖所示的補償波形的橫軸為時間軸,而能夠考慮在傳送線路120的各變化點中所發生的反射波到達接收電路30的時間。亦即,在資訊處理裝置200計算補償波形的過程中,使時間軸的單位對應於短距離傳送線路122的電氣長度(本實施例中為50ps),於是第6圖所示的補償波形的各時間的值,能夠分別對應在相異變化點中所發生的反射波。
舉例而言,在第6圖中,資訊處理裝置200能夠使在時間t0中的值Γ0對應於由變化點X0所產生的反射波,並使在時間t1中的值Γ1對應於由變化點X1所產生的反射波。亦即,資訊處理裝置200,利用使在時間tn中的值Γn對應於由變化點Xn所產生的反射波,而能夠從補償波形取得對應於各個變化點Xn的反射特性(n=0、1、2、...)。因此,計算部230能夠藉由相鄰的短距離傳送線路122的特性阻抗的差分,以產生該反射特性的方式,分別計算短距離傳送線路122的特性阻抗。
此處,若將相鄰的二個傳送線路的特性阻抗設為Zm和Zm+1,並將特性阻抗的變化點中的反射係數設為Γm,作為這些因子的關係式,得出下式。
(數學式1)Γm=(Zm-Zm+1)/(Zm+Zm+1)
改變數學式1的記載,計算部230,能夠基於反射係數Γm和特性阻抗Zm,以下式的方式來計算特性阻抗Zm+1
(數學式2)Zm+1=Zm‧(Zmm)/(Zmm)
舉例而言,在從第6圖取得對應於變化點X0的補償波形的時間t0的值Γ0為0.37的情況下,計算部20計算鄰接於傳送線路120的輸入輸出部110之第一短距離傳送線路122的特性阻抗Z1為108.7Ω。此處,舉例而言,發送部10、傳送線路20及輸入輸出部110,是以50Ω的特性阻抗Z0來進行阻抗匹配,計算部230從Γ0和Z0來計算Z1
同樣地,計算部230,在取得對應於第一短距離傳送線路122和第二短距離傳送線路122之間的變化點X1的值Γ1=-0.16的情況下,從Γ1和Z1計算第二短距離傳送線路122的特性阻抗Z2為78.7Ω。如此一來,計算部230能夠基於第6圖的補償波形,而依照順序計算複數個短距離傳送線路122的特性阻抗。舉例而言,計算部230計算對應於如表1所示的Γn之特性阻抗Zn
【表1】
其次,計算部230基於所計算出來的複數個短距離傳送線路122的特性阻抗,各自計算傳送線路寬度(S340)。計算部230是對應於作為帶狀線路、微帶線路、狹縫線路及共面波導等的短距離傳送線路122而形成的線路的構成,各自計算傳送線路寬度。
如上所述,本實施形態的資訊處理裝置200,能夠基於傳送線路20的傳達特性,決定補償電路100所具有的傳送線路的設計參數。第1圖是這樣的資訊處理裝置200所決定的補償電路100的一例。第1圖表示決定到n=6為止的特性阻抗的一例。
以上的本實施形態的資訊處理裝置200,說明在補償電路100中的特性阻抗變化的變化點中發生反射波,而以反射波重疊在傳送訊號上來補償傳送訊號的方式,以決定補償電路100的設計參數。此外,資訊處理裝置200可考慮在 變化點中所發生的反射波會在其他變化點中進一步反射,來決定補償電路100的設計參數。
又,資訊處理裝置200亦可以用反射波每次通過變化點時,該反射波的一部分通過而其餘反射的方式,考慮多重反射,來決定補償電路100的設計參數。這個狀況下,資訊處理裝置200亦可僅考慮預定次數的多重反射,來決定設計參數。如此一來,在資訊處理裝置200考慮多重反射的情況下,能夠更正確地決定補償電路100所具有的傳送線路的設計參數。
第7圖表示藉由本實施形態的補償電路100而補償後波形的一例。第7圖是將加上補償電路100後的効果,藉由電路模擬而確認後的結果,該補償電路100具有對應於到n=8為止的特性阻抗之短距離傳送線路122。第7圖的橫軸為時間,縱軸為振幅強度(電壓)。
在第7圖中,以虛線表示的波形是發送部10所發送的訊號波形,以鏈線表示的波形為在傳送線路20中歪斜後的波形。亦即,以鏈線表示的波形,是在未連接補償電路100的情況下,被連接至傳送線路20,並從傳送線路20傳達至接收電路30的訊號波形的電路模擬結果。
又,以實線表示的波形,是藉由補償電路100補償後的訊號波形。亦即,以實線表示的波形,是在將補償電路100連接至傳送線路20的發送端的情況下,接收電路30所接收的訊號波形的電路模擬結果。得知補償電路100能夠將在傳送線路20歪斜後的波形大約補償成發送部10所發送的訊 號波形的狀態。
在以上的本實施形態的補償電路100中,藉由使短距離傳送線路122的數量増加,而能夠以更長的經過時間來重疊反射的反射波,因此能夠補償更長的時間間隔的波形。舉例而言、第7圖以實線表示的波形是在從0到400ps的時間範圍中,由於具有每50ps便重疊反射波的結果,而能夠補償歪斜後的訊號波形之中大約至400ps的經過時間為止的訊號波形。亦即,舉例而言、若短距離傳送線路122的數量為2倍,能夠補償歪斜後的訊號波形之中大約至800ps的經過時間為止的訊號波形。
又,在本實施形態的補償電路100中,是說明了將短距離傳送線路122的長度設為25ps的電氣長度的例子,取代於此,亦可將長度設為20ps或更短。如此一來,特性阻抗的變化點Xn的間隔減少,每單位時間內發生反射波的數量能夠増加。如此一來,補償電路100在每單位時間內重疊接收電路30所接收的訊號波形的反射波形的數量能夠増加,而能夠補償更複雜的歪斜後的波形。
取代於此,也可將短距離傳送線路122的長度設為25ps或更長。補償電路100可對應於經由傳送線路20傳送的波形的歪斜的程度及傳送線路20傳送訊號的上升時間等,而預先決定短距離傳送線路122的長度。又,亦可分別決定複數個短距離傳送線路122各自的長度。在這個情況下,資訊處理裝置200,可從時間上等間隔排列的補償波形,對應於最接近時間tn的時間,來決定反射係數Γn,該反射係數Γn 對應於複數個短距離傳送線路122各自的長度之時間tn
資訊處理裝置200,能夠對應於短距離傳送線路122的數量,增減應處理的資料點數,而實行上述的動作流程,以決定補償電路100所具有的傳送線路的設計參數。因此,資訊處理裝置200,亦能藉由大約相同的方法,簡便地設計用以補償已複雜地歪斜後波形之補償電路100。
從第8圖到第10圖表示這樣的資訊處理裝置200所設計的補償電路100的一例。第8圖表示本實施形態的補償電路100的第2構成例。第8圖的第1構成例,表示與第1圖所示的補償電路100的構成大約相同並增加了短距離傳送線路122的數量的一例。第9圖表示本實施形態的補償電路100的第3構成例。第9圖的第2構成例是將短距離傳送線路122的傳送線路長度縮成更短而構成高補償制度的構成的一例。
第10圖表示本實施形態的補償電路100的第4構成例。第10圖的第4構成例,表示傳送線路20的衰減特性相較於第3圖所示的特性急遽變化的情況下所對應的補償電路100。如此一來,資訊處理裝置200能夠對應於傳送線路20的衰減特性,以大約相同的方法,簡便地設計用以補償傳送線路20的傳送損失之補償電路100。
第11圖表示本實施形態的補償電路100的變化例。在本變化例的補償電路100中,第1圖所示的本實施形態的補償電路100的動作大約相同者,是以相同符號標示,並省略說明。本變化例的補償電路100,是在傳送到接收電路30 之前,補償從發送部10發送的訊號,並供給至該接收電路30。
亦即,補償電路100,是在傳送線路20的發送端子和接收端子之間,與該傳送線路20串聯配置。補償電路100具有二個以上使特性阻抗變化的變化點,以補償要供給至接收電路30的傳送波形。補償電路100,是對從傳送線路20的發送端子向接收端子傳送的傳送訊號,重疊反射波來補償傳送波形,該反射波是藉由二個以上的變化點而至少一次向發送端子側被反射,再向接收端子側被反射而向接收端子傳送的反射波。亦即,補償電路100,是將通過接收端子並在彼此相異的變化點被反射的複數個反射波,重疊至從傳送線路20的發送端子向接收端子傳送的傳送訊號上。
補償電路100,亦可具有三個以上使特性阻抗變化的變化點。補償電路100是對從傳送線路20的發送端子向接收端子傳送的傳送訊號,重疊複數個反射波來補償傳送波形,該複數個反射波是藉由複數個變化點之中的相異變化點的組合而至少一次向發送端子側被反射,再向接收端子側被反射而向接收端子傳送的複數個反射波。如此一來,補償電路100,對從傳送線路20的發送端子向接收端子傳送的傳送訊號,重疊藉由三個以上的變化點而具有彼此相異的時間延遲的複數個反射波。
如此一來,本變化例的補償電路100,在到達接收電路30之前,將訊號的一部分的成分,先暫時向發送端側反射,再向接收端側反射而產生反射訊號,並使該反射訊號重疊,來補償傳送波形。如此一來,補償電路100,即便由於高 頻成分的衰減而使傳送波形歪斜的情況,藉由使到達接收電路30的時間在相異時間帶的高頻訊號(亦即,時間延遲)反射並加以重疊,而能夠補償歪斜的傳送波形。
本變化例的補償電路100,相較於第1圖所示的補償電路100,雖然反射次數増加一次,但是重疊反射波而補償要供給至接收電路30的傳送波形的構成則大約相同。因此,第2圖所示的資訊處理裝置200是實行與第3圖的流程大約相同的流程,並能夠決定第11圖所示的本變化例的補償電路100的設計參數。
以上的本實施形態的補償電路100,包含具有特性阻抗的變化點之傳送線路120,並說明在該變化點中產生反射波以補償傳送波形的情形。可替換或附加地,補償電路100亦可具有藉由電路元件而產生特性阻抗的變化點。舉例而言,補償電路100具有在變化點中使特性阻抗變化的電阻、電容、及/或電感。
又,補償電路100亦可進一步具有阻抗調整部,該阻抗調整部可調整在變化點中特性阻抗的變化量。舉例而言,補償電路100具有作為阻抗調整部的可變電阻、可變電容、及/或可變電感。阻抗調整部,可組合切換開關等,以切換電路常數而調整特性阻抗。
又,補償電路100,亦可具有作為阻抗調整部的形成接地電極之開口。在覆蓋傳送線路而形成的接地電極的一部上形成開口的情況下,能夠形成傳送線路的特性阻抗的變化點,而阻抗調整部在調整開口的配置及大小的情況下,能 夠調整變化點和變化點的特性阻抗。
第12圖是表示作為本實施形態的資訊處理裝置200而發揮功能的電腦1900的硬體構成的一例。本實施形態的電腦1900,具備:CPU周邊部,其具有藉由主控制器2082而相互連接之CPU 2000、RAM 2020、圖形控制器2075及顯示裝置2080;輸出入部,其具有藉由輸出入控制器2084而連接於主控制器2082之通訊介面2030、硬碟驅動器2040及DVD-ROM驅動器2060;及,傳統輸出入部,其具有連接於輸出入控制器2084之ROM 2010、軟碟驅動器2050及輸出入晶片2070。
主控制器2082,連接RAM 2020、與以較高之傳輸速率來對RAM 2020進行存取之CPU 2000及圖形控制器2075。CPU 2000,基於ROM 2010及RAM 2020中所儲存之程式而動作,以進行各部分的控制。圖形控制器2075,獲取CPU 2000等在RAM 2020內所設之訊框緩衝器上生成之影像資料,並使之顯示於顯示裝置2080上。亦可取而代之,圖形控制器2075,於內部包含訊框緩衝器,該訊框緩衝器用於儲存CPU 2000等所生成之影像資料。
輸出入控制器2084,連接主控制器2082與相對較高速的輸出入裝置也就是通訊介面2030、硬碟驅動器2040、DVD-ROM驅動器2060。通訊介面2030,經由網路而與其他裝置進行通訊。硬碟驅動器2040,用於儲存電腦1900內的CPU 2000所使用之程式及資料。DVD-ROM驅動器2060,自DVD-ROM 2095讀取程式或資料,並經由RAM 2020而提供 給硬碟驅動器2040。
又,於輸出入控制器2084上,連接有ROM 2010、軟碟驅動器2050及輸出入晶片2070之相對較低速的輸出入裝置。ROM 2010,用於儲存電腦1900啟動時所執行之啟動程式及/或依存於電腦1900的硬體之程式等。軟碟驅動器2050,自軟碟2090讀取程式或資料,並經由RAM 2020而提供給硬碟驅動器2040。輸出入晶片2070,將軟碟驅動器2050連接至輸出入控制器2084,並且經由例如平行埠、串列埠、鍵盤埠、滑鼠埠等而將各種輸出入裝置連接至輸出入控制器2084。
經由RAM 2020而提供給硬碟驅動器2040之程式,被儲存於軟碟2090、DVD-ROM 2095或IC卡等記錄媒體中而由利用者所提供。程式,自記錄媒體被讀出,並經由RAM 2020而安裝至電腦1900內的硬碟驅動器2040中,並於CPU 2000中被執行。
程式安裝至電腦1900,並使電腦1900作為產生部210、頻率特性取得部212、補償特性計算部214、逆傅立葉變換部216、記憶部220及計算部230而發揮功能。
程式所記述的資訊處理,係藉由電腦1900加以讀取,並作為軟體與上述的各種硬體資源所進行協同動作的具體手段也就是產生部210、頻率特性取得部212、補償特性計算部214、逆傅立葉變換部216、記憶部220及計算部230而發揮功能。再者,依照這些具體手段,藉由實現因應於本實施形態中的電腦1900的使用目的之資訊的演算或加工,而構 築因應於使用目的之特定的資訊處理裝置200。
作為一例,當在電腦1900與外部的裝置等之間進行通訊時,CPU 2000,執行被讀取至RAM 2020上之通訊程式,並基於通訊程式中記述之處理內容,對通訊介面2030指示通訊處理。通訊介面2030,接收CPU 2000的控制,讀出RAM2020、硬碟驅動器2040、軟碟2090或DVD-ROM 2095等記憶裝置上所設之發送緩衝器區域等之中所記憶之發送資料,並發送至網路,或者,將自網路所接收之接收資料,寫入記憶裝置上所設之接收緩衝器區域等。如此,通訊介面2030,既可藉由直接記憶體存取(direct memory access,DMA)方式,而在記憶裝置之間傳輸收發資料,亦可取而代之,CPU2000自傳輸源的記憶裝置或通訊介面2030讀出資料,並將資料寫入傳輸位置之通訊介面2030或記憶裝置,藉此來傳輸收發資料。
又,CPU 2000,自硬碟驅動器2040、DVD-ROM驅動器2060(DVD-ROM 2095)、軟碟驅動器2050(軟碟2090)等外部記憶裝置中儲存之檔案或資料庫等之中,將全部或必要的部分,藉由DMA傳輸等而讀入RAM 2020,並對RAM2020上的資料進行各種處理。繼而,CPU 2000,將已結束處理之資料,藉由DMA傳輸等,而回寫至外部記憶裝置。於如此之處理中,RAM 2020被設成用於暫時保持外部記憶裝置的內容,因此,本實施形態中,將RAM 2020和外部記憶裝置等總稱為記憶體、記憶部或記憶裝置等。本實施形態中的各種程式、資料、表格、資料庫等各種資訊,被儲存於此種記憶 裝置上,成為資訊處理的對象。再者,CPU 2000,亦可將RAM 2020的一部分保持於快取記憶體中,以在快取記憶體上進行讀寫。於如此之形態中,快取記憶體亦承擔RAM 2020的功能的一部分,因此,於本實施形態中,除了區別表示之情況以外,快取記憶體亦被包含於RAM 2020、記憶體及/或記憶裝置中。
又,CPU 2000,對於自RAM 2020所讀出之資料,進行由程式的命令列所指定之包括本實施形態中所記載之各種運算、資訊的加工、條件判斷、資訊的檢索/置換等各種處理,並回寫至RAM 2020。例如,CPU 2000,在進行條件判斷時,將本實施形態中所示的各種變數與其他變數或定數進行比較,判斷是否滿足較大、較小、以上、以下、相等等條件,當條件成立時(或不成立時),分支為不同的命令列,或者調出次常式。
又,CPU 2000,可檢索記憶裝置內的檔案或資料庫等中儲存之資訊。例如,當相對於第1屬性的屬性值而分別關聯有第2屬性的屬性值之複數個項目被儲存於記憶裝置中時,CPU 2000,自記憶裝置中儲存之複數個項目之中,檢測與第1屬性的屬性值所指定之條件一致之項目,並讀出該項目中儲存之第2屬性的屬性值,藉此可獲得與滿足特定條件之第1屬性相關聯之第2屬性的屬性值。
以上所示的程式或模組,亦可被儲存於外部的記錄媒體中。作為記錄媒體,除了軟碟2090、DVD-ROM 2095以外,還可使用DVD、Blu-ray(登錄商標)或CD等光學記錄 媒體、MO等光磁記錄媒體、磁帶媒體、IC卡等半導體記憶體等。又,亦可將連接於專用通訊網路或網際網路之伺服器系統中所設之硬碟或RAM等記憶裝置用作記錄媒體,並經由網路,將程式提供給電腦1900。
以上,使用實施形態說明本發明,但本發明的技術範圍並不被限定於上述實施形態所記載的範圍內。該業者當然可對上述實施形態施加各種變更或改良。由申請專利範圍的記載可知,該施加有各種變更或改良的形態亦可包含於本發明的技術範圍內。
應留意的是,對於申請專利範圍、說明書及圖式中所示的裝置、系統、程序及方法中的動作、流程、步驟及階段等各處理的執行順序,只要未特別明示為「更前」、「之前」等,且只要並非將前處理的輸出用於後處理中,則可按任意順序實現。關於申請專利範圍、說明書及圖式中的動作流程,為方便起見而使用「首先」、「其次」等進行說明,但並非意味著必須按該順序實施。
10‧‧‧發送部
20‧‧‧傳送線路
30‧‧‧接收電路
100‧‧‧補償電路
110‧‧‧輸入輸出部
120‧‧‧傳送線路
122‧‧‧短距離傳送線路
130‧‧‧終端電阻

Claims (13)

  1. 一種補償電路,其被連接至設置在傳送部與接收電路之間的傳送線路的接收端子側,用以補償在前述傳送線路傳送的傳送訊號的損失,其中,該補償電路在從傳送線路的一端朝向另一端的方向上,在預定長度的複數個區間的各端部,具有使特性阻抗變化之複數個變化點,並且,將藉由前述複數個變化點所產生的彼此的傳送時間相異的複數個反射波,重疊至前述傳送訊號上,來整形前述傳送訊號的波形且補償前述傳送線路的衰減特性。
  2. 如請求項1所述之補償電路,其中,前述補償電路,在前述傳送線路的發送端子和接收端子之間,被配置成與傳送線路串聯,並具有三個以上的使特性阻抗變化之變化點;對從前述傳送線路的前述發送端子向前述接收端子傳送的傳送訊號,重疊前述複數個反射波,該複數個反射波是藉由前述複數個變化點之中的相異變化點的組合而至少一次向前述發送端子側被反射,再向前述接收端子側被反射而向前述接收端子傳送的複數個反射波。
  3. 如請求項1所述之補償電路,其中,對從前述傳送線路的發送端子向前述接收端子傳送的傳送訊號,重疊前述複數個反射波,該複數個反射波是通過前述接收端子後藉由前述複數個變化點之中的彼此相異的變化點而被反射並向前述接收端子傳送的複數個反射波。
  4. 如請求項1所述之補償電路,其中,將藉由前述複數個變化點所產生的複數個反射波重疊而成的波形,對應於將前述 傳送線路的衰減特性的逆特性進行逆傅立葉變換而得的時間波形。
  5. 如請求項1所述之補償電路,其中,前述補償電路,在前述複數個區間中,各自具有對應於特性阻抗之對應線路寬度。
  6. 如請求項1至5中任一項所述之補償電路,其中,進一步具有阻抗調整部,該阻抗調整部可調整在前述變化點中的特性阻抗的變化量。
  7. 一種補償電路,其被連接至設置在傳送部與接收電路之間的傳送線路的接收端子側,用以補償在前述傳送線路傳送的傳送訊號的損失,其中,該補償電路在從傳送線路的一端朝向另一端的方向上,在預定長度的複數個區間的各端部,具有至少一個使特性阻抗變化之變化點;並且,將在前述變化點中所產生的反射波重疊在前述傳送訊號上來補償前述傳送線路的衰減特性。
  8. 如請求項7所述之補償電路,其中,前述補償電路,在前述傳送線路的發送端子和接收端子之間,被配置成與前述傳送線路串聯,並具有二個以上的使特性阻抗變化之變化點;對從前述傳送線路的前述發送端子向前述接收端子傳送的傳送訊號,重疊反射波,該反射波是藉由前述二個以上的變化點而至少一次向前述發送端子側被反射,再向前述接收端子側被反射而向前述接收端子傳送的反射波。
  9. 一種資訊處理裝置,用於計算如請求項1所述之補償電路應具有的反射特性,該資訊處理裝置具有:產生部,其產生補償波形,該補償波形用以補償由於前述 傳送線路所造成的損失;及,計算部,其計算前述反射特性,該反射特性用以藉由前述反射波來使前述補償波形近似。
  10. 如請求項9所述之資訊處理裝置,其中,前述產生部具有:頻率特性取得部,其取得在頻率領域中的前述傳送線路的傳達特性;補償特性計算部,其計算用以補償前述頻率特性之補償頻率特性;及,逆傅立葉變換部,其將前述補償頻率特性進行逆傅立葉變換來產生補償波形。
  11. 如請求項10所述之資訊處理裝置,其中,前述補償特性計算部,將前述頻率特性的逆特性作為前述補償頻率特性。
  12. 一種補償方法,將補償電路連接至傳送線路,該補償電路在從傳送線路的一端朝向另一端的方向上,在預定長度的複數個區間的各端部,設有使特性阻抗變化之複數個變化點,用以利用接收端子側來補償在設置在傳送部與接收電路之間的前述傳送線路傳送的傳送訊號的損失,該補償方法包含下述階段:將藉由前述複數個變化點而產生的彼此的傳送時間相異的複數個反射波,重疊至前述傳送訊號上,來整形前述傳送訊號的波形且補償前述傳送線路的衰減特性。
  13. 一種電腦可讀取的非暫態記錄媒體,其記憶了使電腦作為如請求項9至11中任一項所述之資訊處理裝置而發揮功能 之程式。
TW104110950A 2014-04-23 2015-04-02 A compensation circuit, an information processing device, a compensation method, and a computer-readable recording medium TWI571066B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014089169A JP6267570B2 (ja) 2014-04-23 2014-04-23 補償回路、情報処理装置、補償方法、およびプログラム

Publications (2)

Publication Number Publication Date
TW201603512A TW201603512A (zh) 2016-01-16
TWI571066B true TWI571066B (zh) 2017-02-11

Family

ID=54335799

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104110950A TWI571066B (zh) 2014-04-23 2015-04-02 A compensation circuit, an information processing device, a compensation method, and a computer-readable recording medium

Country Status (5)

Country Link
US (1) US20150312059A1 (zh)
JP (1) JP6267570B2 (zh)
KR (1) KR20150122582A (zh)
CN (1) CN105045747B (zh)
TW (1) TWI571066B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI799439B (zh) * 2017-11-08 2023-04-21 南韓商三星電子股份有限公司 對劣化電路的輸出進行模擬的電路模擬器、方法和系統

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2541872B (en) * 2015-08-25 2018-08-15 Amino Communications Ltd Wave-shaping circuit
CN107870743B (zh) * 2016-09-22 2022-05-24 三星电子株式会社 补偿存储装置的不同特性的电子装置及其包括的存储装置
JP2021132239A (ja) * 2018-05-15 2021-09-09 ソニーセミコンダクタソリューションズ株式会社 受信装置、および通信システム
CN109117530B (zh) * 2018-07-27 2023-05-26 深圳市一博科技股份有限公司 传输线铜箔损耗的计算方法、装置、设备及存储介质
WO2020144740A1 (ja) 2019-01-08 2020-07-16 三菱電機株式会社 伝送路設計支援装置、伝送路設計支援方法及びプログラム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5757654A (en) * 1993-12-29 1998-05-26 International Business Machines Corp. Reflective wave compensation on high speed processor cards
WO2006081484A2 (en) * 2005-01-26 2006-08-03 Centillium Communications, Inc. Fdr single ended line testing (selt) system and method for dsl modems
US20070170953A1 (en) * 2005-12-30 2007-07-26 Honeywell International, Inc. System and method for extending universal bus line length

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5321632A (en) * 1991-02-26 1994-06-14 Nippon Telegraph And Telephone Corporation Method and apparatus for measuring the length of a transmission line in accordance with a reflected waveform
JP2001134355A (ja) * 1999-11-02 2001-05-18 Nec Corp 信号伝送システム
SE0101709D0 (sv) * 2001-05-15 2001-05-15 Hesselbom Innovation & Dev Hb Transmissionsledning
JP4972270B2 (ja) * 2003-11-19 2012-07-11 独立行政法人科学技術振興機構 高周波用配線構造及び高周波用配線構造の形成方法並びに高周波信号の波形整形方法
JP2006254303A (ja) * 2005-03-14 2006-09-21 Renesas Technology Corp 信号伝送回路、icパッケージ、実装基板及びicチップ
CN101351964A (zh) * 2005-12-30 2009-01-21 霍尼韦尔国际公司 用于延长通用总线的线路长度的系统和方法
JP4821824B2 (ja) * 2008-09-19 2011-11-24 ソニー株式会社 画像表示装置、コネクタ表示方法、伝送路状態検出装置、伝送路状態検出方法および半導体集積回路
JP5246899B1 (ja) * 2012-06-07 2013-07-24 国立大学法人 筑波大学 高周波用配線構造体、高周波用実装基板、高周波用配線構造体の製造方法および高周波信号の波形整形方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5757654A (en) * 1993-12-29 1998-05-26 International Business Machines Corp. Reflective wave compensation on high speed processor cards
WO2006081484A2 (en) * 2005-01-26 2006-08-03 Centillium Communications, Inc. Fdr single ended line testing (selt) system and method for dsl modems
US20070170953A1 (en) * 2005-12-30 2007-07-26 Honeywell International, Inc. System and method for extending universal bus line length

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI799439B (zh) * 2017-11-08 2023-04-21 南韓商三星電子股份有限公司 對劣化電路的輸出進行模擬的電路模擬器、方法和系統

Also Published As

Publication number Publication date
US20150312059A1 (en) 2015-10-29
KR20150122582A (ko) 2015-11-02
JP6267570B2 (ja) 2018-01-24
JP2015207971A (ja) 2015-11-19
CN105045747A (zh) 2015-11-11
CN105045747B (zh) 2018-12-14
TW201603512A (zh) 2016-01-16

Similar Documents

Publication Publication Date Title
TWI571066B (zh) A compensation circuit, an information processing device, a compensation method, and a computer-readable recording medium
JP5306445B2 (ja) 制御可能な減衰と伝播速度とを有する波形を伝送する方法
JP2016029785A (ja) 通信システム
JP6084418B2 (ja) インピーダンス調整装置
US10585118B2 (en) Wide range compensation of low frequency response passive probe
US7834638B2 (en) Differential transmission circuit, disk array apparatus, and output signal setting method
US10684319B2 (en) Tuning a testing apparatus for measuring skew
US20220317169A1 (en) Noise-independent loss characterization of networks
KR102236526B1 (ko) 시간-도메인 반사 측정 신호를 이용한 고주파대역 정전용량 추출 방법, 장치 및 이를 구현하는 컴퓨터로 읽을 수 있는 기록 매체
JP6485924B2 (ja) 高周波整合システムのインピーダンス調整方法
JP2005526965A (ja) システム校正されたベクトル・ネットワークアナライザの実効指向性および/または実効ソースポート整合性の測定方法
US10185020B1 (en) Method of compensating loss and dispersion of transmission line for time domain reflectometry
JPH04322539A (ja) 伝送回路ネットワーク
JP3666408B2 (ja) 半導体試験装置
JP6113450B2 (ja) インピーダンス調整装置
JP2010286453A (ja) 寄生成分測定装置及び寄生成分測定方法
TWI416152B (zh) Test equipment, calibration methods and program products
US10162002B2 (en) Tuning a testing apparatus for measuring skew
JP7151403B2 (ja) 解析装置、解析方法、および解析プログラム
JP4466258B2 (ja) 回路配線基板の伝送線路の特性インピーダンスの算出方法
US9160048B2 (en) Electronic device with terminal circuits
Sandler Capacitor Model Details Key to Measurement Correlation
JP2018156143A (ja) リピータ装置、リピータチップ、カード装置、信号伝送装置、リピータ関連パラメータ設定方法およびリピータ関連パラメータ設定プログラム
JP2010135891A (ja) ノイズ試験システムおよびノイズ試験方法
JP2017191852A (ja) 回路基板、設計装置および設計方法