KR20150122582A - 보상 회로, 정보 처리 장치, 보상 방법 및 프로그램 - Google Patents
보상 회로, 정보 처리 장치, 보상 방법 및 프로그램 Download PDFInfo
- Publication number
- KR20150122582A KR20150122582A KR1020150046011A KR20150046011A KR20150122582A KR 20150122582 A KR20150122582 A KR 20150122582A KR 1020150046011 A KR1020150046011 A KR 1020150046011A KR 20150046011 A KR20150046011 A KR 20150046011A KR 20150122582 A KR20150122582 A KR 20150122582A
- Authority
- KR
- South Korea
- Prior art keywords
- transmission
- compensation
- characteristic
- compensation circuit
- waveform
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0202—Channel estimation
- H04L25/022—Channel estimation of frequency response
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/32—Reducing cross-talk, e.g. by compensating
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/04—Control of transmission; Equalising
- H04B3/06—Control of transmission; Equalising by the transmitted signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03878—Line equalisers; line build-out devices
- H04L25/03885—Line equalisers; line build-out devices adaptive
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Dc Digital Transmission (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Waveguide Connection Structure (AREA)
Abstract
(과제) 간이한 구성으로 전송로의 고주파의 감쇠 특성에 기초하는 파형의 열화를 보상한다.
(해결 수단) 전송로에 접속되어 전송로에 전송되는 전송 신호의 손실을 보상하는 보상 회로에 있어서, 특성 임피던스를 변화시킨 복수의 변화점을 구비하고, 복수의 변화점에 의해 생기는 서로 전송 시간이 다른 복수의 반사파를 전송 신호에 중첩하여 전송 신호의 파형을 정형하는 보상 회로, 정보 처리 장치, 보상 방법 및 프로그램을 제공한다.
(해결 수단) 전송로에 접속되어 전송로에 전송되는 전송 신호의 손실을 보상하는 보상 회로에 있어서, 특성 임피던스를 변화시킨 복수의 변화점을 구비하고, 복수의 변화점에 의해 생기는 서로 전송 시간이 다른 복수의 반사파를 전송 신호에 중첩하여 전송 신호의 파형을 정형하는 보상 회로, 정보 처리 장치, 보상 방법 및 프로그램을 제공한다.
Description
본 발명은, 보상 회로, 정보 처리 장치, 보상 방법 및 프로그램에 관한 것이다.
종래, 전송 신호에 저항 소자, 용량 소자, 인덕터 소자 및/또는 이들 소자와 등가인 전송 선로 등을 추가하여, 해당 전송로의 고주파의 감쇠 특성에 기초하는 파형의 열화를 보상하는 것이 알려져 있었다(예를 들면, 특허 문헌 참조).
그렇지만, 회로 소자 등을 추가하여 파형의 열화를 보상하는 경우, 전송로의 감쇠 특성이 복잡하게 되면, 파형의 보정을 충분히 실시할 수 없었다. 본 발명은, 복잡한 열화 파형에도, 보다 적은 부품 추가와 코스트로 대응할 수 있는 보정을 제공한다.
본 발명의 제1 태양에서는, 전송로에 접속되어 전송로에 전송되는 전송 신호의 손실을 보상하는 보상 회로에 있어서, 특성 임피던스를 변화시킨 복수의 변화점을 구비하고, 복수의 변화점에 의해 생기는 서로 전송 시간이 다른 복수의 반사파를 전송 신호에 중첩하여 전송 신호의 파형을 정형하는 보상 회로, 보상 방법 및 프로그램을 제공한다.
본 발명의 제2 태양에서는, 전송로에 접속되어 전송로에 전송되는 전송 신호의 손실을 보상하는 보상 회로에 있어서, 특성 임피던스를 변화시킨 적어도 1개의 변화점을 구비하고, 변화점에서 생기는 반사파를 전송 신호에 중첩하여 파형 왜곡을 보충하는 보상 회로, 정보 처리 장치 및 프로그램을 제공한다.
본 발명의 제1 또는 제2 태양의 보상 회로가 가져야 하는 반사 특성을 산출하는 정보 처리 장치에 있어서, 전송로에 의한 손실을 보충하는 보상 파형을 생성하는 생성부와 반사파에 의해 보상 파형을 근사하기 위한 반사 특성을 산출하는 산출부를 구비하는 정보 처리 장치.
덧붙여 상기의 발명의 개요는, 본 발명의 특징의 모두를 열거한 것은 아니다. 또한, 이러한 특징군의 서브 콤비네이션도 또한 발명이 될 수 있다.
도 1은 본 실시 형태에 따른 보상 회로(100)의 제1 구성예를 송신부(10), 전송로(20) 및 수신 회로(30)와 함께 도시한다.
도 2는 본 실시 형태에 따른 정보 처리 장치(200)의 구성예를 도시한다.
도 3은 본 실시 형태에 따른 정보 처리 장치(200)의 동작 플로우를 도시한다.
도 4는 본 실시 형태에 따른 전송로(20)의 감쇠 특성의 일례를 도시한다.
도 5는 본 실시 형태에 따른 전송로(20)의 감쇠 특성에 대응하는 역특성의 일례를 도시한다.
도 6은 도 5에 도시한 감쇠 특성의 역특성에 대응하는 보상 파형의 일례를 도시한다.
도 7은 본 실시 형태에 따른 보상 회로(100)에 의해 보상된 파형의 일례를 도시한다.
도 8은 본 실시 형태에 따른 보상 회로(100)의 제2 구성예를 도시한다.
도 9는 본 실시 형태에 따른 보상 회로(100)의 제3 구성예를 도시한다.
도 10은 본 실시 형태에 따른 보상 회로(100)의 제4 구성예를 도시한다.
도 11은 본 실시 형태에 따른 보상 회로(100)의 변형예를 도시한다.
도 12는 본 실시 형태에 따른 정보 처리 장치(200)로서 기능하는 컴퓨터(1900)의 하드웨어 구성의 일례를 도시한다.
도 2는 본 실시 형태에 따른 정보 처리 장치(200)의 구성예를 도시한다.
도 3은 본 실시 형태에 따른 정보 처리 장치(200)의 동작 플로우를 도시한다.
도 4는 본 실시 형태에 따른 전송로(20)의 감쇠 특성의 일례를 도시한다.
도 5는 본 실시 형태에 따른 전송로(20)의 감쇠 특성에 대응하는 역특성의 일례를 도시한다.
도 6은 도 5에 도시한 감쇠 특성의 역특성에 대응하는 보상 파형의 일례를 도시한다.
도 7은 본 실시 형태에 따른 보상 회로(100)에 의해 보상된 파형의 일례를 도시한다.
도 8은 본 실시 형태에 따른 보상 회로(100)의 제2 구성예를 도시한다.
도 9는 본 실시 형태에 따른 보상 회로(100)의 제3 구성예를 도시한다.
도 10은 본 실시 형태에 따른 보상 회로(100)의 제4 구성예를 도시한다.
도 11은 본 실시 형태에 따른 보상 회로(100)의 변형예를 도시한다.
도 12는 본 실시 형태에 따른 정보 처리 장치(200)로서 기능하는 컴퓨터(1900)의 하드웨어 구성의 일례를 도시한다.
이하, 발명의 실시의 형태를 통해서 본 발명을 설명하지만, 이하의 실시 형태는 특허청구범위에 포함되는 발명을 한정하는 것은 아니다. 또한, 실시 형태 중에서 설명되는 특징의 모든 조합이 발명의 해결 수단에 필수라고는 할 수 없다.
도 1은 본 실시 형태에 따른 보상 회로(100)의 제1 구성예를 송신부(10), 전송로(20) 및 수신 회로(30)와 함께 도시한다. 송신부(10)는, 송신해야 할 전기 신호를 생성하여 전송로(20)를 통해서 수신 회로(30)에 송신한다. 송신부(10)는, 일례로서 시험 신호를 생성하여 피시험 디바이스에 송신하는 시험 장치이다.
전송로(20)는, 송신부(10) 및 수신 회로(30)의 사이에 설치되어 송신부(10)가 생성한 전기 신호를 수신 회로(30)에 전송한다. 전송로(20)는, 일단의 송신 단자에 송신부(10)가 접속되고, 타단의 수신 단자에 수신 회로(30)가 접속된다. 전송로(20)는, 예를 들면, 스트립 선로, 마이크로 스트립 선로, 슬롯 선로 및/또는 코플라나 도파로 등을 포함한다. 전송로(20)는, 선로 길이, 선로 폭, 선로 형상, 선로와 그라운드 전극의 거리, 선로와 그라운드 전극의 사이의 유전체 재료 및 그라운드 전극의 형상 등에 따라, 전송시키는 전기 신호의 주파수 특성을 가진다.
전송로(20)는, 예를 들면, 수백 MHz 정도로부터 수 GHz 정도 이상의 고주파 영역에서, 수 dB정도 이상의 감쇠를 나타내는 주파수 특성을 가진다. 이에 의해, 전송로(20)는, 송신부(10)가 송신하는 전기 신호의 파형에 왜곡을 일으키게 하여, 예를 들면, 상승 파형 및 하강 파형을 무디어지도록 열화시켜 수신 회로(30)에 전송한다.
수신 회로(30)는, 송신부(10)가 송신한 전기 신호를, 전송로(20)를 통해서 수신한다. 수신 회로(30)는, 예를 들면, 아날로그 회로, 디지털 회로, 메모리 및 시스템·온·칩(SOC) 등의 피시험 디바이스이고, 시험 장치로부터의 시험 신호를 수신한다. 이 경우, 시험 장치는, 피시험 디바이스를 시험하기 위한 시험 패턴에 기초하는 시험 신호를 피시험 디바이스에 입력하여, 시험 신호에 따라 피시험 디바이스가 출력하는 출력 신호에 기초하여 피시험 디바이스의 양부를 판정하여도 된다.
여기서, 송신부(10)가 송신하는 전기 신호에 수백 MHz 정도로부터 수 GHz 정도 이상의 고주파 성분이 포함되면, 전송로(20)는, 상술한 대로 신호 파형을 열화시켜 수신 회로(30)에 전송한다. 거기서, 보상 회로(100)는, 전송로(20)에 접속되어 송신부(10)로부터 전송로(20)로 전송하는 전송 신호에 반사파를 중첩하여, 해당 전송 신호의 파형 왜곡(손실)을 보상한다.
보상 회로(100)는, 특성 임피던스를 변화시킨 적어도 1개의 변화점을 구비하고, 해당 변화점에서 생기는 반사파를 전송 신호에 중첩하여 해당 전송 신호의 전송 손실을 보충한다. 보상 회로(100)는, 전송로(20)의 수신 단자 측에 접속되고, 전송로(20)의 송신 단자로부터 수신 단자로 전송되는 전송 신호에, 수신 단자를 통과하고 나서 변화점에서 반사되어 수신 단자로 전송되는 반사파를 중첩한다. 본 실시예에서, 보상 회로(100)는, 특성 임피던스를 변화시킨 복수의 변화점을 구비한 예를 설명한다.
보상 회로(100)는, 전송로(20)의 수신 단자 측에 접속되고, 전송로(20)의 송신 단자로부터 수신 단자로 전송되는 전송 신호에, 수신 단자를 통과하고 나서 복수의 변화점 중 서로 다른 변화점에 의해 반사되어 수신 단자로 전송되는 복수의 반사파를 중첩한다. 보상 회로(100)는, 미리 정해진 길이의 복수의 구간의 각 단부에 변화점을 구비한다.
보상 회로(100)는, 입출력부(110)와 전송로(120)를 구비한다. 입출력부(110)는, 전송로(20)에 접속되고, 송신부(10)로부터 전송되는 전송 신호를 수취한다. 또한, 입출력부(110)는, 수신 회로(30)에 접속되고, 보상한 전송 신호를 수신 회로(30)에 공급한다. 입출력부(110)는, 전송로(20) 및 수신 회로(30)와 임피던스 매칭되는 것이 바람직하고, 일례로서 50Ω의 특성 임피던스를 가진다.
전송로(120)는, 일단이 입출력부(110)에 접속되고, 타단이 종단 저항(130)에 접속되어 종단된다. 종단 저항(130)은, 전송로(120)와 임피던스 매칭되는 것이 바람직하다. 종단 저항(130)은, 일례로서 50Ω의 특성 임피던스를 가진다. 전송로(120)는, 송신부(10)로부터 전송로(20)에 전송되는 전기 신호의 일부를 일단으로부터 타단 측으로 전송시키면서, 내부의 특성 임피던스의 변화점에서 발생하는 반사파를 일단 측으로 전송시킨다.
이에 의해, 전송로(120)는, 전송로(20)로부터 수신 회로(30)에 전송되는 전기 신호에, 특성 임피던스의 변화점에서 발생시킨 반사파를 중첩시켜, 중첩한 전기 신호를 수신 회로(30)에 입력시킨다. 전송로(120)는, 전송로(20)에 의해 열화한 신호를 보상하는 전기 신호를 반사파로서 생성하고, 수신 회로(30)는, 보상된 전기 신호를 수신한다. 전송로(120)는, 내부의 특성 임피던스의 변화점으로서 복수의 단거리 전송로(122)를 가진다.
복수의 단거리 전송로(122)는, 미리 정해진 특성 임피던스를 각각 가진다. 복수의 단거리 전송로(122)는, 서로 전기적으로 접속되어 전송로(120)를 형성한다. 도 1은, 전송로(120)가 미리 정해진 형상의 복수의 단거리 전송로(122)를 가지며, 서로 이웃하는 단거리 전송로(122)의 사이에 특성 임피던스의 변화점 Xn(n=0, 1, 2,...)이 형성되는 예를 나타낸다. 이와 같이, 보상 회로(100)는, 전송로(120)의 복수의 구간이 되는 복수의 단거리 전송로(122)를 가지며, 각각의 일단 및 타단에 변화점 Xn을 구비한다.
복수의 단거리 전송로(122)는, 예를 들면, 스트립 선로, 마이크로스트립 선로, 슬롯 선로 및/또는 코플라나 도파로 등을 포함한다. 도 1은, 복수의 단거리 전송로(122)가 스트립 선로로 형성되는 예를 설명한다. 복수의 단거리 전송로(122)는, 미리 정해진 특성 임피던스를 각각 가진다. 예를 들면, 단거리 전송로(122)의 각각은, 특성 임피던스에 따른 선로 폭을 가진다.
이에 대신하여, 또는 이에 더하여, 단거리 전송로(122)의 각각은, 특성 임피던스에 따른 그라운드 전극과의 거리, 전송로와 그라운드 전극의 사이의 유전체 재료 및/또는 그라운드 전극의 형상 등을 가져도 된다. 본 실시예에서, 전송로(120)는, 해당 전송로(120)와 그라운드 전극의 거리 및 해당 전송로(120)와 그라운드 전극의 사이의 유전체 재료의 유전율을, 미리 정해진 실질적으로 일정한 값을 가지는 다층 기판으로 형성되는 예를 설명한다. 여기서, 그라운드 전극은, 전송로(120)의 상면 측 및 하면 측에 있어서, 유전체를 통해서 해당 전송로(120)를 덮도록 형성되어도 된다.
즉, 본 실시예의 보상 회로(100)는, 복수의 구간인 복수의 단거리 전송로(122)의 각각에 있어서, 대응하는 특성 임피던스에 따른 선폭을 가진다. 이에 의해, 전송로(120)는, 서로 이웃하는 단거리 전송로(122)의 사이에 특성 임피던스의 변화점 Xn이 형성되고, 해당 변화점에서 반사파가 발생한다. 여기서, 각 변화점에서 발생하는 반사파는, 변화점에 입력되는 전송 신호의 진폭 강도와 특성 임피던스의 변화량에 따라, 각각 발생한다.
또한, 복수의 단거리 전송로(122)는, 미리 정해진 전송로 길이를 각각 가진다. 즉, 복수의 변화점 Xn에 의해 생기는 서로 전송 시간이 다른 복수의 반사파를, 송신부(10)로부터 전송로(20)를 통해서 전송된 전송 신호에 중첩하여 해당 전송 신호의 파형을 정형한다.
본 실시예에서, 복수의 단거리 전송로(122)는, 전기 길이로서 25 ps에 상당하는 길이의 전송로 길이를 각각 가진다. 즉, 특성 임피던스의 변화점 Xn은, 전송로(120)에 있어서의 일단으로부터 타단으로 향하는 방향에 있어서, 25 ps의 전기 길이마다 형성된다. 이에 의해, 예를 들면, 변화점 X0, X1, X2, X3에서 각각 발생하는 반사파는, 전송 신호가 변화점 X0를 통과한 시점을 기준(시각을 0)으로 하면, 0, 50, 100, 150 [ps]에서 각각 변화점 X0에 도달하여, 전송로(20)로부터 수신 회로(30)에 전송되는 전기 신호에 중첩되게 된다.
이와 같이, 보상 회로(100)는, 고주파 성분의 감쇠에 의해 전송 파형이 왜곡되어도, 수신 회로(30)에 도달하는 시간이 다른 시간대의 고주파 성분을 반사시켜(즉, 시간 지연시켜) 중첩함으로써, 왜곡된 전송 파형을 보상할 수 있다. 즉, 보상 회로(100)는, 송신부(10)와 수신 회로(30)의 사이에 접속된 전송로(20)의 주파수 특성에 따라, 전송 파형을 보상하도록 반사 특성이 정해지고, 복수의 단거리 전송로(122)의 특성 임피던스(즉, 선로 길이)가 미리 설계된다. 이와 같이, 단거리 전송로(122)의 특성 임피던스는, 보상 회로(100)가 가져야 하는 반사 특성에 의해 정해져 본 실시 형태에 따른 정보 처리 장치(200)가 산출한다.
도 2는 본 실시 형태에 따른 정보 처리 장치(200)의 구성예를 도시한다. 정보 처리 장치(200)는, 보상 회로(100)가 가져야 하는 반사 특성을 산출한다. 정보 처리 장치(200)는 생성부(210)와, 기억부(220)와, 산출부(230)를 구비한다.
생성부(210)는, 전송로(20)에 의한 손실을 보충하는 보상 파형을 생성한다. 생성부(210)는, 주파수 특성 취득부(212)와, 보상 특성 산출부(214)와, 역 푸리에 변환부(216)를 가진다.
주파수 특성 취득부(212)는, 주파수 영역에 있어서의 전송로(20)의 전달 특성을 취득한다. 즉, 주파수 특성 취득부(212)는, 전송로(20)의 전송 손실의 주파수 특성을 취득한다. 주파수 특성 취득부(212)는, 미리 정해진 형식으로 기억된 전송 손실의 데이터를 취득하여도 된다. 주파수 특성 취득부(212)는, 네트워크 등에 접속되어 해당 네트워크를 통해서 전송 손실의 데이터를 취득하여도 된다. 주파수 특성 취득부(212)는, 유선 또는 무선으로 송신된 전송 손실의 데이터를 수신해 취득하여도 된다.
주파수 특성 취득부(212)는, 시뮬레이터 등의 회로 특성을 산출하는 소프트웨어 등의 출력 결과로부터 전송 손실의 데이터를 취득하여도 된다. 또한, 주파수 특성 취득부(212)는, 네트워크 애널라이저 등의 회로의 전달 특성을 측정하는 장치가, 전송로(20)의 전달 특성을 측정한 결과를 취득하여도 된다. 또한, 주파수 특성 취득부(212)는, 유저가 키보드 등의 입력 디바이스로 데이터 입력함으로써, 전송 손실의 데이터를 취득하여도 된다. 주파수 특성 취득부(212)는, 취득한 전송 손실의 데이터를 기억부(220)에 기억하여도 된다.
보상 특성 산출부(214)는, 전송 손실의 주파수 특성을 보충하는 보상 주파수 특성을 산출한다. 보상 특성 산출부(214)는, 전송 손실의 주파수 특성에 가산하는 것으로, 주파수 특성이 실질적으로 평탄한 특성이 되는 주파수 특성을 보상 주파수 특성으로서 산출한다. 일례로서 보상 특성 산출부(214)는, 주파수 특성의 역특성을 보상 주파수 특성으로 한다. 보상 특성 산출부(214)는, 산출한 보상 주파수 특성을 기억부(220)에 기억하여도 된다.
역 푸리에 변환부(216)는, 보상 특성 산출부(214)가 산출한 보상 주파수 특성을 역 푸리에 변환하여 보상 파형을 생성한다. 역 푸리에 변환부(216)는, 생성한 보상 파형을 기억부(220)에 기억하여도 된다.
기억부(220)는, 생성부(210)에 접속되고, 해당 생성부(210)로부터 수취한 데이터를 기억한다. 또한, 기억부(220)는, 정보 처리 장치(200)가 생성하는 데이터 및 해당 데이터를 생성하는 과정에 있어서 산출된 중간 데이터 등도 기억하여도 된다. 또한, 기억부(220)는, 정보 처리 장치(200) 내의 각 부의 요구에 따라, 기억한 데이터를 요구원으로 공급하여도 된다.
산출부(230)는, 반사파에 의해 보상 파형을 근사하기 위한 반사 특성을 산출한다. 산출부(230)는, 일례로서 생성부(210) 또는 기억부(220)로부터 보상 파형을 수취하여, 해당 보상 파형에 따라, 전송로(120)의 복수의 변화점에서 발생해야 할 반사파의 강도를 산출한다. 산출부(230)는, 산출한 각 변화점에서의 반사파의 강도에 기초하여, 복수의 단거리 전송로(122)의 특성 임피던스(즉, 전송 선로 폭)를 산출한다.
이상의 본 실시 형태에 따른 정보 처리 장치(200)는, 전송로(20)의 전달 특성에 기초하여, 보상 회로(100)가 가져야 하는 반사 특성을 산출하여, 복수의 단거리 전송로(122)의 각각의 전송 선로 폭을 결정한다. 전송 선로 폭의 결정에 대해서는, 도 3을 이용하여 설명한다.
도 3은 본 실시 형태에 따른 정보 처리 장치(200)의 동작 플로우를 도시한다. 또한, 도 4는 본 실시 형태에 따른 전송로(20)의 감쇠 특성의 일례를 도시한다. 도 3에 도시하는 동작 플로우를 실행함으로써, 정보 처리 장치(200)가, 도 4에 도시하는 감쇠 특성을 가지는 전송로(20)에 대응하는 반사 특성을 산출하여, 보상 회로(100)가 구비하는 전송로(120)를 설계하는 예를 설명한다.
우선, 주파수 특성 취득부(212)는, 전송로(20)의 전달 특성을 취득한다(S300). 주파수 특성 취득부(212)는, 도 4에 도시하는 감쇠 특성을 전송로(20)의 전달 특성으로서 취득하여, 기억부(220)에 기억한다. 여기서, 도 4는 횡축이 주파수(단위는 GHz)이고, 종축이 전송 손실(단위는 dB: 데시벨)이다.
다음으로, 보상 특성 산출부(214)는, 기억부(220) 또는 주파수 특성 취득부(212)로부터 전달 특성을 수취하여, 해당 전달 특성을 보충하는 보상 주파수 특성을 산출한다(S310). 보상 특성 산출부(214)는, 예를 들면, 도 4에 도시하는 감쇠 특성의 전송 손실을 데시벨 단위의 값으로부터 리니어 값으로 변환한다. 그리고, 보상 특성 산출부(214)는, 리니어 값의 전송 손실에 가산하는 것으로, 미리 정해진 값이 되는 주파수 특성을 보상 주파수 특성으로서 산출한다.
보상 특성 산출부(214)는, 일례로서 전송 손실과의 합이 1이 되는 주파수 특성을 보상 주파수 특성으로서 산출한다. 즉, 보상 특성 산출부(214)는, 도 4에 도시하는 감쇠 특성의 역특성을 산출한다. 이러한 감쇠 특성의 역특성을 가지는 반사파가, 전송로(20)로부터 수신 회로(30)에 전송되는 전기 신호에 중첩되면, 이상적으로는, 전송로(20)에 의해 열화한 파형이 열화하기 전의 파형으로 보상되게 된다. 따라서, 정보 처리 장치(200)는, 감쇠 특성의 역특성을, 보상 회로(100)가 가져야 하는 반사 특성으로서 보상 회로를 설계한다.
도 5는 보상 특성 산출부(214)가 산출한, 본 실시 형태에 따른 전송로(20)의 감쇠 특성에 대응하는 역특성의 일례를 도시한다. 도 5는, 횡축이 주파수(단위는 GHz)이고, 종축이 전송 손실(단위는 리니어)이다. 도 5에는, 전송 손실을 리니어 값으로 변환한 전송로(20)의 감쇠 특성을 점선으로 나타낸다. 또한, 감쇠 특성에 대응하는 역특성을 실선으로 나타낸다. 각 주파수에서의 전송로(20)의 전달 특성의 전송 손실 및 역특성의 전송 손실의 합이 1이 되는 것을 알 수 있다.
다음으로, 역 푸리에 변환부(216)는, 기억부(220) 또는 보상 특성 산출부(214)로부터 보상 주파수 특성을 수취하고, 해당 보상 주파수 특성을 역 푸리에 변환하여 보상 파형을 생성한다(S320). 역 푸리에 변환부(216)는, 보상 특성 산출부(214)가 산출한 보상 주파수 특성에 대응하는 시간 특성(임펄스 응답)을 생성한다.
도 6은 도 5에 도시한 감쇠 특성의 역특성에 대응하는 보상 파형의 일례를 도시한다. 도 6은 횡축이 시간(상댓값)이고, 종축이 진폭 강도(상댓값)이다. 도 6에 도시하는 보상 파형은, 보상 회로(100)가 가져야 하는 반사 특성의 시간 파형에 상당한다.
다음으로, 산출부(230)는, 전송로(120)의 각 변화점에서 발생하는 반사파에 의해 보상 파형을 형성하도록, 각 변화점에서의 반사 특성을 산출한다(S330). 여기서, 도 6에 도시하는 보상 파형의 횡축은 시간축이므로, 전송로(120)의 각 변화점에서 발생한 반사파가 수신 회로(30)에 도달하는 시간으로 생각할 수 있다. 즉, 정보 처리 장치(200)가 보상 파형을 산출하는 과정에 있어서, 시간축의 단위를 단거리 전송로(122)의 전기 길이(본 실시예에서는 50 ps)에 대응시키는 것으로, 도 6에 도시하는 보상 파형의 각 시간의 값은, 각각의 변화점에서 각각 발생하는 반사파에 대응시킬 수 있다.
예를 들면, 도 6에 있어서, 정보 처리 장치(200)는, 시간 t0에 있어서의 값 Γ0을, 변화점 X0에 의한 반사파에 대응시키고, 시간 t1에 있어서의 값 Γ1을, 변화점 X1에 의한 반사파에 대응시킬 수 있다. 즉, 정보 처리 장치(200)는, 시간 tn에 있어서의 값 Γn을, 변화점 Xn에 의한 반사파에 대응시키는 것으로, 각각의 변화점 Xn에 대응하는 반사 특성을 보상 파형으로부터 취득할 수 있다(n=0, 1, 2,...). 따라서, 산출부(230)는, 서로 이웃하는 단거리 전송로(122)의 특성 임피던스의 차분에 의해, 해당 반사 특성이 생기도록, 각각의 단거리 전송로(122)의 특성 임피던스를 산출할 수 있다.
여기서, 서로 이웃하는 2개의 전송로의 특성 임피던스를 Zm 및 Zm +1, 특성 임피던스의 변화점에 있어서의 반사 계수를 Γm으로 하면, 이러한 관계식으로서 다음의 식을 얻을 수 있다.
[수학식 1]
Γm=(Zm-Zm +1)/(Zm+Zm +1)
[수학식 1]을 변형하는 것으로, 산출부(230)는, 반사 계수 Γm 및 특성 임피던스 Zm에 기초하여, 특성 임피던스 Zm +1을 다음의 수학식과 같이 산출할 수 있다.
[수학식 2]
Zm +1=Zm·(Zm-Γm)/(Zm+Γm)
일례로서 변화점 X0에 대응하는 보상 파형의 시간 t0의 값 Γ0을, 도 6에서 0.37로 취득한 경우, 산출부(230)는, 전송로(120)의 입출력부(110)에 인접하는 1번째의 단거리 전송로(122)의 특성 임피던스 Z1를 108.7Ω으로 산출한다. 여기서, 송신부(10), 전송로(20) 및 입출력부(110)는, 일례로서 50Ω의 특성 임피던스 Z0으로 임피던스 매칭되어 있다고 하고, 산출부(230)는,Γ0 및 Z0로부터 Z1를 산출한다.
마찬가지로, 산출부(230)는, 1번째의 단거리 전송로(122) 및 2번째의 단거리 전송로(122)의 사이의 변화점 X1에 대응하는 값 Γ1 = -0.16을 취득한 경우, 2번째의 단거리 전송로(122)의 특성 임피던스 Z2를, Γ1 및 Z1로부터 78.7Ω으로 산출한다. 이와 같이, 산출부(230)는, 도 6의 보상 파형에 기초하여, 복수의 단거리 전송로(122)의 특성 임피던스를 차례차례 산출할 수 있다. 산출부(230)는, 일례로서 표 1에 나타내는 것과 같은 Γn에 대응하는 특성 임피던스 Zn을 산출한다.
다음으로, 산출부(230)는, 산출한 복수의 단거리 전송로(122)의 특성 임피던스에 기초하여, 전송 선로 폭을 각각 산출한다(S340). 산출부(230)는, 스트립 선로, 마이크로스트립 선로, 슬롯 선로 및 코플라나 도파로 등의 단거리 전송로(122)로서 형성하는 선로의 구성에 따라, 전송 선로 폭을 각각 산출한다.
이상과 같이, 본 실시 형태의 정보 처리 장치(200)는, 전송로(20)의 전달 특성에 기초하여, 보상 회로(100)가 가지는 전송 선로의 설계 파라미터를 결정할 수 있다. 도 1은, 이와 같이 정보 처리 장치(200)가 결정한 보상 회로(100)의 일례이다. 도 1은, n=6까지의 특성 임피던스를 결정한 예를 도시한다.
이상의 본 실시 형태에 따른 정보 처리 장치(200)는, 보상 회로(100)에 있어서의 특성 임피던스가 변화하는 변화점에서 반사파를 발생하고, 해당 반사파가 전송 신호에 중첩하는 것으로 해당 전송 신호를 보상하도록 보상 회로(100)의 설계 파라미터를 결정하는 것을 설명했다. 이에 더하여, 정보 처리 장치(200)는, 변화점에서 발생한 반사파가, 다른 변화점에서 더 반사하는 것을 고려하여 보상 회로(100)의 설계 파라미터를 결정하여도 된다.
또한, 정보 처리 장치(200)는, 반사파가 변화점을 통과할 때마다, 해당 반사파의 일부가 통과하고, 나머지가 반사하도록, 다중 반사를 고려하여 보상 회로(100)의 설계 파라미터를 결정하여도 된다. 이 경우, 정보 처리 장치(200)는, 미리 정해진 회수의 다중 반사만을 고려하여 설계 파라미터를 결정하여도 된다. 이와 같이, 정보 처리 장치(200)가 다중 반사를 고려하는 것으로, 보상 회로(100)가 가지는 전송 선로의 설계 파라미터를 보다 정확하게 결정할 수 있다.
도 7은 본 실시 형태에 따른 보상 회로(100)에 의해 보상된 파형의 일례를 도시한다. 도 7은, n=8까지의 특성 임피던스에 대응하는 단거리 전송로(122)를 가지는 보상 회로(100)를 더한 효과를, 회로 시뮬레이션에 의해 확인한 결과이다. 도 7의 횡축은 시간이며, 종축은 진폭 강도(전압)이다.
도 7에 있어서, 점선으로 나타낸 파형은 송신부(10)가 송신한 신호 파형이며, 일점 쇄선으로 나타낸 파형은 전송로(20)에서 왜곡된 파형이다. 즉, 일점 쇄선으로 나타낸 파형은, 보상 회로(100)를 접속하지 않은 경우에, 전송로(20)에 접속되어 해당 전송로(20)로부터 수신 회로(30)에 전달되는 신호 파형의 회로 시뮬레이션 결과이다.
또한, 실선으로 나타내는 파형은, 보상 회로(100)에 의해 보상된 신호 파형이다. 즉, 실선으로 나타내는 파형은, 전송로(20)의 송신단에 보상 회로(100)를 접속한 경우에, 수신 회로(30)가 수신하는 신호 파형의 회로 시뮬레이션 결과이다. 보상 회로(100)는, 전송로(20)에서 왜곡된 파형을, 송신부(10)가 송신한 신호 파형 상태로 거의 보상할 수 있는 것을 알 수 있다.
이상의 본 실시 형태에 따른 보상 회로(100)에 있어서, 단거리 전송로(122)의 수를 증가시키는 것으로, 보다 긴 경과 시간으로 반사하는 반사파를 중첩할 수 있으므로, 보다 긴 시간 간격의 파형을 보상할 수 있다. 예를 들면, 도 7의 실선으로 나타내는 파형은, 0에서 400 ps정도의 시간 범위에 있어서, 50 ps 마다 반사파가 중첩된 결과이기 때문에, 왜곡된 신호 파형 중 실질적으로 400 ps가 경과하는 시간까지의 신호 파형을 보상할 수 있다. 즉, 예를 들면, 단거리 전송로(122)의 수를 2배로 하면, 왜곡된 신호 파형 중 실질적으로 800 ps가 경과하는 시간까지의 신호 파형을 보상할 수 있다.
또한, 본 실시 형태에 따른 보상 회로(100)에 있어서, 단거리 전송로(122)의 길이를 25 ps의 전기 길이로 하는 것을 설명했지만, 이에 대신하여, 해당 길이를 25 ps 보다도 짧게 하여도 된다. 이에 의해, 특성 임피던스의 변화점 Xn의 간격이 감소하여, 발생하는 반사파의 단위 시간당의 수를 증가시킬 수 있다. 이에 의해, 보상 회로(100)는, 수신 회로(30)가 수신하는 신호 파형에 중첩시키는 반사 파형의 단위 시간당의 수를 증가시킬 수 있으므로, 보다 복잡하게 왜곡된 파형을 보상할 수 있다.
이에 대신하여, 단거리 전송로(122)의 길이를 25 ps 보다도 길게 하여도 된다. 보상 회로(100)는, 전송로(20)를 거쳐 전송된 파형의 왜곡의 정도 및 전송로(20)를 전송시키는 신호의 상승 시간 등에 따라, 단거리 전송로(122)의 길이를 미리 정하여도 된다. 또한, 복수의 단거리 전송로(122)의 각각의 길이를 각각 개별적으로 정하여도 된다. 이 경우, 정보 처리 장치(200)는, 복수의 단거리 전송로(122)의 각각의 길이에 따른 시간 tn에 대한 반사 계수 Γn를, 시간적으로 등간격으로 나란한 보상 파형으로부터 시간 tn에 가장 가까운 시간에 대응시켜 정하여도 된다.
정보 처리 장치(200)는, 단거리 전송로(122)의 수에 따라, 처리해야 할 데이터 포인트 수를 증감시켜 상술의 동작 플로우를 실행함으로써, 보상 회로(100)가 가지는 전송 선로의 설계 파라미터를 결정할 수 있다. 따라서, 정보 처리 장치(200)는, 복잡하게 왜곡된 파형을 보상하는 보상 회로(100)이어도, 실질적으로 동일한 방법에 따라 간편하게 설계할 수 있다.
도 8 내지 도 10에, 이러한 정보 처리 장치(200)가 설계한 보상 회로(100)의 예를 나타낸다. 도 8은 본 실시 형태에 따른 보상 회로(100)의 제2 구성예를 도시한다. 도 8의 제2 구성예는, 도 1에 도시하는 보상 회로(100)의 구성과 실질적으로 동일하고, 단거리 전송로(122)의 수를 증가시킨 예를 나타낸다. 도 9는 본 실시 형태에 따른 보상 회로(100)의 제3의 구성예를 나타낸다. 도 9의 제3 구성예는, 단거리 전송로(122)의 전송로 길이를 보다 짧게 한 것이고, 보상 정밀도를 높인 구성의 일례이다.
도 10은 본 실시 형태에 따른 보상 회로(100)의 제4 구성예를 나타낸다. 도 10의 제4 구성예는, 전송로(20)의 감쇠 특성이 도 3에 도시된 특성에 비해 가파르게 변화하는 경우에 대응한 보상 회로(100)를 도시한다. 이와 같이, 정보 처리 장치(200)는, 전송로(20)의 감쇠 특성에 따라, 해당 전송로(20)의 전송 손실을 보상하는 보상 회로(100)를 실질적으로 동일한 방법에 따라 간편하게 설계할 수 있다.
도 11은 본 실시 형태에 따른 보상 회로(100)의 변형예를 도시한다. 본 변형예의 보상 회로(100)에서, 도 1에 도시된 본 실시 형태에 따른 보상 회로(100)의 동작과 실질적으로 동일한 것에는 동일한 부호를 부여하고 설명을 생략한다. 본 변형예의 보상 회로(100)는, 송신부(10)로부터 송신되는 신호를, 수신 회로(30)에 전송되기 전에 보상하여, 해당 수신 회로(30)에 공급한다.
즉, 보상 회로(100)는, 전송로(20)의 송신 단자 및 수신 단자의 사이에 해당 전송로(20)와 직렬로 배치된다. 보상 회로(100)는, 특성 임피던스를 변화시킨 2 이상의 변화점을 구비하여 수신 회로(30)에 공급하는 전송 파형을 보상한다. 보상 회로(100)는, 전송로(20)의 송신 단자로부터 수신 단자로 전송되는 전송 신호에, 2 이상의 변화점에 의해 적어도 1회는 송신 단자 측으로 반사되고 나서 수신 단자 측으로 반사되어 수신 단자로 전송되는 반사파를 중첩하여, 전송 파형을 보상한다. 즉, 보상 회로(100)는, 전송로(20)의 송신 단자로부터 수신 단자로 전송되는 전송 신호에, 수신 단자를 통과하고 나서 서로 다른 변화점에 의해 반사된 복수의 반사파를 중첩한다.
보상 회로(100)는, 특성 임피던스를 변화시킨 3 이상의 변화점을 구비하여도 된다. 보상 회로(100)는, 전송로(20)의 송신 단자로부터 수신 단자로 전송되는 전송 신호에, 복수의 변화점 중의 다른 변화점의 조합에 의해 적어도 1회는 송신 단자 측으로 반사되고 나서 수신 단자 측으로 반사되어 수신 단자로 전송되는 복수의 반사파를 중첩하여, 전송 파형을 보상한다. 이와 같이, 보상 회로(100)는, 전송로(20)의 송신 단자로부터 수신 단자로 전송되는 전송 신호에, 3 이상의 변화점에 의해 서로 다른 시간 지연된 복수의 반사파를 중첩한다.
이와 같이, 본 변형예의 보상 회로(100)는, 수신 회로(30)에 도달하기 전의 신호의 일부의 성분을, 일단 송신단 측으로 반사시키고 나서 수신단 측으로 반사시키는 반사 신호를 생성하여, 해당 반사 신호를 중첩시키는 것으로, 전송 파형을 보상한다. 이와 같이, 보상 회로(100)는, 고주파 성분의 감쇠에 의해 전송 파형이 왜곡되어도, 수신 회로(30)에 도달하는 시간이 다른 시간대의 고주파 신호를 반사시켜(즉, 시간 지연시켜) 중첩함으로써, 왜곡된 전송 파형을 보상할 수 있다.
본 변형예의 보상 회로(100)는, 도 1에 도시된 보상 회로(100)에 비해, 반사 회수가 1회 증가하게 되지만, 반사파를 중첩하여 수신 회로(30)에 공급하는 전송 파형을 보상하는 구성은 실질적으로 동일하다. 따라서, 도 2에 도시된 정보 처리 장치(200)는, 도 3의 플로우와 실질적으로 동일한 플로우를 실행하는 것으로, 도 11에 도시된 본 변형예의 보상 회로(100)의 설계 파라미터를 결정할 수 있다.
이상의 본 실시 형태에 따른 보상 회로(100)는, 특성 임피던스의 변화점을 가지는 전송로(120)를 가지며, 해당 변화점에서 반사파를 생성하여 전송 파형을 보상하는 것을 설명했다. 이에 대신하여, 또는 이에 더하여, 보상 회로(100)는, 회로 소자에 의한 특성 임피던스의 변화점을 가져도 된다. 예를 들면, 보상 회로(100)는, 변화점에서 특성 임피던스를 변화시키는, 저항, 커패시터 및/또는 인덕터를 가진다.
또한, 보상 회로(100)는, 변화점에서의 특성 임피던스의 변화량을 조정 가능하게 하는 임피던스 조정부를 더 구비하여도 된다. 보상 회로(100)는, 예를 들면, 임피던스 조정부로서 가변 저항, 가변 콘덴서 및/또는 가변 인덕터를 가진다. 임피던스 조정부는, 전환 스위치 등으로 조합시켜, 회로 정수를 전환하여 특성 임피던스를 조정하여도 된다.
또한, 보상 회로(100)는, 임피던스 조정부로서 그라운드 전극에 형성하는 개구를 가져도 된다. 전송 선로를 덮도록 형성되는 그라운드 전극의 일부에 개구를 형성하는 것으로, 전송 선로의 특성 임피던스에 변화점을 형성할 수 있으므로, 임피던스 조정부는, 해당 개구의 배치 및 크기를 조정하는 것으로, 변화점 및 변화점의 특성 임피던스를 조정할 수 있다.
도 12는 본 실시 형태에 따른 정보 처리 장치(200)로서 기능하는 컴퓨터(1900)의 하드웨어 구성의 일례를 도시한다. 본 실시 형태에 따른 컴퓨터(1900)는, 호스트·컨트롤러(2082)에 의해 서로 접속되는 CPU(2000), RAM(2020), 그래픽·컨트롤러(2075) 및 표시 장치(2080)를 가지는 CPU 주변부와, 입출력 컨트롤러(2084)에 의해 호스트·컨트롤러(2082)에 접속되는 통신 인터페이스(2030), 하드디스크 드라이브(2040) 및 DVD 드라이브(2060)를 가지는 입출력부와, 입출력 컨트롤러(2084)에 접속되는 ROM(2010), 플렉시블 디스크·드라이브(2050) 및 입출력 칩(2070)을 가지는 레거시 입출력부를 구비한다.
호스트·컨트롤러(2082)는, RAM(2020)과, 높은 전송 레이트로 RAM(2020)을 액세스하는 CPU(2000) 및 그래픽·컨트롤러(2075)를 접속한다. CPU(2000)는, ROM(2010) 및 RAM(2020)에 격납된 프로그램에 기초하여 동작하여, 각 부의 제어를 실시한다. 그래픽·컨트롤러(2075)는, CPU(2000) 등이 RAM(2020) 내에 마련한 프레임·버퍼상에 생성하는 화상 데이터를 취득하여, 표시 장치(2080) 상에 표시시킨다. 이에 대신하여, 그래픽·컨트롤러(2075)는, CPU(2000) 등이 생성하는 화상 데이터를 격납하는 프레임·버퍼를, 내부에 포함하여도 된다.
입출력 컨트롤러(2084)는, 호스트·컨트롤러(2082)와 비교적 고속인 입출력 장치인 통신 인터페이스(2030), 하드디스크 드라이브(2040), DVD 드라이브(2060)를 접속한다. 통신 인터페이스(2030)는 네트워크를 통해서 다른 장치와 통신한다. 하드디스크 드라이브(2040)는, 컴퓨터(1900) 내의 CPU(2000)가 사용하는 프로그램 및 데이터를 격납한다. DVD 드라이브(2060)는, DVD-ROM(2095)으로부터 프로그램 또는 데이터를 판독하여, RAM(2020)을 통해서 하드디스크 드라이브(2040)에 제공한다.
또한, 입출력 컨트롤러(2084)에는, ROM(2010)과 플렉시블 디스크·드라이브(2050) 및 입출력 칩(2070)의 비교적 저속인 입출력 장치가 접속된다. ROM(2010)은, 컴퓨터(1900)가 기동 시에 실행하는 부트·프로그램 및/또는 컴퓨터(1900)의 하드웨어에 의존하는 프로그램 등을 격납한다. 플렉시블 디스크·드라이브(2050)는, 플렉시블 디스크(2090)로부터 프로그램 또는 데이터를 판독하여, RAM(2020)을 통해서 하드디스크 드라이브(2040)에 제공한다. 입출력 칩(2070)은, 플렉시블 디스크·드라이브(2050)를 입출력 컨트롤러(2084)와 접속하는 동시에, 예를 들면 패러럴·포트, 시리얼·포트, 키보드·포트, 마우스·포트 등을 통해서 각종의 입출력 장치를 입출력 컨트롤러(2084)와 접속한다.
RAM(2020)을 통해서 하드디스크 드라이브(2040)에 제공되는 프로그램은, 플렉시블 디스크(2090), DVD-ROM(2095) 또는 IC 카드 등의 기록 매체에 격납되어 이용자에 의해 제공된다. 프로그램은, 기록 매체로부터 독출되어 RAM(2020)을 통해서 컴퓨터(1900) 내의 하드디스크 드라이브(2040)에 인스톨되어 CPU(2000)에서 실행된다.
프로그램은, 컴퓨터(1900)에 인스톨되어 컴퓨터(1900)를 생성부(210), 주파수 특성 취득부(212), 보상 특성 산출부(214), 역 푸리에 변환부(216), 기억부(220) 및 산출부(230)로서 기능시킨다.
프로그램에 기술된 정보 처리는, 컴퓨터(1900)에 읽어들이는 것으로, 소프트웨어와 상술한 각종의 하드웨어 자원이 협동한 구체적 수단인 생성부(210), 주파수 특성 취득부(212), 보상 특성 산출부(214), 역 푸리에 변환부(216), 기억부(220) 및 산출부(230)로서 기능한다. 그리고, 이 구체적 수단에 의해, 본 실시 형태에 있어서의 컴퓨터(1900)의 사용 목적에 따른 정보의 연산 또는 가공을 실현함으로써, 사용 목적에 따른 특유의 정보 처리 장치(200)가 구축된다.
일례로서 컴퓨터(1900)와 외부의 장치 등의 사이에 통신을 실시하는 경우에는, CPU(2000)는, RAM(2020) 상에 로드된 통신 프로그램을 실행하고, 통신 프로그램에 기술된 처리 내용에 기초하여, 통신 인터페이스(2030)에 대해서 통신 처리를 지시한다. 통신 인터페이스(2030)는, CPU(2000)의 제어를 받아, RAM(2020), 하드디스크 드라이브(2040), 플렉시블 디스크(2090) 또는 DVD-ROM(2095) 등의 기억장치 상에 마련한 송신 버퍼 영역 등에 기억된 송신 데이터를 독출하여 네트워크로 송신하거나, 혹은 네트워크로부터 수신한 수신 데이터를 기억 장치 상에 마련한 수신 버퍼 영역 등에 기입한다. 이와 같이, 통신 인터페이스(2030)는, DMA(다이렉트·메모리·액세스) 방식에 의해 기억 장치와의 사이에 송수신 데이터를 전송하여도 되고, 이에 대신하여, CPU(2000)가 전송원의 기억 장치 또는 통신 인터페이스(2030)로부터 데이터를 독출하여, 전송처의 통신 인터페이스(2030) 또는 기억 장치에 데이터를 기입하는 것으로 송수신 데이터를 전송하여도 된다.
또한, CPU(2000)는, 하드디스크 드라이브(2040), DVD 드라이브(2060)(DVD-ROM(2095)), 플렉시블 디스크·드라이브(2050)(플렉시블 디스크(2090)) 등의 외부기억 장치에 격납된 파일 또는 데이터 베이스 등의 가운데에서, 전부 또는 필요한 부분을 DMA 전송 등에 의해 RAM(2020)으로 읽어들이게 하여 RAM(2020) 상의 데이터에 대해서 각종의 처리를 실시한다. 그리고, CPU(2000)는, 처리를 끝낸 데이터를, DMA 전송 등에 의해 외부 기억 장치에 기입하여 되돌린다. 이러한 처리에 있어서, RAM(2020)은, 외부 기억 장치의 내용을 일시적으로 유지하는 것으로 간주할 수 있기 때문에, 본 실시 형태에서는 RAM(2020) 및 외부 기억 장치 등을 메모리, 기억부 또는 기억 장치 등으로 총칭한다. 본 실시 형태에 있어서의 각종의 프로그램, 데이터, 테이블, 데이터 베이스 등의 각종의 정보는, 이러한 기억 장치 상에 격납되어, 정보 처리의 대상이 된다. 덧붙여 CPU(2000)는, RAM(2020)의 일부를 캐시 메모리에 유지하고, 캐시 메모리 상에서 읽고 쓰기를 실시할 수도 있다. 이러한 형태에 있어서도, 캐시 메모리는 RAM(2020)의 기능의 일부를 담당하기 때문에, 본 실시 형태에 있어서는, 구별하여 나타내는 경우를 제외하고, 캐시 메모리도 RAM(2020), 메모리 및/또는 기억 장치에 포함되는 것으로 한다.
또한, CPU(2000)는, RAM(2020)으로부터 독출한 데이터에 대해서, 프로그램의 명령열에 의해 지정된, 본 실시 형태 중에 기재한 각종의 연산, 정보의 가공, 조건 판단, 정보의 검색·치환 등을 포함한 각종의 처리를 실시하고, RAM(2020)으로 기입하여 되돌린다. 예를 들면, CPU(2000)는, 조건 판단을 실시하는 경우에 있어서는, 본 실시 형태에 있어서 나타낸 각종의 변수가, 다른 변수 또는 상수와 비교해, 큰, 작은, 이상, 이하, 동일한 등의 조건을 만족하는지 여부를 판단하고, 조건이 성립한 경우(또는 불성립인 경우)에, 다른 명령열로 분기하거나, 또는 서브 루틴을 호출한다.
또한, CPU(2000)는, 기억 장치 내의 파일 또는 데이터 베이스 등에 격납된 정보를 검색할 수 있다. 예를 들면, 제1 속성의 속성값에 대해 제2 속성의 속성값이 각각 대응된 복수의 엔트리가 기억 장치에 격납되어 있는 경우에 있어서, CPU(2000)는, 기억 장치에 격납되어 있는 복수의 엔트리 중에서 제1 속성의 속성값이 지정된 조건과 일치하는 엔트리를 검색하고, 그 엔트리에 격납되어 있는 제2 속성의 속성값을 읽어내는 것으로, 소정의 조건을 만족하는 제1 속성에 대응되는 제2 속성의 속성값을 얻을 수 있다.
이상으로 나타낸 프로그램 또는 모듈은, 외부의 기록 매체에 격납되어도 된다. 기록 매체로서는, 플렉시블 디스크(2090), DVD-ROM(2095) 외에, DVD, Blu-ray(등록 상표) 또는 CD 등의 광학 기록 매체, MO 등의 광자기 기록 매체, 테이프 매체, IC 카드 등의 반도체 메모리 등을 이용할 수 있다. 또한, 전용 통신 네트워크 또는 인터넷에 접속된 서버 시스템에 마련한 하드 디스크 또는 RAM 등의 기억 장치를 기록 매체로서 사용하고, 네트워크를 통해서 프로그램을 컴퓨터(1900)에 제공하여도 된다.
이상, 본 발명을 실시의 형태를 이용하여 설명하였지만, 본 발명의 기술적 범위는 상기 실시의 형태에 기재된 범위에는 한정되지 않는다. 상기 실시의 형태에, 다양한 변경 또는 개량을 더하는 것이 가능하다는 것이 당업자에게 분명하다. 그와 같은 변경 또는 개량을 더한 형태도 본 발명의 기술적 범위에 포함될 수 있는 것이, 특허 청구의 범위의 기재로부터 분명하다.
특허청구범위, 명세서 및 도면 중에서 나타낸 장치, 시스템, 프로그램 및 방법에 있어서의 동작, 순서, 스텝 및 단계 등의 각 처리의 실행 순서는, 특별히 「보다 전에」, 「앞서」 등으로 명시하고 있지 않고, 또한 전의 처리의 출력을 후의 처리에 이용하지 않는 한, 임의의 순서로 실현할 수 있다는 것에 유의하여야 한다. 특허청구범위, 명세서 및 도면 중의 동작 플로우에 관해서, 편의상 「우선,」, 「다음으로,」 등을 이용하여 설명하였다고 해도, 이 순서로 실시하는 것이 필수인 것을 의미하는 것은 아니다.
10 송신부
20 전송로
30 수신 회로 100 보상 회로
110 입출력부 120 전송로
122 단거리 전송로 130 종단 저항
200 정보 처리 장치 210 생성부
212 주파수 특성 취득부 214 보상 특성 산출부
216 역 푸리에 변환부 220 기억부
230 산출부 1900 컴퓨터
2000 CPU 2010 ROM
2020 RAM 2030 통신 인터페이스
2040 하드디스크 드라이브 2050 플렉시블 디스크·드라이브
2060 DVD 드라이브 2070 입출력 칩
2075 그래픽·컨트롤러 2080 표시 장치
2082 호스트·컨트롤러 2084 입출력 컨트롤러
2090 플렉시블 디스크 2095 DVD-ROM
30 수신 회로 100 보상 회로
110 입출력부 120 전송로
122 단거리 전송로 130 종단 저항
200 정보 처리 장치 210 생성부
212 주파수 특성 취득부 214 보상 특성 산출부
216 역 푸리에 변환부 220 기억부
230 산출부 1900 컴퓨터
2000 CPU 2010 ROM
2020 RAM 2030 통신 인터페이스
2040 하드디스크 드라이브 2050 플렉시블 디스크·드라이브
2060 DVD 드라이브 2070 입출력 칩
2075 그래픽·컨트롤러 2080 표시 장치
2082 호스트·컨트롤러 2084 입출력 컨트롤러
2090 플렉시블 디스크 2095 DVD-ROM
Claims (13)
- 전송로에 접속되어 상기 전송로에 전송되는 전송 신호의 손실을 보상하는 보상 회로에 있어서,
특성 임피던스를 변화시킨 복수의 변화점을 구비하고,
상기 복수의 변화점에 의해 생기는 서로 전송 시간이 다른 복수의 반사파를 상기 전송 신호에 중첩하여 상기 전송 신호의 파형을 정형하는,
보상 회로.
- 제1항에 있어서,
상기 보상 회로는, 상기 전송로의 송신 단자 및 수신 단자의 사이에 상기 전송로와 직렬로 배치되어 특성 임피던스를 변화시킨 3 이상의 변화점을 구비하고,
상기 전송로의 상기 송신 단자로부터 상기 수신 단자로 전송되는 전송 신호에, 상기 복수의 변화점 중의 다른 변화점의 조합에 의해 적어도 1회는 상기 송신 단자 측으로 반사되고 나서 상기 수신 단자 측으로 반사되어 상기 수신 단자로 전송되는 상기 복수의 반사파를 중첩하는,
보상 회로.
- 제1항에 있어서,
상기 보상 회로는, 상기 전송로의 수신 단자 측에 접속되고,
상기 전송로의 송신 단자로부터 상기 수신 단자로 전송되는 전송 신호에, 상기 수신 단자를 통과하고 나서 상기 복수의 변화점 중의 다른 변화점에 의해 반사되어 상기 수신 단자로 전송되는 상기 복수의 반사파를 중첩하는,
보상 회로.
- 제2항에 있어서,
상기 보상 회로는, 미리 정해진 길이의 복수의 구간의 각 단부에 상기 변화점을 구비하는,
보상 회로.
- 제4항에 있어서,
상기 보상 회로는, 상기 복수의 구간의 각각에 있어서, 대응하는 특성 임피던스에 따른 선폭을 가지는,
보상 회로.
- 제1항 내지 제5항 중 어느 한 항에 있어서,
상기 변화점에 있어서의 특성 임피던스의 변화량을 조정 가능하게 하는 임피던스 조정부를 더 구비하는,
보상 회로.
- 전송로에 접속되어 상기 전송로에 전송되는 전송 신호의 손실을 보상하는 보상 회로에 있어서,
특성 임피던스를 변화시킨 적어도 1개의 변화점을 구비하고,
상기 변화점에서 생기는 반사파를 상기 전송 신호에 중첩하여 상기 전송 신호의 손실을 보충하는,
보상 회로.
- 제7항에 있어서,
상기 보상 회로는, 상기 전송로의 송신 단자 및 수신 단자의 사이에 상기 전송로와 직렬로 배치되어 특성 임피던스를 변화시킨 2 이상의 변화점을 구비하고,
상기 전송로의 상기 송신 단자로부터 상기 수신 단자로 전송되는 전송 신호에, 상기 2 이상의 변화점에 의해 적어도 1회는 상기 송신 단자 측으로 반사되고 나서 상기 수신 단자 측으로 반사되어 상기 수신 단자로 전송되는 반사파를 중첩하는,
보상 회로.
- 제1항에 기재된 보상 회로가 가져야 하는 반사 특성을 산출하는 정보 처리 장치에서 있어서,
상기 전송로에 의한 손실을 보충하는 보상 파형을 생성하는 생성부; 및
상기 반사파에 의해 상기 보상 파형을 근사하기 위한 상기 반사 특성을 산출하는 산출부
를 구비하는,
정보 처리 장치.
- 제9항에 있어서,
상기 생성부는,
주파수 영역에서의 상기 전송로의 전달 특성을 취득하는 주파수 특성 취득부;
상기 주파수 특성을 보충하는 보상 주파수 특성을 산출하는 보상 특성 산출부; 및
상기 보상 주파수 특성을 역 푸리에 변환하여 보상 파형을 생성하는 역 푸리에 변환부
를 포함하는,
정보 처리 장치.
- 제10항에 있어서,
상기 보상 특성 산출부는, 상기 주파수 특성의 역특성을 상기 보상 주파수 특성으로 하는,
정보 처리 장치.
- 특성 임피던스를 변화시킨 복수의 변화점이 설치된 전송로에 접속되어 상기 전송로에 전송되는 전송 신호의 손실을 보상하는 보상 방법에 있어서,
상기 복수의 변화점에 의해 생기는 서로 전송 시간이 다른 복수의 반사파를, 상기 전송 신호에 중첩하여 상기 전송 신호의 파형을 정형하는 단계를 구비하는,
보상 방법.
- 컴퓨터를, 제9항 내지 제11항 중 어느 한 항에 기재된 정보 처리 장치로서 기능시키는 프로그램.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014089169A JP6267570B2 (ja) | 2014-04-23 | 2014-04-23 | 補償回路、情報処理装置、補償方法、およびプログラム |
JPJP-P-2014-089169 | 2014-04-23 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20150122582A true KR20150122582A (ko) | 2015-11-02 |
Family
ID=54335799
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020150046011A KR20150122582A (ko) | 2014-04-23 | 2015-04-01 | 보상 회로, 정보 처리 장치, 보상 방법 및 프로그램 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20150312059A1 (ko) |
JP (1) | JP6267570B2 (ko) |
KR (1) | KR20150122582A (ko) |
CN (1) | CN105045747B (ko) |
TW (1) | TWI571066B (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2541872B (en) * | 2015-08-25 | 2018-08-15 | Amino Communications Ltd | Wave-shaping circuit |
KR102706118B1 (ko) * | 2016-09-22 | 2024-09-19 | 삼성전자주식회사 | 직렬로 연결되는 스토리지 장치들의 상이한 특성들을 보상하도록 구성되는 전자 장치, 및 그것에 포함되는 스토리지 장치 |
US10621494B2 (en) * | 2017-11-08 | 2020-04-14 | Samsung Electronics Co., Ltd. | System and method for circuit simulation based on recurrent neural networks |
JP2021132239A (ja) * | 2018-05-15 | 2021-09-09 | ソニーセミコンダクタソリューションズ株式会社 | 受信装置、および通信システム |
CN109117530B (zh) * | 2018-07-27 | 2023-05-26 | 深圳市一博科技股份有限公司 | 传输线铜箔损耗的计算方法、装置、设备及存储介质 |
CN113287115B (zh) * | 2019-01-08 | 2024-06-04 | 三菱电机株式会社 | 传送路径设计支援装置、传送路径设计支援方法以及存储传送路径设计支援程序的存储介质 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0501722B1 (en) * | 1991-02-26 | 1998-04-29 | Nippon Telegraph And Telephone Corporation | Transmission line length measurement method |
US5757654A (en) * | 1993-12-29 | 1998-05-26 | International Business Machines Corp. | Reflective wave compensation on high speed processor cards |
JP2001134355A (ja) * | 1999-11-02 | 2001-05-18 | Nec Corp | 信号伝送システム |
SE0101709D0 (sv) * | 2001-05-15 | 2001-05-15 | Hesselbom Innovation & Dev Hb | Transmissionsledning |
JP4972270B2 (ja) * | 2003-11-19 | 2012-07-11 | 独立行政法人科学技術振興機構 | 高周波用配線構造及び高周波用配線構造の形成方法並びに高周波信号の波形整形方法 |
US20060251160A1 (en) * | 2005-01-26 | 2006-11-09 | Fazlollahi Amir H | FDR single ended line testing (SELT) system and method for DSL modems |
JP2006254303A (ja) * | 2005-03-14 | 2006-09-21 | Renesas Technology Corp | 信号伝送回路、icパッケージ、実装基板及びicチップ |
US7576624B2 (en) * | 2005-12-30 | 2009-08-18 | Honeywell International Inc. | System and method for extending universal bus line length |
CN101351964A (zh) * | 2005-12-30 | 2009-01-21 | 霍尼韦尔国际公司 | 用于延长通用总线的线路长度的系统和方法 |
JP4821824B2 (ja) * | 2008-09-19 | 2011-11-24 | ソニー株式会社 | 画像表示装置、コネクタ表示方法、伝送路状態検出装置、伝送路状態検出方法および半導体集積回路 |
JP5246899B1 (ja) * | 2012-06-07 | 2013-07-24 | 国立大学法人 筑波大学 | 高周波用配線構造体、高周波用実装基板、高周波用配線構造体の製造方法および高周波信号の波形整形方法 |
-
2014
- 2014-04-23 JP JP2014089169A patent/JP6267570B2/ja active Active
-
2015
- 2015-04-01 KR KR1020150046011A patent/KR20150122582A/ko not_active Application Discontinuation
- 2015-04-02 TW TW104110950A patent/TWI571066B/zh active
- 2015-04-03 CN CN201510159277.3A patent/CN105045747B/zh active Active
- 2015-04-03 US US14/677,992 patent/US20150312059A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US20150312059A1 (en) | 2015-10-29 |
TWI571066B (zh) | 2017-02-11 |
CN105045747A (zh) | 2015-11-11 |
CN105045747B (zh) | 2018-12-14 |
TW201603512A (zh) | 2016-01-16 |
JP2015207971A (ja) | 2015-11-19 |
JP6267570B2 (ja) | 2018-01-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20150122582A (ko) | 보상 회로, 정보 처리 장치, 보상 방법 및 프로그램 | |
US10008777B1 (en) | Method for automatically adjusting a tunable passive antenna and a tuning unit, and apparatus for radio communication using this method | |
JP5306445B2 (ja) | 制御可能な減衰と伝播速度とを有する波形を伝送する方法 | |
JP2016029785A (ja) | 通信システム | |
US20230412276A1 (en) | Multi-waveform digital predistortion calibration | |
Zhao et al. | Mitigating voltage lead errors of an AC Josephson voltage standard by impedance matching | |
US10826616B2 (en) | Reconfigurable digital predistortion circuit | |
CN115514336A (zh) | 阻抗匹配电路、测试装置、及量子计算机 | |
JP4169755B2 (ja) | 電子基板の発生雑音模擬測定装置及び発生雑音模擬測定方法 | |
JP6084418B2 (ja) | インピーダンス調整装置 | |
US7665057B2 (en) | Method for calculating optimal length of trace between adjoining bends and computer accessible storage media | |
US20220317169A1 (en) | Noise-independent loss characterization of networks | |
US9960491B1 (en) | Method for automatic adjustment of a tunable passive antenna and a tuning unit, and apparatus for radio communication using this method | |
JP6485924B2 (ja) | 高周波整合システムのインピーダンス調整方法 | |
US10749495B2 (en) | Adaptive matching network | |
JP6430561B2 (ja) | 高周波整合システムのインピーダンス調整方法 | |
JP2010286453A (ja) | 寄生成分測定装置及び寄生成分測定方法 | |
US10185020B1 (en) | Method of compensating loss and dispersion of transmission line for time domain reflectometry | |
US9494633B2 (en) | Electromagnetic interference measuring device and electromagnetic interference measuring method | |
CN111525965A (zh) | 发射机的功率和evm的修正方法、性能对比方法、装置、设备及可读存储介质 | |
WO2020035756A1 (en) | Method for automatic adjustment of a tuning unit, and apparatus for radio communication using this method | |
Salehin | Impact of mechanical vibration on over-the-air link at upper mmW frequencies | |
JP2010135891A (ja) | ノイズ試験システムおよびノイズ試験方法 | |
JP2009031223A (ja) | 補償回路、プローブ装置、プローブ装置キット | |
JP2017073770A (ja) | 高周波整合システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |