TWI559147B - 資料傳輸系統及操作資料傳輸系統的方法 - Google Patents

資料傳輸系統及操作資料傳輸系統的方法 Download PDF

Info

Publication number
TWI559147B
TWI559147B TW105100699A TW105100699A TWI559147B TW I559147 B TWI559147 B TW I559147B TW 105100699 A TW105100699 A TW 105100699A TW 105100699 A TW105100699 A TW 105100699A TW I559147 B TWI559147 B TW I559147B
Authority
TW
Taiwan
Prior art keywords
signal
slave
data control
parallel sequence
parallel
Prior art date
Application number
TW105100699A
Other languages
English (en)
Other versions
TW201725515A (zh
Inventor
周代偉
Original Assignee
合勤科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 合勤科技股份有限公司 filed Critical 合勤科技股份有限公司
Priority to TW105100699A priority Critical patent/TWI559147B/zh
Application granted granted Critical
Publication of TWI559147B publication Critical patent/TWI559147B/zh
Publication of TW201725515A publication Critical patent/TW201725515A/zh

Links

Description

資料傳輸系統及操作資料傳輸系統的方法
本發明係有關於一種資料傳輸系統,特別是一種能夠減少傳輸線的資料傳輸系統。
第1圖為先前技術之主機端H1與從屬端S1的連線示意圖。在第1圖中,主機端H1及從屬端S1是分別設置於不同的電路板,因此彼此會透過背板(backplane)B1相連接,亦即主機端H1與背板B1之間所需的訊號線包含M條位址訊號線LA 0至LA M-1、N條資料訊號線LD 0至LD N-1及P條控制訊號線LC 0至LC P-1,M、N及P為大於1之正整數。背板B1與從屬端S1之間也需對應的訊號線,亦即M條位址訊號線LA’ 0至LA’ M-1、N條資料訊號線LD’ 0至LD’ N-1及P條控制訊號線LC’ 0至LC’ P-1。位址訊號線LA 0至LA M-1及LA’ 0至LA’ M-1可傳輸主機端H1欲對從屬端S1進行讀取或寫入的內部位址,資料訊號線LD 0至LD N-1及LD’ 0至LD’ N-1則可傳輸主機端H1寫入至從屬端S1的資料或主機端H1自從屬端S1讀取的資料。此外,由於與主機端H1相連的從屬端可能不只一個,因此主機端H1還會透過控制訊號線LC 0至LC P-1及LC’ 0至LC’ P-1來告知從屬端S1是否被主機端H1選取,以及應執行的操作為何。
由於背板B1包含用以耦接位址訊號線LA 0至LA M-1及LA’ 0至LA’ M-1、資料訊號線LD 0至LD N-1及LD’ 0至LD’ N-1,及控制訊號線LC 0至LC P-1及LC’ 0至LC’ P-1的端點,因此在N、M及P的數值較大時,背板B1所需的空間也會隨著增加,且在背板B1上的繞線也會更加複雜。再者,倘若主機端H1需連接至複數個從屬端,則背板B1上的接線還會隨著從屬端的數量一起倍增,導致背板B1的設計困難,同時也增加了連接所需的線材。
本發明之一實施例提供一種資料傳輸系統,資料傳輸系統包含平行序列主機控制器及平行序列從屬控制器。平行序列主機控制器包含複數個資料輸入輸出端、複數個位址輸入端、從屬選擇輸入端、讀取訊號輸入端、寫入訊號輸入端、時脈輸出端、位址輸出端、資料控制輸出端、時脈輸入端及資料控制輸入端。複數個資料輸入輸出端可平行地接收複數個第一資料控制訊號,及平行地輸出複數個第二資料控制訊號。複數個位址輸入端可平行地接收複數個位址訊號。從屬選擇輸入端可接收從屬選擇訊號,讀取訊號輸入端可接收讀取訊號,寫入訊號輸入端可接收寫入訊號。時脈輸出端可輸出第一時脈訊號,位址輸出端可序列地輸出複數個位址訊號。資料控制輸出端可序列地輸出讀取訊號、寫入訊號、從屬選擇訊號及複數個第一資料控制訊號。時脈輸入端可接收第二時脈訊號。資料控制輸入端可序列地接收複數個第二資料控制訊號。平行序列從屬控制器包含複數個資料輸入輸出端、複數個位址輸出端、從屬選擇輸出端、讀取訊號輸出端、寫入訊號輸出端、時脈輸入端、位址輸入端、資料控制輸入端、時脈輸出端及資料控制輸出端。複數個資料輸入輸出端可平行地輸出複數個第一資料控制訊號,及平行地接收複數個第二資料控制訊號。複數個位址輸出端可平行地輸出複數個位址訊號。從屬選擇輸出端可輸出從屬選擇訊號,讀取訊號輸出端可輸出讀取訊號,而寫入訊號輸出端可輸出寫入訊號。時脈輸入端可接收第一時脈訊號。位址輸入端可序列地接收複數個位址訊號。資料控制輸入端可序列地接收讀取訊號、寫入訊號、從屬選擇訊號及複數個第一資料控制訊號。時脈輸出端可輸出第二時脈訊號。資料控制輸出端可序列地輸出複數個第二資料控制訊號。
本發明之另一實施例提供一種操作資料傳輸系統的方法。資料傳輸系統包含平行序列主機控制器及平行序列從屬控制器,操作資料傳輸系統的方法包含平行序列主機控制器平行地接收讀取訊號、寫入訊號、從屬選擇訊號、複數個第一資料控制訊號及複數個位址訊號,平行序列主機控制器經由平行序列主機控制器之第一資料控制輸出端序列地輸出讀取訊號、寫入訊號、從屬選擇訊號及複數個第一資料控制訊號,平行序列主機控制器經由平行序列主機控制器之位址輸出端序列地輸出複數個位址訊號,當平行序列主機控制器序列地輸出讀取訊號、寫入訊號、從屬選擇訊號、複數個第一資料控制訊號及複數個位址訊號時,平行序列主機控制器輸出第一時脈訊號,平行序列從屬控制器經由平行序列從屬控制器之資料控制輸入端序列地接收讀取訊號、寫入訊號、從屬選擇訊號及複數個第一資料控制訊號,平行序列從屬控制器接收第一時脈訊號,平行序列從屬控制器經由平行序列從屬控制器之位址輸入端序列地接收複數個位址訊號,及平行序列從屬控制器平行地輸出讀取訊號、寫入訊號、從屬選擇訊號、複數個第一資料控制訊號及複數個位址訊號。
第2圖為本發明一實施例之資料傳輸系統100的操作示意圖。在第2圖中,主機端H1及從屬端S1之間可透過資料傳輸系統100來傳輸資料及控制訊號。資料傳輸系統100包含平行序列主機控制器110及平行序列從屬控制器120。雖然在第2圖中,平行序列主機控制器110與主機端H1是分別設置,然而在本發明的部分實施例中,平行序列主機控制器110亦可設置於主機端H1之中,及/或平行序列從屬控制器120可設置於從屬端S1之中。
平行序列主機控制器110包含複數個資料輸入輸出端HDIO 0至HDIO N-1、複數個位址輸入端HAI 0至HAI M-1、從屬選擇輸入端HCSI、讀取訊號輸入端HRDI、寫入訊號輸入端HWRI、時脈輸出端HCLKO、位址輸出端HAO、資料控制輸出端HDCO、時脈輸入端HCLKI及資料控制輸入端HDCI。
資料輸入輸出端HDIO 0至HDIO N-1可用平行(parallel)的方式接收或輸出資料控制訊號,而位址輸入端HAI 0至HAI M-1則可平行地接收主機端H1傳來的位址資料。從屬選擇輸入端HCSI可接收從屬選擇訊號CS,讀取訊號輸入端HRDI可用以接收讀取訊號RD,而寫入訊號輸入端HWRI可接收寫入訊號WR。從屬端S1可根據從屬選擇訊號CS的狀態來辨識主機端H1是否欲對從屬端S1進行操作,並可根據讀取訊號RD及寫入訊號WR來辨識主機端H1所欲進行的操作為何。
舉例來說,當主機端H1欲對從屬端S1進行操作時,主機端H1可將傳送至從屬端S1的從屬選擇訊號CS維持於邏輯1之電位,而若主機端H1欲對非從屬端S1之其他從屬端進行操作,則主機端H1可將傳送至從屬端S1的從屬選擇訊號CS維持於邏輯0之電位,因此從屬端S1可根據從屬選擇訊號CS的邏輯電位來判斷是否需要根據主機端H1的指令來執行對應的操作。此外,當主機端H1欲對從屬端S1之進行寫入操作時,主機端H1可將傳送至從屬端S1的寫入訊號WR維持於邏輯1之電位,並將讀取訊號RD維持於邏輯0之電位;當主機端H1欲對從屬端S1之進行讀取操作時,主機端H1可將傳送至從屬端S1的寫入訊號WR維持於邏輯0之電位,並將讀取訊號RD維持於邏輯0之電位。當然,在本發明的其他實施例中,從屬選擇訊號CS、寫入訊號WR及讀取訊號RD的邏輯電位也可能根據系統的需要,而與其所代表的操作狀態有其他的對應關係。
在第2圖的實施例中,寫入訊號WR為邏輯1,表示主機端H1欲對從屬端S1進行寫入操作。平行序列主機控制器110可經由資料輸入輸出端HDIO 0至HDIO N-1平行地接收主機端H1所傳來之第一資料控制訊號D1 0至D1 N-1,並經由位址輸入端HAI 0至HAI M-1平行地接收主機端H1傳來的位址訊號A 0至A M-1,其中N及M為正整數。此時位址訊號A 0至A M-1即為主機端H1欲寫入從屬端S1之暫存器的位址,而第一資料控制訊號D1 0至D1 N-1則為欲寫入對應於位址訊號A 0至A M-1之暫存器的資料。j
在本發明的部分實施例中,平行序列主機控制器110可將位址訊號A 0至A M-1及第一資料控制訊號D1 0至D1 N-1栓止(latch)並存入平行序列主機控制器110的暫存器中,以確保接收到的資料被妥善保存。在平行序列主機控制器110將位址訊號A 0至A M-1及第一資料控制訊號D1 0至D1 N-1存入暫存器之後,平行序列主機控制器110還可透過傳輸線L發送完成訊號RDY至主機端H1,當主機端H1感測到傳輸線L上之完成訊號RDY的電位變化時,即可判知平行序列主機控制器110已確實接收了位址訊號A 0至A M-1及第一資料控制訊號D1 0至D1 N-1,此時主機端H1也可透過傳輸線L使完成訊號RDY的電位再次改變,以使平行序列主機控制器110得知寫入操作已完成。如此一來,主機端H1即可停止輸出位址訊號A 0至A M-1及第一資料控制訊號D1 0至D1 N-1,並可停止控制從屬選擇訊號CS、讀取訊號RD及寫入訊號WR的電位,以減少主機端H1的負擔。
在接收到從屬選擇訊號CS、寫入訊號WR、讀取訊號RD、第一資料控制訊號D1 0至D1 N-1及位址訊號A 0至A M-1之後,平行序列主機控制器110可將接收到的資料以序列(serial)的方式傳送,以減少傳輸資料時所需的接線數量。在第2圖中,平行序列主機控制器110會透過位址輸出端HAO序列地輸出位址訊號A 0至A M-1,透過資料控制輸出端HDCO序列地輸出第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS。此外,為了使從屬端S1能夠清楚判斷每一位元的資料,平行序列主機控制器110還會透過時脈輸出端HCLKO輸出第一時脈訊號CLK1,因此平行序列從屬控制器120即可在第一時脈訊號CLK1的正緣或負緣時,判斷每一個位元的資料。
在第2圖的實施例中,資料控制輸出端HDCO會依序輸出第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS,然而在本發明的其他實施例中,資料控制輸出端HDCO亦可以不同的順序輸出第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS。此外,在第2圖的實施例中,M大於(N+3),因此在資料控制輸出端HDCO輸出第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS後,位址輸出端HAO還會持續地輸出位址訊號,而在透過位址輸出端HAO完成輸出位址訊號A M-1之前,平行序列主機控制器110可透過資料控制輸出端HDCO輸出邏輯0之電位,以與位址輸出端HAO的輸出保持同步。然而在本發明的其他實施例中,M亦可能小於(N+3),此時在位址輸出端HAO完成輸出位址訊號A M-1之後,平行序列主機控制器110也可透過位址訊號A M-1輸出邏輯0之電位,以待資料控制輸出端HDCO完成輸出第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS。
平行序列從屬控制器120可包含N個資料輸入輸出端SDIO 0至SDIO N-1、M個位址輸出端SAO 0至SAO M-1、從屬選擇輸出端SCSO、讀取訊號輸出端SRDO、寫入訊號輸出端SWRO、時脈輸入端SCLKI、位址輸入端SAI、資料控制輸入端SDCI、時脈輸出端SCLKO及資料控制輸出端SDCO。
在第2圖中,平行序列從屬控制器120之時脈輸入端SCLKI、位址輸入端SAI、資料控制輸入端SDCI、時脈輸出端SCLKO及資料控制輸出端SDCO會分別耦接至平行序列主機控制器110之時脈輸出端HCLKO、位址輸出端HAO、資料控制輸出端HDCO、時脈輸入端HCLKI及資料控制輸入端HDCI。因此在第2圖的實施例中,平行序列從屬控制器120可透過時脈輸入端SCLKI接收第一時脈訊號CLK1,可透過位址輸入端SAI序列地接收位址訊號A 0至A M-1,並可透過資料控制輸入端SDCI序列地接收第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS。
在本發明的部分實施例中,平行序列從屬控制器120可包含緩衝暫存器,用以儲存所接收到的資料訊號及位址訊號,並在資料訊號及位址訊號蒐集完成之後,以平行的方式將接收到的資料訊號輸出至從屬端S1。舉例來說,在平行序列從屬控制器120透過資料控制輸入端SDCI序列地接收第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS的過程中,平行序列從屬控制器120可將接收到的訊號暫存至緩衝暫存器,並根據接收到之訊號的次序加以排列分類,接著在接收到全部地訊號之後,透過資料輸入輸出端SDIO 0至SDIO N-1平行地輸出第一資料控制訊號D1 0至D1 N-1,透過從屬選擇輸出端SCSO輸出從屬選擇訊號CS,透過讀取訊號輸出端SRDO輸出讀取訊號RD,並透過寫入訊號輸出端SWRO輸出寫入訊號WR。同樣地,平行序列從屬控制器120透過位址輸入端SAI序列地接收位址訊號A 0至A M-1的過程中,平行序列從屬控制器120可將接收到的位址資料依序暫存至緩衝暫存器,接著在接收到全部的位址資料之後,再透過位址輸出端SAO 0至SAO M-1平行地輸出位址訊號A 0至A M-1
此外,平行序列從屬控制器120亦可在序列地接收讀取訊號RD、寫入訊號WR、從屬選擇訊號CS、第一資料控制訊號D1 0至D1 N-1及位址訊號A 0至A M-1後,透過資料控制輸出端SDCO輸出從屬確認訊號ACK,以告知平行序列主機控制器110及/或主機端H1,其已完成資料的接收。
在第2圖中,平行序列從屬控制器120之資料輸入輸出端SDIO 0至SDIO N-1、位址輸出端SAO 0至SAO M-1、從屬選擇輸出端SCSO、讀取訊號輸出端SRDO及寫入訊號輸出端SWRO會耦接至從屬端S1。因此從屬端S1可透過資料輸入輸出端SDIO 0至SDIO N-1、位址輸出端SAO 0至SAO M-1、從屬選擇輸出端SCSO、讀取訊號輸出端SRDO及寫入訊號輸出端SWRO接收第一資料控制訊號D1 0至D1 N-1、位址訊號A 0至A M-1、從屬選擇訊號CS、讀取訊號RD及寫入訊號WR。從屬端S1會根據從屬選擇訊號CS、讀取訊號RD及寫入訊號WR對應地處理並應用接收到的第一資料控制訊號D1 0至D1 N-1及位址訊號A 0至A M-1,在此實施例中,從屬端S1即會將第一資料控制訊號D1 0至D1 N-1寫入對應於位址訊號A 0至A M-1的儲存裝置中,以完成主機端H1對從屬端S1的寫入操作。
如此一來,主機端H1及從屬端S1即可在不更動硬體設計的情況下,透過資料傳輸系統100以序列的方式進行寫入操作,達到節省外部接線的功效。
此外,在第2圖的實施例中,平行序列主機控制器110還包含第一互斥或閘112(exclusive OR gate,XOR gate)及第二互斥或閘114。第一互斥或閘112具有第一端、第二端及輸出端,第一互斥或閘112之第一端耦接於平行序列主機控制器110之資料控制輸出端HDCO,而第一互斥或閘112之輸出端耦接於第一互斥或閘112之第二端。第二互斥或閘114具有第一端、第二端及輸出端,第二互斥或閘114的第一端耦接於平行序列主機控制器110之位址輸出端HAO,而第二互斥或閘114之輸出端耦接於第二互斥或閘114之第二端。
此外,平行序列從屬控制器120也可包含第三互斥或閘122及第四互斥或閘124。第三互斥或閘122具有第一端、第二端及輸出端,第三互斥或閘122之第一端耦接於平行序列從屬控制器120之資料控制輸入端SDCI,而第三互斥或閘122之輸出端耦接於第三互斥或閘122之第二端。第四互斥或閘124具有第一端、第二端及輸出端,第四互斥或閘124之第一端耦接於平行序列從屬控制器120之位址輸入端SAI,而第四互斥或閘124之輸出端耦接於第四互斥或閘124之第二端。
申言之,平行序列主機控制器110在序列地輸出資料控制訊號及位址訊號時,可透過第一互斥或閘112及第二互斥或閘114將每一筆輸出的位元資料以異或的邏輯運算處理,以於第一互斥或閘112之輸出端輸出第一檢查訊號P1並於第二互斥或閘114之輸出端輸出第二檢查訊號P2。舉例來說,若第一資料控制訊號D1 0至D1 N-1為八位元的資料控制訊號10110011,寫入訊號WR為1、讀取訊號RD為0而從屬選擇訊號CS為1,則平行序列主機控制器110在透過資料控制輸出端HDCO依序輸出上述的第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS之後,第一互斥或閘112之輸出端所輸出的第一檢查訊號P1即為第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS中每一位元資料以異或邏輯運算的結果,亦即1(根據異或邏輯的特性,即便平行序列主機控制器110在輸出第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS之後,持續的輸出邏輯0之電位,仍不會改變第一檢查訊號P1的狀態)。同理,若位址訊號A 0至A M-1為16位元的資料1111000011110000,則平行序列主機控制器110在透過位址輸出端HAO輸出位址訊號A 0至A M-1後,第一互斥或閘112之輸出端所輸出的第二檢查訊號P2即為0。
在資料傳輸正常的情況下,平行序列主機控制器110所輸出的訊號與平行序列從屬控制器120所接收到的訊號應相同,在此情況下,平行序列從屬控制器120之第三互斥或閘122的輸出端所輸出的第三檢查訊號P3應與平行序列主機控制器110之第一互斥或閘112的輸出端所輸出的第一檢查訊號P1相同,而行序列從屬控制器120之第四互斥或閘124的輸出端所輸出的第四檢查訊號P4亦應與平行序列主機控制器110之第二互斥或閘114的輸出端所輸出的第二檢查訊號P2相同,申言之,若第一檢查訊號P1與第三檢查訊號P3相異及/或第二檢查訊號P2與第四檢查訊號P4相異時,即表示資料傳輸系統100的資料傳輸有誤。
在第2圖的實施例中,平行序列主機控制器110可在透過資料控制輸出端HDCO序列地輸出第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS之後,接續地輸出第一檢查訊號P1,並可在透過位址輸出端HAO輸出位址訊號A 0至A M-1之後,接續地輸出第二檢查訊號P2。平行序列從屬控制器120則可在透過資料控制輸入端SDCI序列地接收第一資料控制訊號D1 0至D1 N-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS之後,將第三互斥或閘122所輸出第三檢查訊號P3與第一檢查訊號P1相比較,並在透過位址輸入端SAI序列地接收位址訊號A 0至A M-1之後,將第四互斥或閘124所輸出第四檢查訊號P4與第二檢查訊號P2相比較。如此一來,平行序列從屬控制器120或從屬端S1即可根據第一檢查訊號P1、第二檢查訊號P2、第三檢查訊號P3及第四檢查訊號P4判斷資料傳輸是否有誤,並可通知主機端H1以重新傳送資料。
此外,在本發明的其他實施例中,平行序列主機控制器110亦可將第一檢查訊號P1及第二檢查訊號P2透過其他傳輸線直接回傳至主機端H1,而平行序列從屬控制器120亦可將第三檢查訊號P3及第四檢查訊號P4亦可透過其他傳輸線直接回傳至主機端H1,此時主機端H1即可根據第一檢查訊號P1、第二檢查訊號P2、第三檢查訊號P3及第四檢查訊號P4判斷是否需要重新傳送資料。當然,在資料傳輸環境較為穩定的情況下,資料傳輸系統100亦可省去比較檢查訊號的流程,甚至省去第一互斥或閘112、第二互斥或閘114、第三互斥或閘122及第四互斥或閘124,以減少資料傳輸系統100所需的空間及元件。
第3圖為本發明另一實施例之資料傳輸系統100的操作示意圖。在第3圖的實施例中,寫入訊號WR為邏輯0之電位,而讀取訊號RD為邏輯1之電位,表示主機端H1欲對從屬端S1進行讀取操作。因此平行序列主機控制器110會經由位址輸入端HAI 0至HAI M-1平行地接收主機端H1傳來的位址訊號A 0至A M-1,此時位址訊號A 0至A M-1即為主機端H1欲讀取從屬端S1之暫存器的位址。
在接收到從屬選擇訊號CS、寫入訊號WR、讀取訊號RD及位址訊號A 0至A M-1之後,平行序列主機控制器110可將接收到的資料以序列的方式傳送至平行序列從屬控制器120。
在第3圖中,平行序列從屬控制器120可透過時脈輸入端SCLKI接收第一時脈訊號CLK1,透過位址輸入端SAI序列地接收位址訊號A 0至A M-1,並可透過資料控制輸入端SDCI序列地接收寫入訊號WR、讀取訊號RD及從屬選擇訊號CS。由於在此實施例中,主機端H1會對從屬端S1進行讀取操作,因此主機端H1可無須傳送資料控制訊號,抑或傳送每一位元皆為邏輯0之資料控制訊號。
平行序列從屬控制器120在接收到的位址訊號A 0至A M-1、寫入訊號WR、讀取訊號RD及從屬選擇訊號CS之後,即可透過位址輸出端SAO 0至SAO M-1平行地輸出位址訊號A 0至A M-1,透過從屬選擇輸出端SCSO輸出從屬選擇訊號CS,透過讀取訊號輸出端SRDO輸出讀取訊號RD,並透過寫入訊號輸出端SWRO輸出寫入訊號WR。
當從屬端S1接收到從屬選擇訊號CS、讀取訊號RD及寫入訊號WR時,從屬端S1即可判知主機端H1所欲執行的操作,因此從屬端S1會對應地將對應於位址訊號A 0至A M-1之儲存裝置所儲存的資料透過資料傳輸系統100傳送至主機端H1,亦即從屬端S1可將對應的第二資料控制訊號D2 0至D2 N-1透過平行序列從屬控制器120之資料輸入輸出端SDIO 0至SDIO N-1傳送至平行序列從屬控制器120。
當平行序列從屬控制器120接收到第二資料控制訊號D2 0至D2 N-1時,平行序列從屬控制器120可將第二資料控制訊號D2 0至D2 N-1栓止(latch)並存入平行序列從屬控制器120的緩衝暫存器中,以確保接收到的資料被妥善保存。
平行序列從屬控制器120會透過資料控制輸出端SDCO序列地輸出第二資料控制訊號D2 0至D2 N-1至平行序列主機控制器110,且為了使平行序列主機控制器110能夠正確地判讀第二資料控制訊號D2 0至D2 N-1中每一位元訊號,平行序列從屬控制器120還會透過時脈輸出端SCLKO輸出第二時脈訊號CLK2,因此平行序列主機控制器110可根據第二時脈訊號CLK2的正緣/負緣,判斷每一個位元的資料。
平行序列主機控制器110會透過時脈輸入端HCLKI接收第二時脈訊號CLK2,並透過資料控制輸入端HDCI接收第二資料控制訊號D2 0至D2 N-1。在本發明的部分實施例中,平行序列主機控制器110也可包含緩衝暫存器,而在平行序列主機控制器110透過資料控制輸入端HDCI接收第二資料控制訊號D2 0至D2 N-1的過程中,平行序列主機控制器110即可將接收到的訊號暫存至緩衝暫存器,並根據接收到之訊號的次序加以排列分類,接著在接收到全部地訊號之後,再透過資料輸入輸出端HDIO 0至HDIO N-1平行地輸出第二資料控制訊號D2 0至D2 N-1
在本發明的部分實施例中,平行序列主機控制器110透過資料輸入輸出端HDIO 0至HDIO N-1平行地輸出第二資料控制訊號D2 0至D2 N-1時,平行序列主機控制器110還可透過傳輸線發送完成訊號RDY至主機端H1,當主機端H1感測到傳輸線上之完成訊號RDY的電位變化(例如由邏輯0之電位變為邏輯1之電位)時,即可判知從屬端S1已完成讀取操作,而可自平行序列主機控制器110讀取第二資料控制訊號D2 0至D2 N-1。此時主機端H1可存取第二資料控制訊號D2 0至D2 N-1,並使讀取訊號RD之電位由邏輯1之電位變為邏輯0之電位。當平行序列主機控制器110感測到讀取訊號RD的電位已變為邏輯0之電位時,表示主機端H1已完成存取第二資料控制訊號D2 0至D2 N-1,此時平行序列主機控制器110即可停止輸出第二資料控制訊號D2 0至D2 N-1,接著主機端H1可將從屬選擇訊號CS的電位由邏輯1之電位變為邏輯0之電位,而平行序列主機控制器110則可對應地再次改變完成訊號RDY的電位(例如由邏輯1之電位變為邏輯0之電位),如此一來,即完成了主機端H1對從屬端S1的讀取操作。
如此一來,在第3圖的實施例中,主機端H1及從屬端S1可在不更動硬體設計的情況下,透過資料傳輸系統100以序列的方式進行讀取操作,達到節省外部接線的功效。
此外,在第2圖及第3圖的實施例中,平行序列主機控制器110及平行序列從屬控制器120之間可直接互相耦接,然而在本發明的部分實施例中,由於主機端H1及平行序列主機控制器110可能會與從屬端S1及平行序列從屬控制器120分屬不同的電路板,為了能夠增加使用上的彈性,讓使用者可以方便地插拔從屬端S1,平行序列主機控制器110及平行序列從屬控制器120之間也可透過連線背板來連接。
第4圖為本發明一實施例之資料傳輸系統200的示意圖。資料傳輸系統200與資料傳輸系統100的操作原理相同,差別在於資料傳輸系統200還包含連線背板230,而平行序列主機控制器110及平行序列從屬控制器120之間是透過連線背板230來相連接。
連線背板230可包含第一時脈輸入端BCLKI1、位址輸入端BAI、第一資料控制輸入端BDCI1、第二時脈輸出端BCLKO2、第二資料控制輸出端BDCO2、第一時脈輸出端BCLKO1、位址輸出端BAO、第一資料控制輸出端BDCO1、第二時脈輸入端BCLKI2及第二資料控制輸入端BDCI2。
第一時脈輸入端BCLKI1耦接於平行序列主機控制器110之時脈輸出端HCLKO,並可接收第一時脈訊號CLK1。位址輸入端BAI耦接於平行序列主機控制器110之位址輸出端HAO,並可序列地接收位址訊號A 0至A M-1。第一資料控制輸入端BDCI1耦接於平行序列主機控制器110之資料控制輸出端HDCO,並可序列地接收讀取訊號RD、寫入訊號WR、從屬選擇訊號CS及第一資料控制訊號D1 0至D1 N-1。第二時脈輸出端BCLKO2耦接於平行序列主機控制器110之時脈輸入端HCLKI,並可輸出第二時脈訊號CLK2。第二資料控制輸出端BDCO2耦接於平行序列主機控制器110之資料控制輸入端HDCI,並可序列地輸出第二資料控制訊號D2 0至D2 N-1。第一時脈輸出端BCLKO1耦接於平行序列從屬控制器120之時脈輸入端SCLKI,並可輸出第一時脈訊號CLK1。位址輸出端BAO耦接於平行序列從屬控制器120之位址輸入端SAI,並可序列地輸出位址訊號A 0至A M-1。第一資料控制輸出端BDCO1耦接於平行序列從屬控制器120之資料控制輸入端SDCI,並可序列地輸出讀取訊號RD、寫入訊號WR、從屬選擇訊號CS及第一資料控制訊號D1 0至D1 N-1。第二時脈輸入端BCKLI2耦接於平行序列從屬控制器120之時脈輸出端SCLKO,並可接收第二時脈訊號CLK2。第二資料控制輸入端BDCI2耦接於平行序列從屬控制器120之資料控制輸出端SDCO,並可序列地接收第二資料控制訊號D2 0至D2 N-1
如此一來,資料傳輸系統200即可在不更動主機端H1及從屬端S1之硬體設置的情況下,透過平行序列主機控制器110及平行序列從屬控制器120來減少傳輸訊號所需的線材,且平行序列主機控制器110及平行序列從屬控制器120之間還可透過連線背板230來相連接,以方便使用者於連線背板230插拔從屬端S1。此外,在本發明的部分實施例中,當主機端H1欲控制複數個從屬端時,連線背板230也可依所需連接的平行序列主機控制器及平行序列從屬控制器的數量來擴充上述各訊號輸出輸入端的數量,以增加資料傳輸系統200在使用上的彈性。
第5圖為本發明一實施例之操作資料傳輸系統100或200的方法300,方法300包含步驟S310至S380。
S310: 平行序列主機控制器110平行地接收讀取訊號RD、寫入訊號WR、從屬選擇訊號CS、第一資料控制訊號D1 0至D1 N-1及位址訊號A 0至A M-1
S320: 平行序列主機控制器110經由平行序列主機控制器110之第一資料控制輸出端HDCO序列地輸出讀取訊號RD、寫入訊號WR、從屬選擇訊號CS及第一資料控制訊號D1 0至D1 N-1
S330: 平行序列主機控制器110經由平行序列主機控制器110之位址輸出端HAO序列地輸出位址訊號A 0至A M-1
S340: 當平行序列主機控制器110序列地輸出讀取訊號RD、寫入訊號WR、從屬選擇訊號CS、第一資料控制訊號D1 0至D1 N-1及位址訊號A 0至A M-1時,平行序列主機控制器110輸出第一時脈訊號CLK1;
S350: 平行序列從屬控制器120經由平行序列從屬控制器120之資料控制輸入端SDCI序列地接收讀取訊號RD、寫入訊號WR、從屬選擇訊號CS及第一資料控制訊號D1 0至D1 N-1
S360: 平行序列從屬控制器120接收第一時脈訊號CLK1;
S370: 平行序列從屬控制器120經由平行序列從屬控制器120之位址輸入端SAI序列地接收位址訊號A 0至A M-1;及
S380: 平行序列從屬控制器120平行地輸出讀取訊號RD、寫入訊號WR、從屬選擇訊號CS、第一資料控制訊號D1 0至D1 N-1及位址訊號A 0至A M-1
在本發明的部分實施例中,平行序列從屬控制器120在序列地接收讀取訊號RD、寫入訊號WR、從屬選擇訊號CS、第一資料控制訊號D1 0至D1 N-1及位址訊號A 0至A M-1後,平行序列從屬控制器120還可輸出從屬確認訊號ACK,以告知平行序列主機控制器110及/或主機端H1,其已完成資料的接收。
根據方法300,資料傳輸系統100或200即可將主機端H1欲對從屬端S1進行寫入操作時所需的寫入資料及欲寫入的位址,即第一資料控制訊號D1 0至D1 N-1及位址訊號A 0至A M-1,透過平行序列主機控制器110及平行序列從屬控制器120於主機端H1及從屬端S1之間傳輸,以減少資料傳輸時所需的接線。
當主機端H1欲對從屬端S1進行讀取操作時,方法300中所述之位址訊號A 0至A M-1可為主機端H1所欲讀取之從屬端S1的位址,此時方法300中的第一資料控制訊號D1 0至D1 N-1可以任意的資料訊號代替,例如N個邏輯0之訊號。而平行序列從屬控制器120在平行地輸出讀取訊號RD、寫入訊號WR、從屬選擇訊號CS、第一資料控制訊號D1 0至D1 N-1及位址訊號A 0至A M-1後,從屬端S1會根據接收到的訊號輸出對應於位址訊號A 0至A M-1的第二資料控制訊號D2 0至D2 N-1,而平行序列從屬控制器120在平行地接收第二資料控制訊號D2 0至D2 N-1之後,即可經由第二資料控制輸出端SDCO序列地輸出第二資料控制訊號D2 0至D2 N-1至平行序列主機控制器110。當平行序列從屬控制器120序列地輸出第二資料控制訊號D2 0至D2 N-1時,平行序列從屬控制器120還會同步輸出第二時脈訊號CLK2至平行序列主機控制器110,以使平行序列主機控制器110能夠正確的判讀所接收到的第二資料控制訊號D2 0至D2 N-1。如此一來,資料傳輸系統100或200即亦可透過方法300及上述的步驟,完成主機端H1對從屬端S1的讀取操作。
此外,第6圖為本發明另一實施例之操作資料傳輸系統100或200的步驟S410至S450,當欲判斷資料傳輸系統100或200的資料傳輸是否有誤時,方法300還可包含中的步驟S410至S450。
S410: 在平行序列主機控制器110序列地輸出讀取訊號RD、寫入訊號WR、從屬選擇訊號CS及第一資料控制訊號D1 0至D1 N-1後,平行序列主機控制器110根據讀取訊號RD、寫入訊號WR、從屬選擇訊號CS及第一資料控制訊號D1 0至D1 N-1輸出第一檢查訊號P1;
S420: 在平行序列主機控制器110序列地輸出位址訊號A 0至A M-1後,平行序列主機控制器110根據位址訊號A 0至A M-1輸出第二檢查訊號P2;
S430: 在平行序列從屬控制器120序列地接收讀取訊號RD、寫入訊號WR、從屬選擇訊號CS及第一資料控制訊號D1 0至D1 N-1後,平行序列從屬控制器120根據讀取訊號RD、寫入訊號WR、從屬選擇訊號CS及第一資料控制訊號D1 0至D1 N-1輸出第三檢查訊號P3;
S440: 在平行序列從屬控制器120序列地接收位址訊號A 0至A M-1後,平行序列從屬控制器120根據位址訊號A 0至A M-1輸出第四檢查訊號P4;
S450: 當第一檢查訊號P1與第三檢查訊號P3相異及/或第二檢查訊號P2與第四檢查訊號P4相異時,判斷資料傳輸系統100(或200)之傳輸資料有誤。
綜上所述,本發明之實施例所提出的資料傳輸系統及操作資料傳輸系統的方法,可透過平行序列主機控制器及平行序列從屬控制器,使得原先主機端及從屬端以平行方式輸出的訊號改以序列方式輸出,因此能夠減少傳輸訊號時所需的線材,並降低連線或繞線的複雜度。此外,本發明之實施例所提出的資料傳輸系統及操作資料傳輸系統還可透過傳輸檢查訊號的方式,判斷傳輸的資料是否有誤,因此能夠增加主機端與從屬端之間在傳輸檔案時的可信賴度。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
H1‧‧‧主機端
S1‧‧‧從屬端
B1‧‧‧背板
LA0至LAM-1、LA’0至LA’M-1‧‧‧位址訊號線
LD0至LDN-1、LD’0至LD’N-1‧‧‧資料訊號線
LC0至LCP-1、LC’0至LC’P-1‧‧‧控制訊號線
100、200‧‧‧資料傳輸系統
110‧‧‧平行序列主機控制器
120‧‧‧平行序列從屬控制器
112‧‧‧第一互斥或閘
114‧‧‧第二互斥或閘
122‧‧‧第三互斥或閘
124‧‧‧第四互斥或閘
HDIO0、HDION-1、SDIO0、SDION-1‧‧‧資料輸入輸出端
HAI0、HAIM-1、SAI、BAI‧‧‧位址輸入端
HCSI‧‧‧從屬選擇輸入端
HRDI‧‧‧讀取訊號輸入端
HWRI‧‧‧寫入訊號輸入端
HCLKI、SCLKI‧‧‧時脈輸入端
HDCI、SDCI‧‧‧資料控制輸入端
HCLKO、SCLKO‧‧‧時脈輸出端
HAO、SAO0、SAOM-1、BAO‧‧‧位址輸出端
HDCO‧‧‧第一資料控制輸出端
SDCO‧‧‧第二資料控制輸出端
SCSO‧‧‧從屬選擇輸出端
SRDO‧‧‧讀取訊號輸出端
SWRO‧‧‧寫入訊號輸出端
L‧‧‧傳輸線
RDY‧‧‧完成訊號
ACK‧‧‧確認訊號
D10、D1N-1‧‧‧第一資料控制訊號
D20、D2N-1‧‧‧第二資料控制訊號
A0、AM-1‧‧‧位址訊號
CS‧‧‧從屬選擇訊號
RD‧‧‧讀取訊號
WR‧‧‧寫入訊號
CLK1‧‧‧第一時脈訊號
CLK2‧‧‧第二時脈訊號
P1‧‧‧第一檢查訊號
P2‧‧‧第二檢查訊號
P3‧‧‧第三檢查訊號
P4‧‧‧第四檢查訊號
230‧‧‧連線背板
BCLKO2‧‧‧第二時脈輸出端
BCLKI1‧‧‧第一時脈輸入端
BDCI1‧‧‧第一資料控制輸入端
BCLKI2‧‧‧第二時脈輸入端
BDCI2‧‧‧第二資料控制輸入端
BCLKO1‧‧‧第一時脈輸出端
BDCO1‧‧‧第一資料控制輸出端
BDCO2‧‧‧第二資料控制輸出端
300‧‧‧方法
S310至S380、S410至S450‧‧‧步驟
第1圖為先前技術之主機端與從屬端的連線示意圖。 第2圖為本發明一實施例之資料傳輸系統的操作示意圖。 第3圖為第2圖之資料傳輸系統的另一操作示意圖。 第4圖為本發明另一實施例之資料傳輸系統的操作示意圖。 第5圖為本發明一實施例之操作第2圖之資料傳輸系統的方法流程圖。 第6圖為本發明一實施例之操作第2圖之資料傳輸系統的步驟。
H1‧‧‧主機端
S1‧‧‧從屬端
100‧‧‧資料傳輸系統
110‧‧‧平行序列主機控制器
120‧‧‧平行序列從屬控制器
112‧‧‧第一互斥或閘
114‧‧‧第二互斥或閘
122‧‧‧第三互斥或閘
124‧‧‧第四互斥或閘
HDIO0、HDION-1、SDIO0、SDION-1‧‧‧資料輸入輸出端
HAI0、HAIM-1、SAI‧‧‧位址輸入端
HCSI‧‧‧從屬選擇輸入端
HRDI‧‧‧讀取訊號輸入端
HWRI‧‧‧寫入訊號輸入端
HCLKI、SCLKI‧‧‧時脈輸入端
HDCI、SDCI‧‧‧資料控制輸入端
HCLKO、SCLKO‧‧‧時脈輸出端
HAO、SAO0、SAOM-1‧‧‧位址輸出端
HDCO‧‧‧第一資料控制輸出端
SDCO‧‧‧第二資料控制輸出端
SCSO‧‧‧從屬選擇輸出端
SRDO‧‧‧讀取訊號輸出端
SWRO‧‧‧寫入訊號輸出端
L‧‧‧傳輸線
RDY‧‧‧完成訊號
ACK‧‧‧確認訊號
D10、D1N-1‧‧‧第一資料控制訊號
A0、AM-1‧‧‧位址訊號
CS‧‧‧從屬選擇訊號
RD‧‧‧讀取訊號
WR‧‧‧寫入訊號
CLK1‧‧‧第一時脈訊號
P1‧‧‧第一檢查訊號
P2‧‧‧第二檢查訊號
P3‧‧‧第三檢查訊號
P4‧‧‧第四檢查訊號

Claims (10)

  1. 一種資料傳輸系統,包含: 一平行序列主機控制器,包含: 複數個資料輸入輸出端,用以平行地接收複數個第一資料控制訊號,及平行地輸出複數個第二資料控制訊號; 複數個位址輸入端,用以平行地接收複數個位址資料; 一從屬選擇輸入端,用以接收一從屬選擇訊號; 一讀取訊號輸入端,用以接收一讀取訊號; 一寫入訊號輸入端,用以接收一寫入訊號; 一時脈輸出端,用以輸出一第一時脈訊號; 一位址輸出端,用以序列地輸出該些位址訊號; 一資料控制輸出端,用以序列地輸出該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號; 一時脈輸入端,用以接收一第二時脈訊號;及 一資料控制輸入端,用以序列地接收複數個第二資料控制訊號;及 一平行序列從屬控制器,包含: 複數個資料輸入輸出端,用以平行地輸出該些第一資料控制訊號,及平行地接收該些第二資料控制訊號; 複數個位址輸出端,用以平行地輸出該些位址資料; 一從屬選擇輸出端,用以輸出該從屬選擇訊號; 一讀取訊號輸出端,用以輸出該讀取訊號; 一寫入訊號輸出端,用以輸出該寫入訊號; 一時脈輸入端,用以接收該第一時脈訊號; 一位址輸入端,用以序列地接收該些位址訊號; 一資料控制輸入端,用以序列地接收該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號; 一時脈輸出端,用以輸出該第二時脈訊號;及 一資料控制輸出端,用以序列地輸出該些第二資料控制訊號。
  2. 如請求項1所述之資料傳輸系統,另包含: 一連線背板,包含: 一第一時脈輸入端,耦接於該平行序列主機控制器,用以接收該第一時脈訊號; 一位址輸入端,耦接於該平行序列主機控制器,用以序列地接收該些位址訊號; 一第一資料控制輸入端,耦接於該平行序列主機控制器,用以序列地接收該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號; 一第二時脈輸出端,耦接於該平行序列主機控制器,用以輸出該第二時脈訊號; 一第二資料控制輸出端,耦接於該平行序列主機控制器,用以序列地輸出該些第二資料控制訊號; 一第一時脈輸出端,耦接於該平行序列從屬控制器,用以輸出該第一時脈訊號; 一位址輸出端,耦接於該平行序列從屬控制器,用以序列地輸出該些位址訊號; 一第一資料控制輸出端,耦接於該平行序列從屬控制器,用以序列地輸出該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號; 一第二時脈輸入端,耦接於該平行序列從屬控制器,用以接收該第二時脈訊號;及 一第二資料控制輸入端,耦接於該平行序列從屬控制器,用以序列地接收該些第二資料控制訊號。
  3. 如請求項1或2所述之資料傳輸系統,其中: 該平行序列主機控制器另包含: 一第一互斥或閘(exclusive OR gate,XOR gate),具有一第一端耦接於該平行序列主機控制器之該資料控制輸出端,一第二端,及一輸出端耦接於該第一互斥或閘之該第二端;及 一第二互斥或閘(exclusive OR gate,XOR gate),具有一第一端耦接於該平行序列主機控制器之該位址輸出端,一第二端,及一輸出端耦接於該第二互斥或閘之該第二端;及 該平行序列從屬控制器另包含: 一第三互斥或閘(exclusive OR gate,XOR gate),具有一第一端耦接於該平行序列從屬控制器之該資料控制輸入端,一第二端,及一輸出端耦接於該第三互斥或閘之該第二端;及 一第四互斥或閘(exclusive OR gate,XOR gate),具有一第一端耦接於該平行序列從屬控制器之該位址輸入端,一第二端,及一輸出端耦接於該第四互斥或閘之該第二端。
  4. 如請求項3所述之資料傳輸系統,其中: 該平行序列主機控制器另用以在序列地輸出該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號後,輸出該第一互斥或閘之該輸出端輸出之一第一檢查訊號,及在序列地輸出該些位址訊號後,輸出該第二互斥或閘之該輸出端輸出之一第二檢查訊號;及 該平行序列從屬控制器另用以在序列地接收該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號後,輸出該第三互斥或閘之該輸出端輸出之一第三檢查訊號,及在序列地接收該些位址訊號後,輸出該第四互斥或閘之該輸出端輸出之一第四檢查訊號。
  5. 如請求項1或2所述之資料傳輸系統,其中: 該平行序列從屬控制器另用以在序列地接收該讀取訊號、該寫入訊號、該從屬選擇訊號、該些第一資料控制訊號及該些位址訊號後,輸出一從屬確認訊號。
  6. 一種操作資料傳輸系統的方法,該資料傳輸系統包含一平行序列主機控制器及一平行序列從屬控制器,該方法包含: 該平行序列主機控制器平行地接收一讀取訊號、一寫入訊號、一從屬選擇訊號、複數個第一資料控制訊號及複數個位址訊號; 該平行序列主機控制器經由該平行序列主機控制器之一第一資料控制輸出端序列地輸出該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號; 該平行序列主機控制器經由該平行序列主機控制器之一位址輸出端序列地輸出該些位址訊號; 當該平行序列主機控制器序列地輸出該讀取訊號、該寫入訊號、該從屬選擇訊號、該些第一資料控制訊號及該些位址訊號時,該平行序列主機控制器輸出一第一時脈訊號; 該平行序列從屬控制器經由該平行序列從屬控制器之一資料控制輸入端序列地接收該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號; 該平行序列從屬控制器接收該第一時脈訊號; 該平行序列從屬控制器經由該平行序列從屬控制器之一位址輸入端序列地接收該些位址訊號;及 該平行序列從屬控制器平行地輸出該讀取訊號、該寫入訊號、該從屬選擇訊號、該些第一資料控制訊號及該些位址訊號。
  7. 如請求項6所述之方法,另包含: 在該平行序列主機控制器序列地輸出該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號後,該平行序列主機控制器根據該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號輸出一第一檢查訊號; 在該平行序列主機控制器序列地輸出該些位址訊號後,該平行序列主機控制器根據該些位址訊號輸出一第二檢查訊號; 在該平行序列從屬控制器序列地接收該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號後,該平行序列從屬控制器根據該讀取訊號、該寫入訊號、該從屬選擇訊號及該些第一資料控制訊號輸出一第三檢查訊號;及 在該平行序列從屬控制器序列地接收該些位址訊號後,該平行序列從屬控制器根據該些位址訊號輸出一第四檢查訊號。
  8. 如請求項7所述之方法,另包含: 當該第一檢查訊號與該第三檢查訊號相異及/或該第二檢查訊號與該第四檢查訊號相異時,判斷該資料傳輸系統之傳輸資料有誤。
  9. 如請求項6所述之方法,另包含: 在該平行序列從屬控制器序列地接收該讀取訊號、該寫入訊號、該從屬選擇訊號、該些第一資料控制訊號及該些位址訊號後,該平行序列從屬控制器輸出一從屬確認訊號。
  10. 如請求項6所述之方法,另包含: 在該平行序列從屬控制器平行地輸出該讀取訊號、該寫入訊號、該從屬選擇訊號及該些位址訊號後,該平行序列從屬控制器平行地接收複數個第二資料控制訊號; 在該平行序列從屬控制器平行地接收該些第二資料控制訊號後,該平行序列從屬控制器經由一第二資料控制輸出端序列地輸出複數個第二資料控制訊號至該平行序列主機控制器;及 當該平行序列從屬控制器序列地輸出複數個第二資料控制訊號時,該平行序列從屬控制器輸出一第二時脈訊號至該平行序列主機控制器。
TW105100699A 2016-01-11 2016-01-11 資料傳輸系統及操作資料傳輸系統的方法 TWI559147B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW105100699A TWI559147B (zh) 2016-01-11 2016-01-11 資料傳輸系統及操作資料傳輸系統的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW105100699A TWI559147B (zh) 2016-01-11 2016-01-11 資料傳輸系統及操作資料傳輸系統的方法

Publications (2)

Publication Number Publication Date
TWI559147B true TWI559147B (zh) 2016-11-21
TW201725515A TW201725515A (zh) 2017-07-16

Family

ID=57851712

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105100699A TWI559147B (zh) 2016-01-11 2016-01-11 資料傳輸系統及操作資料傳輸系統的方法

Country Status (1)

Country Link
TW (1) TWI559147B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW579462B (en) * 2001-07-02 2004-03-11 Yamaha Corp Data write circuit
TW200601060A (en) * 2004-06-25 2006-01-01 Via Tech Inc Internal bus system
US20140089721A1 (en) * 2011-03-31 2014-03-27 Tejas Networks Limited Backplane communication system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW579462B (en) * 2001-07-02 2004-03-11 Yamaha Corp Data write circuit
TW200601060A (en) * 2004-06-25 2006-01-01 Via Tech Inc Internal bus system
US20140089721A1 (en) * 2011-03-31 2014-03-27 Tejas Networks Limited Backplane communication system

Also Published As

Publication number Publication date
TW201725515A (zh) 2017-07-16

Similar Documents

Publication Publication Date Title
US10216678B2 (en) Serial peripheral interface daisy chain communication with an in-frame response
US10976939B2 (en) Address/command chip synchronized autonomous data chip address sequencer for a distributed buffer memory system
KR20110010707A (ko) 슬레이브 디바이스 사이에서 직접 데이터를 전송하는 방법
TW201805858A (zh) 一種用於執行神經網絡運算的裝置及方法
JP6882943B2 (ja) 半導体装置
US10216669B2 (en) Bus bridge for translating requests between a module bus and an axi bus
CN114265872B (zh) 一种用于总线的互联装置
US20200026673A1 (en) Systems And Methods For Device Communications
JP5784664B2 (ja) 多眼撮像装置
TWI559147B (zh) 資料傳輸系統及操作資料傳輸系統的方法
US9753876B1 (en) Processing of inbound back-to-back completions in a communication system
JPS585867A (ja) デ−タ伝送方法および装置
JP5651622B2 (ja) データ伝送装置、データ伝送方法、及びプログラム
US20220342835A1 (en) Method and apparatus for disaggregation of computing resources
WO2014167670A1 (ja) データ転送装置及びデータ転送方法
KR100606163B1 (ko) 디렉트 메모리 엑세스 장치, 디렉트 메모리 엑세스 장치를통한 데이터를 송수신하는 시스템 및 방법
CN111124971A (zh) 算术处理装置和算术处理装置的控制方法
JP4723334B2 (ja) Dma転送システム
CN106325377A (zh) 外部设备扩展卡及输入输出外部设备的数据处理方法
JP5132612B2 (ja) データ転送方法および装置
US20140129909A1 (en) Switchable per-lane bit error count
CN106030557B (zh) 多端口共享存储器
JP6384359B2 (ja) 分散共有メモリを有する情報処理装置、方法、および、プログラム
JP2010032402A (ja) 半導体試験装置
KR101192594B1 (ko) 슬레이브 디바이스 사이에서 직접 데이터를 전송하는 방법