TWI539436B - 源極驅動器與其控制方法與顯示裝置 - Google Patents

源極驅動器與其控制方法與顯示裝置 Download PDF

Info

Publication number
TWI539436B
TWI539436B TW103142412A TW103142412A TWI539436B TW I539436 B TWI539436 B TW I539436B TW 103142412 A TW103142412 A TW 103142412A TW 103142412 A TW103142412 A TW 103142412A TW I539436 B TWI539436 B TW I539436B
Authority
TW
Taiwan
Prior art keywords
channels
switches
charge sharing
source driver
coupled
Prior art date
Application number
TW103142412A
Other languages
English (en)
Other versions
TW201541448A (zh
Inventor
曾祥雲
黃如琳
Original Assignee
聯詠科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯詠科技股份有限公司 filed Critical 聯詠科技股份有限公司
Priority to US14/676,801 priority Critical patent/US20150310816A1/en
Publication of TW201541448A publication Critical patent/TW201541448A/zh
Application granted granted Critical
Publication of TWI539436B publication Critical patent/TWI539436B/zh

Links

Landscapes

  • Position Input By Displaying (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

源極驅動器與其控制方法與顯示裝置
本發明是有關於一種電子裝置,且特別是有關於一種源極驅動器、源極驅動器的控制方法與顯示裝置。
在顯示裝置的驅動電路中,源極驅動器(source driver)為一重要元件。源極驅動器可以轉換數位的影像資料信號為類比的畫素電壓(pixel voltage),並提供畫素電壓經由顯示面板的不同資料線至已被開啟的像素中,進而將畫素電壓儲存於像素中的儲存電容中。由於液晶本身的特性關係,源極驅動器在驅動顯示面板的液晶時,需要頻繁地使液晶極性反轉。針對不同耗能需求,亦發展出許多不同的液晶極性反轉驅動模式。例如,極性反轉驅動模式可能有行反轉(column inversion)模式、點反轉(dot inversion)模式或其他極性反轉模式。
為了降低源極驅動器的電力消耗,習知電荷分享(charge sharing)技術是將屬於不同極性的兩相鄰資料線彼此分享電荷。 習知源極驅動器的電荷分享功能只有在極性反轉的初始期間才會作用。無論如何,例如在行反轉模式的應用中,源極驅動器的同一個驅動通道在同一個幀期間(frame period)會輸出相同極性的畫素電壓,使得習知源極驅動器在同一個幀期間只進行一次電荷分享。
本發明提供一種源極驅動器、源極驅動器的控制方法與顯示裝置,以降低源極驅動器的電力消耗。
本發明實施例提供一種源極驅動器,包括多個第一通道、多個第二通道、第一電荷分享導線、第二電荷分享導線、多個第一開關以及多個第二開關。這些第一通道與第二通道經配置用以各自驅動顯示面板的不同資料線。於一驅動期間,這些第一通道的輸出均屬於第一極性,而這些第二通道的輸出均屬於不同於第一極性的第二極性。這些第一開關的第一端均耦接至第一電荷分享導線。這些第一開關的第二端以一對一方式各自耦接至這些第一通道的輸出端。第二電荷分享導線電性隔絕於第一電荷分享導線。這些第二開關的第一端均耦接至第二電荷分享導線。這些第二開關的第二端以一對一方式各自耦接至這些第二通道的輸出端。
本發明實施例提供一種源極驅動器,包括多個第一通道、多個第二通道、一或多條第一電荷分享導線、一或多條第二 電荷分享導線、一或多組第一開關以及一或多組第二開關。這些第一通道與多個第二通道經配置用以各自驅動顯示面板的不同資料線。於驅動期間,這些第一通道的輸出均屬於第一極性,而這些第二通道的輸出均屬於不同於第一極性的第二極性。一或多組第一開關分別對應於一或多條第一電荷分享導線。該一或多組第一開關當中每一者係包括多個第一開關。這些第一開關的第一端均耦接至所對應之第一電荷分享導線,而這些第一開關的第二端以一對一方式各自耦接至這些第一通道的輸出端。所述一或多條第二電荷分享導線彼此電性隔絕於所述一或多條第一電荷分享導線。一或多組第二開關分別對應於一或多條第二電荷分享導線。該一或多組第二開關當中每一者係包括多個第二開關。這些第二開關的第一端均耦接至所對應之第二電荷分享導線,而這些第二開關的第二端以一對一方式各自耦接至這些第二通道的輸出端。
本發明實施例提供一種顯示裝置,包括顯示面板以及源極驅動器。源極驅動器用於驅動該面板。源極驅動器包括多個第一通道、多個第二通道、第一電荷分享導線、第二電荷分享導線、多個第一開關以及多個第二開關。這些第一通道與第二通道經配置用以各自驅動顯示面板的不同資料線。於驅動期間,這些第一通道的輸出均屬於第一極性,而這些第二通道的輸出均屬於不同於第一極性的第二極性。這些第一開關的第一端均耦接至第一電荷分享導線,而這些第一開關的第二端以一對一方式各自耦接至這些第一通道的輸出端。第二電荷分享導線電性隔絕於第一電荷 分享導線。這些第二開關的第一端均耦接至第二電荷分享導線,而這些第二開關的第二端以一對一方式各自耦接至這些第二通道的輸出端。
在本發明的一實施例中,於電荷分享期間內,這些第一開關係同時導通以使這些第一開關所耦接之這些第一通道彼此電荷分享,這些第二開關係同時導通以使這些第二開關所耦接之這些第二通道彼此電荷分享。
在本發明的一實施例中,上述的電荷分享期間係發生於複數個連續的線掃描期間(scan line period)當中每一者內。
在本發明的一實施例中,上述的第一開關的控制端與第二開關的控制端共同耦接同一控制信號。
在本發明的一實施例中,上述的源極驅動器係根據閂鎖訊號(Latch signal)以閂鎖影像資料,以及其中該閂鎖訊號係供作該控制訊號。
在本發明的一實施例中,上述的第一開關與第二開關之導通與關閉係無關於該源極驅動器所處理之影像畫面的內容。
在本發明的一實施例中,上述的第一通道為第奇數個通道,而第二通道為第偶數個通道。
在本發明的一實施例中,上述的第一通道之數目為2以上之正整數,以及第二通道之數目為2以上之正整數。
在本發明的一實施例中,上述的第一通道之數目等於第二通道之數目。
在本發明的一實施例中,上述的源極驅動器係以行反轉(column inversion)模式來驅動該顯示面板。
在本發明的一實施例中,上述的源極驅動器更包括多個第三通道、多個第四通道、第三電荷分享導線、第四電荷分享導線、多個第三開關以及多個第四開關。第三通道與第四通道經配置用以各自驅動顯示面板的不同資料線。於該驅動期間,這些第三通道的輸出均屬於第一極性,而這些第四通道的輸出均屬於第二極性。第三電荷分享導線電性隔絕於第一電荷分享導線與第二電荷分享導線。第四電荷分享導線電性隔絕於第一電荷分享導線、第二電荷分享導線與第三電荷分享導線。這些第三開關的第一端均耦接至第三電荷分享導線,而這些第三開關的第二端以一對一方式各自耦接至這些第三通道的輸出端。這些第四開關的第一端均耦接至第四電荷分享導線,而這些第四開關的第二端以一對一方式各自耦接至這些第四通道的輸出端。
在本發明的一實施例中,於電荷分享期間內,這些第一開關係同時導通以使這些第一開關所耦接之這些第一通道彼此電荷分享,這些第二開關係同時導通以使這些第二開關所耦接之這些第二通道彼此電荷分享,這些第三開關係同時導通以使這些第三開關所耦接之這些第三通道彼此電荷分享,以及這些第四開關係同時導通以使這些第四開關所耦接之這些第四通道彼此電荷分享。
在本發明的一實施例中,上述的第一、第二、第三與第 四開關的控制端共同耦接同一控制信號。
在本發明的一實施例中,上述的顯示面板係具有Zlgzag畫素結構。
本發明實施例提供一種源極驅動器的控制方法。源極驅動器包含多個第一通道與多個第二通道。多個第一開關與多個第二開關分別與這些第一通道與這些第二通道耦接。控制方法包括:該些第一開關與該些第二開關接收電荷分享控制信號以決定電荷分享模式。其中,當該些第一開關被導通時,該些第一通道彼此電荷分享;當該些第二開關被導通時,該些第二通道彼此電荷分享。
在本發明的一實施例中,上述的控制方法更包括:該些第一通道與該些第二通道電性絕緣。
在本發明的一實施例中,上述的控制方法,更包括:於電荷分享期間,該些第一開關與該些第二開關導通。
在本發明的一實施例中,上述的控制方法,更包括:該些第一通道為第奇數個通道,而該些第二通道為第偶數個通道。
在本發明的一實施例中,上述的控制方法,更包括:於驅動期間,該些第一通道的輸出均屬於第一極性,而該些第二通道的輸出均屬於不同於該第一極性的第二極性。
基於上述,本發明實施例所述源極驅動器與顯示裝置可以使屬於相同極性的多個通道經由電荷分享導線而彼此分享電荷,以降低源極驅動器的電力消耗。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
100‧‧‧顯示面板
200‧‧‧源極驅動器
210‧‧‧第一電荷分享導線
220‧‧‧第二電荷分享導線
310‧‧‧線閂鎖器
320‧‧‧數位類比轉換器
330‧‧‧輸出緩衝器
2300‧‧‧源極驅動器
2330‧‧‧第三電荷分享導線
2340‧‧‧第四電荷分享導線
2400‧‧‧源極驅動器
2410‧‧‧第一電荷分享導線
2420‧‧‧第二電荷分享導線
2500‧‧‧源極驅動器
2510‧‧‧第一電荷分享導線
2520‧‧‧第二電荷分享導線
2530‧‧‧第三電荷分享導線
2540‧‧‧第四電荷分享導線
(B)‧‧‧藍色畫素
(G)‧‧‧綠色畫素
(R)‧‧‧紅色畫素
CH(N+1)、CH(N+2)、CH(N+3)、CH(N+4)、CH(N+5)、CH(N+6)、CH(N+7)、CH(N+8)、CH(N+9)、CH(N+10)、CH(N+11)、CH(N+12)‧‧‧通道
G(M+1)、G(M+2)、G(M+3)、G(M+4)‧‧‧掃描線
LD‧‧‧閂鎖訊號
Q‧‧‧電量
S(N+1)、S(N+2)、S(N+3)、S(N+4)、S(N+5)、S(N+6)、S(N+7)、S(N+8)、S(N+9)、S(N+10)、S(N+11)、S(N+12)‧‧‧資料線
SP‧‧‧子畫素資料
SW(N+1)、SW(N+2)、SW(N+3)、SW(N+4)、SW(N+5)、SW(N+6)、SW(N+7)、SW(N+8)、SW(N+9)、SW(N+10)、SW(N+11)、SW(N+12)‧‧‧開關
T1‧‧‧取樣期間
T2‧‧‧驅動期間
TL‧‧‧線掃描期間
Vcom‧‧‧共同電壓
圖1A與圖1B是依照本發明實施例說明一種顯示裝置的顯示面板的布局示意圖。
圖2是依照本發明實施例說明一種源極驅動器的電路示意圖。
圖3是依照本發明一些實施例說明圖2所示通道CH(N+1)的電路方塊示意圖。
圖4是依照本發明一實施例說明圖2與圖3所示閂鎖訊號LD的波形示意圖。
圖5是依照本發明實施例說明圖2所示源極驅動器輸出紅色顯示畫面至圖1A所示顯示面板的波形示意圖。
圖6是說明圖5所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。
圖7是說明圖5所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。
圖8是依照本發明另一實施例說明圖2所示源極驅動器輸出綠色顯示畫面至圖1A所示顯示面板的波形示意圖。
圖9是說明圖8所示資料線S(N+1)、S(N+3)與S(N+5)的局部 波形示意圖。
圖10是說明圖8所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。
圖11是依照本發明又一實施例說明圖2所示源極驅動器輸出藍色顯示畫面至圖1A所示顯示面板的波形示意圖。
圖12是說明圖11所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。
圖13是說明圖11所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。
圖14是依照本發明更一實施例說明圖2所示源極驅動器輸出青綠色(cyan)顯示畫面至圖1A所示顯示面板的波形示意圖。
圖15是說明圖14所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。
圖16是說明圖14所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。
圖17是依照本發明更一實施例說明圖2所示源極驅動器輸出洋紅色(magenta)顯示畫面至圖1A所示顯示面板的波形示意圖。
圖18是說明圖17所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。
圖19是說明圖17所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。
圖20是依照本發明更一實施例說明圖2所示源極驅動器輸出 黃色顯示畫面至圖1A所示顯示面板的波形示意圖。
圖21是說明圖20所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。
圖22是說明圖20所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。
圖23是依照本發明另一實施例說明一種源極驅動器的電路示意圖。
圖24是依照本發明又一實施例說明一種源極驅動器的電路示意圖。
圖25是依照本發明更一實施例說明一種源極驅動器的電路示意圖。
在本案說明書全文(包括申請專利範圍)中所使用的「耦接」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟代表相同或類似部分。不同實施例中使用相同標號或使用相同用語的元件/構件/步驟可以相互參照相關說明。
圖1A與圖1B是依照本發明實施例說明一種顯示裝置的 顯示面板100的布局示意圖。本實施例所示顯示面板100是具有Zigzag畫素結構,然而本發明不應受限於此。在其他實施例中,顯示面板100可以是其他任何類型/結構的顯示面板。圖1A與圖1B標示「(B)」之方塊表示藍色畫素(pixel),標示「(R)」之方塊表示紅色畫素,而標示「(G)」之方塊表示綠色畫素。這些畫素的開關電晶體的閘極耦接至對應的閘極線(或稱掃描線),例如圖1A與圖1B所示掃描線G(M+1)、G(M+2)、G(M+3)與G(M+4)。這些畫素的開關電晶體的源極耦接至對應的源極線(或稱資料線),例如圖1A與圖1B所示資料線S(N+1)、S(N+2)、S(N+3)、S(N+4)、S(N+5)與S(N+6)。
源極驅動器(容後詳述)將以行反轉(column inversion)模式來驅動顯示面板100。圖1A是說明在第奇數個幀期間(frame period)中(例如第一個幀期間),顯示面板100的這些畫素的極性。圖1A標示「+」之方塊表示屬於正極性的畫素,而標示「-」之方塊表示屬於負極性的畫素。在第奇數個幀期間中,配合掃描線G(M+1)~G(M+4)的掃描時序,源極驅動器(容後詳述)可以利用資料線S(N+1)、S(N+3)與S(N+5)傳送正極性的畫素電壓至對應的畫素,以及利用資料線S(N+2)、S(N+4)與S(N+6)傳送負極性的畫素電壓至對應的畫素。圖1B是說明在第偶數個幀期間中(例如第二個幀期間),顯示面板100的這些畫素的極性。在第偶數個幀期間中,配合在掃描線G(M+1)~G(M+4)的掃描信號的時序,源極驅動器(容後詳述)可以利用資料線S(N+1)、S(N+3)與S(N+5) 傳送負極性的畫素電壓至對應的畫素,以及利用資料線S(N+2)、S(N+4)與S(N+6)傳送正極性的畫素電壓至對應的畫素。
圖2是依照本發明實施例說明一種源極驅動器200的電路示意圖。源極驅動器200可以根據閂鎖訊號(Latch signal)LD以閂鎖影像資料。源極驅動器200包括多個第一通道與多個第二通道。所述多個第一通道與所述多個第二通道可以任何排列結構配置於源極驅動器200。舉例來說,在一些實施例中,所述多個第一通道可以是源極驅動器200的第奇數個通道(例如通道CH(N+1)、CH(N+3)與CH(N+5)),而所述多個第二通道可以是源極驅動器200的第偶數個通道(例如通道CH(N+2)、CH(N+4)與CH(N+6))。這些通道經配置用以各自驅動顯示面板的不同資料線,例如(但不以此為限),通道CH(N+1)~CH(N+6)的輸出端可以分別耦接至圖1A與圖1B所示顯示面板100的資料線S(N+1)~S(N+6)。
本實施例並不限定通道CH(N+1)~CH(N+6)的實現方式。舉例來說,圖3是依照本發明一些實施例說明圖2所示通道CH(N+1)的電路方塊示意圖。圖2所示其他通道CH(N+2)~CH(N+6)可以參照通道CH(N+1)的相關說明而類推之。請參照圖3,通道CH(N+1)可以包括線閂鎖器(line latch)310、數位類比轉換器(digital to analog converter,簡稱DAC)320與輸出緩衝器(output buffer)330。線閂鎖器310可以依照閂鎖訊號LD的觸發時序而閂鎖/取樣影像資料中的一子畫素資料SP,以及將經閂鎖 的子畫素資料輸出給數位類比轉換器320。
圖4是依照本發明一實施例說明圖2與圖3所示閂鎖訊號LD的波形示意圖。圖4所示期間TL表示線掃描期間(scan line period)。請參照圖3與圖4,當閂鎖訊號LD發生脈衝時(即圖4所示取樣期間T1),線閂鎖器310受了此脈衝的觸發而對子畫素資料SP進行閂鎖/取樣。在取樣期間T1中,線閂鎖器310的輸出保持在前一筆的資料,而輸出緩衝器330的輸出保持於高阻抗(high impedance,或稱high-Z)狀態。當閂鎖訊號LD的脈衝結束時,即圖4所示驅動期間T2,線閂鎖器310的輸出端將經閂鎖的子畫素資料輸出給數位類比轉換器320。
請參照圖3,數位類比轉換器320的輸入端耦接至線閂鎖器310的輸出端以接收所述經閂鎖的子畫素資料。數位類比轉換器320可以將數位的子畫素資料轉換為類比的畫素電壓。此畫素電壓經過輸出緩衝器330的增益後,被傳送至顯示面板100的資料線S(N+1)。
請參照圖2,於驅動期間T2,第一通道(例如通道CH(N+1)、CH(N+3)與CH(N+5))的輸出均屬於第一極性,而第二通道(例如通道CH(N+2)、CH(N+4)與CH(N+6))的輸出均屬於第二極性(不同於第一極性)。舉例來說,請參照圖1A與圖2,通道CH(N+1)、CH(N+3)與CH(N+5)可以通過資料線S(N+1)、S(N+3)與S(N+5)傳送屬於正極性的畫素電壓至對應的畫素,以及通道CH(N+2)、CH(N+4)與CH(N+6)可以通過資料線S(N+2)、 S(N+4)與S(N+6)傳送屬於負極性的畫素電壓至對應的畫素。在另一幀期間,請參照圖1B與圖2,通道CH(N+1)、CH(N+3)與CH(N+5)可以通過資料線S(N+1)、S(N+3)與S(N+5)傳送負極性的畫素電壓至對應的畫素,以及通道CH(N+2)、CH(N+4)與CH(N+6)可以通過資料線S(N+2)、S(N+4)與S(N+6)傳送正極性的畫素電壓至對應的畫素。
圖2所示源極驅動器200還包括第一電荷分享導線210、第二電荷分享導線220、多個第一開關(例如開關SW(N+1)、SW(N+3)與SW(N+5))與多個第二開關(例如開關SW(N+2)、SW(N+4)與SW(N+6))。第二電荷分享導線220電性隔絕於第一電荷分享導線210。開關SW(N+1)、SW(N+3)與SW(N+5)的第一端均耦接至第一電荷分享導線210,而開關SW(N+1)、SW(N+3)與SW(N+5)的第二端以一對一方式各自耦接至通道CH(N+1)、CH(N+3)與CH(N+5)的輸出端。開關SW(N+2)、SW(N+4)與SW(N+6)的第一端均耦接至第二電荷分享導線220,而開關SW(N+2)、SW(N+4)與SW(N+6)的第二端以一對一方式各自耦接至通道CH(N+2)、CH(N+4)與CH(N+6)的輸出端。
於電荷分享期間內,這些第一開關(例如開關SW(N+1)、SW(N+3)與SW(N+5))係同時導通以使這些第一開關所耦接之不同第一通道(例如通道CH(N+1)、CH(N+3)與CH(N+5))彼此電荷分享,而這些第二開關(例如開關SW(N+2)、SW(N+4)與SW(N+6))亦同時導通以使這些第二開關所耦接之不同第二通道 (例如通道CH(N+2)、CH(N+4)與CH(N+6))彼此電荷分享。其中,該電荷分享期間可以發生於複數個連續的線掃描期間TL當中每一者內。舉例來說,該電荷分享期間可以發生於圖4所示取樣期間T1中。
在圖2所示實施例中,開關SW(N+1)~SW(N+6)的控制端共同耦接同一個控制信號(例如閂鎖訊號LD)。然而在其他實施例中,開關SW(N+1)~SW(N+6)的控制機制不以此為限。在另一些實施例中,開關SW(N+1)~SW(N+6)的控制機制不侷限在同一控制訊號。開關SW(N+1)~SW(N+6)可能分別由不同控制信號所控制。其中,開關SW(N+1)~SW(N+6)是在每一個線掃描期間TL都會導通一次。也就是說,開關SW(N+1)~SW(N+6)之導通與關閉係無關於源極驅動器200所處理之影像畫面的內容。在其他實施例中,進行電荷分享的通道數目可以是2個、4個、5個或更多個。
舉例來說,圖5是依照本發明實施例說明圖2所示源極驅動器200輸出紅色顯示畫面至圖1A所示顯示面板100的波形示意圖。於圖5中,橫軸表示時間,而縱軸表示電壓,其中虛線表示顯示面板100的共同電壓Vcom。當畫素電壓大於共同電壓Vcom時,此畫素電壓屬於正極性。反之,當畫素電壓小於共同電壓Vcom時,此畫素電壓屬於負極性。源極驅動器200係以行反轉模式來驅動顯示面板100。當圖2所示源極驅動器200輸出紅色顯示畫面至圖1A所示顯示面板100時,資料線S(N+1)~S(N+6)的波形如 圖5所示。
圖6是說明圖5所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。在驅動期間T2結束後進入電荷分享期間(例如取樣期間T1)。請參照圖2與圖6,在取樣期間T1內,第一開關(例如開關SW(N+1)、SW(N+3)與SW(N+5))均為導通,使得第一通道(例如通道CH(N+1)、CH(N+3)與CH(N+5))的輸出端共同耦接至第一電荷分享導線210。因此,資料線S(N+1)、S(N+3)與S(N+5)在取樣期間T1內得以經由第一電荷分享導線210彼此分享電荷,如圖6所示。在取樣期間T1結束後進入驅動期間T2。假設在沒有電荷分享的情形下,通道CH(N+5)在驅動期間T2中驅動資料線S(N+5)的電量為Q。從圖6可以看出,由於開關SW(N+1)~SW(N+6)是在每一個取樣期間T1都會導通,使得通道CH(N+5)驅動資料線S(N+5)的電量降低至約略為(2/3)Q。
圖7是說明圖5所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。請參照圖2與圖7,在取樣期間T1(電荷分享期間)內,第二開關(例如開關SW(N+2)、SW(N+4)與SW(N+6))均為導通,使得第二通道(例如通道CH(N+2)、CH(N+4)與CH(N+6))的輸出端共同耦接至第二電荷分享導線220。因此,資料線S(N+2)、S(N+4)與S(N+6)在取樣期間T1內得以經由第二電荷分享導線220彼此分享電荷,如圖7所示。假設在沒有電荷分享的情形下,通道CH(N+4)在驅動期間T2中驅動資料線S(N+4)的電量為Q。從圖7可以看出,通道CH(N+4)驅動資料線S(N+4) 的電量降低至約略為(1/3)Q。雖然通道CH(N+6)驅動資料線S(N+6)的電量增加了約略為(1/3)Q,但第二通道(通道CH(N+2)、CH(N+4)與CH(N+6))的整體驅動電量約略為(1/3)Q+(1/3)Q=(2/3)Q,依然小於在沒有電荷分享的情形下的驅動電量Q。
再舉例來說,圖8是依照本發明另一實施例說明圖2所示源極驅動器200輸出綠色顯示畫面至圖1A所示顯示面板100的波形示意圖。於圖8中,橫軸表示時間,而縱軸表示電壓,其中虛線表示顯示面板100的共同電壓Vcom。當圖2所示源極驅動器200輸出綠色顯示畫面至圖1A所示顯示面板100時,資料線S(N+1)~S(N+6)的波形如圖8所示。
圖9是說明圖8所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。請參照圖2與圖9,在取樣期間T1(電荷分享期間)內,資料線S(N+1)、S(N+3)與S(N+5)得以經由第一電荷分享導線210彼此分享電荷。在取樣期間T1結束後進入驅動期間T2。假設在沒有電荷分享的情形下,通道CH(N+3)在驅動期間T2中驅動資料線S(N+3)的電量為Q。從圖9可以看出,通道CH(N+3)驅動資料線S(N+3)的電量降低至約略為(2/3)Q。
圖10是說明圖8所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。請參照圖2與圖10,在取樣期間T1(電荷分享期間)內資料線S(N+2)、S(N+4)與S(N+6)得以經由第二電荷分享導線220彼此分享電荷。假設在沒有電荷分享的情形下,通道CH(N+2)在驅動期間T2中驅動資料線S(N+2)的電量為Q。從圖 10可以看出,通道CH(N+2)驅動資料線S(N+2)的電量降低至約略為(1/3)Q。雖然通道CH(N+4)驅動資料線S(N+4)的電量增加了約略為(1/3)Q,但第二通道(通道CH(N+2)、CH(N+4)與CH(N+6))的整體驅動電量約略為(1/3)Q+(1/3)Q=(2/3)Q,依然小於在沒有電荷分享的情形下的驅動電量Q。
圖11是依照本發明又一實施例說明圖2所示源極驅動器200輸出藍色顯示畫面至圖1A所示顯示面板100的波形示意圖。於圖11中,橫軸表示時間,而縱軸表示電壓,其中虛線表示顯示面板100的共同電壓Vcom。當圖2所示源極驅動器200輸出藍色顯示畫面至圖1A所示顯示面板100時,資料線S(N+1)~S(N+6)的波形如圖11所示。
圖12是說明圖11所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。請參照圖2與圖12,在取樣期間T1(電荷分享期間)內,資料線S(N+1)、S(N+3)與S(N+5)得以經由第一電荷分享導線210彼此分享電荷。在取樣期間T1結束後進入驅動期間T2。假設在沒有電荷分享的情形下,通道CH(N+1)在驅動期間T2中驅動資料線S(N+1)的電量為Q。從圖12可以看出,通道CH(N+1)驅動資料線S(N+1)的電量降低至約略為(2/3)Q。
圖13是說明圖11所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。請參照圖2與圖13,在取樣期間T1(電荷分享期間)內資料線S(N+2)、S(N+4)與S(N+6)得以經由第二電荷分享導線220彼此分享電荷。假設在沒有電荷分享的情形下,通道 CH(N+6)在驅動期間T2中驅動資料線S(N+6)的電量為Q。從圖13可以看出,通道CH(N+6)驅動資料線S(N+6)的電量降低至約略為(1/3)Q。雖然通道CH(N+2)驅動資料線S(N+2)的電量增加了約略為(1/3)Q,但第二通道(通道CH(N+2)、CH(N+4)與CH(N+6))的整體驅動電量約略為(1/3)Q+(1/3)Q=(2/3)Q,依然小於在沒有電荷分享的情形下的驅動電量Q。
圖14是依照本發明更一實施例說明圖2所示源極驅動器200輸出青綠色(cyan)顯示畫面至圖1A所示顯示面板100的波形示意圖。於圖14中,橫軸表示時間,而縱軸表示電壓,其中虛線表示顯示面板100的共同電壓Vcom。當圖2所示源極驅動器200輸出青綠色顯示畫面至圖1A所示顯示面板100時,資料線S(N+1)~S(N+6)的波形如圖14所示。
圖15是說明圖14所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。請參照圖2與圖15,在取樣期間T1(電荷分享期間)內,資料線S(N+1)、S(N+3)與S(N+5)得以經由第一電荷分享導線210彼此分享電荷。在取樣期間T1結束後進入驅動期間T2。假設在沒有電荷分享的情形下,通道CH(N+1)在驅動期間T2中驅動資料線S(N+1)的電量為Q。從圖15可以看出,通道CH(N+1)驅動資料線S(N+1)的電量降低至約略為(1/3)Q。雖然通道CH(N+3)驅動資料線S(N+3)的電量增加了約略為(1/3)Q,但第一通道(通道CH(N+1)、CH(N+3)與CH(N+5))的整體驅動電量約略為(1/3)Q+(1/3)Q=(2/3)Q,依然小於在沒有電荷分享的情形下的驅動 電量Q。
圖16是說明圖14所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。請參照圖2與圖16,在取樣期間T1(電荷分享期間)內資料線S(N+2)、S(N+4)與S(N+6)得以經由第二電荷分享導線220彼此分享電荷。假設在沒有電荷分享的情形下,通道CH(N+2)在驅動期間T2中驅動資料線S(N+2)的電量為Q。從圖16可以看出,通道CH(N+2)驅動資料線S(N+2)的電量降低至約略為(2/3)Q。
圖17是依照本發明更一實施例說明圖2所示源極驅動器200輸出洋紅色(magenta)顯示畫面至圖1A所示顯示面板100的波形示意圖。於圖17中,橫軸表示時間,而縱軸表示電壓,其中虛線表示顯示面板100的共同電壓Vcom。當圖2所示源極驅動器200輸出洋紅色顯示畫面至圖1A所示顯示面板100時,資料線S(N+1)~S(N+6)的波形如圖17所示。
圖18是說明圖17所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。請參照圖2與圖18,在取樣期間T1(電荷分享期間)內,資料線S(N+1)、S(N+3)與S(N+5)得以經由第一電荷分享導線210彼此分享電荷。在取樣期間T1結束後進入驅動期間T2。假設在沒有電荷分享的情形下,通道CH(N+5)在驅動期間T2中驅動資料線S(N+5)的電量為Q。從圖18可以看出,通道CH(N+5)驅動資料線S(N+5)的電量降低至約略為(1/3)Q。雖然通道CH(N+1)驅動資料線S(N+1)的電量增加了約略為(1/3)Q,但第一通道(通 道CH(N+1)、CH(N+3)與CH(N+5))的整體驅動電量約略為(1/3)Q+(1/3)Q=(2/3)Q,依然小於在沒有電荷分享的情形下的驅動電量Q。
圖19是說明圖17所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。請參照圖2與圖19,在取樣期間T1(電荷分享期間)內資料線S(N+2)、S(N+4)與S(N+6)得以經由第二電荷分享導線220彼此分享電荷。假設在沒有電荷分享的情形下,通道CH(N+6)在驅動期間T2中驅動資料線S(N+6)的電量為Q。從圖19可以看出,通道CH(N+6)驅動資料線S(N+6)的電量降低至約略為(2/3)Q。
圖20是依照本發明更一實施例說明圖2所示源極驅動器200輸出黃色顯示畫面至圖1A所示顯示面板100的波形示意圖。於圖20中,橫軸表示時間,而縱軸表示電壓,其中虛線表示顯示面板100的共同電壓Vcom。當圖2所示源極驅動器200輸出黃色顯示畫面至圖1A所示顯示面板100時,資料線S(N+1)~S(N+6)的波形如圖20所示。
圖21是說明圖20所示資料線S(N+1)、S(N+3)與S(N+5)的局部波形示意圖。請參照圖2與圖21,在取樣期間T1(電荷分享期間)內,資料線S(N+1)、S(N+3)與S(N+5)得以經由第一電荷分享導線210彼此分享電荷。在取樣期間T1結束後進入驅動期間T2。假設在沒有電荷分享的情形下,通道CH(N+3)在驅動期間T2中驅動資料線S(N+3)的電量為Q。從圖21可以看出,通道CH(N+3) 驅動資料線S(N+3)的電量降低至約略為(1/3)Q。雖然通道CH(N+5)驅動資料線S(N+5)的電量增加了約略為(1/3)Q,但第一通道(通道CH(N+1)、CH(N+3)與CH(N+5))的整體驅動電量約略為(1/3)Q+(1/3)Q=(2/3)Q,依然小於在沒有電荷分享的情形下的驅動電量Q。
圖22是說明圖20所示資料線S(N+2)、S(N+4)與S(N+6)的局部波形示意圖。請參照圖2與圖22,在取樣期間T1(電荷分享期間)內資料線S(N+2)、S(N+4)與S(N+6)得以經由第二電荷分享導線220彼此分享電荷。假設在沒有電荷分享的情形下,通道CH(N+4)在驅動期間T2中驅動資料線S(N+4)的電量為Q。從圖22可以看出,通道CH(N+4)驅動資料線S(N+4)的電量降低至約略為(2/3)Q。
本發明的實施方式不應受限於圖2所示源極驅動器200。例如,圖23是依照本發明另一實施例說明一種源極驅動器2300的電路示意圖。圖23所示實施例可以參照圖2的相關說明而類推之。圖23所示源極驅動器2300還包括多個第三通道、多個第四通道、第三電荷分享導線2330、第四電荷分享導線2340、多個第三開關與多個第四開關。所述多個第三通道與所述多個第四通道可以任何排列結構配置於源極驅動器2300。舉例來說,在一些實施例中,所述多個第三通道可以是源極驅動器2300的第奇數個通道(例如通道CH(N+7)、CH(N+9)與CH(N+11)),而所述多個第四通道可以是源極驅動器2300的第偶數個通道(例如通道 CH(N+8)、CH(N+10)與CH(N+12))。這些通道經配置用以各自驅動顯示面板的不同資料線,例如(但不以此為限),通道CH(N+7)~CH(N+12)的輸出端可以分別耦接至顯示面板的資料線S(N+7)~S(N+12)。圖23所示通道CH(N+1)~CH(N+12)可以參照圖2所示通道CH(N+1)的相關說明而類推之。
於驅動期間T2,第三通道(例如通道CH(N+7)、CH(N+9)與CH(N+11))的輸出均屬於第一極性,而第四通道(例如通道CH(N+8)、CH(N+10)與CH(N+12))的輸出均屬於第二極性(不同於第一極性)。舉例來說,在第一個幀期間,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11)可以傳送屬於正極性的畫素電壓至資料線S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)與S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12)可以傳送屬於負極性的畫素電壓至資料線S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)與S(N+12)。在第二個幀期間,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11)可以傳送屬於負極性的畫素電壓至資料線S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)與S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12)可以傳送屬於正極性的畫素電壓至資料線S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)與S(N+12)。
第三電荷分享導線2330電性隔絕於第一電荷分享導線210與第二電荷分享導線220。第四電荷分享導線2340電性隔絕 於第一電荷分享導線210、第二電荷分享導線220與第三電荷分享導線2330。所述多個第三開關(例如開關SW(N+7)、SW(N+9)與SW(N+11))的第一端共同耦接至第三電荷分享導線2330,而這些第三開關的第二端以一對一方式各自耦接至第三通道(例如通道CH(N+7)、CH(N+9)與CH(N+11))的輸出端。所述多個第四開關(例如開關SW(N+8)、SW(N+10)與SW(N+12))的第一端共同耦接至第四電荷分享導線2340,而這些第四開關的第二端以一對一方式各自耦接至第四通道(例如通道CH(N+8)、CH(N+10)與CH(N+12))的輸出端。
開關SW(N+1)~SW(N+12)的控制端共同耦接同一個控制信號(例如閂鎖訊號LD)。於電荷分享期間內(例如取樣期間T1),第一開關(例如開關SW(N+1)、SW(N+3)與SW(N+5))係同時導通以使這些第一開關所耦接之第一通道(例如通道CH(N+1)、CH(N+3)與CH(N+5))彼此電荷分享,第二開關(例如開關SW(N+2)、SW(N+4)與SW(N+6))係同時導通以使這些第二開關所耦接之第二通道(例如通道CH(N+2)、CH(N+4)與CH(N+6))彼此電荷分享,第三開關(例如開關SW(N+7)、SW(N+9)與SW(N+11))係同時導通以使這些第三開關所耦接之第三通道(例如通道CH(N+7)、CH(N+9)與CH(N+11))彼此電荷分享,以及第四開關(例如開關SW(N+8)、SW(N+10)與SW(N+12))係同時導通以使這些第四開關所耦接之第四通道(例如通道CH(N+8)、CH(N+10)與CH(N+12))彼此電荷分享。
圖24是依照本發明又一實施例說明一種源極驅動器2400的電路示意圖。圖24所示實施例可以參照圖2或圖23的相關說明而類推之。於圖24所示實施例中,源極驅動器2400包括多個第一通道與多個第二通道。所述多個第一通道與所述多個第二通道可以任何排列結構配置於源極驅動器2400。舉例來說,在一些實施例中,所述多個第一通道可以是源極驅動器2400的第奇數個通道(例如通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11)),而所述多個第二通道可以是源極驅動器2400的第偶數個通道(例如通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12))。這些通道經配置用以各自驅動顯示面板的不同資料線。例如(但不以此為限),通道CH(N+1)~CH(N+12)的輸出端可以分別耦接至顯示面板的資料線S(N+1)~S(N+12)。圖24所示通道CH(N+1)~CH(N+12)可以參照圖2所示通道CH(N+1)的相關說明而類推之。
於驅動期間T2,第一通道(例如通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11))的輸出均屬於第一極性,而第二通道(例如通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12))的輸出均屬於第二極性(不同於第一極性)。舉例來說,在第一個幀期間,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11)可以傳送屬於正極性的畫素電壓至資料線S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)與S(N+11),以及通道CH(N+2)、 CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12)可以傳送屬於負極性的畫素電壓至資料線S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)與S(N+12)。在第二個幀期間,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11)可以傳送屬於負極性的畫素電壓至資料線S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)與S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12)可以傳送屬於正極性的畫素電壓至資料線S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)與S(N+12)。
第一電荷分享導線2410與第二電荷分享導線2420可以參照圖2所示第一電荷分享導線210與第二電荷分享導線220的相關說明。所述多個第一開關(例如開關SW(N+1)、SW(N+3)、SW(N+5)、SW(N+7)、SW(N+9)與SW(N+11))的第一端共同耦接至第一電荷分享導線2410,而這些第一開關的第二端以一對一方式各自耦接至第一通道(例如通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11))的輸出端。所述多個第二開關(例如開關SW(N+2)、SW(N+4)、SW(N+6)、SW(N+8)、SW(N+10)與SW(N+12))的第一端共同耦接至第二電荷分享導線2420,而這些第二開關的第二端以一對一方式各自耦接至第二通道(例如通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12))的輸出端。
開關SW(N+1)~SW(N+12)的控制端共同耦接同一個控制信號(例如閂鎖訊號LD)。於電荷分享期間內(例如取樣期間 T1),第一開關(例如開關SW(N+1)、SW(N+3)、SW(N+5)、SW(N+7)、SW(N+9)與SW(N+11))係同時導通以使這些第一開關所耦接之第一通道(例如通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11))彼此電荷分享,而第二開關(例如開關SW(N+2)、SW(N+4)、SW(N+6)、SW(N+8)、SW(N+10)與SW(N+12))係同時導通以使這些第二開關所耦接之第二通道(例如通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12))彼此電荷分享。
在其他實施例中,共同耦接至同一條電荷分享導線的多個通道可以是屬於相同極性的任何通道。舉例來說,圖25是依照本發明更一實施例說明一種源極驅動器2500的電路示意圖。圖25所示實施例可以參照圖2或圖23的相關說明而類推之。圖25所示源極驅動器2500包括多個第一通道、多個第二通道、多個第三通道與多個第四通道。所述多個第一、第二、第三與第四通道可以任何排列結構配置於源極驅動器2500。如同圖25所繪示之範例,所述多個第一通道可以是源極驅動器2500的通道CH(N+1)、CH(N+3)與CH(N+11),所述多個第二通道可以是源極驅動器2500的通道CH(N+2)、CH(N+6)與CH(N+8),所述多個第三通道可以是源極驅動器2500的通道CH(N+5)、CH(N+7)與CH(N+9),而所述多個第四通道可以是源極驅動器2500的通道CH(N+4)、CH(N+10)與CH(N+12)。通道CH(N+1)~CH(N+12)的輸出端可以分別耦接至顯示面板的資料線S(N+1)~S(N+12)。圖25所示通道 CH(N+1)~CH(N+12)可以參照圖2所示通道CH(N+1)的相關說明而類推之。
於驅動期間T2,第一通道(例如通道CH(N+1)、CH(N+3)與CH(N+11))與第三通道(例如通道CH(N+5)、CH(N+7)與CH(N+9))的輸出均屬於第一極性,而第二通道(例如通道CH(N+2)、CH(N+6)與CH(N+8))與第四通道(例如通道CH(N+4)、CH(N+10)與CH(N+12))的輸出均屬於第二極性(不同於第一極性)。舉例來說,在第一個幀期間,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11)可以傳送屬於正極性的畫素電壓至資料線S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)與S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12)可以傳送屬於負極性的畫素電壓至資料線S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)與S(N+12)。在第二個幀期間,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)與CH(N+11)可以傳送屬於負極性的畫素電壓至資料線S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)與S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)與CH(N+12)可以傳送屬於正極性的畫素電壓至資料線S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)與S(N+12)。
圖25所示源極驅動器2500還包括第一電荷分享導線2510、第二電荷分享導線2520、第三電荷分享導線2530、第四電荷分享導線2540、多個第一開關(例如開關SW(N+1)、SW(N+3) 與SW(N+11))、多個第二開關(例如開關SW(N+2)、SW(N+6)與SW(N+8))、多個第三開關(例如開關SW(N+5)、SW(N+7)與SW(N+9))與多個第四開關(例如開關SW(N+4)、SW(N+10)與SW(N+12))。電荷分享導線2510、2520、2530與2540彼此電性隔絕。開關SW(N+1)、SW(N+3)與SW(N+11)的第一端均耦接至第一電荷分享導線2510,而開關SW(N+1)、SW(N+3)與SW(N+11)的第二端以一對一方式各自耦接至通道CH(N+1)、CH(N+3)與CH(N+11)的輸出端。開關SW(N+2)、SW(N+6)與SW(N+8)的第一端均耦接至第二電荷分享導線2520,而開關SW(N+2)、SW(N+6)與SW(N+8)的第二端以一對一方式各自耦接至通道CH(N+2)、CH(N+6)與CH(N+8)的輸出端。開關SW(N+5)、SW(N+7)與SW(N+9)的第一端共同耦接至第三電荷分享導線2530,而開關SW(N+5)、SW(N+7)與SW(N+9)的第二端以一對一方式各自耦接至通道CH(N+5、CH(N+7)與CH(N+9)的輸出端。開關SW(N+4)、SW(N+10)與SW(N+12)的第一端共同耦接至第四電荷分享導線2540,而開關SW(N+4)、SW(N+10)與SW(N+12)的第二端以一對一方式各自耦接至通道CH(N+4)、CH(N+10)與CH(N+12)的輸出端。
開關SW(N+1)~SW(N+12)的控制端共同耦接同一個控制信號(例如閂鎖訊號LD)。於電荷分享期間內(例如取樣期間T1),開關SW(N+1)、SW(N+3)與SW(N+11)係同時導通以使通道CH(N+1)、CH(N+3)與CH(N+11)彼此電荷分享,開關SW(N+2)、SW(N+6)與SW(N+8)係同時導通以使通道CH(N+2)、CH(N+6)與 CH(N+8)彼此電荷分享,開關SW(N+5)、SW(N+7)與SW(N+9)係同時導通以使通道CH(N+5)、CH(N+7)與CH(N+9)彼此電荷分享,以及開關SW(N+4)、SW(N+10)與SW(N+12)係同時導通以使通道CH(N+4)、CH(N+10)與CH(N+12)彼此電荷分享。
以下說明一種源極驅動器的控制方法。源極驅動器包含多個第一通道與多個第二通道。多個第一開關與多個第二開關分別與這些第一通道與這些第二通道耦接。控制方法包括:該些第一開關與該些第二開關接收電荷分享控制信號以決定電荷分享模式。其中,當該些第一開關被導通時,該些第一通道彼此電荷分享;以及當該些第二開關被導通時,該些第二通道彼此電荷分享。
在一些實施例中(但不限於此),上述的控制方法更包括:該些第一通道與該些第二通道電性絕緣。
在一些實施例中(但不限於此),上述的控制方法,更包括:於電荷分享期間,該些第一開關與該些第二開關導通。
在一些實施例中(但不限於此),上述的控制方法,更包括:該些第一通道為第奇數個通道,而該些第二通道為第偶數個通道。
在一些實施例中(但不限於此),上述的控制方法,更包括:於驅動期間,該些第一通道的輸出均屬於第一極性,而該些第二通道的輸出均屬於不同於該第一極性的第二極性。
綜上所述,本發明諸實施例所述源極驅動器與顯示裝置可以使屬於相同極性的多個通道經由電荷分享導線而彼此分享電 荷。所述電荷分享係無關於源極驅動器所處理之影像畫面的內容。電荷分享開關(例如上述實施例所述開關SW(N+1)~SW(N+12))可以在每一個線掃描期間TL導通一次,而不論是否發生極性反轉。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
200‧‧‧源極驅動器
210‧‧‧第一電荷分享導線
220‧‧‧第二電荷分享導線
CH(N+1)、CH(N+2)、CH(N+3)、CH(N+4)、CH(N+5)、 CH(N+6)‧‧‧通道
LD‧‧‧閂鎖訊號
S(N+1)、S(N+2)、S(N+3)、S(N+4)、S(N+5)、S(N+6)‧‧‧資料線
SW(N+1)、SW(N+2)、SW(N+3)、SW(N+4)、SW(N+5)、SW(N+6)‧‧‧開關

Claims (19)

  1. 一種源極驅動器,包括:多個第一通道與多個第二通道,經配置以各自驅動一顯示面板的不同資料線,其中於一驅動期間,該些第一通道的輸出均屬於一第一極性,而該些第二通道的輸出均屬於不同於該第一極性的一第二極性;一第一電荷分享導線;一第二電荷分享導線,電性隔絕於該第一電荷分享導線;多個第一開關,其第一端均耦接至該第一電荷分享導線,而該些第一開關的第二端以一對一方式各自耦接至該些第一通道的輸出端;以及多個第二開關,其第一端均耦接至該第二電荷分享導線,而該些第二開關的第二端以一對一方式各自耦接至該些第二通道的輸出端,其中該些第一開關的控制端與該些第二開關的控制端共同耦接一控制信號,該源極驅動器係根據一閂鎖訊號以閂鎖影像資料,以及該閂鎖訊號係供作該控制訊號。
  2. 如申請專利範圍第1項所述的源極驅動器,其中於一電荷分享期間內,該些第一開關係同時導通以使該些第一開關所耦接之該些第一通道彼此電荷分享,該些第二開關係同時導通以使該些第二開關所耦接之該些第二通道彼此電荷分享。
  3. 如申請專利範圍第2項所述的源極驅動器,其中該電荷分享期間係發生於複數個連續的線掃描期間當中每一者內。
  4. 如申請專利範圍第1項所述的源極驅動器,其中該些第一開關與該些第二開關之導通與關閉係無關於該源極驅動器所處理之影像畫面的內容。
  5. 如申請專利範圍第1項所述的源極驅動器,其中該些第一通道為第奇數個通道,而該些第二通道為第偶數個通道。
  6. 如申請專利範圍第1項所述的源極驅動器,其中該些第一通道之數目為2以上之正整數,以及該些第二通道之數目為2以上之正整數。
  7. 如申請專利範圍第1項所述的源極驅動器,其中該些第一通道之數目等於該些第二通道之數目。
  8. 如申請專利範圍第1項所述的源極驅動器,其中該源極驅動器係以一行反轉模式來驅動該顯示面板。
  9. 一種源極驅動器,包括:多個第一通道與多個第二通道,經配置以各自驅動一顯示面板的不同資料線,其中於一驅動期間,該些第一通道的輸出均屬於一第一極性,而該些第二通道的輸出均屬於不同於該第一極性的一第二極性;一第一電荷分享導線;一第二電荷分享導線,電性隔絕於該第一電荷分享導線;多個第一開關,其第一端均耦接至該第一電荷分享導線,而該些第一開關的第二端以一對一方式各自耦接至該些第一通道的輸出端; 多個第二開關,其第一端均耦接至該第二電荷分享導線,而該些第二開關的第二端以一對一方式各自耦接至該些第二通道的輸出端;多個第三通道與多個第四通道,經配置以各自驅動該顯示面板的不同資料線,其中於該驅動期間,該些第三通道的輸出均屬於該第一極性,而該些第四通道的輸出均屬於該第二極性;一第三電荷分享導線,電性隔絕於該第一電荷分享導線與該第二電荷分享導線;一第四電荷分享導線,電性隔絕於該第一電荷分享導線、該第二電荷分享導線與該第三電荷分享導線;多個第三開關,其第一端均耦接至該第三電荷分享導線,而該些第三開關的第二端以一對一方式各自耦接至該些第三通道的輸出端;以及多個第四開關,其第一端均耦接至該第四電荷分享導線,而該些第四開關的第二端以一對一方式各自耦接至該些第四通道的輸出端。
  10. 如申請專利範圍第9項所述的源極驅動器,其中於一電荷分享期間內,該些第一開關係同時導通以使該些第一開關所耦接之該些第一通道彼此電荷分享,該些第二開關係同時導通以使該些第二開關所耦接之該些第二通道彼此電荷分享,該些第三開關係同時導通以使該些第三開關所耦接之該些第三通道彼此電荷分享,以及該些第四開關係同時導通以使該些第四開關所耦接之 該些第四通道彼此電荷分享。
  11. 如申請專利範圍第9項所述的源極驅動器,其中該些第一、第二、第三與第四開關的控制端共同耦接一控制信號。
  12. 一種顯示裝置,包括:一顯示面板;以及一源極驅動器,用於驅動該顯示面板,其中該源極驅動器包括:多個第一通道與多個第二通道,經配置以各自驅動該顯示面板的不同資料線,其中於一驅動期間,該些第一通道的輸出均屬於一第一極性,而該些第二通道的輸出均屬於不同於該第一極性的一第二極性;一第一電荷分享導線;一第二電荷分享導線,電性隔絕於該第一電荷分享導線;多個第一開關,其第一端均耦接至該第一電荷分享導線,而該些第一開關的第二端以一對一方式各自耦接至該些第一通道的輸出端;以及多個第二開關,其第一端均耦接至該第二電荷分享導線,而該些第二開關的第二端以一對一方式各自耦接至該些第二通道的輸出端,其中該些第一開關的控制端與該些第二開關的控制端共同耦接一控制信號,該源極驅動器係根據一閂鎖訊號以閂鎖影像資料,以及該閂鎖訊號係供作該控制訊號。
  13. 如申請專利範圍第12項所述的顯示裝置,其中該顯示面板係具有Zigzag畫素結構。
  14. 如申請專利範圍第12項所述的顯示裝置,其中該些第一開關的控制端與該些第二開關的控制端共同耦接一控制信號。
  15. 一種源極驅動器的控制方法,該源極驅動器包含多個第一通道與多個第二通道,多個第一開關與多個第二開關分別與該些第一通道與該些第二通道耦接,該控制方法包括:該些第一開關與該些第二開關接收一電荷分享控制信號以決定一電荷分享模式,其中,當該些第一開關被導通時,該些第一通道彼此電荷分享,當該些第二開關被導通時,該些第二通道彼此電荷分享,其中該些第一開關與該些第二開關共同受控於一控制信號,該源極驅動器係根據一閂鎖訊號以閂鎖影像資料,以及該閂鎖訊號係供作該控制訊號。
  16. 如申請專利範圍第15項所述的源極驅動器的控制方法,更包括:該些第一通道與該些第二通道電性絕緣。
  17. 如申請專利範圍第15項所述的源極驅動器的控制方法,更包括:於一電荷分享期間,該些第一開關與該些第二開關導通。
  18. 如申請專利範圍第15項所述的源極驅動器的控制方法,更包括:該些第一通道為第奇數個通道,而該些第二通道為第偶數個 通道。
  19. 如申請專利範圍第15項所述的源極驅動器的控制方法,更包括:於一驅動期間,該些第一通道的輸出均屬於一第一極性,而該些第二通道的輸出均屬於不同於該第一極性的一第二極性。
TW103142412A 2014-04-28 2014-12-05 源極驅動器與其控制方法與顯示裝置 TWI539436B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/676,801 US20150310816A1 (en) 2014-04-28 2015-04-01 Source driver and control method thereof and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US201461985453P 2014-04-28 2014-04-28

Publications (2)

Publication Number Publication Date
TW201541448A TW201541448A (zh) 2015-11-01
TWI539436B true TWI539436B (zh) 2016-06-21

Family

ID=54412543

Family Applications (2)

Application Number Title Priority Date Filing Date
TW103135520A TWI544382B (zh) 2014-04-28 2014-10-14 觸控面板模組
TW103142412A TWI539436B (zh) 2014-04-28 2014-12-05 源極驅動器與其控制方法與顯示裝置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW103135520A TWI544382B (zh) 2014-04-28 2014-10-14 觸控面板模組

Country Status (2)

Country Link
CN (2) CN105022524B (zh)
TW (2) TWI544382B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110728958B (zh) * 2018-07-16 2022-07-19 联咏科技股份有限公司 源极驱动器
CN110459182A (zh) * 2019-06-11 2019-11-15 惠科股份有限公司 一种显示面板的电荷分享电路、方法和显示面板

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1296661C (zh) * 2002-03-29 2007-01-24 大金工业株式会社 冷冻装置
TWI423228B (zh) * 2009-01-23 2014-01-11 Novatek Microelectronics Corp 用於一液晶顯示裝置之驅動方法及其相關裝置
KR101192583B1 (ko) * 2010-10-28 2012-10-18 삼성디스플레이 주식회사 액정 표시 패널, 액정 표시 장치 및 액정 표시 장치의 구동 방법
KR101738645B1 (ko) * 2010-11-08 2017-05-23 삼성디스플레이 주식회사 터치 스크린 패널 및 그 제조방법
TWI446253B (zh) * 2011-04-08 2014-07-21 Elan Microelectronics Corp Single - layer sensing layer of two - dimensional capacitive touchpad
CN103383612B (zh) * 2012-05-02 2016-05-18 嘉善凯诺电子有限公司 自身电容型触控装置与其操作方法
CN103456267B (zh) * 2013-08-26 2015-12-02 北京京东方光电科技有限公司 触控显示驱动电路及其驱动方法和显示装置

Also Published As

Publication number Publication date
TW201541448A (zh) 2015-11-01
CN105022524B (zh) 2018-11-30
CN105022524A (zh) 2015-11-04
TW201541312A (zh) 2015-11-01
CN105023546A (zh) 2015-11-04
TWI544382B (zh) 2016-08-01

Similar Documents

Publication Publication Date Title
US10242634B2 (en) Display device
TWI517119B (zh) 源極驅動電路、顯示器與其操作方法
US10783848B2 (en) Display device subpixel activation patterns
CN109036319B (zh) 显示面板的驱动方法、装置、设备及存储介质
US10593278B2 (en) Display device subpixel activation patterns
US6525710B1 (en) Driver of liquid crystal display
CN101083066B (zh) 显示设备、驱动显示设备的装置和显示设备的驱动方法
US20140111410A1 (en) Display and display panel
EP2315197B1 (en) Liquid crystal display device, driving device for liquid crystal display panel, and liquid crystal display panel
CN106991953A (zh) 像素驱动电路、驱动方法及显示装置
WO2017113438A1 (zh) 栅极驱动电路和使用栅极驱动电路的显示器
US8284147B2 (en) Source driver, display device using the same and driving method of source driver
JP2008046485A (ja) 表示装置、表示パネルの駆動装置、及び表示装置の駆動方法
CN101887676A (zh) 源极驱动器
JP2007052396A (ja) 駆動回路、表示装置及び表示装置の駆動方法
JP2008292837A (ja) 表示装置
CN106875917B (zh) 扫描驱动电路与阵列基板
TWI412852B (zh) 具有電荷分享架構之顯示面板之畫素結構及其驅動方法
WO2018036088A1 (zh) Amoled扫描驱动电路及方法、液晶显示面板及装置
US20170116948A1 (en) Display apparatus and method for driving pixel thereof
CN101364446A (zh) 移位缓存器
WO2017208954A1 (ja) 映像信号線駆動回路およびそれを備える表示装置、ならびに映像信号線の駆動方法
JP2018084814A (ja) 平板パネル表示装置のデータ駆動回路
US20110032245A1 (en) Source driver
CN107909973B (zh) 液晶显示装置