CN105023546A - 源极驱动器与其控制方法与显示装置 - Google Patents

源极驱动器与其控制方法与显示装置 Download PDF

Info

Publication number
CN105023546A
CN105023546A CN201510108464.9A CN201510108464A CN105023546A CN 105023546 A CN105023546 A CN 105023546A CN 201510108464 A CN201510108464 A CN 201510108464A CN 105023546 A CN105023546 A CN 105023546A
Authority
CN
China
Prior art keywords
those
switches
charge share
source electrode
wire
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510108464.9A
Other languages
English (en)
Inventor
曾祥云
黄如琳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Publication of CN105023546A publication Critical patent/CN105023546A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Position Input By Displaying (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种源极驱动器与其控制方法与显示装置。源极驱动器包括多个第一通道、多个第二通道、第一导线、第二导线、多个第一开关以及多个第二开关。在驱动期间,第一通道的输出均属于第一极性,而第二通道的输出均属于不同于第一极性的第二极性。第一开关的第一端均耦接至第一导线。第一开关的第二端耦接至第一通道的输出端。第二开关的第一端均耦接至第二导线。第二开关的第二端耦接至第二通道的输出端。

Description

源极驱动器与其控制方法与显示装置
技术领域
本发明是有关于一种电子装置,且特别是有关于一种源极驱动器、源极驱动器的控制方法与显示装置。
背景技术
在显示装置的驱动电路中,源极驱动器(source driver)为一重要元件。源极驱动器可以转换数字的图像数据信号为模拟的像素电压(pixel voltage),并提供像素电压通过显示面板的不同数据线至已被开启的像素中,进而将像素电压存储于像素中的存储电容中。由于液晶本身的特性关系,源极驱动器在驱动显示面板的液晶时,需要频繁地使液晶极性反转。针对不同耗能需求,也发展出许多不同的液晶极性反转驱动模式。例如,极性反转驱动模式可能有列反转(column inversion)模式、点反转(dot inversion)模式或其他极性反转模式。
为了降低源极驱动器的电力消耗,现有电荷分享(charge sharing)技术是将属于不同极性的两相邻数据线彼此分享电荷。现有源极驱动器的电荷分享功能只有在极性反转的初始期间才会作用。无论如何,例如在列反转模式的应用中,源极驱动器的同一个驱动通道在同一个帧期间(frame period)会输出相同极性的像素电压,使得现有源极驱动器在同一个帧期间只进行一次电荷分享。
发明内容
本发明提供一种源极驱动器、源极驱动器的控制方法与显示装置,以降低源极驱动器的电力消耗。
本发明实施例提供一种源极驱动器,包括多个第一通道、多个第二通道、第一电荷分享导线、第二电荷分享导线、多个第一开关以及多个第二开关。这些第一通道与第二通道经配置用以各自驱动显示面板的不同数据线。在一驱动期间,这些第一通道的输出均属于第一极性,而这些第二通道的输出均属于不同于第一极性的第二极性。这些第一开关的第一端均耦接至第一电荷分享导线。这些第一开关的第二端以一对一方式各自耦接至这些第一通道的输出端。第二电荷分享导线电性隔绝于第一电荷分享导线。这些第二开关的第一端均耦接至第二电荷分享导线。这些第二开关的第二端以一对一方式各自耦接至这些第二通道的输出端。
本发明实施例提供一种源极驱动器,包括多个第一通道、多个第二通道、一或多条第一电荷分享导线、一或多条第二电荷分享导线、一或多组第一开关以及一或多组第二开关。这些第一通道与多个第二通道经配置用以各自驱动显示面板的不同数据线。在驱动期间,这些第一通道的输出均属于第一极性,而这些第二通道的输出均属于不同于第一极性的第二极性。一或多组第一开关分别对应于一或多条第一电性分享导线。该一或多组第一开关当中每一个包括多个第一开关。这些第一开关的第一端均耦接至所对应的第一电荷分享导线,而这些第一开关的第二端以一对一方式各自耦接至这些第一通道的输出端。所述一或多条第二电荷分享导线彼此电性隔绝于所述一或多条第一电荷分享导线。一或多组第二开关分别对应于一或多条第二电性分享导线。该一或多组第二开关当中每一个包括多个第二开关。这些第二开关的第一端均耦接至所对应的第二电荷分享导线,而这些第二开关的第二端以一对一方式各自耦接至这些第二通道的输出端。
本发明实施例提供一种显示装置,包括显示面板以及源极驱动器。源极驱动器用于驱动该面板。源极驱动器包括多个第一通道、多个第二通道、第一电荷分享导线、第二电荷分享导线、多个第一开关以及多个第二开关。这些第一通道与第二通道经配置用以各自驱动显示面板的不同数据线。在驱动期间,这些第一通道的输出均属于第一极性,而这些第二通道的输出均属于不同于第一极性的第二极性。这些第一开关的第一端均耦接至第一电荷分享导线,而这些第一开关的第二端以一对一方式各自耦接至这些第一通道的输出端。第二电荷分享导线电性隔绝于第一电荷分享导线。这些第二开关的第一端均耦接至第二电荷分享导线,而这些第二开关的第二端以一对一方式各自耦接至这些第二通道的输出端。
在本发明的一实施例中,在电荷分享期间内,这些第一开关同时导通以使这些第一开关所耦接的这些第一通道彼此电荷分享,这些第二开关同时导通以使这些第二开关所耦接的这些第二通道彼此电荷分享。
在本发明的一实施例中,上述的电荷分享期间发生于复数个连续的线扫描期间(scan line period)当中每一个内。
在本发明的一实施例中,上述的第一开关的控制端与第二开关的控制端共同耦接同一控制信号。
在本发明的一实施例中,上述的源极驱动器根据闩锁信号(Latch signal)以闩锁图像数据,以及其中该闩锁信号供作该控制信号。
在本发明的一实施例中,上述的第一开关与第二开关的导通与关闭无关于该源极驱动器所处理的图像画面的内容。
在本发明的一实施例中,上述的第一通道为第奇数个通道,而第二通道为第偶数个通道。
在本发明的一实施例中,上述的第一通道的数目为2以上的正整数,以及第二通道的数目为2以上的正整数。
在本发明的一实施例中,上述的第一通道的数目等于第二通道的数目。
在本发明的一实施例中,上述的源极驱动器以列反转(column inversion)模式来驱动该显示面板。
在本发明的一实施例中,上述的源极驱动器还包括多个第三通道、多个第四通道、第三电荷分享导线、第四电荷分享导线、多个第三开关以及多个第四开关。第三通道与第四通道经配置用以各自驱动显示面板的不同数据线。在该驱动期间,这些第三通道的输出均属于第一极性,而这些第四通道的输出均属于第二极性。第三电荷分享导线电性隔绝于第一电荷分享导线与第二电荷分享导线。第四电荷分享导线电性隔绝于第一电荷分享导线、第二电荷分享导线与第三电荷分享导线。这些第三开关的第一端均耦接至第三电荷分享导线,而这些第三开关的第二端以一对一方式各自耦接至这些第三通道的输出端。这些第四开关的第一端均耦接至第四电荷分享导线,而这些第四开关的第二端以一对一方式各自耦接至这些第四通道的输出端。
在本发明的一实施例中,在电荷分享期间内,这些第一开关同时导通以使这些第一开关所耦接的这些第一通道彼此电荷分享,这些第二开关同时导通以使这些第二开关所耦接的这些第二通道彼此电荷分享,这些第三开关同时导通以使这些第三开关所耦接的这些第三通道彼此电荷分享,以及这些第四开关同时导通以使这些第四开关所耦接的这些第四通道彼此电荷分享。
在本发明的一实施例中,上述的第一、第二、第三与第四开关的控制端共同耦接同一控制信号。
在本发明的一实施例中,上述的显示面板具有Zigzag像素结构。
本发明实施例提供一种源极驱动器的控制方法。该源极驱动器包含多个第一通道与多个第二通道。多个第一开关与多个第二开关分别与该些第一通道与该些第二通道耦接。该方法包括:该些第一开关与该些第二开关接收电荷分享控制信号以决定电荷分享模式,其中当该些第一开关被导通,该些第一通道彼此电荷分享,当该些第二开关被导通,该些第二通道彼此电荷分享。
在本发明的一实施例中,上述的方法包括:该些第一通道与该些第二通道电性绝缘。
在本发明的一实施例中,上述的方法包括:于电荷分享期间,该些第一开关与该些第二开关导通。
在本发明的一实施例中,上述的方法包括:该些第一通道为第奇数个通道,而该些第二通道为第偶数个通道。
在本发明的一实施例中,上述的方法包括:于驱动期间,该些第一通道的输出均属于第一极性,而该些第二通道的输出均属于不同于该第一极性的第二极性。
基于上述,本发明实施例所述源极驱动器与显示装置可以使属于相同极性的多个通道通过电荷分享导线而彼此分享电荷,以降低源极驱动器的电力消耗。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1A与图1B是依照本发明实施例说明一种显示装置的显示面板的布局示意图;
图2是依照本发明实施例说明一种源极驱动器的电路示意图;
图3是依照本发明一些实施例说明图2所示通道CH(N+1)的电路方块示意图;
图4是依照本发明一实施例说明图2与图3所示闩锁信号LD的波形示意图;
图5是依照本发明实施例说明图2所示源极驱动器输出红色显示画面至图1A所示显示面板的波形示意图;
图6是说明图5所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图;
图7是说明图5所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图;
图8是依照本发明另一实施例说明图2所示源极驱动器输出绿色显示画面至图1A所示显示面板的波形示意图;
图9是说明图8所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图;
图10是说明图8所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图;
图11是依照本发明又一实施例说明图2所示源极驱动器输出蓝色显示画面至图1A所示显示面板的波形示意图;
图12是说明图11所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图;
图13是说明图11所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图;
图14是依照本发明更一实施例说明图2所示源极驱动器输出青绿色(cyan)显示画面至图1A所示显示面板的波形示意图;
图15是说明图14所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图;
图16是说明图14所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图;
图17是依照本发明更一实施例说明图2所示源极驱动器输出洋红色(magenta)显示画面至图1A所示显示面板的波形示意图;
图18是说明图17所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图;
图19是说明图17所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图;
图20是依照本发明更一实施例说明图2所示源极驱动器输出黄色显示画面至图1A所示显示面板的波形示意图;
图21是说明图20所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图;
图22是说明图20所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图;
图23是依照本发明另一实施例说明一种源极驱动器的电路示意图;
图24是依照本发明又一实施例说明一种源极驱动器的电路示意图;
图25是依照本发明更一实施例说明一种源极驱动器的电路示意图。
附图标记说明:
100:显示面板;
200:源极驱动器;
210:第一电荷分享导线;
220:第二电荷分享导线;
310:线闩锁器;
320:数字模拟转换器;
330:输出缓冲器;
2300:源极驱动器
2330:第三电荷分享导线;
2340:第四电荷分享导线;
2400:源极驱动器;
2410:第一电荷分享导线;
2420:第二电荷分享导线;
2500:源极驱动器;
2510:第一电荷分享导线;
2520:第二电荷分享导线;
2530:第三电荷分享导线;
2540:第四电荷分享导线;
(B):蓝色像素;
(G):绿色像素;
(R):红色像素;
CH(N+1)、CH(N+2)、CH(N+3)、CH(N+4)、CH(N+5)、CH(N+6)、CH(N+7)、CH(N+8)、CH(N+9)、CH(N+10)、CH(N+11)、CH(N+12):通道;
G(M+1)、G(M+2)、G(M+3)、G(M+4):扫描线;
LD:闩锁信号;
Q:电量;
S(N+1)、S(N+2)、S(N+3)、S(N+4)、S(N+5)、S(N+6)、S(N+7)、S(N+8)、S(N+9)、S(N+10)、S(N+11)、S(N+12):数据线;
SP:子像素数据;
SW(N+1)、SW(N+2)、SW(N+3)、SW(N+4)、SW(N+5)、SW(N+6)、SW(N+7)、SW(N+8)、SW(N+9)、SW(N+10)、SW(N+11)、SW(N+12):开关;
T1:采样期间;
T2:驱动期间;
TL:线扫描期间;
Vcom:共同电压。
具体实施方式
在本案说明书全文(包括申请专利范围)中所使用的“耦接”一词可指任何直接或间接的连接手段。举例而言,若文中描述第一装置耦接于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以通过其他装置或某种连接手段而间接地连接至该第二装置。另外,凡可能之处,在附图及实施方式中使用相同标号的元件/构件/步骤代表相同或类似部分。不同实施例中使用相同标号或使用相同用语的元件/构件/步骤可以相互参照相关说明。
图1A与图1B是依照本发明实施例说明一种显示装置的显示面板100的布局示意图。本实施例所示显示面板100是具有Zigzag像素结构,然而本发明不应受限于此。在其他实施例中,显示面板100可以是其他任何类型/结构的显示面板。图1A与图1B标示“(B)”的方块表示蓝色像素(pixel),标示“(R)”的方块表示红色像素,而标示“(G)”的方块表示绿色像素。这些像素的开关晶体管的栅极耦接至对应的栅极线(或称扫描线),例如图1A与图1B所示扫描线G(M+1)、G(M+2)、G(M+3)与G(M+4)。这些像素的开关晶体管的源极耦接至对应的源极线(或称数据线),例如图1A与图1B所示数据线S(N+1)、S(N+2)、S(N+3)、S(N+4)、S(N+5)与S(N+6)。
源极驱动器(容后详述)将以列反转(column inversion)模式来驱动显示面板100。图1A是说明在第奇数个帧期间(frame period)中(例如第一个帧期间),显示面板100的这些像素的极性。图1A标示“+”的方块表示属于正极性的像素,而标示“-”的方块表示属于负极性的像素。在第奇数个帧期间中,配合扫描线G(M+1)~G(M+4)的扫描时序,源极驱动器(容后详述)可以利用数据线S(N+1)、S(N+3)与S(N+5)传送正极性的像素电压至对应的像素,以及利用数据线S(N+2)、S(N+4)与S(N+6)传送负极性的像素电压至对应的像素。图1B是说明在第偶数个帧期间中(例如第二个帧期间),显示面板100的这些像素的极性。在第偶数个帧期间中,配合在扫描线G(M+1)~G(M+4)的扫描信号的时序,源极驱动器(容后详述)可以利用数据线S(N+1)、S(N+3)与S(N+5)传送负极性的像素电压至对应的像素,以及利用数据线S(N+2)、S(N+4)与S(N+6)传送正极性的像素电压至对应的像素。
图2是依照本发明实施例说明一种源极驱动器200的电路示意图。源极驱动器200可以根据闩锁信号(Latch signal)LD以闩锁图像数据。源极驱动器200包括多个第一通道与多个第二通道。所述多个第一通道与所述多个第二通道可以任何排列结构配置于源极驱动器200。举例来说,在一些实施例中,所述多个第一通道可以是源极驱动器200的第奇数个通道(例如通道CH(N+1)、CH(N+3)与CH(N+5)),而所述多个第二通道可以是源极驱动器200的第偶数个通道(例如通道CH(N+2)、CH(N+4)与CH(N+6))。这些通道经配置用以各自驱动显示面板的不同数据线,例如(但不以此为限),通道CH(N+1)~CH(N+6)的输出端可以分别耦接至图1A与图1B所示显示面板100的数据线S(N+1)~S(N+6)。
本实施例并不限定通道CH(N+1)~CH(N+6)的实现方式。举例来说,图3是依照本发明一些实施例说明图2所示通道CH(N+1)的电路方块示意图。图2所示其他通道CH(N+2)~CH(N+6)可以参照通道CH(N+1)的相关说明而类推之。请参照图3,通道CH(N+1)可以包括线闩锁器(line latch)310、数字模拟转换器(digital to analog converter,简称DAC)320与输出缓冲器(outputbuffer)330。线闩锁器310可以依照闩锁信号LD的触发时序而闩锁/采样图像数据中的一子像素数据SP,以及将经闩锁的子像素数据输出给数字模拟转换器320。
图4是依照本发明一实施例说明图2与图3所示闩锁信号LD的波形示意图。图4所示期间TL表示线扫描期间(scan line period)。请参照图3与图4,当闩锁信号LD发生脉冲时(即图4所示采样期间T1),线闩锁器310受了此脉冲的触发而对子像素数据SP进行闩锁/采样。在采样期间T1中,线闩锁器310的输出保持在前一笔的数据,而输出缓冲器330的输出保持在高阻抗(high impedance,或称high-Z)状态。当闩锁信号LD的脉冲结束时,即图4所示驱动期间T2,线闩锁器310的输出端将经闩锁的子像素数据输出给数字模拟转换器320。
请参照图3,数字模拟转换器320的输入端耦接至线闩锁器310的输出端以接收所述经闩锁的子像素数据。数字模拟转换器320可以将数字的子像素数据转换为模拟的像素电压。此像素电压经过输出缓冲器330的增益后,被传送至显示面板100的数据线S(N+1)。
请参照图2,在驱动期间T2,第一通道(例如通道CH(N+1)、CH(N+3)与CH(N+5))的输出均属于第一极性,而第二通道(例如通道CH(N+2)、CH(N+4)与CH(N+6))的输出均属于第二极性(不同于第一极性)。举例来说,请参照图1A与图2,通道CH(N+1)、CH(N+3)与CH(N+5)可以通过数据线S(N+1)、S(N+3)与S(N+5)传送属于正极性的像素电压至对应的像素,以及通道CH(N+2)、CH(N+4)与CH(N+6)可以通过数据线S(N+2)、S(N+4)与S(N+6)传送属于负极性的像素电压至对应的像素。在另一帧期间,请参照图1B与图2,通道CH(N+1)、CH(N+3)与CH(N+5)可以通过数据线S(N+1)、S(N+3)与S(N+5)传送负极性的像素电压至对应的像素,以及通道CH(N+2)、CH(N+4)与CH(N+6)可以通过数据线S(N+2)、S(N+4)与S(N+6)传送正极性的像素电压至对应的像素。
图2所示源极驱动器200还包括第一电荷分享导线210、第二电荷分享导线220、多个第一开关(例如开关SW(N+1)、SW(N+3)与SW(N+5))与多个第二开关(例如开关SW(N+2)、SW(N+4)与SW(N+6))。第二电荷分享导线220电性隔绝于第一电荷分享导线210。开关SW(N+1)、SW(N+3)与SW(N+5)的第一端均耦接至第一电荷分享导线210,而开关SW(N+1)、SW(N+3)与SW(N+5)的第二端以一对一方式各自耦接至通道CH(N+1)、CH(N+3)与CH(N+5)的输出端。开关SW(N+2)、SW(N+4)与SW(N+6)的第一端均耦接至第二电荷分享导线220,而开关SW(N+2)、SW(N+4)与SW(N+6)的第二端以一对一方式各自耦接至通道CH(N+2)、CH(N+4)与CH(N+6)的输出端。
在电荷分享期间内,这些第一开关(例如开关SW(N+1)、SW(N+3)与SW(N+5))同时导通以使这些第一开关所耦接的不同第一通道(例如通道CH(N+1)、CH(N+3)与CH(N+5))彼此电荷分享,而这些第二开关(例如开关SW(N+2)、SW(N+4)与SW(N+6))也同时导通以使这些第二开关所耦接的不同第二通道(例如通道CH(N+2)、CH(N+4)与CH(N+6))彼此电荷分享。其中,该电荷分享期间可以发生于复数个连续的线扫描期间TL当中每一个内。举例来说,该电荷分享期间可以发生于图4所示采样期间T1中。
在图2所示实施例中,开关SW(N+1)~SW(N+6)的控制端共同耦接同一个控制信号(例如闩锁信号LD)。然而在其他实施例中,开关SW(N+1)~SW(N+6)的控制机制不以此为限。在另一些实施例中,开关SW(N+1)~SW(N+6)的控制机制不局限在同一控制信号。开关SW(N+1)~SW(N+6)可能分别由不同控制信号所控制。其中,开关SW(N+1)~SW(N+6)是在每一个线扫描期间TL都会导通一次。也就是说,开关SW(N+1)~SW(N+6)的导通与关闭无关于源极驱动器200所处理的图像画面的内容。在其他实施例中,进行电荷分享的通道数目可以是2个、4个、5个或更多个。
举例来说,图5是依照本发明实施例说明图2所示源极驱动器200输出红色显示画面至图1A所示显示面板100的波形示意图。在图5中,横轴表示时间,而纵轴表示电压,其中虚线表示显示面板100的共同电压Vcom。当像素电压大于共同电压Vcom时,此像素电压属于正极性。反之,当像素电压小于共同电压Vcom时,此像素电压属于负极性。源极驱动器200以列反转模式来驱动显示面板100。当图2所示源极驱动器200输出红色显示画面至图1A所示显示面板100时,数据线S(N+1)~S(N+6)的波形如图5所示。
图6是说明图5所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图。在驱动期间T2结束后进入电荷分享期间(例如采样期间T1)。请参照图2与图6,在采样期间T1内,第一开关(例如开关SW(N+1)、SW(N+3)与SW(N+5))均为导通,使得第一通道(例如通道CH(N+1)、CH(N+3)与CH(N+5))的输出端共同耦接至第一电荷分享导线210。因此,数据线S(N+1)、S(N+3)与S(N+5)在采样期间T1内得以通过第一电荷分享导线210彼此分享电荷,如图6所示。在采样期间T1结束后进入驱动期间T2。假设在没有电荷分享的情形下,通道CH(N+5)在驱动期间T2中驱动数据线S(N+5)的电量为Q。从图6可以看出,由于开关SW(N+1)~SW(N+6)是在每一个采样期间T1都会导通,使得通道CH(N+5)驱动数据线S(N+5)的电量降低至约略为(2/3)Q。
图7是说明图5所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图。请参照图2与图7,在采样期间T1(电荷分享期间)内,第二开关(例如开关SW(N+2)、SW(N+4)与SW(N+6))均为导通,使得第二通道(例如通道CH(N+2)、CH(N+4)与CH(N+6))的输出端共同耦接至第二电荷分享导线220。因此,数据线S(N+2)、S(N+4)与S(N+6)在采样期间T1内得以通过第二电荷分享导线220彼此分享电荷,如图7所示。假设在没有电荷分享的情形下,通道CH(N+4)在驱动期间T2中驱动数据线S(N+4)的电量为Q。从图7可以看出,通道CH(N+4)驱动数据线S(N+4)的电量降低至约略为(1/3)Q。虽然通道CH(N+6)驱动数据线S(N+6)的电量增加了约略为(1/3)Q,但第二通道(通道CH(N+2)、CH(N+4)与CH(N+6))的整体驱动电量约略为(1/3)Q+(1/3)Q=(2/3)Q,依然小于在没有电荷分享的情形下的驱动电量Q。
再举例来说,图8是依照本发明另一实施例说明图2所示源极驱动器200输出绿色显示画面至图1A所示显示面板100的波形示意图。在图8中,横轴表示时间,而纵轴表示电压,其中虚线表示显示面板100的共同电压Vcom。当图2所示源极驱动器200输出绿色显示画面至图1A所示显示面板100时,数据线S(N+1)~S(N+6)的波形如图8所示。
图9是说明图8所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图。请参照图2与图9,在采样期间T1(电荷分享期间)内,数据线S(N+1)、S(N+3)与S(N+5)得以通过第一电荷分享导线210彼此分享电荷。在采样期间T1结束后进入驱动期间T2。假设在没有电荷分享的情形下,通道CH(N+3)在驱动期间T2中驱动数据线S(N+3)的电量为Q。从图9可以看出,通道CH(N+3)驱动数据线S(N+3)的电量降低至约略为(2/3)Q。
图10是说明图8所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图。请参照图2与图10,在采样期间T1(电荷分享期间)内数据线S(N+2)、S(N+4)与S(N+6)得以通过第二电荷分享导线220彼此分享电荷。假设在没有电荷分享的情形下,通道CH(N+2)在驱动期间T2中驱动数据线S(N+2)的电量为Q。从图10可以看出,通道CH(N+2)驱动数据线S(N+2)的电量降低至约略为(1/3)Q。虽然通道CH(N+4)驱动数据线S(N+4)的电量增加了约略为(1/3)Q,但第二通道(通道CH(N+2)、CH(N+4)与CH(N+6))的整体驱动电量约略为(1/3)Q+(1/3)Q=(2/3)Q,依然小于在没有电荷分享的情形下的驱动电量Q。
图11是依照本发明又一实施例说明图2所示源极驱动器200输出蓝色显示画面至图1A所示显示面板100的波形示意图。在图11中,横轴表示时间,而纵轴表示电压,其中虚线表示显示面板100的共同电压Vcom。当图2所示源极驱动器200输出蓝色显示画面至图1A所示显示面板100时,数据线S(N+1)~S(N+6)的波形如图11所示。
图12是说明图11所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图。请参照图2与图12,在采样期间T1(电荷分享期间)内,数据线S(N+1)、S(N+3)与S(N+5)得以通过第一电荷分享导线210彼此分享电荷。在采样期间T1结束后进入驱动期间T2。假设在没有电荷分享的情形下,通道CH(N+1)在驱动期间T2中驱动数据线S(N+1)的电量为Q。从图12可以看出,通道CH(N+1)驱动数据线S(N+1)的电量降低至约略为(2/3)Q。
图13是说明图11所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图。请参照图2与图13,在采样期间T1(电荷分享期间)内数据线S(N+2)、S(N+4)与S(N+6)得以通过第二电荷分享导线220彼此分享电荷。假设在没有电荷分享的情形下,通道CH(N+6)在驱动期间T2中驱动数据线S(N+6)的电量为Q。从图13可以看出,通道CH(N+6)驱动数据线S(N+6)的电量降低至约略为(1/3)Q。虽然通道CH(N+2)驱动数据线S(N+2)的电量增加了约略为(1/3)Q,但第二通道(通道CH(N+2)、CH(N+4)与CH(N+6))的整体驱动电量约略为(1/3)Q+(1/3)Q=(2/3)Q,依然小于在没有电荷分享的情形下的驱动电量Q。
图14是依照本发明更一实施例说明图2所示源极驱动器200输出青绿色(cyan)显示画面至图1A所示显示面板100的波形示意图。在图14中,横轴表示时间,而纵轴表示电压,其中虚线表示显示面板100的共同电压Vcom。当图2所示源极驱动器200输出青绿色显示画面至图1A所示显示面板100时,数据线S(N+1)~S(N+6)的波形如图14所示。
图15是说明图14所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图。请参照图2与图15,在采样期间T1(电荷分享期间)内,数据线S(N+1)、S(N+3)与S(N+5)得以通过第一电荷分享导线210彼此分享电荷。在采样期间T1结束后进入驱动期间T2。假设在没有电荷分享的情形下,通道CH(N+1)在驱动期间T2中驱动数据线S(N+1)的电量为Q。从图15可以看出,通道CH(N+1)驱动数据线S(N+1)的电量降低至约略为(1/3)Q。虽然通道CH(N+3)驱动数据线S(N+3)的电量增加了约略为(1/3)Q,但第一通道(通道CH(N+1)、CH(N+3)与CH(N+5))的整体驱动电量约略为(1/3)Q+(1/3)Q=(2/3)Q,依然小于在没有电荷分享的情形下的驱动电量Q。
图16是说明图14所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图。请参照图2与图16,在采样期间T1(电荷分享期间)内数据线S(N+2)、S(N+4)与S(N+6)得以通过第二电荷分享导线220彼此分享电荷。假设在没有电荷分享的情形下,通道CH(N+2)在驱动期间T2中驱动数据线S(N+2)的电量为Q。从图16可以看出,通道CH(N+2)驱动数据线S(N+2)的电量降低至约略为(2/3)Q。
图17是依照本发明更一实施例说明图2所示源极驱动器200输出洋红色(magenta)显示画面至图1A所示显示面板100的波形示意图。在图17中,横轴表示时间,而纵轴表示电压,其中虚线表示显示面板100的共同电压Vcom。当图2所示源极驱动器200输出洋红色显示画面至图1A所示显示面板100时,数据线S(N+1)~S(N+6)的波形如图17所示。
图18是说明图17所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图。请参照图2与图18,在采样期间T1(电荷分享期间)内,数据线S(N+1)、S(N+3)与S(N+5)得以通过第一电荷分享导线210彼此分享电荷。在采样期间T1结束后进入驱动期间T2。假设在没有电荷分享的情形下,通道CH(N+5)在驱动期间T2中驱动数据线S(N+5)的电量为Q。从图18可以看出,通道CH(N+5)驱动数据线S(N+5)的电量降低至约略为(1/3)Q。虽然通道CH(N+1)驱动数据线S(N+1)的电量增加了约略为(1/3)Q,但第一通道(通道CH(N+1)、CH(N+3)与CH(N+5))的整体驱动电量约略为(1/3)Q+(1/3)Q=(2/3)Q,依然小于在没有电荷分享的情形下的驱动电量Q。
图19是说明图17所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图。请参照图2与图19,在采样期间T1(电荷分享期间)内数据线S(N+2)、S(N+4)与S(N+6)得以通过第二电荷分享导线220彼此分享电荷。假设在没有电荷分享的情形下,通道CH(N+6)在驱动期间T2中驱动数据线S(N+6)的电量为Q。从图19可以看出,通道CH(N+6)驱动数据线S(N+6)的电量降低至约略为(2/3)Q。
图20是依照本发明更一实施例说明图2所示源极驱动器200输出黄色显示画面至图1A所示显示面板100的波形示意图。在图20中,横轴表示时间,而纵轴表示电压,其中虚线表示显示面板100的共同电压Vcom。当图2所示源极驱动器200输出黄色显示画面至图1A所示显示面板100时,数据线S(N+1)~S(N+6)的波形如图20所示。
图21是说明图20所示数据线S(N+1)、S(N+3)与S(N+5)的局部波形示意图。请参照图2与图21,在采样期间T1(电荷分享期间)内,数据线S(N+1)、S(N+3)与S(N+5)得以通过第一电荷分享导线210彼此分享电荷。在采样期间T1结束后进入驱动期间T2。假设在没有电荷分享的情形下,通道CH(N+3)在驱动期间T2中驱动数据线S(N+3)的电量为Q。从图21可以看出,通道CH(N+3)驱动数据线S(N+3)的电量降低至约略为(1/3)Q。虽然通道CH(N+5)驱动数据线S(N+5)的电量增加了约略为(1/3)Q,但第一通道(通道CH(N+1)、CH(N+3)与CH(N+5))的整体驱动电量约略为(1/3)Q+(1/3)Q=(2/3)Q,依然小于在没有电荷分享的情形下的驱动电量Q。
图22是说明图20所示数据线S(N+2)、S(N+4)与S(N+6)的局部波形示意图。请参照图2与图22,在采样期间T1(电荷分享期间)内数据线S(N+2)、S(N+4)与S(N+6)得以通过第二电荷分享导线220彼此分享电荷。假设在没有电荷分享的情形下,通道CH(N+4)在驱动期间T2中驱动数据线S(N+4)的电量为Q。从图22可以看出,通道CH(N+4)驱动数据线S(N+4)的电量降低至约略为(2/3)Q。
本发明的实施方式不应受限于图2所示源极驱动器200。例如,图23是依照本发明另一实施例说明一种源极驱动器2300的电路示意图。图23所示实施例可以参照图2的相关说明而类推之。图23所示源极驱动器2300还包括多个第三通道、多个第四通道、第三电荷分享导线2330、第四电荷分享导线2340、多个第三开关与多个第四开关。所述多个第三通道与所述多个第四通道可以任何排列结构配置于源极驱动器2300。举例来说,在一些实施例中,所述多个第三通道可以是源极驱动器2300的第奇数个通道(例如通道CH(N+7)、CH(N+9)与CH(N+11)),而所述多个第四通道可以是源极驱动器2300的第偶数个通道(例如通道CH(N+8)、CH(N+10)与CH(N+12))。这些通道经配置用以各自驱动显示面板的不同数据线,例如(但不以此为限),通道CH(N+7)~CH(N+12)的输出端可以分别耦接至显示面板的数据线S(N+7)~S(N+12)。图23所示通道CH(N+1)~CH(N+12)可以参照图2所示通道CH(N+1)的相关说明而类推之。
在驱动期间T2,第三通道(例如通道CH(N+7)、CH(N+9)与CH(N+11))的输出均属于第一极性,而第四通道(例如通道CH(N+8)、CH(N+10)与CH(N+12))的输出均属于第二极性(不同于第一极性)。举例来说,在第一个帧期间,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11)可以传送属于正极性的像素电压至数据线S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)与S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12)可以传送属于负极性的像素电压至数据线S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)与S(N+12)。在第二个帧期间,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11)可以传送属于负极性的像素电压至数据线S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)与S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12)可以传送属于正极性的像素电压至数据线S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)与S(N+12)。
第三电荷分享导线2330电性隔绝于第一电荷分享导线210与第二电荷分享导线220。第四电荷分享导线2340电性隔绝于第一电荷分享导线210、第二电荷分享导线220与第三电荷分享导线2330。所述多个第三开关(例如开关SW(N+7)、SW(N+9)与SW(N+11))的第一端共同耦接至第三电荷分享导线2330,而这些第三开关的第二端以一对一方式各自耦接至第三通道(例如通道CH(N+7)、CH(N+9)与CH(N+11))的输出端。所述多个第四开关(例如开关SW(N+8)、SW(N+10)与SW(N+12))的第一端共同耦接至第四电荷分享导线2340,而这些第四开关的第二端以一对一方式各自耦接至第四通道(例如通道CH(N+8)、CH(N+10)与CH(N+12))的输出端。
开关SW(N+1)~SW(N+12)的控制端共同耦接同一个控制信号(例如闩锁信号LD)。在电荷分享期间内(例如采样期间T1),第一开关(例如开关SW(N+1)、SW(N+3)与SW(N+5))同时导通以使这些第一开关所耦接的第一通道(例如通道CH(N+1)、CH(N+3)与CH(N+5))彼此电荷分享,第二开关(例如开关SW(N+2)、SW(N+4)与SW(N+6))同时导通以使这些第二开关所耦接的第二通道(例如通道CH(N+2)、CH(N+4)与CH(N+6))彼此电荷分享,第三开关(例如开关SW(N+7)、SW(N+9)与SW(N+11))同时导通以使这些第三开关所耦接的第三通道(例如通道CH(N+7)、CH(N+9)与CH(N+11))彼此电荷分享,以及第四开关(例如开关SW(N+8)、SW(N+10)与SW(N+12))同时导通以使这些第四开关所耦接的第四通道(例如通道CH(N+8)、CH(N+10)与CH(N+12))彼此电荷分享。
图24是依照本发明又一实施例说明一种源极驱动器2400的电路示意图。图24所示实施例可以参照图2或图23的相关说明而类推之。在图24所示实施例中,源极驱动器2400包括多个第一通道与多个第二通道。所述多个第一通道与所述多个第二通道可以任何排列结构配置于源极驱动器2400。举例来说,在一些实施例中,所述多个第一通道可以是源极驱动器200的第奇数个通道(例如通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11)),而所述多个第二通道可以是源极驱动器200的第偶数个通道(例如通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12))。这些通道经配置用以各自驱动显示面板的不同数据线。例如(但不以此为限),通道CH(N+1)~CH(N+12)的输出端可以分别耦接至显示面板的数据线S(N+1)~S(N+12)。图24所示通道CH(N+1)~CH(N+12)可以参照图2所示通道CH(N+1)的相关说明而类推之。
在驱动期间T2,第一通道(例如通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11))的输出均属于第一极性,而第二通道(例如通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12))的输出均属于第二极性(不同于第一极性)。举例来说,在第一个帧期间,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11)可以传送属于正极性的像素电压至数据线S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)与S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12)可以传送属于负极性的像素电压至数据线S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)与S(N+12)。在第二个帧期间,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11)可以传送属于负极性的像素电压至数据线S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)与S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12)可以传送属于正极性的像素电压至数据线S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)与S(N+12)。
第一电荷分享导线2410与第二电荷分享导线2420可以参照图2所示第一电荷分享导线210与第二电荷分享导线220的相关说明。所述多个第一开关(例如开关SW(N+1)、SW(N+3)、SW(N+5)、SW(N+7)、SW(N+9)与SW(N+11))的第一端共同耦接至第一电荷分享导线2410,而这些第一开关的第二端以一对一方式各自耦接至第一通道(例如通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11))的输出端。所述多个第二开关(例如开关SW(N+2)、SW(N+4)、SW(N+6)、SW(N+8)、SW(N+10)与SW(N+12))的第一端共同耦接至第二电荷分享导线2420,而这些第二开关的第二端以一对一方式各自耦接至第二通道(例如通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12))的输出端。
开关SW(N+1)~SW(N+12)的控制端共同耦接同一个控制信号(例如闩锁信号LD)。在电荷分享期间内(例如采样期间T1),第一开关(例如开关SW(N+1)、SW(N+3)、SW(N+5)、SW(N+7)、SW(N+9)与SW(N+11))同时导通以使这些第一开关所耦接的第一通道(例如通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11))彼此电荷分享,而第二开关(例如开关SW(N+2)、SW(N+4)、SW(N+6)、SW(N+8)、SW(N+10)与SW(N+12))同时导通以使这些第二开关所耦接的第二通道(例如通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12))彼此电荷分享。
在其他实施例中,共同耦接至同一条电荷分享导线的多个通道可以是属于相同极性的任何通道。举例来说,图25是依照本发明更一实施例说明一种源极驱动器2500的电路示意图。图25所示实施例可以参照图2或图23的相关说明而类推之。图25所示源极驱动器2300包括多个第一通道、多个第二通道、多个第三通道与多个第四通道。所述多个第一、第二、第三与第四通道可以任何排列结构配置于源极驱动器2500。如同图25所示出的范例,所述多个第一通道可以是源极驱动器2500的通道CH(N+1)、CH(N+3)与CH(N+11),所述多个第二通道可以是源极驱动器2500的通道CH(N+2)、CH(N+6)与CH(N+8),所述多个第三通道可以是源极驱动器2500的通道CH(N+5)、CH(N+7)与CH(N+9),而所述多个第四通道可以是源极驱动器2500的通道CH(N+4)、CH(N+10)与CH(N+12)。通道CH(N+1)~CH(N+12)的输出端可以分别耦接至显示面板的数据线S(N+1)~S(N+12)。图25所示通道CH(N+1)~CH(N+12)可以参照图2所示通道CH(N+1)的相关说明而类推之。
在驱动期间T2,第一通道(例如通道CH(N+1)、CH(N+3)与CH(N+11))与第三通道(例如通道CH(N+5)、CH(N+7)与CH(N+9))的输出均属于第一极性,而第二通道(例如通道CH(N+2)、CH(N+6)与CH(N+8))与第四通道(例如通道CH(N+4)、CH(N+10)与CH(N+12))的输出均属于第二极性(不同于第一极性)。举例来说,在第一个帧期间,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11)可以传送属于正极性的像素电压至数据线S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)与S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12)可以传送属于负极性的像素电压至数据线S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)与S(N+12)。在第二个帧期间,通道CH(N+1)、CH(N+3)、CH(N+5)、CH(N+7)、CH(N+9)与CH(N+11)可以传送属于负极性的像素电压至数据线S(N+1)、S(N+3)、S(N+5)、S(N+7)、S(N+9)与S(N+11),以及通道CH(N+2)、CH(N+4)、CH(N+6)、CH(N+8)、CH(N+10)与CH(N+12)可以传送属于正极性的像素电压至数据线S(N+2)、S(N+4)、S(N+6)、S(N+8)、S(N+10)与S(N+12)。
图25所示源极驱动器2500还包括第一电荷分享导线2510、第二电荷分享导线2520、第三电荷分享导线2530、第四电荷分享导线2540、多个第一开关(例如开关SW(N+1)、SW(N+3)与SW(N+11))、多个第二开关(例如开关SW(N+2)、SW(N+6)与SW(N+8))、多个第三开关(例如开关SW(N+5)、SW(N+7)与SW(N+9))与多个第四开关(例如开关SW(N+4)、SW(N+10)与SW(N+12))。电荷分享导线2510、2520、2530与2540彼此电性隔绝。开关SW(N+1)、SW(N+3)与SW(N+11)的第一端均耦接至第一电荷分享导线2510,而开关SW(N+1)、SW(N+3)与SW(N+11)的第二端以一对一方式各自耦接至通道CH(N+1)、CH(N+3)与CH(N+11)的输出端。开关SW(N+2)、SW(N+6)与SW(N+8)的第一端均耦接至第二电荷分享导线2520,而开关SW(N+2)、SW(N+6)与SW(N+8)的第二端以一对一方式各自耦接至通道CH(N+2)、CH(N+6)与CH(N+8)的输出端。开关SW(N+5)、SW(N+7)与SW(N+9)的第一端共同耦接至第三电荷分享导线2530,而开关SW(N+5)、SW(N+7)与SW(N+9)的第二端以一对一方式各自耦接至通道CH(N+5、CH(N+7)与CH(N+9)的输出端。开关SW(N+4)、SW(N+10)与SW(N+12)的第一端共同耦接至第四电荷分享导线2540,而开关SW(N+4)、SW(N+10)与SW(N+12)的第二端以一对一方式各自耦接至通道CH(N+4)、CH(N+10)与CH(N+12)的输出端。
开关SW(N+1)~SW(N+12)的控制端共同耦接同一个控制信号(例如闩锁信号LD)。在电荷分享期间内(例如采样期间T1),开关SW(N+1)、SW(N+3)与SW(N+11)同时导通以使通道CH(N+1)、CH(N+3)与CH(N+11)彼此电荷分享,开关SW(N+2)、SW(N+6)与SW(N+8)同时导通以使通道CH(N+2)、CH(N+6)与CH(N+8)彼此电荷分享,开关SW(N+5)、SW(N+7)与SW(N+9)同时导通以使通道CH(N+5)、CH(N+7)与CH(N+9)彼此电荷分享,以及开关SW(N+4)、SW(N+10)与SW(N+12)同时导通以使通道CH(N+4)、CH(N+10)与CH(N+12)彼此电荷分享。
以下说明一种源极驱动器的控制方法。该源极驱动器包含多个第一通道与多个第二通道。多个第一开关与多个第二开关分别与这些第一通道与这些第二通道耦接。该方法包括:这些第一开关与这些第二开关接收电荷分享控制信号以决定电荷分享模式。其中,当这些第一开关被导通时,这些第一通道彼此电荷分享;以及当这些第二开关被导通时,这些第二通道彼此电荷分享。
在一些实施例中(但不限于此),这些第一通道与这些第二通道电性绝缘。
在一些实施例中(但不限于此),于电荷分享期间,这些第一开关与这些第二开关导通。
在一些实施例中(但不限于此),这些第一通道为第奇数个通道,而这些第二通道为第偶数个通道。
在一些实施例中(但不限于此),于驱动期间,这些第一通道的输出均属于第一极性,而这些第二通道的输出均属于不同于该第一极性的第二极性。
综上所述,本发明各实施例所述源极驱动器与显示装置可以使属于相同极性的多个通道通过电荷分享导线而彼此分享电荷。所述电荷分享无关于源极驱动器所处理的图像画面的内容。电荷分享开关(例如上述实施例所述开关SW(N+1)~SW(N+12))可以在每一个线扫描期间TL导通一次,而不论是否发生极性反转。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (25)

1.一种源极驱动器,其特征在于,该源极驱动器包括:
多个第一通道与多个第二通道,经配置以各自驱动显示面板的不同数据线,其中在驱动期间,该些第一通道的输出均属于第一极性,而该些第二通道的输出均属于不同于该第一极性的第二极性;
第一电荷分享导线;
第二电荷分享导线,电性隔绝于该第一电荷分享导线;
多个第一开关,其第一端均耦接至该第一电荷分享导线,而该些第一开关的第二端以一对一方式各自耦接至该些第一通道的输出端;以及
多个第二开关,其第一端均耦接至该第二电荷分享导线,而该些第二开关的第二端以一对一方式各自耦接至该些第二通道的输出端。
2.根据权利要求1所述的源极驱动器,其特征在于,在电荷分享期间内,该些第一开关同时导通以使该些第一开关所耦接的该些第一通道彼此电荷分享,该些第二开关同时导通以使该些第二开关所耦接的该些第二通道彼此电荷分享。
3.根据权利要求2所述的源极驱动器,其特征在于,该电荷分享期间发生在复数个连续的线扫描期间当中每一个内。
4.根据权利要求1所述的源极驱动器,其特征在于,该些第一开关的控制端与该些第二开关的控制端共同耦接控制信号。
5.根据权利要求4所述的源极驱动器,其特征在于,该源极驱动器根据闩锁信号以闩锁图像数据,以及其中该闩锁信号供作该控制信号。
6.根据权利要求1所述的源极驱动器,其特征在于,该些第一开关与该些第二开关的导通与关闭无关于该源极驱动器所处理的图像画面的内容。
7.根据权利要求1所述的源极驱动器,其特征在于,该些第一通道为第奇数个通道,而该些第二通道为第偶数个通道。
8.根据权利要求1所述的源极驱动器,其特征在于,该些第一通道的数目为2以上的正整数,以及该些第二通道的数目为2以上的正整数。
9.根据权利要求1所述的源极驱动器,其特征在于,该些第一通道的数目等于该些第二通道的数目。
10.根据权利要求1所述的源极驱动器,其特征在于,该源极驱动器以列反转模式来驱动该显示面板。
11.根据权利要求1所述的源极驱动器,其特征在于,还包括:
多个第三通道与多个第四通道,经配置以各自驱动该显示面板的不同数据线,其中在该驱动期间,该些第三通道的输出均属于该第一极性,而该些第四通道的输出均属于该第二极性;
第三电荷分享导线,电性隔绝于该第一电荷分享导线与该第二电荷分享导线;
第四电荷分享导线,电性隔绝于该第一电荷分享导线、该第二电荷分享导线与该第三电荷分享导线;
多个第三开关,其第一端均耦接至该第三电荷分享导线,而该些第三开关的第二端以一对一方式各自耦接至该些第三通道的输出端;以及
多个第四开关,其第一端均耦接至该第四电荷分享导线,而该些第四开关的第二端以一对一方式各自耦接至该些第四通道的输出端。
12.根据权利要求11所述的源极驱动器,其特征在于,在电荷分享期间内,该些第一开关同时导通以使该些第一开关所耦接的该些第一通道彼此电荷分享,该些第二开关同时导通以使该些第二开关所耦接的该些第二通道彼此电荷分享,该些第三开关同时导通以使该些第三开关所耦接的该些第三通道彼此电荷分享,以及该些第四开关同时导通以使该些第四开关所耦接的该些第四通道彼此电荷分享。
13.根据权利要求11所述的源极驱动器,其特征在于,该些第一、第二、第三与第四开关的控制端共同耦接控制信号。
14.一种源极驱动器,其特征在于,该源极驱动器包括:
多个第一通道与多个第二通道,经配置以各自驱动显示面板的不同数据线,其中在驱动期间,该些第一通道的输出均属于第一极性,而该些第二通道的输出均属于不同于该第一极性的第二极性;
一或多条第一电荷分享导线;
一或多条第二电荷分享导线,彼此电性隔绝于该一或多条第一电荷分享导线;
一或多组第一开关,分别对应于该一或多条第一电性分享导线,其中该一或多组第一开关当中每一个包括多个第一开关,该些第一开关的第一端均耦接至所对应的第一电荷分享导线,而该些第一开关的第二端以一对一方式各自耦接至该些第一通道的输出端;以及
一或多组第二开关,分别对应于该一或多条第二电性分享导线,其中该一或多组第二开关当中每一个包括多个第二开关,该些第二开关的第一端均耦接至所对应的该第二电荷分享导线,而该些第二开关的第二端以一对一方式各自耦接至该些第二通道的输出端。
15.根据权利要求14所述的源极驱动器,其特征在于,在电荷分享期间内,该一或多组第一开关当中每一个的该些第一开关同时导通以使该些第一开关所耦接的该些第一通道彼此电荷分享,以及该一或多组第二开关当中每一个的该些第二开关同时导通以使该些第二开关所耦接的该些第二通道彼此电荷分享。
16.根据权利要求14所述的源极驱动器,其特征在于,该些第一通道为第奇数个通道,而该些第二通道为第偶数个通道。
17.根据权利要求14所述的源极驱动器,其特征在于,该一或多组第一开关当中每一个的该些第一开关的控制端与该一或多组第二开关当中每一个的该些第二开关的控制端共同耦接控制信号。
18.一种显示装置,其特征在于,该显示装置包括:
显示面板;以及
源极驱动器,用于驱动该显示面板,其中该源极驱动器包括:
多个第一通道与多个第二通道,经配置以各自驱动该显示面板的不同数据线,其中在驱动期间,该些第一通道的输出均属于第一极性,而该些第二通道的输出均属于不同于该第一极性的第二极性;
第一电荷分享导线;
第二电荷分享导线,电性隔绝于该第一电荷分享导线;
多个第一开关,其第一端均耦接至该第一电荷分享导线,而该些第一开关的第二端以一对一方式各自耦接至该些第一通道的输出端;以及
多个第二开关,其第一端均耦接至该第二电荷分享导线,而该些第二开关的第二端以一对一方式各自耦接至该些第二通道的输出端。
19.根据权利要求18所述的显示装置,其特征在于,该显示面板具有Zigzag像素结构。
20.根据权利要求18所述的显示装置,其特征在于,该些第一开关的控制端与该些第二开关的控制端共同耦接控制信号。
21.一种源极驱动器的控制方法,该源极驱动器包含多个第一通道与多个第二通道,多个第一开关与多个第二开关分别与该些第一通道与该些第二通道耦接,其特征在于,该方法包括:
该些第一开关与该些第二开关接收电荷分享控制信号以决定电荷分享模式,其中,当该些第一开关被导通,该些第一通道彼此电荷分享,当该些第二开关被导通,该些第二通道彼此电荷分享。
22.根据权利要求21所述的源极驱动器的控制方法,其特征在于,该方法包括:
该些第一通道与该些第二通道电性绝缘。
23.根据权利要求21所述的源极驱动器的控制方法,其特征在于,该方法包括:
于电荷分享期间,该些第一开关与该些第二开关导通。
24.根据权利要求21所述的源极驱动器的控制方法,其特征在于,该方法包括:
该些第一通道为第奇数个通道,而该些第二通道为第偶数个通道。
25.根据权利要求21所述的源极驱动器的控制方法,其特征在于,该方法包括:
于驱动期间,该些第一通道的输出均属于第一极性,而该些第二通道的输出均属于不同于该第一极性的第二极性。
CN201510108464.9A 2014-04-28 2015-03-12 源极驱动器与其控制方法与显示装置 Pending CN105023546A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201461985453P 2014-04-28 2014-04-28
US61/985,453 2014-04-28

Publications (1)

Publication Number Publication Date
CN105023546A true CN105023546A (zh) 2015-11-04

Family

ID=54412543

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201410579160.6A Expired - Fee Related CN105022524B (zh) 2014-04-28 2014-10-24 触控面板模块
CN201510108464.9A Pending CN105023546A (zh) 2014-04-28 2015-03-12 源极驱动器与其控制方法与显示装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201410579160.6A Expired - Fee Related CN105022524B (zh) 2014-04-28 2014-10-24 触控面板模块

Country Status (2)

Country Link
CN (2) CN105022524B (zh)
TW (2) TWI544382B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110459182A (zh) * 2019-06-11 2019-11-15 惠科股份有限公司 一种显示面板的电荷分享电路、方法和显示面板
CN110728950A (zh) * 2018-07-16 2020-01-24 联咏科技股份有限公司 源极驱动器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1296661C (zh) * 2002-03-29 2007-01-24 大金工业株式会社 冷冻装置
US20100188374A1 (en) * 2009-01-23 2010-07-29 Ji-Ting Chen Driving method for liquid crystal display device and related device
US20120105494A1 (en) * 2010-10-28 2012-05-03 Seung-Kyu Lee Liquid crystal display panel, liquid crystal display device, and method of driving a liquid crystal display device
CN103456267A (zh) * 2013-08-26 2013-12-18 北京京东方光电科技有限公司 触控显示驱动电路及其驱动方法和显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101738645B1 (ko) * 2010-11-08 2017-05-23 삼성디스플레이 주식회사 터치 스크린 패널 및 그 제조방법
TWI446253B (zh) * 2011-04-08 2014-07-21 Elan Microelectronics Corp Single - layer sensing layer of two - dimensional capacitive touchpad
CN103383612B (zh) * 2012-05-02 2016-05-18 嘉善凯诺电子有限公司 自身电容型触控装置与其操作方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1296661C (zh) * 2002-03-29 2007-01-24 大金工业株式会社 冷冻装置
US20100188374A1 (en) * 2009-01-23 2010-07-29 Ji-Ting Chen Driving method for liquid crystal display device and related device
US20120105494A1 (en) * 2010-10-28 2012-05-03 Seung-Kyu Lee Liquid crystal display panel, liquid crystal display device, and method of driving a liquid crystal display device
CN103456267A (zh) * 2013-08-26 2013-12-18 北京京东方光电科技有限公司 触控显示驱动电路及其驱动方法和显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110728950A (zh) * 2018-07-16 2020-01-24 联咏科技股份有限公司 源极驱动器
CN110728950B (zh) * 2018-07-16 2021-10-08 联咏科技股份有限公司 源极驱动器
CN110459182A (zh) * 2019-06-11 2019-11-15 惠科股份有限公司 一种显示面板的电荷分享电路、方法和显示面板

Also Published As

Publication number Publication date
CN105022524B (zh) 2018-11-30
TW201541312A (zh) 2015-11-01
TWI539436B (zh) 2016-06-21
CN105022524A (zh) 2015-11-04
TW201541448A (zh) 2015-11-01
TWI544382B (zh) 2016-08-01

Similar Documents

Publication Publication Date Title
EP2610852B1 (en) Liquid crystal display device, driving device for liquid crystal display panel, and liquid crystal diplay panel
CN104808406B (zh) 一种基板及其液晶显示装置
CN104464601B (zh) 一种电子设备及其显示面板
CN105096899A (zh) 阵列基板、液晶显示面板及液晶显示装置
CN102184700A (zh) 源极驱动电路、显示器与其操作方法
EP2264688A1 (en) Drive circuit of display unit and display unit
CN101083066B (zh) 显示设备、驱动显示设备的装置和显示设备的驱动方法
CN105788549A (zh) 像素驱动结构、驱动方法及显示装置
CN101887676A (zh) 源极驱动器
CN101364446B (zh) 移位缓存器
CN106325609A (zh) 触控显示装置
CN107942556A (zh) 阵列基板、液晶显示面板及其驱动方法
CN101770755A (zh) 源极驱动器、显示装置与源极驱动器的驱动方法
CN104715729B (zh) 源极驱动电路
CN103000121A (zh) 一种栅极驱动电路、阵列基板及显示装置
CN108305580B (zh) 显示面板、显示装置及显示面板的驱动方法
CN102591084A (zh) 液晶显示装置、驱动电路及其驱动方法
CN101609233B (zh) 液晶显示面板
CN108375855A (zh) 显示面板和显示装置
CN205336415U (zh) 多路分配器电路、信号线电路及相应的输出电路和显示装置
CN107515689B (zh) 显示面板、显示设备和显示面板的驱动方法
CN104464676B (zh) 液晶显示装置的时脉产生电路及其操作方法
CN202473182U (zh) 一种平板显示装置
CN109196576A (zh) 视频信号线驱动电路及具备其的显示装置、以及视频信号线的驱动方法
CN105023546A (zh) 源极驱动器与其控制方法与显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20151104