TWI508071B - 相變記憶體程式化之設定脈衝 - Google Patents

相變記憶體程式化之設定脈衝 Download PDF

Info

Publication number
TWI508071B
TWI508071B TW101116255A TW101116255A TWI508071B TW I508071 B TWI508071 B TW I508071B TW 101116255 A TW101116255 A TW 101116255A TW 101116255 A TW101116255 A TW 101116255A TW I508071 B TWI508071 B TW I508071B
Authority
TW
Taiwan
Prior art keywords
pcm
signal value
rate
cells
value level
Prior art date
Application number
TW101116255A
Other languages
English (en)
Other versions
TW201306033A (zh
Inventor
Aswin Thiruvengadam
William Melton
Rich Fackenthal
Andrew Oen
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of TW201306033A publication Critical patent/TW201306033A/zh
Application granted granted Critical
Publication of TWI508071B publication Critical patent/TWI508071B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0009RRAM elements whose operation depends upon chemical change
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/02Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using elements whose operation depends upon chemical change

Landscapes

  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)

Description

相變記憶體程式化之設定脈衝
本文揭示之標的係關於一種記憶體器件,且更特定言之係關於一種用於程式化一相變記憶體之單脈衝演算法。
相變記憶體(PCM)可至少部分地基於(僅舉幾項實例)一種或多種特定相變材料(諸如,硫屬化物玻璃或碲化鍺銻(GST))之行為或性質而操作。此等材料之結晶或非結晶狀態之電阻性彼此之間可各不相同,因此呈現可儲存資訊之一基礎。非結晶高電阻狀態可表示一所儲存之第一二進位狀態,及結晶低電阻狀態可表示一所儲存之第二二進位狀態。當然,所儲存之資訊之此二進位表示僅為一實例:相變記憶體亦可用於儲存多個記憶體狀態,例如,由相變材料電阻率的不同程度來表示。
在一PCM單元中,自一非結晶狀態轉變至一結晶狀態可包括一轉變週期,該轉變週期足夠短以提供一相對快之PCM寫入操作,同時足夠長以容許自一非結晶狀態至一結晶狀態之一轉變。因此,太短之一轉變週期可導致包括處於非結晶狀態及結晶狀態之材料之一混合物之一PCM單元,從而(例如)產生一未經界定之記憶體單元狀態而導致PCM單元失效。
將參考下面的附圖描述非限制且非詳盡之實施例,其中在各種圖式中相同參考數字指相同部件,除非另外指定。
遍及本說明書對「一項實施例」或「一實施例」之參考意謂結合一實施例所描述之一特定特徵、結構或特性係包含於所主張之標的之至少一項實施例中。因此,遍及本說明書之各種地方所出現之片語(諸如)「在一項實施例中」或「一實施例」不一定全部指相同實施例。此外,在一個或多項實施例中可組合特定特徵、結構或特性。
一相變記憶體(PCM)單元(若用於儲存二進位邏輯值)可設定或重設至兩個狀態之一者。例如,一非結晶高電阻狀態可表示一所儲存之第一二進位狀態,及一結晶低電阻狀態可表示一所儲存之第二二進位狀態。一PCM單元可藉由施加一相對高的振幅、持續時間相對短的電程式化脈衝或信號以便熔化PCM單元之相變材料且接著相對快地將其淬火而重設至一非結晶狀態。在一重設狀態中,相變材料之一作用區域可包括實質上為圓頂形之一非結晶區域,其鄰近於一PCM單元中的一電阻性焦耳加熱器元件安置。結晶的相變材料可環繞相變材料之一非結晶區域。在一重設狀態中,一PCM單元可具有一相對高之電阻。在一隨後程序中,可藉由使一圓頂形非結晶區域結晶而將一PCM單元設定至一結晶狀態,使得相變材料之實質上整個區域可變為結晶。一程序可包括減小施加至一PCM單元之一電子信號之一信號位準值以使相變材料結晶。在一設定狀態中,一PCM單元可具有一相對低之電阻。可相對較快地執行使一圓頂形非結晶區域結晶之一程序,以益於一PCM單元之操作效能(例如,程式化速度)。然而,太快執行結晶可導致 相變材料之未結晶之非結晶區域或缺陷,從而導致一高於預期之電阻。所要之結晶程序可包括減小一電子信號以便提供時間以使一圓頂形非結晶區域結晶,而不會不利地產生非結晶區域或缺陷。選擇一電子信號之減小速率以設定一PCM單元之一程序可包括(例如)在PCM寫入速率與確保相變材料之相對高百分比結晶之間的一折衷。
一記憶體器件可包含可以一陣列配置的複數個PCM單元。至少部分歸因於一半導體晶圓上自塊至塊或自區域至區域之製造條件之變化,例如,在PCM單元之間PCM單元之特性或實體參數可變化。僅舉幾項實例,實體參數可包含一PCM單元中的相變材料之體積或尺寸、相變材料與一電阻性加熱器之間的接觸面積、一電阻性加熱器之電阻。當然,變化可因許多情形或事件之任意者而引起。舉另一項實例,一電路中的一PCM單元之實體位置可影響或修改該PCM單元之實體參數。特定言之,電容、磁場或電場或熱量可促成變化。因此,一PCM陣列中的PCM單元之一部分可不同於PCM單元之另一部分而作用。例如,一特定電子信號影響一些PCM單元之速率可不同於影響其他PCM單元之速率。PCM單元之間的實體參數或材料參數之變化可在許多導致一給定電子信號影響不同PCM單元之速率之變化之條件之中。
在一實施例中,一種操作一PCM單元之方法可包括施加一電子信號以熔化該PCM單元中的相變材料。例如,可在由一記憶體控制器執行之寫入操作期間,將一電子信號施 加至一PCM單元之一電阻性加熱器,然所主張之標的並不僅限於此。可以一第一特定信號值位準施加一電子信號以便熔化相變材料。在相變材料熔化之後,隨後可減小正施加之電子信號之信號值位準,直至達到一第二特定非零信號值位準。該信號值位準可以使得在該第一特定信號值位準與該第二特定信號值位準之間不發生信號值位準之實質上垂直下降之一方式減小。例如,一信號值位準之一減小速率可小於約0.3微安每奈秒至約12.0微安每奈秒(例如,結晶速率),然所主張之標的並不僅限於此。
諸如上文所描述之一方法可應用於可包含在(例如)一PCM單元陣列中的多個PCM單元。在多個PCM單元之情況中,可以一第一特定信號值位準將一電子信號施加至一個以上電阻性加熱器,以便熔化一個以上PCM單元之相變材料。繼熔化PCM單元之相變材料之後,如下面進一步詳細解釋,可以使得相變材料自該等PCM單元之一外周邊向內結晶之一方式減小一信號值位準。在一項實施方案中,可根據在對應於經熔化之相變材料之一第一特定信號值位準與一第二特定信號值位準之間的一近似線性斜坡而減小一信號值位準。在一項實施方案中,一第二特定信號值位準可對應於處於或低於複數個PCM單元之中具有一最低結晶溫度之一PCM單元之相變材料溫度之一相變材料溫度。
在一實施例中,操作一PCM單元之方法可涉及一器件,該器件包括一電阻性加熱器,該電阻性加熱器用於以使得在程式化陣列之單元期間不發生溫度的實質上垂直下降之 一方式程式化一PCM單元陣列中的PCM單元。一電阻性加熱器可藉由(例如)將溫度自一重設溫度位準降低至一設定溫度位準而程式化一PCM單元陣列之單元。一重設溫度可包括處於或高於一陣列之任意單元之一最高熔化溫度之一溫度。另一方面,一設定溫度位準可包括處於或低於一陣列之任意單元之一最低結晶溫度之一溫度。
一種操作一PCM單元之方法可包括將包含一單信號脈衝之一電子信號施加至該PCM單元。可以使得重設及接著設定複數個PCM單元之一方式施加一單信號脈衝,一些PCM單元在與其他PCM單元不同的時間達到一結晶溫度位準。一單信號脈衝可包括施加至PCM單元之加熱元件之一電流脈衝。一單信號脈衝可包括施加至呈一自加熱單元架構之PCM單元之一電流脈衝,其中該等PCM單元自身包含一加熱元件。可以一初始位準施加一單信號脈衝,以便產生對應於或超過用於複數個PCM單元中具有一最高熔化溫度之一PCM單元之熔化溫度之一溫度。可以使得複數個PCM單元可實質上變為完全結晶之一方式施加一單信號脈衝。可以使得產生溫度改變之一方式施加一單信號脈衝,該溫度改變處於或低於對應於複數個PCM單元中的一最慢PCM單元能夠實質上完全結晶所處速率之一速率。一單信號脈衝可產生一後續溫度,其對應於或低於用於複數個PCM單元之中具有一最低結晶溫度的一PCM單元之溫度。
在一項實施方案中,一種操作一PCM單元之方法可使用包含包括複數個PCM記憶體單元之一記憶體陣列之一積體 電路而執行。複數個PCM記憶體單元可實質上完全被熔化,且接著經由一單脈衝實質上完全結晶,而在施加該單脈衝期間無需該複數個PCM記憶體單元之任意者之狀態檢驗。作為一反例,將PCM單元程式化為一特定狀態之一程序可使用由檢驗該等PCM單元或其部分是否已程式化為該特定狀態之程序而分離之多個脈衝而執行。
圖1係相變記憶體100之一實施例之一部分之一圖式。將此部分展示為包含兩個記憶體單元,出於繪示目的,各記憶體單元正處於不同的記憶體狀態。一半導體基板150可包含N摻雜區域155,然可使用其他組態,包含(例如)使用P摻雜區域。相變記憶體100可包括字線105、位元線120或字線接觸件110。為表示一個記憶體狀態,接觸相變材料125之一部分之一加熱器145可加熱以熔化相變材料125之一部分140,接著可相對快地冷卻該部分以包括(例如)非結晶碲化鍺銻(GST)。非結晶材料可具有相對高之電阻,從而導致至一位元線接觸件120之一高電阻連接。為表示另一個記憶體狀態,接觸相變材料115之一部分之一加熱器135可加熱以熔化相變材料115之一部分,接著可相對慢地冷卻該部分以包括結晶或多晶低電阻材料。多晶相變材料115可因此引起至接觸件120之一低電阻連接。當然,PCM之此一部分的細節僅為實例,且所主張之標的並不僅限於此。
如上文所指示,多晶相變材料115可形成一個或多個缺陷130,其可包括因太快執行結晶程序而產生之未結晶的 非結晶區域。缺陷130可不利地增加至位元線接觸件120之一連接之電阻,從而引起記憶體單元發生故障。例如,一失效記憶體單元可能無法讀取由低電阻狀態所表示之二進位值。
圖2係一記憶體系統之一實施例中的多晶相變材料210之一部分之一橫截面。相變材料之部分210可(例如)類似於圖1中所展示之相變材料125。在一特定時間內,如上文所描述,一圓頂形非結晶區域220可回應於用以使圓頂形非結晶區域220結晶之一電子信號之信號值位準之降低而收縮為較小尺寸部分230。隨著一電子信號之一信號值位準持續減小,較小尺寸部分230可持續收縮,直至非結晶區域220之實質上整個部分變為結晶為止。此收縮或結晶之速率可根據(例如)圓頂形非結晶區域220之高度240之減小而量化。如上文所提及,對於施加至複數個PCM單元之一電子信號之一特定減小速率,收縮速率或結晶速率在PCM單元之間可改變。例如,包含於一個PCM單元中的圓頂形非結晶區域220可比另一PCM單元之圓頂形非結晶區域220更快地結晶,即使兩個PCM單元可經歷一相同的電子信號速率。當然,相變材料的結晶之此等細節僅為實例,且所主張之標的並不僅限於此。
圖3係在一記憶體系統之一實施例中包含可包括按時間繪製之一下降斜坡之一設定部分310之一設定脈衝或電子信號300之特性之一曲線圖。電子信號300可包括(例如)待施加以程式化複數個PCM單元之一時間相依單脈衝。電子 信號300可包含自一啟動電流至一終止電流之一經連接之平滑信號路徑。例如,電子信號300之一參數可包括一啟動電流,該啟動電流產生對應於或超過用於複數個PCM單元之具有一最高熔化溫度之一PCM單元之熔化溫度之一溫度。電子信號300之另一參數可包括一終止電流,該終止電流產生對應於或低於用於複數個PCM單元之具有一最低結晶溫度之一PCM單元之溫度之一溫度。
自時間T0至時間T1,例如,施加至一PCM單元之電子信號300可在重設PCM單元的一程序期間斜升至對應於一相變材料之一熔化溫度之一熔化位準。一足夠高溫度可使一PCM單元之一有效體積之相變材料變為一熔融相。自時間T1至時間T2,此一非結晶電阻性相態可包括該有效體積之相變材料之一穩定狀態,同時電子信號300保持實質上恆定,然所主張之標的並不僅限於此。隨後,自時間T2至時間T3,一設定程序可包含使電子信號310斜降以使該有效體積之相變材料結晶。為達成相對快之操作效能,一設定程序可包含施加具有一相對陡峭的斜降斜率320之一電子信號以便使相變材料以一相對快之速率結晶。然而,如上文所討論,若一電子信號之一斜降速率大於一特定量,則此一速率可引起一PCM單元的一設定狀態中未結晶相變材料之缺陷或袋區(pocket region)。另一方面,若一電子信號的一斜降速率(例如斜降斜率330)小於一特定量,則此一速率可引起一PCM單元之效能下降(例如,程式化速率降低)。因此,可選擇電子信號310之一斜降部分以具有針對 一PCM單元之所要操作效能之一斜率,同時針對該PCM單元之一設定狀態達成相變材料之實質上完全結晶。例如,可在程式化速度、程式化可靠性或程式化良率之間作出折衷之後選擇所要操作效能。此外,可以使得產生溫度改變之一方式將電子信號310施加至複數個PCM單元,該溫度改變處於或低於對應於該複數個PCM單元中回應於該溫度改變最慢的PCM單元能夠實質上完全結晶所處速率之一速率。
如上文所討論,例如,由於製造條件之變化,一PCM中PCM單元之特性或實體參數可變化。例如,一特定電子信號可影響一些PCM單元而與其他PCM單元不同。因此,一PCM中的PCM單元之一部分可回應於所施加之具有特定斜降斜率之一電子信號而以與PCM單元之另一部分不同之方式作用。例如,使用斜降斜率320之一結晶程序對於PCM單元的一部分而言可為所要的,而對於PCM單元的另一部分而言太快(例如,引起相變材料中之缺陷)。同樣地,使用斜降斜率330的一結晶程序對於PCM單元之一部分而言可為所要的,而對於PCM單元之另一部分而言比必要速度慢(例如,不利地影響記憶體效能速度)。因此,一中等斜降斜率(例如,電子信號310之斜降部分之斜降斜率)可引起對於一些PCM單元而言太快、對於其他PCM單元而言太慢且對於另一些PCM單元為所要的一結晶速率。將在下文中詳細討論可考慮到PCM單元變化之一斜降斜率之選擇。
圖4係展示根據一實施例之一PCM中的記憶體單元群體 400之所要設定率之一分佈405之一曲線圖。「所要」無意表示一精確條件。因此,「所要的設定率」寬鬆地指一電子信號設定率,其足夠慢以容許一特定PCM單元(或類似PCM單元群體)中的相變材料實質上完全結晶,同時足夠快以提供(例如)相對高速之記憶體效能。如上文所討論,一PCM器件可包含具有由於(例如)PCM單元之製造條件之變化而引起之設定率之變化之PCM單元。例如,如上文所描述,一特定電子信號影響一些PCM單元之速率可不同於該特定電子信號影響其他PCM單元之速率。為繪示使用圖3中的電子信號300之一實例,設定PCM單元420之一程序可包括使一電子信號以對應於斜降斜率320之一特定速率斜降;設定PCM單元430之一程序可包括使一電子信號以對應於斜降斜率330之一特定速率斜降,且設定PCM單元410之一程序可包括使一電子信號以對應於電子信號310之斜降部分之一特定速率斜降。PCM單元之一特定群體435可對應於一斜降偏壓信號之一相對小的或漸進式斜率。相較於其他PCM單元群體,特定群體435可具有最慢的結晶速率。例如,對於具有相對大體積之相變材料或在加熱器與相變材料之間具有相對小之接觸面積之PCM單元而言可為此情況,亦有其他原因。當然,PCM單元之此一分佈僅為一實例,且所主張之標的並不僅限於此。
圖5係可施加至複數個PCM單元之一電子信號500之一示意圖,例如,該複數個PCM單元可包括圖4中所表示的群體。電子信號500可包含按時間繪製之一設定部分510。自 時間T0至時間T1,電子信號500可斜升至對應於一相變材料之一熔化溫度之一熔化位準505。自時間T0至時間T1,可將電子信號500施加至複數個PCM單元,以便產生對應於或超過用於複數個PCM單元中具有一最高熔化溫度之一PCM單元之熔化溫度之一溫度。隨後,自時間T2至時間T3,一設定程序可包含使電子信號500斜降以使有效體積之相變材料結晶。在一特定實施方案中,電子信號500可包括具有在時間T2與T3之間使電子信號500減小之一斜率之一實質上線性部分510。施加包括實質上線性部分510之一斜降電子信號可提供關於改良PCM單元群體可結晶至一設定狀態之速率之益處。特定言之,可執行結晶,而實質上不在一最終設定結構中產生相變材料之缺陷或非結晶區域。在一項實施方案中,可將一電子信號之線性部分510施加至具有所要設定速率之一分佈之PCM單元群體,諸如圖4中所展示。在施加中,實質上線性部分510之一斜率可經選擇為對應於特定群體435,其可具有相對於其他群體的PCM單元而言最慢的結晶速率。例如,實質上線性部分510之一斜率可經選擇為對應於特定群體435之PCM單元之相變材料之一溫度改變速率,其實質上等於此等PCM單元之結晶速率。可將電子信號500施加至PCM單元,使得在一設定程序期間之一結晶速率可相對於PCM單元中的相變材料之一圓頂形作用區域之一高度為線性。
實質上線性部分510可在時間T3延伸至結晶位準,在時間T3時或之後,電子信號500之斜率530可增加以改良程式 化速度。結晶位準可對應於實質上所有PCM單元群體之相變材料可結晶之一溫度。換言之,結晶位準可對應於所有PCM單元之相變材料可結晶之可能性相對高之一溫度。電子信號500之結晶位準可實質上等於實質上所有PCM單元群體之一讀取偏壓。例如,對於硫族化物玻璃,讀取偏壓可包括約1.3伏特之一值,但所主張之標的並不僅限於此。電子信號500可達到一非零信號值位準535以終止設定PCM單元之一程序,但所主張之標的並不僅限於此。
圖6係在一記憶體系統之一實施例中產生一電子信號之一設定部分之一電子電路600之一示意圖。例如,電路600僅包括許多用於產生或生成具有各種特性之一電子信號之一設定部分之技術之一者,且所主張之標的不限於任何特定技術。電路600可包括子電路610、620及630,其分別包含一電晶體M1、M2及M3,電容器C1、C2及C3,一電流源I1、I2及I3,兩個開關S11、S12、S21、S22、S31及S32,及電壓V1、V2及V3。可將供應電壓Vsup提供至子電路610、620及630。例如,電路600可在一設定程序期間產生待施加至PCM之一電壓Vout。Vout可包括類似於電子信號500之一信號。在此一情況中,Vout可包含一實質上線性部分510,其可為分段連續的,包括可由一電阻器-電容器(RC)組合650隨時間而平均化的一個或多個斜率。儘管本文中將電路600描述為包括三個子電路610、620及630,然一波形產生電路可包括任意數量之子電路。例如,電路600可包括額外子電路。因此,電路600之細節僅為實例, 且所主張之標的並不僅限於此。
圖7及圖8係(例如)可由電路600產生之一電子信號之一設定部分之分量之特性之曲線圖。例如,一電子信號可在由一記憶體控制器進行之讀取操作或寫入操作期間施加至一PCM單元。特定言之,根據一實施例,波形700及800可包括依據時間繪製之Vout。返回至圖6,三個開關S11、S21及S31最初可關閉,而三個開關S12、S22及S32可打開。一組態可將電壓Vg1、Vg2及Vg3分別初始化為電壓V1、V2及V3。V1可大於V2,且V2可大於V3。一情形可包括在t0與t1之間的一初始狀態710及810。在t1之前,三個開關S11、S21及S31可打開,且電容器C1、C2及C3可儲存其各自電壓。在t1處,三個開關S12、S22及S32可關閉,從而將三個獨立電流源I1、I2及I3連接至電容器C1、C2及C3。在一實施方案中,I1可大於I2,且I2可大於I3。電容器C1、C2及C3可以不同於彼此的速率開始放電:以一最高電壓V1開始的Vg1可以一最快斜率730放電,Vg2以一較慢速率740放電,且Vg3以一最慢速率750放電。M1、M2及M3可包括源極隨耦器,使得Vout可近似地跟隨閘極電壓之一者減去Vtn,其中Vtn可包括一N通道MOSFET之一臨限電壓。Vout跟隨之閘極可包括電路600中處於最高電位之閘極。例如,恰好在t1之後且在t2之前,因為啟動電壓V2及V3小於V1,故M1可決定Vout,使得Vout可近似為Vg1-Vtn。若M2及M3之源極電壓Vout高於(例如)Vg2-Vtn或Vg3-Vtn,則M2及M3最初可關閉。最後,在t2處, M1之閘極電壓可在M2之閘極電壓下方穿過。此時,M2可接通,同時M1轉變為一次臨限狀態且斷開。因此,Vout可隨後由Vg2決定,Vg2具有較緩的斜坡(較小的斜率)。在t3處,隨著Vg2在Vg3下方穿過,M2可斷開,M3可接通,且Vout隨後可以一較緩斜率跟隨M3。當然,電路600之細節僅為實例,且所主張之標的並不僅限於此。
圖8展示三部分分段線性輸出電壓Vout,例如,其近似於一設定斜坡之一下降部分。一分段線性曲線可由子電路610、620及630產生,子電路610、620及630之輸出電壓在圖7中個別地展示。例如,一分段線性輸出電壓可經由電路600中的額外子電路或使用RC組合650而愈加連續(例如,平滑)。許多子電路的選擇可至少部分地基於一所得輸出電壓之一所要解析度。儘管電子信號解析度可增加,然增添之子電路可佔據額外空間,引起電路600具有非所要之大尺寸。
例如,波形700或800可包括在t4開始之一相對快之電壓降,如圖7及圖8中所示。儘管是任選的,然將快速轉變至實質上為零之一電壓施加至一PCM單元可提供益處,包含藉由以一電壓(低於該電壓可不存在進一步程式化)終止一設定程序而改良一PCM單元之操作效能。換言之,斜坡並非一直降至零伏特,一設定程序可(例如)終止於約1.3伏特。
儘管本文中將波形700或800描述為包括三個離散斜率830、840及850,然一電子信號波形之設定部分可包括任 意數量之離散斜率值或某範圍之連續斜率值。因此,波形700及800的細節僅為實例,且所主張之標的並不僅限於此。
圖9係將一電子信號施加至複數個PCM單元之一程序900之一流程圖。程序900可涉及複數個PCM單元,該等PCM單元包含具有不同熔化溫度、結晶速率或結晶溫度以及其他其他可能特性之PCM單元群體。如上文所討論,不同特性可因(例如)PCM單元之製造條件的變化、一電子系統中PCM單元之各種放置或許多其他可能性之任意者而產生。因此,一PCM單元群體可不同於另一PCM單元群體而作用。在區塊910處,可以一第一值將一信號施加至複數個PCM單元。一第一值可對應於組合PCM單元群體之具有最高熔化溫度之該等PCM單元群體之中的一特定PCM單元群體之一熔化溫度。一信號之一第一值亦可近似地與(例如)將特定PCM單元群體轉變為一重設狀態之一重設脈衝之一量值相同。
隨後,在區塊920處,可以對應於組合PCM單元群體之具有最慢結晶速率之該等PCM單元群體之中的另一特定PCM單元群體之結晶速率之一速率減小信號。例如,如上文關於圖4所提及,特定群體435可在PCM單元的組合群體400之中具有一最慢結晶速率。接著,在區塊930處,可以一第二值將一信號施加至複數個PCM單元。一第二值可對應於組合PCM單元群體之具有最低結晶溫度的該等PCM單元群體之中的又一特定PCM單元群體之一結晶溫度。例 如,一信號之一第二值亦可近似地與用於在讀取操作期間讀取PCM單元之一讀取偏壓之一量值相同。當然,程序900之此等細節僅為實例,且所主張之標的並不僅限於此。
圖10係繪示包含一記憶體器件1010之一計算系統1000之一實施例之一示意圖。例如,計算系統1000可驅動可程式化複數個PCM單元之設備,且調整待施加以程式化該複數個PCM單元之一單脈衝之參數。參數可包括(例如)一啟動電流、一終止電流及自一啟動電流至一終止電流之一時間相依之經連接之平滑信號路徑。計算系統1000可包含調整參數以便在下列各項之任意者之間作出折衷之能力:程式化速度、程式化可靠性或程式化良率。計算系統1000可包含調整參數以便降低程式化速度而不使複數個PCM單元之幾乎完全結晶顯著降級之能力。
一計算器件可包括(例如)一或多個執行應用程式或其他程式碼之處理器。例如,記憶體器件1010可包括圖1中所展示之包含PCM 100之一記憶體。一計算器件1004可代表、可經組態以管理記憶體器件1010之任意器件、器具或機器。記憶體器件1010可包含一記憶體控制器1015及一記憶體1022。作為實例而非限制,計算器件1004可包含:一個或多個計算器件或平台(諸如,一桌上型電腦、一膝上型電腦、一工作站、一伺服器器件或類似物);一個或多個個人計算或通信器件或器具(諸如,個人數位助理、行動通信器件或類似物);一計算系統或相關聯之服務提供者 能力(諸如,資料庫或資料儲存服務提供者/系統);或其任意組合。
應認識到,系統1000中所展示之各種器件之全部或部分及本文中進一步描述之程序及方法可使用硬體、韌體、軟體或其任意組合而實施或以其他方式包含硬體、韌體、軟體或其任意組合而實施。因此,作為實例而非限制,計算器件1004可包含至少一個處理單元1020,其透過一匯流排1040及一主機或記憶體控制器1015可操作地耦合至記憶體1022。處理單元1020代表可組態以執行一資料計算程序(procedure)或程序(process)之至少一部分之一個或多個電路。作為實例而非限制,處理單元1020可包含一個或多個處理器、控制器、微處理器、微控制器、特定應用積體電路、數位信號處理器、可程式化邏輯器件、場可程式化閘陣列及類似物,或其任意組合。處理單元1020可包含經組態以與記憶體控制器1015通信之一作業系統。此一作業系統可(例如)產生待經由匯流排1040發送至記憶體控制器1015之命令。此等命令可包括讀取命令或寫入命令。回應於一寫入命令,例如,記憶體控制器1015可提供一電子信號,諸如,上文所描述之電子信號500。
記憶體1022代表任意資料儲存機構。記憶體1022可包含(例如)一主要記憶體1024或一次要記憶體1026。主要記憶體1024可包含(例如)一隨機存取記憶體、唯讀記憶體等等。儘管在此實例中繪示為與處理單元1020分離,然應理解,主要記憶體1024之全部或部分可設置於處理單元1020 內,或以其他方式與處理單元1020共置/耦合。
次要記憶體1026可包含(例如)與主要記憶體或一個或多個資料儲存器件或系統(舉例而言,諸如,磁碟機、光碟機、磁帶機、固態記憶體驅動器等等)相同或類似類型之記憶體。在某些實施方案中,次要記憶體1026可操作地接收一電腦可讀媒體1028,或可以其他方式組態以耦合至該電腦可讀媒體1028。電腦可讀媒體1028可包含(例如)可為系統1000中的器件之一者或多者攜載或獲得資料、程式碼或指令之任意媒體。
計算器件1004可包含(例如)一輸入/輸出1032。輸入/輸出1032代表可組態以接受或以其他方式引入人類輸入或機器輸入之一個或多個器件或特徵,或可組態以遞送或以其他方式提供人類輸出或機器輸出之一個或多個器件或特徵。作為實例而非限制,輸入/輸出器件1032可包含一經操作地組態之顯示器、揚聲器、鍵盤、滑鼠、軌跡球、觸控螢幕、資料埠等等。
當然,應理解,儘管剛剛已描述特定實施例,然所主張之標的之範疇不限於一特定實施例或實施方案。例如,一項實施例可以硬體實施於諸如一器件或器件之組合上。同樣地,儘管所主張之標的之範疇不限於此方面,然一項實施例可包括一個或多個物品,諸如,一儲存媒體或多個儲存媒體,可於其上儲存可由一特定或特殊目的系統或裝置執行的指令,(例如)以產生根據所主張之標的之一方法之一實施例之效能(舉例而言,諸如,先前所描述之實施例 之一者)。然而,當然,所主張之標的不限於必要描述之實施例之一者。此外,一特定或特殊目的計算平台可包含一個或多個處理單元或處理器,一個或多個輸入/輸出器件(諸如,顯示器、鍵盤或滑鼠),或一個或多個記憶體(諸如,靜態隨機存取記憶體、動態隨機存取記憶體、快閃記憶體或硬碟機),然再次,所主張之標的之範疇不限於此實例。
在前面之描述中,已描述所主張之標的之各種態樣。出於解釋之目的,已闡釋特定數目、系統或組態以提供對所主張之標的之一透徹理解。然而,受益於本發明之熟習此項技術者應瞭解,可在沒有該等特定細節的情況下實踐所主張之標的。在其他例項中,可省略或簡化一般技術者所理解之特徵以免使所主張之標的模糊。儘管在本文中已繪示或描述某些特徵,然熟習此項技術者現可想到許多修改、替代、改變或等效物。因此,應理解,隨附申請專利範圍意欲涵蓋落於所主張之標的之真實精神內之全部修改或改變。
100‧‧‧相變記憶體
105‧‧‧字線
110‧‧‧字線接觸件
115‧‧‧相變材料/多晶相變材料
120‧‧‧位元線接觸件/位元線
125‧‧‧相變材料
130‧‧‧缺陷
135‧‧‧加熱器
140‧‧‧相變材料之部分
145‧‧‧加熱器
150‧‧‧半導體基板
155‧‧‧N摻雜區域
210‧‧‧多晶相變材料/相變材料之部分
220‧‧‧圓頂形非結晶區域
230‧‧‧較小尺寸部分之非結晶區域
240‧‧‧圓頂形非結晶區域之高度
300‧‧‧設定脈衝/電子信號
310‧‧‧下降斜坡之設定部分/電子信號
320‧‧‧斜降斜率
330‧‧‧斜降斜率
400‧‧‧記憶體單元群體/PCM單元的組合群體
405‧‧‧設定率之分佈
410‧‧‧PCM單元
420‧‧‧PCM單元
430‧‧‧PCM單元
435‧‧‧PCM單元之特定群體
500‧‧‧電子信號
505‧‧‧熔化位準
510‧‧‧電子信號之設定部分/線性部分
530‧‧‧電子信號之斜率
535‧‧‧電子信號之非零信號值位準
600‧‧‧電子電路
610‧‧‧子電路
620‧‧‧子電路
630‧‧‧子電路
650‧‧‧電阻器-電容器組合
700‧‧‧波形
710‧‧‧初始狀態
730‧‧‧放電的最快斜率
740‧‧‧放電的較慢速率
750‧‧‧放電的最慢速率
800‧‧‧波形
810‧‧‧初始狀態
830‧‧‧離散斜率
840‧‧‧離散斜率
850‧‧‧離散斜率
1000‧‧‧計算系統
1004‧‧‧計算系統
1010‧‧‧記憶體器件
1015‧‧‧記憶體控制器/主機
1020‧‧‧處理單元
1022‧‧‧記憶體
1024‧‧‧主要記憶體
1026‧‧‧次要記憶體
1028‧‧‧電腦可讀媒體
1032‧‧‧輸入/輸出器件/輸入/輸出
1040‧‧‧匯流排
C1‧‧‧電容器
I1‧‧‧電流源
I2‧‧‧電流源
I3‧‧‧電流源
M1‧‧‧電晶體
M2‧‧‧電晶體
M3‧‧‧電晶體
S11‧‧‧開關
S12‧‧‧開關
S21‧‧‧開關
S22‧‧‧開關
S31‧‧‧開關
S32‧‧‧開關
T0‧‧‧時間
t0‧‧‧時間
T1‧‧‧時間
t1‧‧‧時間
T2‧‧‧時間
t2‧‧‧時間
T3‧‧‧時間
t3‧‧‧時間
t4‧‧‧時間
V1‧‧‧電壓
V2‧‧‧電壓
V3‧‧‧電壓
Vg1‧‧‧電壓
Vg2‧‧‧電壓
Vg3‧‧‧電壓
Vout‧‧‧電壓
Vsupply‧‧‧供應電壓
圖1係相變記憶體之一實施例之一部分之一示意圖。
圖2係在一記憶體系統之一實施例中的相變材料之一部分之一橫截面。
圖3係在一記憶體系統之一實施例中一電子信號波形之特性之一曲線圖。
圖4係展示在一PCM之一實施例中記憶體單元群體之設 定率之一分佈之一曲線圖。
圖5係在一記憶體系統之一實施例中一電子信號波形之特性之一曲線圖。
圖6係在一記憶體系統之一實施例中用以產生一電子信號之一設定部分之一電子電路之一示意圖。
圖7係在一記憶體系統之一實施例中一電子信號之一設定部分之分量之特性之一曲線圖。
圖8係在一記憶體系統之一實施例中一電子信號之一設定部分之特性之一曲線圖。
圖9係在一記憶體系統之一實施例中將一電子信號之一設定部分施加至一記憶體單元之一程序之一流程圖。
圖10係繪示一計算系統之一實施例之一示意圖。
100‧‧‧相變記憶體
105‧‧‧字線
110‧‧‧字線接觸件
115‧‧‧相變材料/多晶相變材料
120‧‧‧位元線接觸件/位元線
125‧‧‧相變材料
130‧‧‧缺陷
135‧‧‧加熱器
140‧‧‧相變材料之部分
145‧‧‧加熱器
150‧‧‧半導體基板
155‧‧‧N摻雜區域

Claims (26)

  1. 一種程式化一相變記憶體(PCM)之方法,其包括:以一第一特定信號值位準施加一電子信號,以便熔化該相變記憶體單元;在熔化該PCM單元之後,減小正施加之該電子信號之該信號值位準,直至達到一第二特定非零信號值位準,其中該信號值位準以一第一斜坡速率減小,以使得在該第一特定信號值位準與該第二特定信號值位準之間不發生信號值位準的一實質上垂直下降;及接著減小被施加於一第二斜坡速率處之該電子信號的該信號值位準,直至達到一第三特定信號值位準,其中該第一斜坡速率不同於該第二斜坡速率;其中該熔化之PCM材料在達到一第二信號值後被實質結晶。
  2. 如請求項1之方法,其中將該電子信號施加至一電阻性加熱器。
  3. 如請求項1之方法,其中該施加該電子信號包括將該第一特定信號值位準施加至一個以上電阻性加熱器,以便熔化一個以上PCM單元。
  4. 如請求項3之方法,其中該一個以上PCM單元包括一PCM單元陣列。
  5. 如請求項3之方法,其中該信號值位準以使得該一個以上PCM單元之相變材料自一外部單元周邊向內結晶之一方式減小。
  6. 如請求項2之方法,其中該電阻性加熱器實體接觸該PCM單元之一表面。
  7. 如請求項1之方法,其中將該電子信號施加至以一自加熱組態配置之一PCM單元。
  8. 如請求項7之方法,其中該施加該電子信號包括:將該第一特定信號值位準施加至一個以上PCM單元,以便熔化一個以上PCM單元。
  9. 如請求項1之方法,其中該第一及第二斜坡速率包括:在該第一特定信號值位準與該第二特定信號值位準之間以及在該第二特定信號值位準與該第三特定信號值位準之間之近似線性斜坡。
  10. 如請求項1之方法,其中該電子信號包括一電流信號。
  11. 如請求項1之方法,其中該信號值位準以使得該PCM單元之該相變材料自該PCM單元之一外部單元周邊向內結晶之一方式減小。
  12. 一種程式化一相變記憶體(PCM)之方法,其包括:以使得重設且接著設定複數個PCM單元之一方式施加一單信號脈衝,一些PCM單元在與其他PCM單元不同之時間達到一結晶溫度位準,所述施加包括:在該複數個PCM單元被熔化之後,減小自一第一特定非零信號值被施加之該單信號脈衝的一信號值位準,直至達到一第二特定非零信號值位準,其中該信號值位準以一第一斜坡速率減少,以使得在該第一特定信號值位準與該第二特定信號值位準之間 不發生信號值位準的一實質上垂直下降;及接著減小被施加於一第二斜坡速率處之該電子信號之該信號值位準,直至達到一第三特定信號值位準,其中該第一斜坡速率不同於該第二斜坡速率;其中該複數個PCM單元之一第一群體在該信號值位準於該第一斜坡速率減小期間結晶化,且其中該複數個PCM單元之一第二群體在後續該信號值位準於該第二斜坡速率減小期間結晶化。
  13. 如請求項12之方法,其中該單信號脈衝包括施加至加熱元件之一電流脈衝。
  14. 如請求項12之方法,其中該單信號脈衝包括施加至呈一自加熱單元架構之PCM單元之一電流脈衝。
  15. 如請求項12之方法,其中以一初始位準施加該單信號脈衝,以便產生對應於或超過用於該複數個PCM單元中具有最高熔化溫度之一PCM單元之一熔化溫度之一溫度。
  16. 如請求項15之方法,其中以使得該複數個PCM單元實質上變為完全結晶之一方式施加該單信號脈衝。
  17. 如請求項15之方法,其中以使得產生溫度改變之一方式施加該單信號脈衝,該溫度改變處於或低於對應於該複數個PCM單元之最慢PCM單元能夠實質上完全結晶所處速率之一速率。
  18. 如請求項15之方法,其中該單信號脈衝產生一稍後位準,該位準導致對應於或低於用於該複數個PCM單元之具有最低結晶溫度之一PCM單元之溫度之一溫度。
  19. 一種用於程式化複數個相變記憶體(PCM)單元之裝置,其包括:一計算平台,其用以驅動可程式化該複數個PCM單元之設備;該計算平台可調整待施加以程式化該複數個PCM單元之一單脈衝之參數;該等參數包括一啟動電流、一第二非零電流、一終止電流及自該啟動電流至該終止電流之一時間相依經連接之平滑信號路徑;其中該計算平台經組態以一第一速率將該單脈衝自該啟動電流減小到該第二非零電流,及接著以一第二速率將該第二非零電流減小至該終止電流;其中該第一速率不同於該第二速率;其中該複數個PCM單元之一第一群體在該單脈衝以該第一速率減小期間結晶化,且其中該複數個PCM單元之一第二群體在後續該單脈衝以該第二速率減小期間結晶化。
  20. 如請求項19之裝置,其中該計算平台包含調整該等參數以便在下列各項之任意者之間作出折衷之一能力:程式化速度、程式化可靠性或程式化良率。
  21. 如請求項19之裝置,其中該計算平台包含調整該等參數以便降低程式化速度而不使該複數個PCM單元之幾乎完全結晶顯著降級之一能力。
  22. 一種積體電路,其包括: 一記憶體陣列,其包括複數個相變記憶體PCM單元;其中該記憶體陣列之該複數個PCM單元實質上完全熔化,且接著經由一單脈衝實質上完全結晶,而在該單脈衝施加期間無需該複數個PCM單元之任意者之狀態檢驗;其中該單脈衝經組態以達到一信號值位準以實質地完全熔化該複數個PCM單元,並以一第一斜坡速率減小至一第二非零信號值位準,且接下來以一第二斜坡速率減小至一第三信號值位準,其中該第一斜坡速率不同於該第二斜坡速率;其中該複數個PCM單元之一第一群體在該單脈衝以該第一斜坡速率減小期間結晶化,且其中該複數個PCM單元之一第二群體在接下來單脈衝以該第二斜坡速率減小期間結晶化。
  23. 如請求項22之積體電路,其中該複數個PCM單元包括焦耳加熱器程式化記憶體單元。
  24. 一種用於程式化一相變記憶體之器件,其包括:一電阻性加熱器,該電阻性加熱器以使得在一PCM單元陣列之該等單元之結晶期間不發生溫度之實質上垂直下降之一方式程式化該陣列;該電阻性加熱器藉由將溫度以一第一速率自一重設溫度位準降低至一第二溫度位準,且藉由接下來將溫度以一第二速率自該第二溫度位準降低至一設定溫度位準來程式化該陣列之該等單元,其中該第一速率及第二速率 不相同;其中該PCM單元陣列之一第一群體在溫度以該第一速率降低期間結晶化,且其中該PCM單元陣列之一第二群體在溫度以該第二速率降低期間結晶化。
  25. 如請求項24之器件,其中該重設溫度包括處於或高於該陣列之任意單元之一最高熔化溫度之一溫度。
  26. 如請求項24之器件,其中該設定溫度位準包括處於或低於該陣列之任意單元之一最低結晶溫度之一溫度。
TW101116255A 2011-06-08 2012-05-07 相變記憶體程式化之設定脈衝 TWI508071B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/156,293 US8441848B2 (en) 2011-06-08 2011-06-08 Set pulse for phase change memory programming

Publications (2)

Publication Number Publication Date
TW201306033A TW201306033A (zh) 2013-02-01
TWI508071B true TWI508071B (zh) 2015-11-11

Family

ID=47220723

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101116255A TWI508071B (zh) 2011-06-08 2012-05-07 相變記憶體程式化之設定脈衝

Country Status (6)

Country Link
US (2) US8441848B2 (zh)
JP (1) JP5354415B2 (zh)
KR (1) KR101385793B1 (zh)
CN (1) CN102820054B (zh)
DE (1) DE102012209151A1 (zh)
TW (1) TWI508071B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8441848B2 (en) * 2011-06-08 2013-05-14 Micron Technology, Inc. Set pulse for phase change memory programming
US8787095B2 (en) 2012-02-28 2014-07-22 Micron Technology, Inc. Systems, and devices, and methods for programming a resistive memory cell
US8913422B2 (en) * 2012-09-28 2014-12-16 Intel Corporation Decreased switching current in spin-transfer torque memory
US9311996B2 (en) 2014-09-10 2016-04-12 Kabushiki Kaisha Toshiba Semiconductor storage device having resistance-change storage elements
US10454025B1 (en) 2018-06-13 2019-10-22 International Business Machines Corporation Phase change memory with gradual resistance change
US10832770B2 (en) 2019-03-13 2020-11-10 Sandisk Technologies Llc Single pulse memory operation
JP6972059B2 (ja) * 2019-03-18 2021-11-24 株式会社東芝 抵抗変化型メモリ
JP2020155165A (ja) * 2019-03-19 2020-09-24 株式会社東芝 抵抗変化型メモリ及びその駆動方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7450415B2 (en) * 2006-01-04 2008-11-11 Samsung Electronics Co., Ltd. Phase-change memory device
US20090034324A1 (en) * 2007-07-30 2009-02-05 Samsung Electronics Co., Ltd. Nonvolatile memory devices that include a write circuit that writes data over multiple write periods using pulses whose peaks do not coincide with each other
US20090080242A1 (en) * 2007-09-26 2009-03-26 Claudio Resta Programming a multilevel phase change memory cell
US7728319B2 (en) * 2005-12-20 2010-06-01 Nxp B.V. Vertical phase change memory cell and methods for manufacturing thereof
US20100182828A1 (en) * 2009-01-19 2010-07-22 Hitachi, Ltd. Semiconductor storage device
US20110051507A1 (en) * 2009-09-01 2011-03-03 Joy Sarkar Maintenance process to enhance memory endurance

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001508910A (ja) 1996-06-14 2001-07-03 シーメンス アクチエンゲゼルシヤフト 多重レベルの電荷を記憶するためのデバイス及び方法並びに該デバイスの読出しのためのデバイス及び方法
KR100794654B1 (ko) * 2005-07-06 2008-01-14 삼성전자주식회사 상 변화 메모리 장치 및 그것의 프로그램 방법
KR100674983B1 (ko) * 2005-07-13 2007-01-29 삼성전자주식회사 구동전압 레벨을 변경할 수 있는 상 변화 메모리 장치
KR20090016199A (ko) * 2007-08-10 2009-02-13 주식회사 하이닉스반도체 상 변화 메모리 장치 및 그 동작방법
US7897953B2 (en) 2008-01-16 2011-03-01 Micron Technology, Inc. Multi-level programmable PCRAM memory
US7821810B2 (en) 2008-03-14 2010-10-26 Micron Technology, Inc. Phase change memory adaptive programming
JP5205662B2 (ja) * 2008-04-01 2013-06-05 ルネサスエレクトロニクス株式会社 半導体装置
JP2009266316A (ja) 2008-04-25 2009-11-12 Semiconductor Technology Academic Research Center メモリ装置、電子機器、相変化メモリ素子への記録方法
KR101448915B1 (ko) * 2008-10-17 2014-10-14 삼성전자주식회사 프로그램 및 검증 동작을 수행하는 가변 저항 메모리 장치
US20100226168A1 (en) 2009-03-04 2010-09-09 Savransky Semyon D Programming methods for phase-change memory
US8351251B2 (en) 2009-08-27 2013-01-08 International Business Machines Corporation Multilevel programming of phase change memory
US8199566B1 (en) * 2009-11-23 2012-06-12 Micron Technology, Inc. Write performance of phase change memory using set-pulse shaping
KR101756811B1 (ko) 2010-08-11 2017-07-11 삼성전자주식회사 비트 시이퀀스 스킴을 수행할 수 있는 메모리 장치
US8194441B2 (en) * 2010-09-23 2012-06-05 Micron Technology, Inc. Phase change memory state determination using threshold edge detection
US8441848B2 (en) * 2011-06-08 2013-05-14 Micron Technology, Inc. Set pulse for phase change memory programming

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7728319B2 (en) * 2005-12-20 2010-06-01 Nxp B.V. Vertical phase change memory cell and methods for manufacturing thereof
US7450415B2 (en) * 2006-01-04 2008-11-11 Samsung Electronics Co., Ltd. Phase-change memory device
US20090034324A1 (en) * 2007-07-30 2009-02-05 Samsung Electronics Co., Ltd. Nonvolatile memory devices that include a write circuit that writes data over multiple write periods using pulses whose peaks do not coincide with each other
US20090080242A1 (en) * 2007-09-26 2009-03-26 Claudio Resta Programming a multilevel phase change memory cell
US20100182828A1 (en) * 2009-01-19 2010-07-22 Hitachi, Ltd. Semiconductor storage device
US20110051507A1 (en) * 2009-09-01 2011-03-03 Joy Sarkar Maintenance process to enhance memory endurance

Also Published As

Publication number Publication date
KR101385793B1 (ko) 2014-04-29
DE102012209151A1 (de) 2012-12-13
CN102820054B (zh) 2015-08-26
JP2012256410A (ja) 2012-12-27
CN102820054A (zh) 2012-12-12
JP5354415B2 (ja) 2013-11-27
US20130242650A1 (en) 2013-09-19
TW201306033A (zh) 2013-02-01
KR20120136301A (ko) 2012-12-18
US20120314491A1 (en) 2012-12-13
US9082477B2 (en) 2015-07-14
US8441848B2 (en) 2013-05-14

Similar Documents

Publication Publication Date Title
TWI508071B (zh) 相變記憶體程式化之設定脈衝
US8199566B1 (en) Write performance of phase change memory using set-pulse shaping
TWI605468B (zh) 具有減少突發干擾的整合後置讀取之技術
TWI581265B (zh) 電阻飄移復原的記憶裝置及其操作方法
US7821810B2 (en) Phase change memory adaptive programming
US20120155161A1 (en) Three-terminal ovonic threshold switch as a current driver in a phase change memory
JP5082130B2 (ja) 半導体装置
US10783966B2 (en) Multistage set procedure for phase change memory
JP6716661B2 (ja) 相変化メモリセルの核形成の増進
US8446758B2 (en) Variable resistance memory programming
US9552876B2 (en) Descending set verify for phase change memory
JP2012033254A (ja) 相変化メモリの書き込み動作
KR101198137B1 (ko) 라이트 드라이버 및 이를 이용한 반도체 메모리 장치와 프로그램 방법
JP2010123209A (ja) メモリ装置及びその書き込み方法
TWI615842B (zh) 寫入電流脈衝驅動器以及產生寫入脈衝的方法
US11776625B2 (en) Boost-assisted memory cell selection in a memory array
Ramaswamy et al. Progress on design and demonstration of the 4Mb chalcogenide-based random access memory
TW202141492A (zh) 電阻式記憶體儲存裝置及其操作方法
US8760938B2 (en) Writing bit alterable memories
WO2010078483A1 (en) Capacitor block comprising capacitors that can be connected to each other and method for charging and discharging the capacitors to write a phase change material memory