TWI493620B - 調整導線蝕刻機內的靜電吸盤電壓以釋放累積電荷 - Google Patents

調整導線蝕刻機內的靜電吸盤電壓以釋放累積電荷 Download PDF

Info

Publication number
TWI493620B
TWI493620B TW099121165A TW99121165A TWI493620B TW I493620 B TWI493620 B TW I493620B TW 099121165 A TW099121165 A TW 099121165A TW 99121165 A TW99121165 A TW 99121165A TW I493620 B TWI493620 B TW I493620B
Authority
TW
Taiwan
Prior art keywords
wafer
relaxation voltage
reverse
electrostatic chuck
reverse relaxation
Prior art date
Application number
TW099121165A
Other languages
English (en)
Other versions
TW201201273A (en
Inventor
Ting Yi Lin
Original Assignee
Global Unichip Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Global Unichip Corp filed Critical Global Unichip Corp
Priority to TW099121165A priority Critical patent/TWI493620B/zh
Publication of TW201201273A publication Critical patent/TW201201273A/zh
Application granted granted Critical
Publication of TWI493620B publication Critical patent/TWI493620B/zh

Links

Landscapes

  • Drying Of Semiconductors (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Description

調整導線蝕刻機內的靜電吸盤電壓以釋放累積電荷
本發明揭露一種積體電路的製造程序,特別是一種蝕刻導線的製造程序。
積體電路通常包括複數層的不同材料。這些複數層使用各種不同的程序所形成或沉積而成的。這些沉積層會被繪製成最終的圖形設計,且沉積層的繪製包括了蝕刻程序。
由於積體電路的形成包含許多,有時甚至有數百個程序步驟,因此控制每一個程序步驟內的故障率變得非常重要。當一個故障發生時,必須找出失敗的元件。然後進一步研究以發現故障的原因,並且決定如何調整程序步驟以避免失敗。
然而,有時候故障會很細微,且可能只發生在一些積體電路(產品),而不是在其它電路上。因此程序步驟需要定製以解決這些特殊的產品問題。例如,在一些輸入/輸出(IO)晶片內,發現邊界掃描測試標準(JTAG)的故障率特別高,有時候高達約12%至約18%。因此需要這些問題的解決方法。
根據本發明的一個觀點,一種在晶圓上形成積體電路結構的方法,包括提供一包含第一靜電吸盤(ESC)的第一蝕刻機;將晶圓放在第一靜電吸盤上;並且用第一蝕刻機在晶圓上形成一個導線開口(via opening)。在形成導線開口的步驟後,將第一反向鬆弛電壓施加到第一靜電吸盤上以釋放晶圓。該方法更進一步包含將晶圓放在第二蝕刻機的第二靜電吸盤上;並且用第二蝕刻機,執行一個蝕刻步驟以便在晶圓上形成額外的導線開口。在形成額外的導線開口的步驟後,將第二反向鬆弛電壓施加到第二靜電吸盤上以釋放晶圓。而第二反向鬆弛電壓與第一反向鬆弛電壓不同。
根據本發明的另一個觀點,一種形成積體電路結構的方法,包括提供一包含一個靜電吸盤的蝕刻機;將第一晶圓放在靜電吸盤上;並且用蝕刻機在第一晶圓上形成第一導線開口。在形成第一個導線開口的步驟後,將第一反向鬆弛電壓施加到靜電吸盤上以釋放第一晶圓。該方法更進一步包括將第二晶圓放在靜電吸盤上;並且用蝕刻機在第二晶圓上形成第二導線開口。在形成第二導線開口的步驟後,將第二反向鬆弛電壓施加到靜電吸盤上以釋放第二晶圓。而第二反向鬆弛電壓與第一反向鬆弛電壓不同。
根據本發明的另一個觀點,一種在晶圓上形成積體電路結構的方法,包括提供一包含一個靜電吸盤的蝕刻機;並且將晶圓放在靜電吸盤上。晶圓包括一個導電區和在導電區上的一個介電層。該方法更進一步包含使用蝕刻機蝕刻介電層以便在晶圓內形成一導線開口,直到經由導線開口的導電區能夠暴露為止。在形成導線開口的步驟後,將第一反向鬆弛電壓施加到靜電吸盤上以釋放晶圓。而反向鬆弛電壓約在-650 V和約-975V之間。
使用本發明的具體實施例是有利的,使用定製的蝕刻程序可以解決發生在一些晶圓之邊界掃描測試標準(JTAG)中的故障。此外,本發明之具體實施例所提供的解決方法不包含積體電路的重新設計。
以上所述已相當廣泛地略述本發明的特徵。以下將描述本發明之其他特徵,此將形成本發明之申請專利範圍的主題。必須感謝的是,一般習知技術所揭露的概念和特殊的具體實施例,可能可作為一個修改或設計其它結構或程序的基礎,藉以執行本發明之相同目的。亦需以一般習知技術來實現,且其它未脫離本發明所揭示之精神和範圍的等效建構,均應包含在下述之申請專利範圍內。故而,關於本發明之優點與精神可以藉由以下發明詳述及所附圖式得到進一步的瞭解。
以下詳細討論具體實施例的製作和使用。然而,必須感謝本發明提供許多應用發明的概念,可能被收錄至各種特殊的上、下文內。所討論之特殊具體實施例僅是製作和使用本發明之特定方法的說明,但不可限定本發明的範圍。
在一個有關輸入/輸出之積體電路的製造中,發現一些晶圓內晶片之邊界掃描測試標準(JTAG)的故障率特別高。透過詳細地檢查故障的晶片,發現故障的晶片主要是在晶圓的角落和中心,特別是在角落。第1圖顯示晶圓10中具有邊界掃描測試標準故障之傾向的三個角落12。對故障原因之更進一步的研究顯示,當在晶圓上進行導線蝕刻(Via-etching)程序時,角落12直接落在蝕刻機的頂升銷上。
第2圖顯示一個靜電吸盤(ESC,亦稱為E-Chuck)16和頂升銷14的俯視圖。在蝕刻程序內可將晶圓10(第1圖)放在靜電吸盤16上。三支頂升銷14是在靜電吸盤16內的孔17裡面,其中頂升銷14被用來在導線蝕刻程序完成後,舉起晶圓10。本發明之發明者所做的實驗已經顯示,具有邊界掃描測試標準故障傾向的三個角落12直接落在蝕刻機的頂升銷14上。在晶片之閘極介電層和多晶矽閘極電極(不顯示)上發生的邊界掃描測試標準故障,直接落在頂升銷14上。在穿透式電子顯微鏡(TEM)的影像上,發現故障的晶片內有壞損的多晶矽閘極。然而,在其它不直接落在頂升銷14的晶片內,邊界掃描測試標準故障率相當低。此種現象之一個可能的解釋是,在電漿蝕刻以形成導線開口時,發生了天線效應,且電荷累積到導電的路徑,包括透過導線開口,多晶矽閘門、和其間的金屬造成了金屬的暴露。當頂升銷14舉起晶圓10時,由於頂升銷14接地,累積的電荷被排放到地面上。由於直接落在頂升銷14上的晶片對地面有小的排放電阻,而排放電流卻是相當高的,且因此落在其上的多晶矽和/或閘介電質會受損,導致未符合邊界掃描測試標準。另一方面,在頂升銷14接觸晶圓10時,未直接落在頂升銷14上的晶片有相當高的排放電阻,因此排放電流相當低,而產生較小的邊界掃描測試標準故障率。
基於以上的發現,提出新的導線蝕刻程序。在本發明之各種觀點和圖示的具體實施例中,使用相似的參考號碼來指定相似的元件。在整個描述中,使用一個第3圖所示的範例結構來解釋本發明之具體實施例的概念。然而,一個習知技術將了解由具體實施例所提供的教示,可被用來形成其它積體電路的元件。
第3圖顯示晶圓100的剖面圖,包含了複數個晶片。在半導體基板15上形成中間介電層(ILD)20和介電層21。介電層21包含介電層24、蝕刻中止層26、和介電層28。介電層24和介電層28包含了低k介電材料的低k介電層,例如,k值約低於2.5。透過描述,介電層24被當成是導線金屬間介電層(via IMD),而介電層28當作是一個淺溝渠間金屬介電層(trench IMD)。在一個具體實施例中,本發明之具體實施例的導線蝕刻經由導電區32的暴露來形成導線開口22。導電區32經由金屬線(未顯示,以一條線表式)耦合至電晶體36的閘極34。由於導電區32的暴露是導線蝕刻的結果,發生天線效應(antenna effect)且電漿蝕刻所產生的電荷,可能累積到導電區32和閘極34上。
第4圖顯示執行一個本發明之具體實施例的蝕刻機40。蝕刻機40包含一個在蝕刻程序中可抽成真空的真空室42。在蝕刻程序中,蝕刻氣體被引入真空室42。可在蝕刻氣體上施加能量,使其離子化以產生電漿。靜電吸盤16位於真空室42內。且製作穿過靜電吸盤16的孔17,而頂升銷14位於其中,在每一個孔17內有一支頂升銷14。第2圖是靜電吸盤16和一支頂升銷14的俯視圖,其中第4圖所顯示,靜電吸盤16係由第2圖內一條平面橫切線A-A’所形成的剖面圖。頂升銷14可在孔17內上下移動。可在靜電吸盤16上施加正電壓以抓住晶圓100,或施加負電壓以釋放晶圓100,因此可利用頂升銷14將晶圓100由靜電吸盤16舉起。
在一個具體實施例中,如第4圖內所示的晶圓100,包含第3圖內所示的一個結構。參考第3圖,在導線開口22形成之前,光阻30在淺溝渠導線金屬間介電層28上形成,且進行顯影以定義出導線開口22的圖樣。往回參考第4圖,然後將晶圓100放入真空室42內。將一個約700伏特(V)的正電壓施加到靜電吸盤16上,以便產生一個靜電力來將晶圓100吸引到靜電吸盤16上。然後執行蝕刻程序,蝕刻淺溝渠導線金屬間介電層28、蝕刻停止層26、和導線間金屬介電層24直到導電區32(第3圖),例如,直到暴露出金屬線或金屬墊為止。蝕刻包含電漿(乾式)蝕刻,以便真空室42內的蝕刻氣體被離子化。據此,導電區32與電漿接觸。接著,例如,使用一種含氧的蝕刻氣體將光阻30灰化。在鑽孔蝕刻步驟和隨後的光阻30灰化時,將氦導至晶圓100的背面以散熱。
灰化程序造成光阻30的去除。然後開始鬆弛程序,以釋放(中和)晶圓100內的電荷,以便至少可以降低,或甚至消除靜電吸盤16上抓住晶圓100的抓力。
作為鬆弛程序的一部份,進行氬鬆弛,其中將氬導入真空室42,並施加約400瓦的射頻(RF)功率以離子化氬和產生氬電漿。可施加射頻(RF)能量約10秒。在施加氬電漿後,預期累積在晶圓100上的電荷至少部份會被中和。氬鬆弛是鬆弛程序的一部份,因為亦有釋放晶圓100的效果。
當氬電漿進入真空室42內時,或是之後,將一個鬆弛電壓施加到靜電吸盤16上以鬆弛(釋放)晶圓100。在一個具體實施例中,該反向鬆弛電壓(此後指的是高鬆弛電壓)約在-650V和約-750V之間。有利地,實驗已經發現,若將反向鬆弛電壓限制在此範圍內,則可明顯地降低導線蝕刻中晶圓100上發生的邊界掃描故障。該反向鬆弛電壓的範圍,似乎比亦用於鬆弛之低反向鬆弛電壓負的較少,例如,低反向鬆弛電壓可能為約-1300V。例如,可施加電壓約2秒,盡管亦可被使用較長或較短的時間。
在蝕刻程序之後,升起頂升銷14以舉起晶圓100。頂升銷14接地且與晶圓100的背面接觸。據此,累積在暴露之導電區的電荷,可經由晶圓100的背面排放。有利地,由於使用約50%至約75%大小之反向低鬆弛電壓的高反向鬆弛電壓,邊界掃描故障可明顯地被降低。在晶圓上執行的實驗已經證明,若使用-1300V之低反向鬆弛電壓(使用於傳統的導線蝕刻程序),在導線開口22(第3圖)形成,和隨後光阻灰化之後,個別晶圓之電壓的範圍是在約6.5V和約-0.1V之間,其間的差約為6.6V。作為一種比較,若使用-975V之高反向鬆弛電壓(本發明的一個具體實施例),在導線開口22的蝕刻和灰化程序之後,個別晶圓之電壓的範圍是在約-1.3V和約-3.9V之間,其間的差約為2.6V。在一片相同的晶圓上,電壓差之明顯的降低,顯示本發明的具體實施例比傳統的方法有較好的電荷中和,導致較低的導線開口故障率。
往回參考第5圖,積體電路的形成亦包含淺溝渠開口(trench opening)的形成,其中填入金屬以形成金屬線和金屬墊。如習知的技術,可在導線開口22形成之前(被稱為最終導線的方法),或在導線開口22形成之後(被稱為第一個導線方法)形成淺溝渠開口29。因此,晶圓100需透過上述討論之類似的導線蝕刻程序,來形成淺溝渠開口29。在本發明的一個具體實施例中,使用與形成導線開口22相同的蝕刻機或不同的蝕刻機,以形成晶圓100的淺溝渠開口29。這是一種習知的蝕刻程序,因此不在此處詳細地描述。在導線金屬間介電層28的蝕刻和光阻38灰化之後,晶圓100由靜電吸盤16所釋放。除了使用如-1300V之低反向鬆弛電壓而不是高反向鬆弛電壓之外,該鬆弛程序類似導線蝕刻鬆弛程序。在其它的具體實施例中,在淺溝渠蝕刻上亦可使用低反向鬆弛電壓。
很明顯地,無法使用自動的方法將低反向鬆弛電壓轉換成高反向鬆弛電壓。蝕刻機可能會故障,且可能需停止生產線來改變反向鬆弛電壓的設定。然而,此種轉換是必要的。如前幾節所討論的,導線蝕刻實驗已經顯示,低反向鬆弛電壓能有效地降低某些積體電路產品之導線開口的製造程序中,邊界掃描的故障。然而,對於晶圓100上導線開口之外的其它元件(如淺溝渠開口29),或具有不同積體電路設計的其它生產晶圓而言,此種故障可能不會造成問題。據此,對於在晶圓100上形成管溝孔29的淺溝渠蝕刻程序,或具有不同積體電路設計之其它晶圓的導線蝕刻程序而言,可使用低反向鬆弛電壓。因此,例如,在一片相同晶圓中不同區域的蝕刻,或不同晶圓上相似區域的蝕刻,均可使用低反向鬆弛電壓和高反向鬆弛電壓,即使高和低反向鬆弛電壓的共存會關掉蝕刻機。為何亦需要低反向鬆弛電壓的原因,是低反向鬆弛電壓被長期使用且被測試得很好,和現有的蝕刻方法可調到低反向鬆弛電壓。因此,繼續使用低反向鬆弛電壓可以避免,由於高反向鬆弛電壓與蝕刻方法的其它參數之間不匹配,其所產生之意想不到的問題。並且,可使用形成相同晶圓100之導線開口22的相同蝕刻機,或具有類似設計(或者甚至是正好相同的機型)的不同蝕刻機,來執行淺溝渠蝕刻的程序。
另一方面,導線蝕刻是形成積體電路之一個普通的程序。因此,亦可使用形成晶圓100之導線開口22的相同蝕刻機來形成其它晶圓的開口,雖然也有導線開口,但是有不同之積體電路的設計。如此,當有邊界掃描測試標準故障問題之傾向的晶圓,經歷一個導線蝕刻程序之後,在對應的鬆弛程序內使用高反向鬆弛電壓來降低邊界掃描測試標準故障,即使低反向鬆弛電壓與高反向鬆弛電壓之間的轉換會關閉蝕刻機。另一方面,具有不同設計的另一種晶圓,可能沒有邊界掃描測試標準故障的傾向,且因此可使用低的鬆弛電壓。請注意,具有不同設計的兩種晶圓可使用不同的鬆弛電壓,即使此兩種晶圓內的導線開口是在相同的金屬面上,例如,均在金屬層2上(通常是M2)。
本發明之具體實施例有數個有利的特徵。經由調整導線蝕刻程序內,鬆弛步驟之反向鬆弛電壓,可明顯地降低邊界掃描測試標準的故障率。實驗已經顯示,若使用-1300V的低反向鬆弛電壓,則邊界掃描測試標準的故障率可能高達約12%至約18%,且其平均約為5.6%。然而,經由降低約25%(如降至約-975V)與約50%(如降至約-650V)之間的低反向鬆弛電壓,實質上,可消除直接落在頂升銷之晶片的邊界掃描測試標準故障。因此,晶圓上所有晶片的故障率,平均可被降低至約1.5%之下。
以上所述僅為本發明之較佳實施例而已,並非用以限定本發明之申請專利範圍;凡其它未脫離本發明所揭示之精神下所完成之等效改變或修飾,均應包含在下述之申請專利範圍內。
10...晶圓
12...角落
14...頂升銷
15...半導體基板
16...靜電吸盤
17...孔
20...中間介電層
21...介電層
22...導線開口
24...介電層
26...蝕刻中止層
28...介電層
29...淺溝渠開口
30...光阻
32...導電區
34...閘極
36...電晶體
38...光阻
40...蝕刻機
42...真空室
100...晶圓
為了對本發明及其優點有更完整的理解,可參考以下的說明及所附的圖式如下列:
第1圖顯示晶圓上邊界掃描測試標準故障之位置的圖;
第2圖顯示蝕刻機內靜電吸盤和頂升銷的俯視圖;
第3圖顯示在晶圓上執行導線蝕刻程序範例的剖面圖;
第4圖顯示蝕刻機的剖面圖;以及
第5圖顯示執行淺溝渠蝕刻程序之晶圓範例的剖面圖。
14...頂升銷
16...靜電吸盤
17...孔

Claims (17)

  1. 一種在一晶圓上形成一積體電路結構的方法,至少包含:提供一第一蝕刻機,至少包含一第一靜電吸盤;放置該晶圓在該第一靜電吸盤上;形成一導線開口在該晶圓上,係使用該第一蝕刻機;在形成該導線開口後,引一第一反向鬆弛電壓到該第一靜電吸盤以釋放該晶圓;放置該晶圓在一第二蝕刻機的一第二靜電吸盤上;使用該第二蝕刻機執行一蝕刻步驟,以在該晶圓上形成另一個開口;以及在形成該另一個開口後,引一第二反向鬆弛電壓到該第二靜電吸盤上以釋放該晶圓,其中該第二反向鬆弛電壓低於該第一反向鬆弛電壓。
  2. 如申請專利範圍第1項之方法,其中該第一反向鬆弛電壓的大小是在該第二反向鬆弛電壓大小的約50%和約75%之間。
  3. 如申請專利範圍第1項之方法,其中該第一蝕刻機和該第二蝕刻機是一種具有相同機型但為不同的蝕刻機。
  4. 如申請專利範圍第1項之方法,其中該第一蝕刻機與該第二蝕刻機是一種相同的蝕刻機。
  5. 如申請專利範圍第1項之方法,在引一第一反向鬆弛電壓到該第一靜電吸盤之後,更包含:關掉該第一蝕刻機;調整該第一蝕刻機之一反向鬆弛電壓的設定,係由該 第一反向鬆弛電壓至該第二反向鬆弛電壓;打開該第一蝕刻機;使用該第一蝕刻機在一另一晶圓上形成一另一導線開口;以及在形成該另一導線開口之後,引該第二反向鬆弛電壓到該第一靜電吸盤上以釋放該另一晶圓。
  6. 如申請專利範圍第1項之方法,其中在形成該導線開口的步驟之後,經由該導線開口曝露一導電區,且其中該另一導線開口是一淺溝渠開口。
  7. 一種形成一積體電路結構的方法,至少包含:提供一蝕刻機,至少包含一靜電吸盤;放置一第一晶圓在該靜電吸盤上;形成一第一導線開口在該第一晶圓上,係使用該蝕刻機;在形成該第一導線開口後,引一第一反向鬆弛電壓到該靜電吸盤以釋放該第一晶圓;放置一第二晶圓在該靜電吸盤上;使用該蝕刻機以在該第二晶圓上形成一第二導線開口;以及在形成該第二導線開口後,引一第二反向鬆弛電壓到該靜電吸盤上以釋放該第二晶圓,其中該第二反向鬆弛電壓之一電壓低於該第一反向鬆弛電壓之電壓。
  8. 如申請專利範圍第7項之方法,其中該第一晶圓與該第二晶圓互為不同之一積體電路設計。
  9. 如申請專利範圍第7項之方法,其中該第一導線開口與該第二導線開口分別是在該第一晶圓與該第二晶圓之一相同金屬層上。
  10. 如申請專利範圍第7項之方法,其中該第二反向鬆弛電壓的大小是在該第一反向鬆弛電壓大小的約50%和約75%之間。
  11. 如申請專利範圍第7項之方法,在該引該第一反向鬆弛電壓施加到該靜電吸盤的步驟與該放置該第二晶圓在該靜電吸盤上的步驟之間,進一步更包含:關掉該蝕刻機;調整該蝕刻機的一反向鬆弛電壓的設定,係由該第一反向鬆弛電壓至該第二反向鬆弛電壓;以及開啟該蝕刻機。
  12. 如申請專利範圍第7項之方法,其中在形成該第一導線開口的步驟及該形成該第二導線開口的步驟之後,一第一導電區和一第二導電區分別經由該第一導線開口與該第二導線開口所暴露。
  13. 一種在一晶圓上形成一積體電路結構的方法,至少包含:提供一蝕刻機,至少包含一靜電吸盤;調整該蝕刻機的一反向鬆弛電壓的設定,係由與一第一反向鬆弛電壓不同之一第二反向鬆弛電壓至該第一反向鬆弛電壓;置放該晶圓在該靜電吸盤上,其中該晶圓至少包含: 一導電區;以及一介電層覆蓋於該導電區;使用該蝕刻機以蝕刻該介電層以便在該晶圓內形成一導線開口,直到該導電區經由導線開口所暴露為止;以及在形成該導線開口的步驟後,引該第一反向鬆弛電壓到靜電吸盤上以釋放該晶圓,其中該第一反向鬆弛電壓約在-650V與-975V之間。
  14. 如申請專利範圍第13項之方法,更包含:在調整該反向鬆弛電壓設定的步驟之前,關掉該蝕刻機,且在調整該反向鬆弛電壓設定的步驟之後,打開該蝕刻機。
  15. 如申請專利範圍第13項之方法,更包含:在該引該第一反向鬆弛電壓到該靜電吸盤上以釋放該晶圓的步驟之後,關掉該蝕刻機,且由該第一反向鬆弛電壓至該第二反向鬆弛電壓,調整該蝕刻機的一反向鬆弛電壓的設定。
  16. 如申請專利範圍第13項之方法,其中該第一反向鬆弛電壓的大小比該第二反向鬆弛電壓之大小,約低於25%與50%之間。
  17. 如申請專利範圍第13項之方法,更包含:蝕刻該介電層的一上層以形成一淺溝渠;以及在形成該淺溝渠的步驟之後,引該第二反向鬆弛電壓到該靜電吸盤上以釋放該晶圓,其中該第二反向鬆弛電壓低於該第一反向鬆弛電壓。
TW099121165A 2010-06-29 2010-06-29 調整導線蝕刻機內的靜電吸盤電壓以釋放累積電荷 TWI493620B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW099121165A TWI493620B (zh) 2010-06-29 2010-06-29 調整導線蝕刻機內的靜電吸盤電壓以釋放累積電荷

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099121165A TWI493620B (zh) 2010-06-29 2010-06-29 調整導線蝕刻機內的靜電吸盤電壓以釋放累積電荷

Publications (2)

Publication Number Publication Date
TW201201273A TW201201273A (en) 2012-01-01
TWI493620B true TWI493620B (zh) 2015-07-21

Family

ID=46755754

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099121165A TWI493620B (zh) 2010-06-29 2010-06-29 調整導線蝕刻機內的靜電吸盤電壓以釋放累積電荷

Country Status (1)

Country Link
TW (1) TWI493620B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI579566B (zh) * 2015-08-10 2017-04-21 創意電子股份有限公司 電路探測系統及其電路探測裝置
US10131134B2 (en) * 2015-10-30 2018-11-20 Canon Kabushiki Kaisha System and method for discharging electrostatic charge in nanoimprint lithography processes

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5459632A (en) * 1994-03-07 1995-10-17 Applied Materials, Inc. Releasing a workpiece from an electrostatic chuck
US5818682A (en) * 1996-08-13 1998-10-06 Applied Materials, Inc. Method and apparatus for optimizing a dechucking period used to dechuck a workpiece from an electrostatic chuck
TW426930B (en) * 1998-09-30 2001-03-21 Lam Res Corp Electrostatic dechucking method and apparatus for dielectric workpieces in vacuum processors
US6318384B1 (en) * 1999-09-24 2001-11-20 Applied Materials, Inc. Self cleaning method of forming deep trenches in silicon substrates
TW496809B (en) * 2000-01-21 2002-08-01 Applied Materials Inc Method and apparatus for dechucking a workpiece from an electrostatic chuck
US6452775B1 (en) * 2000-03-31 2002-09-17 Lam Research Corporation Electrostatic chuck and method for manufacturing the same
US6684669B1 (en) * 1997-02-19 2004-02-03 Joseph Talpe Door fastener device
US6764940B1 (en) * 2001-03-13 2004-07-20 Novellus Systems, Inc. Method for depositing a diffusion barrier for copper interconnect applications
US20090097185A1 (en) * 2007-10-11 2009-04-16 Shannon Steven C Time-based wafer de-chucking from an electrostatic chuck having separate RF bias and DC chucking electrodes
KR20100070869A (ko) * 2008-12-18 2010-06-28 한국전자통신연구원 플라즈마 처리 장치의 척킹/디척킹 장치 및 척킹/디척킹 방법

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5459632A (en) * 1994-03-07 1995-10-17 Applied Materials, Inc. Releasing a workpiece from an electrostatic chuck
US5612850A (en) * 1994-03-07 1997-03-18 Applied Materials, Inc. Releasing a workpiece from an electrostatic chuck
US5818682A (en) * 1996-08-13 1998-10-06 Applied Materials, Inc. Method and apparatus for optimizing a dechucking period used to dechuck a workpiece from an electrostatic chuck
US6684669B1 (en) * 1997-02-19 2004-02-03 Joseph Talpe Door fastener device
TW426930B (en) * 1998-09-30 2001-03-21 Lam Res Corp Electrostatic dechucking method and apparatus for dielectric workpieces in vacuum processors
US6318384B1 (en) * 1999-09-24 2001-11-20 Applied Materials, Inc. Self cleaning method of forming deep trenches in silicon substrates
TW496809B (en) * 2000-01-21 2002-08-01 Applied Materials Inc Method and apparatus for dechucking a workpiece from an electrostatic chuck
US6452775B1 (en) * 2000-03-31 2002-09-17 Lam Research Corporation Electrostatic chuck and method for manufacturing the same
US6764940B1 (en) * 2001-03-13 2004-07-20 Novellus Systems, Inc. Method for depositing a diffusion barrier for copper interconnect applications
US20090097185A1 (en) * 2007-10-11 2009-04-16 Shannon Steven C Time-based wafer de-chucking from an electrostatic chuck having separate RF bias and DC chucking electrodes
KR20100070869A (ko) * 2008-12-18 2010-06-28 한국전자통신연구원 플라즈마 처리 장치의 척킹/디척킹 장치 및 척킹/디척킹 방법

Also Published As

Publication number Publication date
TW201201273A (en) 2012-01-01

Similar Documents

Publication Publication Date Title
US20070040188A1 (en) Contact or via hole structure with enlarged bottom critical dimension
CN108565216B (zh) 双大马士革通孔工艺的返工方法
TWI662569B (zh) 半導體裝置結構及其製造方法
US20060084229A1 (en) Post high voltage gate oxide pattern high-vacuum outgas surface treatment
US7183171B2 (en) Pyramid-shaped capacitor structure
TWI493620B (zh) 調整導線蝕刻機內的靜電吸盤電壓以釋放累積電荷
US20150228746A1 (en) Modified self-aligned contact process and semiconductor device
CN111128692A (zh) 光刻站点三层薄膜堆叠结构片返工工艺方法
US8293649B2 (en) Release accumulative charges on wafers using O2 neutralization
US8263495B2 (en) Release accumulative charges by tuning ESC voltages in via-etchers
CN110767602B (zh) 接触孔形成方法
US10204859B2 (en) Interconnect structure and fabricating method thereof
CN109950207B (zh) 栅极的制造方法
US20120028457A1 (en) Metal Layer End-Cut Flow
TW201901896A (zh) 半導體元件以及其製造方法
US20140191409A1 (en) Forming vias and trenches for self-aligned contacts in a semiconductor structure
US9378954B2 (en) Plasma pre-treatment for improved uniformity in semiconductor manufacturing
TWI767662B (zh) 半導體結構與其製作方法
US6914010B2 (en) Plasma etching method
KR100744682B1 (ko) 반도체소자의 제조방법
US20090111268A1 (en) Reworking method for integrated circuit devices
CN112435923B (zh) 用于多产品混合生产的刻蚀工艺方法
US6218218B1 (en) Method for reducing gate oxide damage caused by charging
TWI488234B (zh) 利用氧氣中和釋放晶圓上堆積之電荷
KR101037419B1 (ko) 반도체 소자 및 그의 형성 방법