TWI472475B - 垂直積體電路切換器、設計結構及其製造方法 - Google Patents

垂直積體電路切換器、設計結構及其製造方法 Download PDF

Info

Publication number
TWI472475B
TWI472475B TW99111494A TW99111494A TWI472475B TW I472475 B TWI472475 B TW I472475B TW 99111494 A TW99111494 A TW 99111494A TW 99111494 A TW99111494 A TW 99111494A TW I472475 B TWI472475 B TW I472475B
Authority
TW
Taiwan
Prior art keywords
wafer
vertically extending
holes
wires
bottom side
Prior art date
Application number
TW99111494A
Other languages
English (en)
Other versions
TW201100319A (en
Inventor
Anthony K Stamper
Edward Crandal Cooney
Felix Patrick Anderson
Thomas Leddy Mcdevitt
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Publication of TW201100319A publication Critical patent/TW201100319A/zh
Application granted granted Critical
Publication of TWI472475B publication Critical patent/TWI472475B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H59/00Electrostatic relays; Electro-adhesion relays
    • H01H59/0009Electrostatic relays; Electro-adhesion relays making use of micromechanics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Micromachines (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

垂直積體電路切換器、設計結構及其製造方法
本發明係關於垂直積體電路切換器及製造方法,且更明確地,係關於垂直積體MEMS切換器、設計結構及此等垂直切換器之製造方法。
用於3D及其他積體電路中之積體電路切換器可由固態結構(例如,電晶體)或被動線(MEMS)形成。MEMS切換器通常因其幾乎理想的絕緣且由於其在10 GHz頻率及更高頻率下之低插入損耗(亦即,電阻)而得以使用,該理想絕緣為無線射頻應用之關鍵要求,其中MEMS切換器適用於功率放大器(PAs)之模式切換。MEMS切換器可用於各種應用中,主要用於類比及混合信號應用中。一個此類實例為含有經調諧用於每一廣播模式之功率放大器(PA)及電路的行動電話晶片。該晶片上之積體切換器將PA連接至適當的電路,以便不需要每個模式一個PA。
可使用若干不同工具以若干方法來製造MEMS。然而,大體而言,該等方法及工具係用以形成具有微米級尺寸之小結構,其中切換器尺寸大致為5微米厚、100微米寬及200微米長。又,用以製造MEMS之諸多方法(亦即,技術)係取自積體電路(IC)技術。舉例而言,幾乎所有MEMS皆是建於晶圓上,且皆是實現於薄膜材料中,該等材料係藉由光微影製程圖案化於晶圓之頂部。更明確地,製造MEMS使用三個基本構建塊:(i)將薄膜材料沉積於一基板上,(ii)藉由光微影成像將一圖案化遮罩應用於膜之頂部,及(iii)依遮罩選擇性地蝕刻膜。在此等方法中之任何方法中,切換器係沿水平方向製造於晶圓/晶片上方。
視特定應用及工程標準而定,MEMS結構可呈現諸多不同形式。舉例而言,MEMS可採用單一懸臂結構(諸如,美國專利第5,578,976號中所示)的形式來實現。在此懸臂應用中,藉由施加一電壓而將單一懸臂(懸式電極)拉向一固定電極。然而,為了製造此懸臂結構,除了建造CMOS結構自身之外亦需要若干額外且高價的處理步驟。舉例而言,一旦完成所有CMOS配線,則需要額外處理步驟來形成MEMS切換器,如此相當大地增加了結構的處理成本。
又,如在此應用中所清楚地展示,MEMS為製造於晶圓/晶片上方之水平懸臂型切換器。已知此等水平懸臂型切換器增加了設備之製造成本,以及增加了封裝相互作用問題。另外,在諸多當前應用中,已知水平懸臂型切換器會被黏住(stick),例如,呈現為在處理期間不易打開由於凍結而閉合之切換器,並呈現用於切換器中之相對小的接觸間隙或致動間隙,該間隙約為1微米。此狀況稱為黏連(sticktion)。
另外,在已知應用中,藉由靜電力來將懸式電極下拉至固定電極所需的電壓可能很高。已看出此舉將在切換器之長期使用及最終損壞之後導致該絕緣體之非期望充電。在某些應用中,亦難以獲得高壓(例如,100伏特),因為必須使用電荷泵法或類似方法將電壓自約1.5-5伏特升高至30至100伏特。切換所需之最小電壓稱為吸附電壓,其取決於包括以下諸者之若干參數:懸式電極之長度、懸式電極與固定電極之間的間隔或間隙及懸式電極之彈性常數,該彈性常數為材料及其厚度之函數。
希望在不減小間隙且不軟化彈簧之情況下降低吸附電壓,因為彈簧提供復原力且決定切換速度。在美國專利第7,265,429號中,實施了一對側平行板靜電致動器以用於降低或消除偏壓。此等額外靜電致動器係用以降低或消除欲施加於固定信號電極上之偏壓。在實施中,可將側平行板靜電致動器之固定電極升高而高於一固定信號電極。因此,歸因於一較小間隙,可降低將懸式電極下拉至固定電極所需之吸附電壓。然而,美國專利第7,265,429號中所展示之MEMS並不密封,且額外靜電致動器可增加製造成本。又,MEMS為製造於晶圓/晶片上方之水平懸臂型切換器。
因此,在此項技術中需要克服上文所描述之缺陷及限制。
在本發明之一態樣中,一種製造切換器之方法包含在一晶圓中形成至少兩個垂直延伸貫孔;用金屬填充該至少兩個垂直延伸貫孔以形成至少兩個垂直延伸導線;及自底側在晶圓中打開一孔隙,以使得至少一個垂直延伸導線可在該孔隙中移動。
在本發明之一態樣中,一種製造MEMS切換器之方法包含自晶圓之一頂側蝕刻至少三個貫孔;用金屬填充該等貫孔以形成垂直配置頂側導線;將介電材料沉積於晶圓之底側上;蝕刻介電材料以在其中形成一開口,其中介電材料之剩餘部分保護晶圓之邊緣;及穿過介電材料中之開口蝕刻晶圓之底側以形成一孔隙,該孔隙暴露至少一個垂直配置頂側導線。
在本發明之一態樣中,一種MEMS切換器包含:形成於晶圓中之至少三個垂直延伸金屬導線;及形成於晶圓中之一孔隙,該孔隙容納該至少三個垂直延伸金屬導線中之至少一者。在施加電壓之後,該至少三個垂直延伸導線中之至少一者可在該孔隙內移動。
在本發明之另一態樣中,提供一種實施於機器可讀取媒體中之設計結構,以用於設計、製造或測試積體電路。該設計結構包含本發明之結構及/或方法。
本發明係關於垂直積體電路切換器及製造方法,且更明確地,係關於垂直積體MEMS切換器、設計結構及此等垂直切換器之製造方法。在實施中,本發明包括若干新型MEMS切換器之方法及結構。沿垂直方向製造MEMS切換器以在矽基板中形成垂直切換器,或在矽載體型應用(亦即,在積體電路(IC)下方但在同一基板中)中,或作為耦接至另一晶片之單獨切換器。在實施例中,該等結構(例如,MEMS切換器)係經由矽晶圓貫孔沿垂直方向形成,其中該等貫孔(例如)(i)僅在晶圓前側上,但是暴露於晶圓背面上或(ii)貫孔形成於晶圓頂側及背面上,但是暴露於晶圓背面上。有利地,在處理期間,本發明之垂直MEMS切換器消除切換器由於凍結閉合而不易打開的問題。
如下文更詳細論述,MEMS接觸切換器功能性係由吸附電壓及致動電壓來界定。吸附電壓係由梁彎曲並形成接觸所需的外加致動器電壓來界定,且致動電壓為MEMS切換器電路中之外加電壓,根據定義致動電壓大於吸附電壓。在此條件下,本發明之若干態樣的結構包括:致動間隙(AG)及接觸間隙(CG)(參見(例如)第11圖)。致動間隙(AG)為致動器與可移動梁之間的間距。接觸間隙(CG)為可移動梁與接觸之間的間距。為避免將會導致發弧及MEMS切換器之潛在損壞的短路,接觸間隙(CG)通常小於致動間隙(AG)。
本發明之第一態樣
第1a圖至第1g圖展示根據本發明之第一態樣之結構及個別處理步驟。更特定言之,第1a圖展示包含晶圓10之起始結構,晶圓10在其頂側具有介電層12。在實施例中,晶圓10可為(僅舉幾例)矽、非晶體散裝材料、絕緣體上矽(SOI)、SiGe、石英、藍寶石、氧化鋁、玻璃或砷化鎵等。在實施例中,介電層12為SiO2 。可使用任何已知方法來沉積介電層12,諸如電漿增強型化學氣相沉積法(PECVD)。
如第1a圖中進一步展示,使用習知光微影製程來將貫孔14形成於晶圓10中。在實施例中,展示了四個貫孔14,其將用以形成本發明之第一態樣之垂直切換器。在實施例中,貫孔14可為約150微米深,約3微米寬且約20微米長(亦即,如圖中所量測)。熟習此項技術者將認識到,視切換器之特定應用而定,本發明亦涵蓋其他尺寸。舉例而言,縮短貫孔將增大切換器之彈性常數,進而導致吸附電壓增加。貫孔14係形成於晶圓10之前側。
舉一實例而言,藉由首先將抗蝕劑沉積於介電材料12上來形成貫孔14。暴露抗蝕劑之選擇性部分以形成開口。在後續製程中,使用諸如(例如)反應性離子蝕刻(RIE)之習知製程來蝕刻介電材料12及晶圓10以形成貫孔14。全氟碳化物(perfluorcabon)系RIE製程可用以蝕刻介電質。若基板為矽,則波希RIE製程(Bosch RIE process)可用以在矽中蝕刻幾乎垂直的溝槽。可使用濕式或乾式方法來剝離抗蝕劑,諸如下游氧電漿製程。
在第1b圖中,用已知金屬或金屬合金填充貫孔以形成導線16。在實施例中,可使用諸如以下製程之任何已知組合來金屬化導線16:(例如)物理氣相沉積(PVD)、化學氣相沉積(CVD)、原子層沉積(ALD)、電鍍沉積(ECP)、有機金屬化學氣相沉積(MOCVD)等。在一示範性實施例中,導線可為具有TiN襯墊之鎢,使用CVD來較佳地沉積兩者。在另一實施例中,使用具有耐火襯墊的銅來形成導線16,該等耐火襯墊係由TaN/Ta、TaN/Ru等組成。可使用CVD或物理氣相沉積(PVD)來沉積耐火襯墊,且可使用(例如)PVD與ECP之組合來沉積Cu。在另一實施例中,導線16為AlCu或為Al或Cu之其他組合物。在實施例中,導線16可為約150微米深、約3微米寬且約20微米長(亦即,如由虛線所展示)。熟習此項技術者將認識到,視貫孔之特定尺寸而定,本發明亦涵蓋其他尺寸。在金屬沉積之後,使用平坦化製程來從晶圓表面移除過量金屬而留下鑲嵌金屬來填充溝槽,該等平坦化製程諸如化學機械拋光(CMP)、RIE回蝕或此等製程之組合。在金屬化溝槽之後,經由如此項技術中已知之標準BEOL接觸、貫孔、導線、被動元件、記憶體元件等來可選擇地處理晶圓前側。
在第1c圖中,將黏著劑18沉積於第1b圖之結構上。更特定言之,可在製程後期移除之黏著劑18係形成於介電材料12上及晶圓前側之暴露部分上。將載體20附接至黏著劑18,載體20係由玻璃、矽或可向晶圓提供機械支撐的任何已知材料組成。
在第1c圖中,熟習此項技術者應認識到,該結構可包括觸點、導線、貫孔及/或諸如介電材料12上方之電容器的被動元件。又,本發明進一步涵蓋介電材料12下方之主動及/或被動元件等。該等元件(例如,被動及主動設備、導線等)可用以提供電壓以致動MEMS、MEM之輸入墊及/或輸出墊,或與MEM不相關的功能。如熟習此項技術者應理解,本文所述之本發明之每一態樣皆涵蓋此等不同變體。
第1c圖亦展示一研磨製程,以暴露導線之底部分。更特定言之,使用習知研磨製程(諸如,化學機械拋光(CMP)製程),來將晶圓10之背面自其起始厚度(例如,725微米)研磨至150微米,如此暴露晶圓10之背面上的導線16。在實施例中,生成晶圓10大致為100微米至150微米;但是本發明亦涵蓋其他尺寸。在任何實施例中,暴露晶圓10之背面上的導線16。介電材料22係沉積於晶圓10之背面上,且其經微影圖案化並經蝕刻以形成開口22a。介電材料22可為(例如)SiO2 。開口22a暴露晶圓10之背面上的內導線16。
在第1d圖中,蝕刻經暴露晶圓10以形成開放孔隙24。在實施例中,可使用(例如)濕式蝕刻製程與乾式蝕刻製程的組合來蝕刻晶圓10。在實施例中,基板晶圓10為矽,且使用濕熱氫氧化鉀(KOH)溶液、XeF2 非電漿蝕刻或非選擇性波希電漿蝕刻中之一或多者來蝕刻開放孔隙24。在實施例中,介電材料22將保護晶圓10之外部以使得外導線16b之至少一個側仍附接(固定)於晶圓10之材料;而內導線16a大體上暴露於孔隙24中以允許其移動。
在第1e圖中,將可選擇晶圓罩26接合至晶圓10之底面。更特定言之,將晶圓罩26接合至介電材料22以形成密封。晶圓罩26可為(例如)玻璃或矽基板。可使用任何習知接合製程(諸如,使用黏著劑之製程)來將晶圓罩26接合至介電材料22。
第1f圖展示第1e圖之結構沿線A-A之剖視圖。此視圖更清楚地展示導線之長度,例如,約20微米至100微米。此視圖亦展示外導線16b之至少一個側仍附接(固定)於晶圓10之材料;而內導線16a大體上暴露於孔隙24中以允許其移動。熟習此項技術者將認識到,三微米厚切換器可移動電極將具有大致一微米的致動間隙。
第1g圖展示處於閉合位置之本發明之第一態樣的切換器。在此實施例中,將致動電壓Va施加於固定導線16b。如此產生庫侖斥力,其推動內導線16a使其彼此接觸。此舉有效地閉合切換器,(例如)移動內部自由浮動導線16a使其接觸。在實施例中,致動電壓應為克服牽引電壓之電壓,例如,大於牽引電壓。視實施例而定,牽引電壓可為(例如)20 V至60 V(或負20 V至60 V)。在實施例中,致動電壓Va為施加於固定導線16b之-100伏特。
對於MEMS接觸切換器而言,通常將一或多個可移動電極16a線接於dc接地狀態。此dc接地連接(未圖示),可為使用簡單低電阻導線之dc及rf接地;或可為使用(例如)在dc頻率下具有低電阻而在rf頻率下具有高電阻之電感器的dc接地及rf開路。若未將一或多個可移動電極線接至dc接地,則此等電極可自致動電壓電容性充電,進而引起非期望吸附電壓變化。
儘管展示了兩個致動電極16a,但是進一步涵蓋僅需一個致動電極16a的情況。舉例而言,可自第1g圖(或本發明之其他態樣)移除任一致動電極16a。在此等實施例中,在施加激活電壓Va之後,該剩餘致動電極將彎曲並與最接近之固定導線接觸。
熟習此項技術者應認識到,在本發明之每一態樣中,接觸導線將具有一定程度之彼此垂直重疊。該重疊確保在施加外加電壓之後,一或多個自由移動導線將接觸且因此閉合切換器。又,除非另外指定為自由浮動、移動等,否則導線在結構中保持靜態。另外,在對本文所述之製程(例如圖案化、金屬化及/或沉積製程)進行一些修改及/或增添的情況下,可使用第1a圖至第1g圖之製程來製造本文所述之任何實施例。儘管在闡釋每一實施例後,熟習此項技術者將易見此等修改及/或增添,但是本文描述了對額外及/或經修改製程的一些進一步闡釋以更透徹地理解本發明。
本發明之第二態樣
第2a圖至第2h圖展示根據本發明之第二態樣之結構及個別處理步驟。更特定言之,第2a圖展示包含晶圓10之起始結構,晶圓10具有介電層12。本發明之第一態樣中描述了該晶圓及介電層。
如第2a圖中進一步展示,使用習知光微影製程來自晶圓10之頂側形成貫孔14a及貫孔14b。在實施例中,將使用三個貫孔14a、14b來形成本發明之第二態樣的垂直切換器。貫孔14b為淺貫孔,其約為5微米深、7微米寬且約24微米長(亦即,如圖中所量測);而貫孔14a約為140微米深、約3微米寬且約20微米長(亦即,如圖中所量測)。在其他實施例中,貫孔14a之深度可在50微米至180微米範圍內,較佳深度為約50微米、100微米或180微米。熟習此項技術者將認識到,視切換器之特定應用而定,本發明亦涵蓋其他尺寸。亦應理解,可在不同蝕刻(微影)製程中形成貫孔14a及貫孔14b(如參閱第1a圖所論述)。
在第2b圖中,用已知金屬或金屬合金自晶圓之頂側填充貫孔14a、貫孔14b,以分別形成導線16a及導線部分16b1。在實施例中,可使用諸如上文論述之本發明之第一態樣中所描述的製程的任何已知組合來金屬化導線16a及導線部分16b1。
導線部分16b1約為5微米深、7微米寬且約24微米長(亦即,如圖中所量測);而導線16a約為140微米深、約3微米寬且約20微米長(亦即,如圖中所量測)。在其他實施例中,導線16a之深度可在50微米至180微米範圍內。熟習此項技術者將認識到,視切換器之特定應用而定,本發明亦涵蓋其他尺寸。
在第2c圖中,如上文在本發明之第一態樣中所述,將黏著劑18沉積於第2b圖之結構上並附接載體20。
第2c圖進一步展示雙鑲嵌製程以形成貫孔15。如熟習此項技術者應瞭解,雙鑲嵌製程將形成不同深度之溝槽。在實施例中,溝槽15將包括第一尺寸之向下延伸支線15a及第二尺寸之水平延伸支線15b。水平延伸支線15b經配置以朝向彼此延伸,支線15b之間具有間隔。
在第2d圖中,用金屬17自晶圓10之背面填充溝槽15以完成金屬導線,其通常以元件符號16b展示。在實施例中,雖然金屬17可為使用習知CVD或ALD製程來沉積之TiN及鎢;但是本發明亦涵蓋其他製程及金屬或其組合。介電材料22係沉積於晶圓10之背面上,且其經圖案化以形成開口22a。介電材料22可為(例如)SiO2 。開口22a暴露晶圓10之背面上的導線16b。
在第2e圖中,可使用諸如上文描述之彼等方法中之方法,使用(例如)濕式蝕刻製程與乾式蝕刻製程之組合來蝕刻晶圓10之背面,以形成孔隙24。在實施例中,可使用受熱氫氧化鉀(KOH)溶液來蝕刻晶圓10以形成孔隙24。在實施例中,介電材料22將保護晶圓10之外部;然而,在本發明之此態樣中,將外導線16b大體上暴露於孔隙24中以允許其移動。
在第2e圖中,使用上文在本發明之第一態樣中所描述的方法來將可選擇晶圓罩26接合至晶圓10之底面。
第2f圖展示第2e圖之結構沿線B-B之剖視圖。此視圖更清楚地展示中間導線16a之長度,例如,約20微米至100微米。此視圖亦展示,外導線16b係暴露於孔隙24中以允許其移動。
第2g圖展示第2e圖之結構沿線C-C之剖視圖。此視圖更清楚地展示,形成於貫孔15b中之導線部分朝向彼此延伸。形成於貫孔15b中之導線部分之間的間隔約為2微米至4微米。
第2h圖展示處於閉合位置之本發明之第二態樣的切換器。在此實施例中,將致動電壓Va施加於中間導線16a。在實施例中,致動電壓Va為施加於中間導線16a之100伏特。可移動電極係處於dc接地狀態。如此產生庫侖力,其牽引外導線使其彼此接觸。此舉有效地閉合切換器,(例如)允許外導線16b形成接觸。
本發明之第三態樣
第3圖展示根據本發明之第三態樣之最終MEMS結構及個別處理步驟。在第3圖中,使用如上文論述之習知微影及金屬化製程,來自晶圓10之頂側形成導線部分16a1及導線16b。使用淺貫孔(比用以形成外導線16b之貫孔淺)來形成內導線16a1。淺貫孔之深度可視特定應用而有所變化。舉例而言,淺貫孔可約為10微米,且用以形成外導線16b之貫孔可約為150微米深;但是本發明涵蓋其他尺寸。熟習此項技術者亦應瞭解,可在個別微影製程中形成用於形成導線16a1及導線16b之貫孔。可用金屬或金屬組合物(諸如,氮化鈦或鎢)來自晶圓之頂側填充貫孔。
使用本發明之以上提及之態樣中所描述的方法,來將黏著劑18及載體20形成於介電材料12上及晶圓頂側上之導線暴露部分上。
在進行研磨製程以暴露導線16b之底部分後,可自晶圓之底面來執行習知雙鑲嵌製程以形成金屬化導線16a2,其係連接至導線部分16a1。如本發明之以上態樣中所描述,可使用(例如)濕式蝕刻製程與乾式蝕刻製程之組合來蝕刻晶圓10之背面以形成開口24。在實施例中,介電材料22將保護晶圓10之外部分以使得外導線16b之至少一個側仍附接(固定)於晶圓10之材料;而內導線16a1、內導線16a2大體上暴露於孔隙24中以允許其移動。可使用本發明之以上態樣中所描述的方法來將可選擇晶圓罩26接合至晶圓10之底面以形成密封。
如第3圖中所展示,將致動電壓Va施加於固定導線16b且可移動電極16a1係處於dc接地狀態。在實施例中,致動電壓Va為-100伏特。如此產生庫侖斥力,其推動內導線16a2使其彼此接觸。此舉有效地閉合切換器,(例如)移動內部自由浮動導線16a2使其接觸。
本發明之第四態樣
第4圖展示根據本發明之第四態樣之另一MEMS結構及個別處理步驟。在第4圖中,使用如上文論述之習知微影及金屬化製程,來自晶圓10之頂側形成導線16a1及導線16b。如上文就(例如)本發明之第一態樣所論述,貫孔及所得導線16a1、導線16b可具有各種尺寸。可使用本發明之以上態樣中所描述的方法,用金屬或金屬組合物(諸如,ALD氮化鈦及CVD鎢)來自晶圓10之頂側填充貫孔。使用本發明之以上態樣中所描述的方法,來將黏著劑18形成於介電材料12上及晶圓頂側上之導線暴露部分上,並將載體20附接至黏著劑18。
在進行研磨製程以暴露導線16a1、導線16b之底部分後,可使用本發明之以上態樣中所描述的方法,來自晶圓10之底面執行習知蝕刻及金屬化製程以形成內導線部分16a2,其係連接至導線部分16a1。在實施例中,介電材料22將保護晶圓10之外部分以使得外導線16b之至少一個側仍附接(固定)於晶圓10之材料;而內導線16a1、內導線16a2大體上暴露於孔隙24中以允許其移動。
可使用本發明之以上態樣中所描述的方法,來將可選擇晶圓罩26接合至晶圓10之底面以形成密封。
在第4圖中,將致動電壓Va施加於固定導線16b且可移動電極16a2係處於dc接地狀態。在實施例中,致動電壓Va為-100伏特。如此產生庫侖斥力,其推動內導線16a2使其彼此接觸。此舉有效地閉合切換器,(例如)移動內部自由浮動導線16a2使其接觸。
本發明之第五態樣
第5a圖及第5b圖展示根據本發明之第五態樣之另一MEMS結構及個別處理步驟。在第5a圖中,使用如上文論述之習知微影及金屬化製程,來自晶圓10之頂側形成導線16a。用以自晶圓之頂側形成導線16a之貫孔可約為80微米深;但是本發明涵蓋其他尺寸。可用金屬或金屬組合物(諸如,ALD氮化鈦及CVD鎢)來自晶圓10之頂側填充貫孔,繼之以CMP。
將黏著劑18形成於介電材料12上及晶圓頂側上之導線暴露部分上。使用本發明之以上態樣中所描述的方法,將載體20附接至黏著劑18。
自晶圓之底面執行習知微影及金屬化製程以形成外導線16b1、外導線16b2。隨後可使用(例如)濕式蝕刻製程與乾式蝕刻製程之組合來蝕刻晶圓10之背面以形成孔隙24。在實施例中,可使用受熱氫氧化鉀(KOH)溶液來蝕刻晶圓10以形成孔隙24。在實施例中,介電材料22將保護晶圓10之外部以使得至少外導線16b1仍附接(固定)於晶圓10之材料;而內導線16a及外導線16b2大體上暴露於孔隙24中以允許導線16a移動。可使用本發明之以上態樣中所描述的方法,來將可選擇晶圓罩26接合至晶圓10之底面以形成密封。
如第5a圖(或第5b圖)中所展示,將致動電壓Va施加於固定導線16b1,且可移動導線16a及導線16b係處於dc接地狀態。在實施例中,致動電壓Va為-100伏特。如此產生庫侖力,其推動導線16a朝向外導線16b2並使其與導線16b2接觸。此舉有效地閉合切換器,(例如)移動導線16a使其與導線16b2接觸。
本發明之第六態樣
第6a圖及第6b圖展示根據本發明之第六態樣之另一MEMS結構及個別處理步驟。在第6a圖中,使用如上文論述之習知微影及金屬化製程,來自晶圓10之頂側形成外導線16bb。用以自晶圓之頂側形成導線16bb之貫孔可約為80微米深;但是本發明涵蓋其他尺寸。可用金屬或金屬組合物(諸如,ALD氮化鈦及CVD鎢)來自晶圓10之頂側填充貫孔,繼之以CMP。
將黏著劑18形成於介電材料12上及晶圓頂側上之導線暴露部分上。使用本發明之以上態樣中所描述的方法,將載體20附接至黏著劑18。
自晶圓之底面執行習知微影及金屬化製程以形成外導線16b1、外導線16b2。外導線16b1大體上與導線16bb對準。如先前所述,隨後可使用(例如)濕式蝕刻製程與乾式蝕刻製程之組合來蝕刻晶圓10之背面以形成孔隙24。在實施例中,可使用受熱氫氧化鉀(KOH)溶液來蝕刻晶圓10以形成孔隙24。
在實施例中,介電材料22將保護晶圓10之外部以使得外導線16b1之至少一個側及外導線16bb之至少一個側仍附接(固定)於晶圓10之材料;而另一外導線16b2大體上暴露於孔隙24中以允許其移動。可將可選擇晶圓罩26接合至晶圓10之底面以形成密封。晶圓罩26可為(例如)玻璃。如先前所述,可使用任何習知接合製程來將晶圓罩26接合至介電材料22。
在第6a圖(或第6b圖)中,將致動電壓Va施加於固定導線16b1,且可移動導線16a及導線16b係處於dc接地狀態。在實施例中,致動電壓Va為施加於固定外導線16b1之100伏特。如此產生庫侖力,其牽引另一(浮動)外導線16b2朝向導線16bb並使其與導線16bb接觸。此舉有效地閉合切換器。
第6b圖展示本發明之結構的示範性尺寸。舉例而言,孔隙24之垂直尺寸可在約100微米至約200微米之範圍。導線16b1與導線16b2之間的距離約為1微米。在實施例中,可移動導線16b2在其末端處埋入晶圓10中。因為導線極長(例如,至少為延伸孔隙之垂直距離之長度),所以當將電壓施加於固定導線16b1時,可移動導線之一部分(例如,接近固定導線16b1之中間部分)將移動朝向固定導線16b1並與其接觸,如在第6b圖中箭頭「A」所展示。
本發明之第七態樣
第7圖展示根據本發明之第七態樣之另一MEMS結構及個別處理步驟。在第7圖中,使用如上文論述之習知微影及金屬化製程,來自晶圓10之頂側形成導線16b1、導線16b2。用以自晶圓之頂側形成導線16b1、導線16b2之貫孔可約為50微米深;但是本發明涵蓋其他尺寸。可用金屬或金屬組合物(諸如,ALD氮化鈦及CVD鎢)來自晶圓10之頂側填充貫孔,繼之以CMP。
將黏著劑18形成於介電材料12上及晶圓頂側上之導線暴露部分上。使用本發明之以上態樣中所描述的方法,將載體20附接至黏著劑18。
自晶圓之底面執行習知微影製程以形成內導線16a(偏離導線16b1、導線16b2)。隨後可使用(例如)濕式蝕刻製程與乾式蝕刻製程之組合來蝕刻晶圓10之背面以形成孔隙24。在實施例中,可使用受熱氫氧化鉀(KOH)溶液來蝕刻晶圓10以形成孔隙24。在實施例中,介電材料22將保護晶圓10之外部以使得一個外導線16b2之至少一個側仍附接(固定)於晶圓10之材料;而內導線16及另一外導線16b1大體上暴露於孔隙24中以允許至少該外導線16b1移動。可使用先前所描述之方法來將可選擇晶圓罩26接合至晶圓10之底面以形成密封。
如第7圖中所展示,將致動電壓Va施加於固定外導線16b2,且可移動電極16a係處於dc接地狀態。在實施例中,致動電壓Va為100伏特。如此產生庫侖力,其推動導線16b1使其與導線16a接觸。此舉有效地閉合切換器。
本發明之第八態樣
第8圖展示根據本發明之第八態樣之另一MEMS結構及個別處理步驟。在第8圖中,使用如上文論述之習知微影及金屬化製程,來自晶圓10之頂側形成導線16a及導線16b。在實施例中,用以形成內導線16a之貫孔比用以形成外導線16b之貫孔深。舉例而言,用以形成導線16a之貫孔可約為100微米深;但是本發明涵蓋其他尺寸。可用金屬或金屬組合物(諸如,ALD氮化鈦及CVD鎢)來自晶圓10之頂側填充貫孔,繼之以CMP。
將黏著劑18形成於介電材料12上及晶圓頂側上之導線暴露部分上。使用本發明之以上態樣中所描述的方法,將載體20附接至黏著劑18。
自晶圓之底面執行習知微影及金屬化製程以形成外導線16bb。外導線16bb可與自晶圓10之頂側形成的外導線16b中之一者對準。隨後可使用(例如)濕式蝕刻製程與乾式蝕刻製程之組合來蝕刻晶圓10之背面以形成孔隙24。在實施例中,可使用受熱氫氧化鉀(KOH)溶液來蝕刻晶圓10以形成孔隙24。
在實施例中,介電材料22將保護晶圓10之外部以使得一個外導線16b的至少一個側及外導線16bb之至少一個側仍附接(固定)於晶圓10之材料;而內導線16a暴露於孔隙24中以允許其移動。歸因於介電材料22之置放,外固定導線16b亦可部分地或全部埋入晶圓材料中(如對於具有外固定導線的任何實施例而言一般)。
如先前所論述,可將可選擇晶圓罩26接合至晶圓10之底面以形成密封。
在第8圖中,將致動電壓Va施加於固定導線16b(在導線16bb上方)並將負的Va施加於另一固定導線16b。可移動電極16a係處於dc接地狀態。在實施例中,致動電壓Va為施加於固定導線16b(在導線16bb上方)之100伏特及施加於另一固定導線16b之-100伏特。如此產生庫侖力,其移動導線16a朝向外導線16bb並使其與外導線16bb接觸。此舉有效地閉合切換器。在本發明之此態樣及其他態樣中亦涵蓋一或多個致動電極之使用。
本發明之第九態樣
第9圖展示根據本發明之第九態樣之另一MEMS結構及個別處理步驟。在第9圖中,使用如上文論述之習知微影及金屬化製程,來自晶圓10之頂側形成導線16a及導線16b。在實施例中,用以形成內導線16a之貫孔比用以形成外導線16b之貫孔深。舉例而言,用以形成導線16a之貫孔可約為80微米深;但是本發明涵蓋其他尺寸。熟習此項技術者應認識到,可在不同微影製程中形成任何適用實施例中之具有不同深度的貫孔。可用金屬或金屬組合物(諸如,ALD氮化鈦及CVD鎢)來自晶圓10之頂側填充貫孔,繼之以CMP。
將黏著劑18形成於介電材料12上及晶圓頂側上之導線暴露部分上。使用本發明之以上態樣中所描述的方法,將載體20附接至黏著劑18。
自晶圓之底面來執行習知微影及金屬化製程以形成外導線16bb。外導線16bb可偏離外導線16b及自晶圓10之頂側形成的內導線16a。隨後可使用(例如)濕式蝕刻製程與乾式蝕刻製程之組合來蝕刻晶圓10之背面以形成孔隙24。在實施例中,可使用受熱氫氧化鉀(KOH)溶液來蝕刻晶圓10以形成孔隙24。
在實施例中,介電材料22將保護晶圓10之外部以使得一個外導線16b之至少一個側及外導線16bb之至少一個側仍附接(固定)於晶圓10之材料;而內導線16a暴露於孔隙24中以允許其移動。歸因於介電材料22之置放,外固定導線16b亦可部分地或全部埋入晶圓材料中(如對於具有外固定導線的任何實施例而言一般)。可使用先前所論述之方法來將可選擇晶圓罩26接合至晶圓10之底面以形成密封。
在第9圖中,將致動電壓Va施加於固定導線16b(最靠近導線16bb),並將負的Va施加於另一固定導線16b。可移動電極16a係處於dc接地狀態。在實施例中,致動電壓Va為施加於一固定導線16b(最靠近導線16bb)之100伏特及施加於另一固定導線16b之-100伏特。如此產生庫侖力,其移動導線16a朝向外導線16bb並使其與外導線16bb接觸。此舉有效地閉合切換器。
本發明之第十態樣
第10圖展示根據本發明之第十態樣之另一MEMS結構及個別處理步驟。在第10圖中,使用如上文論述之習知微影及金屬化製程,來自晶圓10之頂側形成導線16a及導線16b。用以自晶圓之頂側形成導線16a之貫孔可約為150微米深;但是本發明涵蓋其他尺寸。用以形成外導線16b之貫孔可為(例如)約10微米之一淺貫孔。可用金屬或其組合物(諸如,ALD氮化鈦及CVD鎢)來自晶圓10之頂側填充貫孔,繼之以CMP。
將黏著劑18形成於介電材料上12及晶圓頂側上之導線暴露部分上。使用先前實施例中所論述的方法,將載體20附接至黏著劑18。
在進行研磨製程以暴露導線16a之底部分後,自晶圓之底面來執行習知微影及金屬化製程以形成外導線16bb。外導線16bb可偏離外導線16b及自晶圓10之頂側形成的內導線16a。外導線16bb亦可部分地埋入晶圓材料中。隨後可使用(例如)濕式蝕刻製程與乾式蝕刻製程之組合來蝕刻晶圓10之背面以形成孔隙24。在實施例中,可使用受熱氫氧化鉀(KOH)溶液來蝕刻晶圓10以形成孔隙24。在實施例中,介電材料22將保護晶圓10之外部以使得外導線16b之至少一個側及外導線16bb之至少一個側仍附接(固定)於晶圓10之材料;而內導線16a暴露於孔隙24中以允許其移動。
可使用先前所描述之方法來將可選擇晶圓罩26接合至晶圓10之底面以形成密封。
在第10圖中,將致動電壓Va施加於固定導線16b(例如,在導線16bb上方的固定導線16b),並將負的Va施加於另一外導線16b。可移動電極16a係處於dc接地狀態。在實施例中,致動電壓為施加於固定導線16b中之一者(例如,在導線16bb上方的固定導線16b)之100伏特及施加於另一外導線16b之-100伏特。如此產生庫侖力,其將處於dc接地狀態之自由浮動內導線16a朝向外導線16bb移動並使其與外導線16bb接觸。此舉有效地閉合切換器。
本發明之第十一態樣
第11圖展示根據本發明之第十一態樣之最後MEMS結構及個別處理步驟。在第11圖中,使用如上文論述之習知微影及金屬化製程,來自晶圓10之頂側形成導線16b1、導線16b2。用於暴露於孔隙24中之外導線16b1的貫孔比為固定外導線16b2而形成之另一貫孔深。貫孔及所得導線之深度可視特定應用而有所變化。舉例而言,用以形成自由浮動導線16b1之貫孔可約為150微米深;但是本發明涵蓋其他尺寸。可用金屬(諸如,ALD氮化鈦及CVD鎢)來自晶圓10之頂側填充貫孔,繼之以CMP。
將黏著劑18形成於介電材料12上及晶圓頂側上之導線暴露部分上。使用先前實施例中所論述的方法,將載體20附接至黏著劑18。
在進行研磨製程後,自晶圓之底面來執行習知微影及金屬化製程以形成外導線16bb,其可偏離自晶圓10之頂側形成的外導線16b1、外導線16b2及內導線16a。導線16bb可部分地埋入晶圓之材料中。隨後可使用(例如)濕式蝕刻製程與乾式蝕刻製程之組合來蝕刻晶圓10之背面以形成孔隙24。在實施例中,可使用受熱氫氧化鉀(KOH)溶液來蝕刻晶圓10以形成孔隙24。在實施例中,介電材料22將保護晶圓10之外部以使得一個外導線16b2之至少一個側仍附接(固定)於晶圓10之材料,且外導線16bb仍至少部分地埋入晶圓材料中;而外導線16b1暴露於孔隙24中以允許其移動。可使用先前所論述之方法來將可選擇晶圓罩26接合至晶圓10之底面以形成密封。
MEMS接觸切換器功能性係由吸附電壓及致動電壓來界定。吸附電壓係由梁彎曲並形成接觸所需的外加致動器電壓來界定,且致動電壓為MEMS切換器電路中之外加電壓,根據定義致動電壓大於吸附電壓。在此條件下,第11圖之結構包括:致動間隙(AG)及接觸間隙(CG)。致動間隙(AG)為致動器與梁之間的間距(例如,16b1與16b2之間的間距)。接觸間隙(CG)為可移動梁與接觸之間的間距(例如,梁16b1與梁16bb之間的間距)。熟習此項技術者應理解,本發明之每一態樣皆包括:致動間隙(AG)及接觸間隙(CG)。
在第11圖之實例中,如下文更詳細地論述,藉由向梁16b1施加dc接地電壓且向致動器16bb施加dc致動電壓,來致動MEM梁或將其移動以形成接觸。為了避免梁16b1及致動器16bb短路,接觸間隙(CG)通常小於致動間隙(AG),短路將導致發弧及MEMS切換器之潛在損壞。
更特定而言,在第11圖中,將致動電壓Va施加於固定外導線16b2。在實施例中,致動電壓Va為施加於固定外導線16b2之100伏特。如此產生庫侖力,其將處於dc接地狀態之外導線16b1朝向外導線16bb移動並使其與外導線16bb接觸。此舉有效地閉合切換器。
資料點之圖表
第12圖為鋁懸臂梁之計算資料點的圖表,其展示根據本發明在60 V吸附電壓下樑的梁厚度、梁長度及致動間隙。該等資料點係使用奧斯特伯格(Osterberg)及森吐瑞(Senturia)所著之1997文獻計算而出。提供第12圖之圖表中的資料點來作為示範性說明,其展示各種梁之各種間隙厚度及梁厚度,該等梁之長度為(例如)120微米、160微米、200微米及250微米。大體而言,隨著梁厚度增大、梁長度減小且隨著致動間隙厚度增大,吸附電壓增大。此等計算適用於在(例如)第11圖中所描述的單一垂直懸臂梁。當然,對於本發明中所描述的任何單一懸臂梁(包括在(例如)第4圖中的雙懸臂梁)而言,此等相同或類似資料點在性質上是相關的。熟習此項技術者應認識到,本發明中所描述的垂直懸臂梁之梁厚度、致動間隙厚度、接觸間隙厚度及梁長度可具有其他範圍,以滿足特定吸附電壓需求。
設計結構
第13圖圖示包括輸入設計結構920的多個此類設計結構,輸入設計結構920較佳地由設計程序910來處理。設計結構920可為邏輯模擬設計結構,該結構由設計程序910產生並處理以產生硬體設備之邏輯等效功能表示。設計結構920包含或者亦可包含資料及/或程式指令,當該等指令由設計程序910處理時,其產生硬體設備之實體結構的功能表示。不管設計結構920是否表示功能設計特徵及/或結構設計特徵,其皆可使用電子計算機輔助設計(ECAD)(諸如,由核心開發者/設計師實施之電子計算機輔助設計)來產生。當將設計結構920編碼於機器可讀取資料傳輸、閘陣列或儲存媒體上時,其可由設計程序910中之一或多個硬體及/或軟體模組來存取並處理,以模擬或以其他方式功能性地表示諸如第1a圖至第11圖中所展示之電子組件、電路、電子或邏輯模組、裝置、設備或系統。同樣地,設計結構920可包含檔案或包括人類可讀取及/或機器可讀取原始碼、編譯結構及電腦可執行碼結構之其他資料結構,當該等資料結構由設計或模擬資料處理系統處理時,其功能性地模擬或以其他方式表示電路或其他階硬體邏輯設計。此等資料結構可包括硬體描述語言(HDL)設計實體,或符合及/或與低階HDL設計語言(諸如Verilog及VHDL)及/或高階設計語言(諸如C或C++)相容的其他資料結構。
設計程序910較佳地使用且併入硬體及/或軟體模組,以用於合成、翻譯或以其他方式處理第1a圖至第11圖中所展示的組件、電路、設備或邏輯結構的設計/模擬功能等效物,以產生可含有設計結構(諸如,設計結構920)的網路連線表980。網路連線表980可包含(例如)經編譯或以其他方式處理之資料結構,該等資料結構表示導線、離散組件、邏輯閘、控制電路、I/O設備、模型等的清單,該清單描述了積體電路設計中與其他元件及電路的連接。可使用迭代程序來合成網路連線表980,其中視設備之設計規格及參數而定,再合成網路連線表980一或多次。如就本文所描述之其他設計結構類型而言,可將網路連線表980記錄於機器可讀取資料儲存媒體上或將其程式設計於可程式化閘陣列中。該媒體可為非揮發性儲存媒體,諸如,磁碟驅動器或光碟驅動器、可程式化閘陣列、CF卡或其他快閃記憶體。另外或替代,該媒體可為系統或快取記憶體、緩衝空間或電氣導電設備或光學導電設備及材料,可經由網際網路或其他適合網路連接的方法來將資料封包在該等設備及材料上傳輸並將其在中間儲存。
設計程序910可包括硬體及軟體模組,以用於處理包括網路連線表980之各種輸入資料結構類型。此等資料結構類型可常駐於(例如)資料館元件930中,且其包括一組用於給定製造技術(例如,不同技術節點,32 nm、45 nm、90 nm等)之包括模型、佈置及符號表示的常用元件、電路及設備。該等資料結構類型可進一步包括設計規格940、特徵資料950、驗證資料960、設計規則970及測試資料檔案985,測試資料檔案985可包括輸入測試圖案、輸出測試結果及其他測試資訊。設計程序910可進一步包括(例如)標準機械設計程序,諸如,用於操作(諸如,鑄造、模製及壓模成形)的應力分析、熱分析、機械事件模擬、程序模擬等。機械設計領域中之一般技術者可瞭解,在不違背本發明之範疇及精神的情況下,用於設計程序910中的合理的機械設計工具及應用的程度。設計程序910亦可包括用於執行諸如時序分析、驗證、設計規則檢查、置放及路由操作等的標準電路設計程序的模組。
設計程序910使用且併入諸如HDL編譯器之邏輯及實體設計工具及模擬模型建置工具,以處理設計結構920連同一些或所有已描繪支援資料結構以及任何額外機械設計或資料(若適用),以產生第二設計結構990。設計結構990以用於機械設備及結構之資料交換的資料格式(例如,以IGES、DXF、派拉索裏德XT(Parasolid XT)、JT、DRG或用於儲存或顯現此等機械設計結構的任何其他適當格式來儲存之資訊)來常駐於儲存媒體或可程式化閘陣列上。與設計結構920類似,設計結構990較佳地包含一或多個檔案、資料結構、或其他電腦編碼資料或指令,該等資料或指令常駐於傳輸或資料儲存媒體上,且當該等資料或指令由ECAD系統處理時其產生第1a圖至第11圖中所展示之本發明之一或多個實施例的邏輯上或者功能上等效之形式。在一實施例中,設計結構990可包含功能性地模擬第1a圖至第11圖中所展示之設備的經編譯、可執行HDL模擬模型。
設計結構990亦可使用用於積體電路之佈局資料交換的資料格式及/或符號資料格式(例如,以GDSII(GDS2)、GL1、OASIS、映射檔案或用於儲存此等設計資料結構的任何其他適當格式儲存的資訊)。設計結構990可包含:資訊,諸如(例如)符號資料、映射檔案、測試資料檔案、設計內容檔案、製造資料、佈局參數、導線、金屬含量、貫孔、形狀、用於經由製造線路由的資料、及製造商或其他設計師/開發者製造如上所描述並在第1a圖至第11圖中所展示的設備或結構所需要的任何其他資料。隨後設計結構990可進行階段995,其中,(例如)設計結構990:進行出帶(tape-out),經釋放以製造,經釋放至遮罩,經發送至另一設計罩,經送回至顧客等。
將如上文所描述之方法用於製造積體電路晶片。所得積體電路晶片可由製造者以未加工晶圓形式(亦即,作為具有多個未封裝晶片的單一晶圓)、作為裸晶或以已封裝形式配線。在後一狀況下,將晶片安裝於單一晶片封裝(諸如,塑膠載體,其具有添加至母板或其他高階載體的引線)中或多晶片封裝(諸如,具有表面互連或埋入式互連中之一或兩者的陶器載體)中。在任何狀況下,隨後將晶片與其他晶片、離散電路元件及/或其他信號處理設備整合,作為(a)中間產品(諸如,母板),或(b)最終產品之部分。最終產品可為包括積體電路晶片之任何產品。
本文所使用之術語僅為達成描述特定實施例之目的而並非意欲為本發明之限制。如本文所使用,單數形式「一(a)」、「一(an)」及「該(the)」亦意欲包括複數形式,除非本文另有明確指示。將進一步瞭解,當本說明書使用術語「包含(comprises)」及/或「包含(comprising)」時,其指定所陳述特徵結構、整數、步驟、操作、元件及/或組件之存在,但並不排除一或多個其他特徵結構、整數、步驟、操作、元件、組件及/或其群組之存在或添加。
以下申請專利範圍中之對應結構、材料、行為及所有手段或步驟功能元件之等效物(若有),意欲包括用於與如特定主張之其他主張元件相結合來執行功能的任何結構、材料或行為。本發明之描述係為達成說明及描述之目的而呈現,而非意欲為詳盡或限於本發明之所揭示形式。在不脫離本發明之範疇及精神的情況下,諸多修改及變化可為一般技術者所瞭解。選擇該等實施例並對其描述以較佳地闡釋本發明之原則及其實際應用,且使其他一般技術者能夠瞭解本發明之具有適於特定使用構思之各種修改的各種實施例。
10...晶圓
12...介電層/介電材料
14...貫孔
14a...貫孔
14b...貫孔
15...貫孔/溝槽
15a...支線
15b...支線
16...導線/內導線
16a...導線/內導線/致動電極/可移動電極/中間導線
16a1...內導線/導線部分/導線/可移動電極
16a2...內導線/導線/可移動電極
16b...導線/外導線/固定導線
16b1...導線/外導線/導線部分/固定導線/梁
16b2...外導線/導線
16bb...外導線/導線/致動器/梁
17...金屬
18...黏著劑
20...載體
22...介電材料
22a...開口
24...孔隙/開口
26...晶圓罩
-Va...致動電壓
Va...致動電壓
910...設計程序
920...設計結構
930...資料館元件
940...設計規格
950...特徵資料
960...驗證資料
970...設計規則
980...網路連線表
985...測試資料檔案
990...設計結構
995...階段
在以上【實施方式】中,藉助於本發明之示範性實施例的非限制性實例並參閱所提及之複數個圖式來描述了本發明。
第1a圖至第1g圖展示根據本發明之第一態樣之MEMS結構及個別處理步驟;
第2a圖至第2h圖展示根據本發明之第二態樣之MEMS結構及個別處理步驟;
第3圖展示根據本發明之第三態樣之最終MEMS結構及個別處理步驟;
第4圖展示根據本發明之第四態樣之最終MEMS結構及個別處理步驟;
第5a圖及第5b圖展示根據本發明之第五態樣之最終MEMS結構及個別處理步驟;
第6a圖及第6b圖展示根據本發明之第六態樣之最終MEMS結構及個別處理步驟;
第7圖展示根據本發明之第七態樣之最終MEMS結構及個別處理步驟;
第8圖展示根據本發明之第八態樣之最終MEMS結構及個別處理步驟;
第9圖展示根據本發明之第九態樣之最終MEMS結構及個別處理步驟;
第10圖展示根據本發明之第十態樣之最終MEMS結構及個別處理步驟;
第11圖展示根據本發明之第十一態樣之最終MEMS結構及個別處理步驟;
第12圖為鋁懸臂梁之資料點的圖表,其展示根據本發明在60 V吸附電壓下樑的梁厚度、梁長度及致動間隙;及
第13圖為用於半導體設計、製造及/或測試的設計製程的流程圖。
10...晶圓
16a...導線/內導線/致動電極/可移動電極/中間導線
16b...導線/外導線/固定導線
18...黏著劑
20...載體
22...介電材料
26...晶圓罩
-Va...致動電壓

Claims (23)

  1. 一種製造一MEMS切換器之方法,其包含在一晶圓中形成至少兩個垂直延伸貫孔;用一金屬填充該至少兩個垂直延伸貫孔以形成至少兩個垂直延伸導線;及自一底側在該晶圓中打開一孔隙,以使得該等垂直延伸導線中之至少一個導線可在該孔隙中移動。
  2. 如申請專利範圍第1項之方法,其中:該形成至少兩個垂直延伸貫孔之步驟包括自該晶圓之一頂側蝕刻四個垂直延伸貫孔;及該用金屬填充該至少兩個垂直延伸貫孔之步驟包括自該晶圓之頂側填充該四個垂直延伸貫孔以形成四個垂直延伸導線;及該打開孔隙之步驟包括自該底側蝕刻該晶圓,以使得該四個垂直延伸導線中之兩個內導線可在該孔隙內移動以彼此接觸。
  3. 如申請專利範圍第2項之方法,其中:該形成至少兩個垂直延伸貫孔之步驟進一步包括自該晶圓之底側蝕刻貫孔;該用金屬填充該至少兩個垂直延伸貫孔之步驟進一步包括用金屬自該底側填充該等底側貫孔,以形成分別與該四個垂直延伸導線之內導線接觸的兩個導線延伸 部分;及該打開孔隙之步驟包括自該底側蝕刻該晶圓,以使得該兩個導線延伸部分可在該孔隙中移動以彼此接觸。
  4. 如申請專利範圍第1項之方法,其中:該形成至少兩個垂直延伸貫孔之步驟包括自該晶圓之一頂側蝕刻四個垂直延伸貫孔,其中該四個垂直延伸貫孔之內貫孔比該四個垂直延伸貫孔之外貫孔淺;及使用一雙鑲嵌製程自該底側蝕刻兩個貫孔;該用金屬填充該至少兩個垂直延伸貫孔之步驟包括自該晶圓之頂側填充該四個垂直延伸貫孔以形成四個垂直延伸導線;及自該晶圓之底側填充該兩個貫孔以形成兩個底側導線,該兩個底側導線分別與該四個垂直延伸導線中之內導線接觸;及該打開孔隙之步驟包括自該底側蝕刻該晶圓,以使得該兩個底側導線可在該孔隙中移動以彼此接觸。
  5. 如申請專利範圍第1項之方法,其中:該在一晶圓中形成至少兩個垂直延伸貫孔之步驟包括自該晶圓之一頂側蝕刻至少三個垂直延伸貫孔,其中該至少三個垂直延伸貫孔中之一內貫孔比該 至少三個垂直延伸貫孔之外貫孔深;及自該底側在該晶圓中蝕刻至少兩個垂直延伸貫孔;該用金屬填充該至少兩個垂直延伸貫孔之步驟包括用金屬自該晶圓之頂側來填充該三個垂直延伸貫孔以形成兩個部分導線及一個中間較長導線;用金屬自該底側填充該晶圓中之該等垂直延伸貫孔以形成底側導線,其中該等底側導線與該兩個部分導線接觸且該等底側導線在該中間較長導線之側邊;及該打開孔隙之步驟包括自該底側蝕刻該晶圓,以使得該等頂側導線中之一中間導線或該等底側導線可在該孔隙中移動。
  6. 如申請專利範圍第1項之方法,其中:該在一晶圓中形成至少兩個垂直延伸貫孔之步驟包括自該晶圓之一頂側在該晶圓中蝕刻三個垂直延伸貫孔,其中該三個垂直延伸貫孔中之一中間貫孔比該三個垂直延伸貫孔中之外貫孔深;及自該晶圓之底側在該晶圓中蝕刻一個貫孔,該貫孔偏移該三個垂直延伸貫孔中之該中間貫孔;該用一金屬填充該至少兩個垂直延伸貫孔之步驟包括用該金屬填充該三個垂直延伸貫孔及該底側貫孔以 形成導線;及該打開孔隙之步驟包括自該底側蝕刻該晶圓,以使得該三個垂直延伸導線中之一中間導線可在該孔隙中自由移動,以與自該晶圓之底側形成的導線接觸。
  7. 如申請專利範圍第1項之方法,其中:該在一晶圓中形成至少兩個垂直延伸貫孔之步驟包括自該晶圓之一頂側在該晶圓中形成兩個垂直延伸貫孔;及自該晶圓之一底側在該晶圓中形成一個貫孔;該用一金屬填充該至少兩個垂直延伸貫孔之步驟包括用該金屬填充該兩個垂直延伸貫孔及該底側貫孔以形成導線;及該打開孔隙之步驟包括自該底側蝕刻該晶圓,以使得該兩個垂直延伸導線中之一導線可在該孔隙中自由移動,並與自該晶圓之底側形成的導線接觸。
  8. 如申請專利範圍第1項之方法,其中該在一晶圓中形成至少兩個垂直延伸貫孔之步驟包括自該晶圓之一頂側在該晶圓中形成一垂直延伸貫孔;及自該晶圓之一底側在該晶圓中形成一貫孔; 該用一金屬填充該至少兩個垂直延伸貫孔之步驟包括用該金屬填充該垂直延伸貫孔及該底側貫孔以形成導線;及該打開孔隙之步驟包括自該底側蝕刻該晶圓以使得該垂直延伸導線可在該孔隙中移動。
  9. 如申請專利範圍第1項之方法,其進一步包含密封該孔隙。
  10. 如申請專利範圍第1項之方法,其進一步包含將一電壓施加於該兩個垂直延伸導線中之至少一個導線,以移動該兩個垂直延伸導線中之另一導線。
  11. 如申請專利範圍第1項之方法,其進一步包含研磨該晶圓之底側以暴露該至少兩個垂直延伸導線中之至少一個導線的一部分;及在形成該孔隙之前保護該晶圓之底側的部分,以將該至少兩個垂直延伸導線中之至少一個導線固定於該晶圓。
  12. 一種製造一MEMS切換器之方法,其包含自一晶圓之一頂側蝕刻至少三個貫孔;用一金屬填充該等貫孔以形成垂直配置之頂側導線;將一介電材料沉積於該晶圓之一底側上; 蝕刻該介電材料以在其中形成一開口,其中該介電材料之剩餘部分保護該晶圓之邊緣;及穿過該介電材料中之開口蝕刻該晶圓之底側以形成一孔隙,該孔隙暴露該等垂直配置之頂側導線中之至少一個導線。
  13. 如申請專利範圍第12項之方法,其中該至少三個貫孔為形成於四個垂直配置之頂側導線中的四個貫孔,且該方法進一步包含在進行該蝕刻底側之步驟之前,研磨該晶圓之底側,以暴露該四個垂直配置之頂側導線中之兩個內導線的一部分,其中該孔隙容納可在其中移動之該兩個內導線;且其中該方法進一步包含蝕刻該晶圓之底側以形成兩個貫孔,該兩個貫孔與該四個垂直配置之頂側導線中之兩個內導線對齊;及用一金屬填充該兩個底側貫孔以形成金屬導線延伸部分,該等延伸部分自該四個垂直配置之頂側導線中之該等內導線朝向彼此延伸,其中該等金屬導線延伸部分可在該孔隙中移動。
  14. 如申請專利範圍第12項之方法,其中該至少三個貫孔為形成於四個垂直配置之頂側導線中的四個貫孔及形成於兩個垂直配置之底側導線中的兩個貫孔,且該方法進一步包含在進行該蝕刻底側之步驟之前,研磨該晶圓之底側,以暴露該四個垂直配置之頂側導線中之兩個外 導線的一部分,其中該孔隙容納可在其中移動之該等底側導線。
  15. 一種MEMS切換器,其包含:至少兩個垂直延伸金屬導線,形成於一晶圓中;及一孔隙,形成於該晶圓中,該孔隙容納該至少兩個垂直延伸金屬導線中之至少一個導線,其中在施加一電壓之後,該至少兩個垂直延伸金屬導線中之該至少一個導線可在該孔隙中移動,且該至少兩個垂直延伸金屬導線為四個導線,且該至少一個導線為在施加電壓之後可在該孔隙中移動之兩個內導線。
  16. 如申請專利範圍第15項之MEMS切換器,其中該至少兩個內導線係自該晶圓之一底側而形成。
  17. 一種MEMS切換器,其包含:至少兩個垂直延伸金屬導線,形成於一晶圓中;及一孔隙,形成於該晶圓中,該孔隙容納該至少兩個垂直延伸金屬導線中之至少一個導線,其中在施加一電壓之後,該至少兩個垂直延伸金屬導線中之該至少一個導線可在該孔隙中移動,且其中該至少兩個垂直延伸金屬導線中之該至少一個導線為三個垂直延伸金屬導線,其中一中間導線比兩個 外導線長。
  18. 一種MEMS切換器,其包含:至少兩個垂直延伸金屬導線,形成於一晶圓中;及一孔隙,形成於該晶圓中,該孔隙容納該至少兩個垂直延伸金屬導線中之至少一個導線,其中在施加一電壓之後,該至少兩個垂直延伸金屬導線中之該至少一個導線可在該孔隙中移動,且其中該至少兩個垂直延伸金屬導線為三個垂直延伸金屬導線,其中兩個導線固定於該晶圓且部分地暴露於該孔隙。
  19. 如申請專利範圍第18項之MEMS切換器,其中該孔隙係經密封。
  20. 一種包括有形地實施於一機器可讀取媒體中之指令的設計結構,該設計結構用於設計、製造或測試一積體電路,當該等指令於一資料處理系統上處理時將產生該積體電路的一功能表現,該設計結構包含:至少兩個垂直延伸金屬導線,形成於一晶圓中;及一孔隙,形成於該晶圓中,該孔隙容納該至少兩個垂直延伸金屬導線中之至少一個導線,其中在施加一電壓之後,該至少兩個垂直延伸金屬導線中之該至少一個導線可在該孔隙中移動。
  21. 如申請專利範圍第20項之設計結構,其中該設計結構包含一網路連線表(netlist)。
  22. 如申請專利範圍第20項之設計結構,其中該設計結構常駐於儲存媒體上,作為用於積體電路之佈局資料交換的一資料格式。
  23. 如申請專利範圍第20項之設計結構,其中該設計結構常駐於一可程式化閘陣列中。
TW99111494A 2009-04-20 2010-04-13 垂直積體電路切換器、設計結構及其製造方法 TWI472475B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/426,561 US8604898B2 (en) 2009-04-20 2009-04-20 Vertical integrated circuit switches, design structure and methods of fabricating same

Publications (2)

Publication Number Publication Date
TW201100319A TW201100319A (en) 2011-01-01
TWI472475B true TWI472475B (zh) 2015-02-11

Family

ID=42958449

Family Applications (1)

Application Number Title Priority Date Filing Date
TW99111494A TWI472475B (zh) 2009-04-20 2010-04-13 垂直積體電路切換器、設計結構及其製造方法

Country Status (4)

Country Link
US (2) US8604898B2 (zh)
JP (1) JP5558896B2 (zh)
CN (1) CN101866781B (zh)
TW (1) TWI472475B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8451077B2 (en) 2008-04-22 2013-05-28 International Business Machines Corporation MEMS switches with reduced switching voltage and methods of manufacture
US8609450B2 (en) 2010-12-06 2013-12-17 International Business Machines Corporation MEMS switches and fabrication methods
US8569861B2 (en) 2010-12-22 2013-10-29 Analog Devices, Inc. Vertically integrated systems
JP6235472B2 (ja) * 2011-09-02 2017-11-22 キャベンディッシュ・キネティックス・インコーポレイテッドCavendish Kinetics, Inc. 改善したrf性能を備えたmems可変キャパシタ
US9162867B2 (en) * 2011-12-13 2015-10-20 Intel Corporation Through-silicon via resonators in chip packages and methods of assembling same
FR2988712B1 (fr) 2012-04-02 2014-04-11 St Microelectronics Rousset Circuit integre equipe d'un dispositif de detection de son orientation spatiale et/ou d'un changement de cette orientation.
EP2747102B1 (en) * 2012-12-19 2017-05-03 Imec Vertical electromechanical switch device and method for manufacturing the same.
KR102040571B1 (ko) * 2013-03-14 2019-11-06 인텔 코포레이션 나노와이어 기반의 기계적 스위칭 디바이스
FR3005204A1 (fr) 2013-04-30 2014-10-31 St Microelectronics Rousset Dispositif capacitif commutable integre
FR3006808B1 (fr) 2013-06-06 2015-05-29 St Microelectronics Rousset Dispositif de commutation integre electriquement activable
FR3012671B1 (fr) 2013-10-29 2015-11-13 St Microelectronics Rousset Dispositif mecanique integre a mouvement vertical
FR3022691B1 (fr) 2014-06-23 2016-07-01 Stmicroelectronics Rousset Dispositif capacitif commandable integre
CN105632843B (zh) * 2014-11-26 2018-06-26 中国科学院宁波材料技术与工程研究所 一种三维微/纳机电开关及其制备方法
US9466452B1 (en) 2015-03-31 2016-10-11 Stmicroelectronics, Inc. Integrated cantilever switch
FR3034567B1 (fr) 2015-03-31 2017-04-28 St Microelectronics Rousset Dispositif metallique a piece(s) mobile(s) ameliore loge dans une cavite de la partie d'interconnexion (" beol ") d'un circuit integre
RO132818A2 (ro) 2015-11-10 2018-09-28 Halliburton Energy Services, Inc. Dispozitive de izolare a puţului de foraj, cu elemente de glisare degradabile şi benzi de alunecare
US9758366B2 (en) * 2015-12-15 2017-09-12 International Business Machines Corporation Small wafer area MEMS switch
US20180301808A1 (en) * 2017-04-13 2018-10-18 United States Of America As Represented By Secretary Of The Navy Large Area Lightweight Electronically Scanned Array
US10730743B2 (en) 2017-11-06 2020-08-04 Analog Devices Global Unlimited Company Gas sensor packages
US11587839B2 (en) 2019-06-27 2023-02-21 Analog Devices, Inc. Device with chemical reaction chamber

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6534839B1 (en) * 1999-12-23 2003-03-18 Texas Instruments Incorporated Nanomechanical switches and circuits
US6646215B1 (en) * 2001-06-29 2003-11-11 Teravicin Technologies, Inc. Device adapted to pull a cantilever away from a contact structure
US20030223174A1 (en) * 2002-05-29 2003-12-04 Prophet Eric M. Spring loaded bi-stable MEMS switch
TWI230426B (en) * 2004-04-07 2005-04-01 Optimum Care Int Tech Inc Packaging method of integrated circuit
US6936780B2 (en) * 2003-12-16 2005-08-30 Intel Corporation Protected switch and techniques to manufacture the same
TWI248194B (en) * 2004-06-14 2006-01-21 Kuender Corp Company An high variation externally-touch mode RF inductor
US7026697B2 (en) * 2000-03-31 2006-04-11 Shipley Company, L.L.C. Microstructures comprising a dielectric layer and a thin conductive layer
TWI257129B (en) * 2004-06-30 2006-06-21 Taiwan Semiconductor Mfg Dual damascene trench formation to avoid low-k dielectric damage
TWI258814B (en) * 2001-04-24 2006-07-21 Acm Res Inc Electropolishing metal layers on wafers having trenches or vias with dummy structures
US7355258B2 (en) * 2005-08-02 2008-04-08 President And Fellows Of Harvard College Method and apparatus for bending electrostatic switch

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5578976A (en) * 1995-06-22 1996-11-26 Rockwell International Corporation Micro electromechanical RF switch
US6872984B1 (en) * 1998-07-29 2005-03-29 Silicon Light Machines Corporation Method of sealing a hermetic lid to a semiconductor die at an angle
US6605043B1 (en) * 1998-11-19 2003-08-12 Acuson Corp. Diagnostic medical ultrasound systems and transducers utilizing micro-mechanical components
US6127812A (en) * 1999-02-16 2000-10-03 General Electric Company Integrated environmental energy extractor
WO2003007049A1 (en) * 1999-10-05 2003-01-23 Iridigm Display Corporation Photonic mems and structures
US6853067B1 (en) * 1999-10-12 2005-02-08 Microassembly Technologies, Inc. Microelectromechanical systems using thermocompression bonding
US6753638B2 (en) * 2000-02-03 2004-06-22 Calient Networks, Inc. Electrostatic actuator for micromechanical systems
US6625047B2 (en) * 2000-12-31 2003-09-23 Texas Instruments Incorporated Micromechanical memory element
US20050155957A1 (en) * 2001-02-26 2005-07-21 John Gregory Method of forming an opening or cavity in a substrate for receiving an electronic component
US6621390B2 (en) * 2001-02-28 2003-09-16 Samsung Electronics Co., Ltd. Electrostatically-actuated capacitive MEMS (micro electro mechanical system) switch
US6761829B2 (en) * 2001-04-26 2004-07-13 Rockwell Automation Technologies, Inc. Method for fabricating an isolated microelectromechanical system (MEMS) device using an internal void
US6583031B2 (en) * 2001-07-25 2003-06-24 Onix Microsystems, Inc. Method of making a MEMS element having perpendicular portion formed from substrate
US6924538B2 (en) * 2001-07-25 2005-08-02 Nantero, Inc. Devices having vertically-disposed nanofabric articles and methods of making the same
US6917268B2 (en) * 2001-12-31 2005-07-12 International Business Machines Corporation Lateral microelectromechanical system switch
US6794119B2 (en) * 2002-02-12 2004-09-21 Iridigm Display Corporation Method for fabricating a structure for a microelectromechanical systems (MEMS) device
US6953985B2 (en) * 2002-06-12 2005-10-11 Freescale Semiconductor, Inc. Wafer level MEMS packaging
US7265429B2 (en) * 2002-08-07 2007-09-04 Chang-Feng Wan System and method of fabricating micro cavities
CN100524614C (zh) * 2003-02-11 2009-08-05 Nxp;股份有限公司 制造电子器件的方法和电子器件
US6833597B2 (en) * 2003-03-20 2004-12-21 Agere Systems Inc. Integrated MEMS power-save switch
US7215229B2 (en) * 2003-09-17 2007-05-08 Schneider Electric Industries Sas Laminated relays with multiple flexible contacts
US7422928B2 (en) * 2003-09-22 2008-09-09 Matsushita Electric Works, Ltd. Process for fabricating a micro-electro-mechanical system with movable components
US7247246B2 (en) * 2003-10-20 2007-07-24 Atmel Corporation Vertical integration of a MEMS structure with electronics in a hermetically sealed cavity
JP3875240B2 (ja) * 2004-03-31 2007-01-31 株式会社東芝 電子部品の製造方法
US7270591B2 (en) * 2004-04-13 2007-09-18 Black & Decker Inc. Electric sander and motor control therefor
US7145213B1 (en) * 2004-05-24 2006-12-05 The United States Of America As Represented By The Secretary Of The Air Force MEMS RF switch integrated process
US7791440B2 (en) 2004-06-09 2010-09-07 Agency For Science, Technology And Research Microfabricated system for magnetic field generation and focusing
US7259449B2 (en) * 2004-09-27 2007-08-21 Idc, Llc Method and system for sealing a substrate
US7253709B1 (en) * 2004-10-07 2007-08-07 Hrl Laboratories, Llc RF MEMS switch with spring-loaded latching mechanism
US7280015B1 (en) * 2004-12-06 2007-10-09 Hrl Laboratories, Llc Metal contact RF MEMS single pole double throw latching switch
JP2008545542A (ja) * 2005-05-31 2008-12-18 メアーズ テクノロジーズ, インコーポレイテッド 超格子を有する微小電気機械システム(mems)素子、及び関連方法
JP2007049084A (ja) * 2005-08-12 2007-02-22 Toshiba Corp スイッチ素子、メモリ素子および磁気抵抗効果素子
KR100723384B1 (ko) * 2005-09-06 2007-05-30 삼성에스디아이 주식회사 나노와이어 전자기기소자 및 그 제조방법
KR100745769B1 (ko) * 2006-09-11 2007-08-02 삼성전자주식회사 나노와이어 전기기계 스위칭 소자 및 그 제조방법, 상기나노와이어 전기기계 소자를 이용한 전기기계 메모리 소자
US7612270B1 (en) * 2008-04-09 2009-11-03 International Business Machines Corporation Nanoelectromechanical digital inverter
JP5407334B2 (ja) * 2009-01-05 2014-02-05 セイコーエプソン株式会社 スイッチング素子基板およびその製造方法、電気光学装置、プロジェクター

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6534839B1 (en) * 1999-12-23 2003-03-18 Texas Instruments Incorporated Nanomechanical switches and circuits
US7026697B2 (en) * 2000-03-31 2006-04-11 Shipley Company, L.L.C. Microstructures comprising a dielectric layer and a thin conductive layer
TWI258814B (en) * 2001-04-24 2006-07-21 Acm Res Inc Electropolishing metal layers on wafers having trenches or vias with dummy structures
US6646215B1 (en) * 2001-06-29 2003-11-11 Teravicin Technologies, Inc. Device adapted to pull a cantilever away from a contact structure
US20030223174A1 (en) * 2002-05-29 2003-12-04 Prophet Eric M. Spring loaded bi-stable MEMS switch
US6936780B2 (en) * 2003-12-16 2005-08-30 Intel Corporation Protected switch and techniques to manufacture the same
TWI230426B (en) * 2004-04-07 2005-04-01 Optimum Care Int Tech Inc Packaging method of integrated circuit
TWI248194B (en) * 2004-06-14 2006-01-21 Kuender Corp Company An high variation externally-touch mode RF inductor
TWI257129B (en) * 2004-06-30 2006-06-21 Taiwan Semiconductor Mfg Dual damascene trench formation to avoid low-k dielectric damage
US7355258B2 (en) * 2005-08-02 2008-04-08 President And Fellows Of Harvard College Method and apparatus for bending electrostatic switch

Also Published As

Publication number Publication date
US8791778B2 (en) 2014-07-29
US8604898B2 (en) 2013-12-10
TW201100319A (en) 2011-01-01
JP5558896B2 (ja) 2014-07-23
US20140014480A1 (en) 2014-01-16
CN101866781B (zh) 2014-04-16
US20100263998A1 (en) 2010-10-21
JP2010251321A (ja) 2010-11-04
CN101866781A (zh) 2010-10-20

Similar Documents

Publication Publication Date Title
TWI472475B (zh) 垂直積體電路切換器、設計結構及其製造方法
US10589992B2 (en) Micro-electro-mechanical system (MEMS) structures and design structures
TWI529120B (zh) 積體電路切換器、設計結構及其製造方法
US9786459B2 (en) Normally closed microelectromechanical switches (MEMS), methods of manufacture and design structures
US9006797B2 (en) Micro-electro-mechanical system (MEMS) capacitive ohmic switch and design structures
US8878315B2 (en) Horizontal coplanar switches and methods of manufacture
US8872289B2 (en) Micro-electro-mechanical system (MEMS) structures and design structures
US8796058B2 (en) Semiconductor structure
US8829518B2 (en) Test structure and calibration method
US9496110B2 (en) Micro-electro-mechanical system (MEMS) structure and design structures