TWI461898B - 控制裝置及電腦程式產品 - Google Patents

控制裝置及電腦程式產品 Download PDF

Info

Publication number
TWI461898B
TWI461898B TW101108166A TW101108166A TWI461898B TW I461898 B TWI461898 B TW I461898B TW 101108166 A TW101108166 A TW 101108166A TW 101108166 A TW101108166 A TW 101108166A TW I461898 B TWI461898 B TW I461898B
Authority
TW
Taiwan
Prior art keywords
interrupt request
time
unit
processing device
storage
Prior art date
Application number
TW101108166A
Other languages
English (en)
Other versions
TW201243573A (en
Inventor
Akihiro Shibata
Koichi Fujisaki
Tetsuro Kimura
Tatsunori Kanai
Haruhiko Toyama
Satoshi Shirai
Masaya Tarui
Hiroyoshi Haruki
Original Assignee
Toshiba Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Kk filed Critical Toshiba Kk
Publication of TW201243573A publication Critical patent/TW201243573A/zh
Application granted granted Critical
Publication of TWI461898B publication Critical patent/TWI461898B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3243Power saving in microcontroller unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4812Task transfer initiation or dispatching by interrupt, e.g. masked
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Power Sources (AREA)

Description

控制裝置及電腦程式產品
本文中所描述之實施例大體上係關於一種控制裝置及一種電腦程式產品。
本申請案係基於2011年3月24日申請的日本專利申請案第2011-065705號且主張其優先權的權利,該日本專利申請案之全部內容以引用之方式併入本文中。
已習知一種技術,其使能夠執行一或多個處理程序之處理裝置(諸如,微處理器)每次在引起中斷處理程序時執行中斷處理程序。在此技術中,若在微處理器處於微處理器未執行任何處理程序之閒置狀態時引起中斷處理程序,則微處理器自閒置狀態改變至微處理器執行中斷處理程序之作用中狀態。微處理器接著在執行中斷處理程序之後再次改變至閒置狀態。
在此狀況下,在微處理器自閒置狀態改變至作用中狀態或自作用中狀態改變至閒置狀態時消耗電力,此係因為引起了與狀態改變相關聯之處理。因此,使處理器每次在引起中斷處理程序時執行中斷處理程序之技術在增加電力消耗方面為不利的,此係因為微處理器之狀態改變之數目為大的。
諸實施例之一目標為提供一種能夠減少一處理裝置之電力消耗之控制裝置。
根據一實施例,一控制裝置包括:一接收單元,其經組態以接收一中斷請求,該中斷請求請求執行一或多個處理程序之一處理裝置執行一中斷處理程序;一儲存單元,其經組態以於其中儲存該中斷請求;一判定單元,其經組態以判定該處理裝置之一狀態;一發送單元,其經組態以將該中斷請求發送至該處理裝置;及一控制單元,其經組態以在藉由該判定單元判定該處理裝置處於一閒置狀態且不滿足一預定條件時將藉由該接收單元接收之該中斷請求儲存於該儲存單元中,該閒置狀態為該處理裝置未執行該等處理程序之一狀態;且在滿足該預定條件時控制該發送單元以將儲存於該儲存單元中之該中斷請求發送至該處理裝置。
根據上文所描述之該控制裝置,可減少該處理裝置之電力消耗。
第一實施例
圖1為說明根據第一實施例之控制裝置100的示意性組態之實例的方塊圖。控制裝置100自複數個裝置(裝置1至裝置n)中之每一者接收該裝置對中斷處理程序之請求(稱作「中斷請求」),且決定是否將所接收中斷請求發送至執行一或多個處理程序之處理裝置120。舉例而言,處理裝置120可為中央處理單元(CPU)。在此實施例中,若處理裝置120處於處理裝置120正在執行處理程序之作用中狀態,則控制裝置100將所接收中斷請求發送至處理裝置120,或 者若處理裝置120處於處理裝置120未執行任何處理程序之閒置狀態,則控制裝置100僅在滿足預定條件時才將所接收中斷請求發送至處理裝置120。將在下文中描述特定細節。
如圖1中所說明,控制裝置100包括接收單元10、觸發單元20、判定單元30、中斷請求儲存單元40、權限條件儲存單元50、發送單元60及控制單元70。本文中之控制裝置100之各別組件(10、20、30、40、50、60及70)係藉由半導體積體電路構成。
接收單元10自複數個裝置(裝置1至裝置n)中之每一者接收中斷請求。觸發單元20在滿足某一條件時啟動控制單元70。圖2為說明觸發單元20之組態之實例的方塊圖。如圖2中所說明,觸發單元20包括觸發項發送單元22。觸發項發送單元22在藉由處理裝置120向其通知處理裝置120之狀態的改變時將用於啟動控制單元70之觸發信號發送至控制單元70。在處理裝置120自作用中狀態改變至閒置狀態或自閒置狀態改變至作用中狀態時,處理裝置120向觸發項發送單元22通知狀態改變信號以用於通知狀態改變。
觸發項發送單元22亦在每次達到由指示至少一時間之計時器資訊所指示的時間時將觸發信號發送至控制單元70。計時器資訊儲存於包括於外部計時器資訊管理單元80中之記憶體(未說明)中。計時器資訊管理單元80向觸發項發送單元22通知計時器信號以用於每次在達到由計時器資訊所指示之時間時通知達到該時間。
觸發項發送單元22進一步在向觸發項發送單元22通知由接收單元10接收到中斷請求時將觸發信號發送至控制單元70。接收單元10向觸發項發送單元22通知接收信號以用於在接收單元10自每一裝置(裝置1至裝置n)接收到中斷請求時通知中斷請求之接收。以此方式,根據此實施例之觸發單元20啟動控制單元70,在自處理裝置120接收到狀態改變信號時、在自計時器資訊管理單元80接收到計時器信號時或在自接收單元10接收到接收信號時觸發控制單元70。
返回參看圖1繼續描述。判定單元30判定處理裝置120是處於作用中狀態抑或處於閒置狀態。舉例而言,判定單元30可包括如圖3中所說明之狀態偵測單元32。在圖3之實例中,狀態偵測單元32回應於來自控制單元70之請求(其將稍後描述)而藉由存取處理裝置120來偵測(判定)處理裝置120是處於作用中狀態抑或處於閒置狀態。
或者,舉例而言,判定單元30可包括如圖4中所說明之狀態接收單元34及保持單元36。在圖4之實例中,在處理裝置120自作用中狀態改變至閒置狀態或自閒置狀態改變至作用中狀態時,處理裝置120發送狀態改變信號以用於向狀態接收單元34通知狀態改變。狀態接收單元34基於自處理裝置120所接收之狀態改變信號判定處理裝置120是處於作用中狀態抑或處於閒置狀態。狀態接收單元34接著使保持單元36保持指示處理裝置120之狀態(作用中狀態或閒置狀態)的狀態資訊。每次在狀態接收單元34接收到上文所描述之狀態改變信號時更新由保持單元36保持之狀態資 訊。如稍後將描述,控制單元70可藉由讀出由保持單元36保持之狀態資訊而獲知處理裝置120之狀態。
返回參看圖1繼續描述。中斷請求儲存單元40於其中儲存由接收單元10接收之中斷請求。圖5為說明儲存於中斷請求儲存單元40中之資訊的實例之圖。在圖5之實例中,「USB鍵盤」指代藉由至USB鍵盤之輸入所引起的中斷請求,「網路」指代藉由自/至網路介面裝置之封包傳輸/接收所引起的中斷請求。或者,舉例而言,中斷請求儲存單元40可於其中儲存如圖6中所說明之與各別裝置相關聯之位元。舉例而言,在與「USB鍵盤」相關聯之位元為「1」時,此情形意謂藉由中斷請求儲存單元40保持藉由至USB鍵盤之輸入所引起的中斷請求。基本上,中斷請求儲存單元40可呈於其中儲存用於識別中斷請求之資訊的任何形式。
圖1中之權限條件儲存單元50於其中儲存指示一條件之權限條件,在該條件下,准許中斷請求之發送。圖7說明儲存於權限條件儲存單元50中之權限條件的實例。在圖7之實例中,權限條件為表示使中斷請求持續儲存於中斷請求儲存單元40中之時間長度之儲存時間超過100 ms。在圖7之實例中,若複數個中斷請求儲存於中斷請求儲存單元40中,則在第一所儲存中斷請求之儲存時間超過100 ms時之時刻滿足該權限條件。
注意,權限條件不限於此情形,且任何類型之權限條件可儲存於權限條件儲存單元50中。舉例而言,權限條件儲 存單元50可於其中儲存圖8之權限條件。在圖8之實例中,權限條件儲存單元50於其中儲存兩個條件,且若滿足該兩個條件中之任一者,則滿足權限條件。換言之,基於兩個條件之邏輯和來判定是否滿足權限條件。注意,權限條件之判定不限於此情形,且舉例而言,可替代地基於兩個條件之邏輯AND判定是否滿足權限條件。任何數目及任何類型之條件可用以獲取邏輯和或邏輯AND。在圖8之實例中,上部條件為儲存時間超過100 ms,且同時,儲存於中斷請求儲存單元40中之中斷請求之數目多於四。另一方面,下部條件為藉由至鍵盤之輸入所引起的中斷請求儲存於中斷請求儲存單元40中。
圖1中之發送單元60在控制單元70之控制下將由接收單元10接收之中斷請求及由中斷請求儲存單元40儲存之中斷請求發送至處理裝置120。稍後將描述其細節。
控制單元70起始在接收到上文所描述之觸發信號時的操作。控制單元70執行決定是否將中斷請求發送至處理裝置120之決定程序。
圖9為說明由控制單元70執行之決定程序的實例之流程圖。首先,控制單元70判定處理裝置120是否處於作用中狀態(步驟S1)。更具體言之,如下進行判定。在判定單元30具有圖3之組態時,控制單元70請求狀態偵測單元32通知處理裝置120之狀態。已接收到請求之狀態偵測單元32存取處理裝置120以偵測處理裝置120之狀態,且向控制單元70通知偵測結果。控制單元70基於由狀態偵測單元32通 知之偵測結果判定處理裝置120是否處於作用中狀態。或者,在判定單元30具有圖4之組態時,控制單元70讀出由保持單元36保持之狀態資訊,且基於所讀取狀態資訊判定處理裝置120是否處於作用中狀態。
若步驟S1之結果為肯定的(若處理裝置120經判定為處於作用中狀態),則控制單元70控制發送單元60以將儲存於中斷請求儲存單元40中之中斷請求發送至處理裝置120(步驟S2)。若控制單元70起始由接收單元10接收到中斷請求而觸發的操作,則控制單元70控制發送單元60以將所接收中斷請求發送至處理裝置120。接著,決定程序結束,且控制單元70之操作停止。
若步驟S1之結果為否定的(若處理裝置120經判定為處於閒置狀態),則控制單元70檢查是否藉由接收單元10接收到中斷請求觸發操作之起始。換言之,控制單元70檢查是否藉由接收單元10接收到中斷請求(步驟S3)。
若步驟S3之結果為肯定的,則控制單元70參考儲存於權限條件儲存單元50中之權限條件,且判定是否滿足權限條件(步驟S4)。在此實施例中,假定權限條件儲存單元50中儲存有圖7中所說明之權限條件。若步驟S4之結果為肯定的,則控制單元70控制發送單元60以將儲存於中斷請求儲存單元40中之中斷請求及由接收單元10接收之中斷請求發送至處理裝置120(步驟S5)。接著,決定程序結束,且控制單元70之操作停止。
若上文所描述之步驟S4之結果為否定的,則控制單元70 將由接收單元10接收之中斷請求儲存於中斷請求儲存單元40中(步驟S6),且開始量測所儲存中斷請求之儲存時間。注意,儘管在步驟S4中判定在未將由接收單元10接收之中斷請求儲存於中斷請求儲存單元40中之情況下是否滿足權限條件,但操作不限於此情形。可替代地判定在由接收單元10接收之中斷請求儲存於中斷請求儲存單元40中之後是否滿足權限條件。
接著,控制單元70根據在儲存於中斷請求儲存單元40中之第一中斷請求的儲存時間超過100 ms時之時間(滿足圖7中之權限條件時之時間)與由計時器資訊指示的下一時間之間的比較之結果設定計時器資訊(步驟S7)。更具體言之,若在中斷請求之儲存時間超過100 ms時的時間早於由計時器資訊指示之下一時間,則控制單元70將在中斷請求之儲存時間超過100 ms時的時間設定為將由計時器資訊指示之下一時間。控制單元70接著向計時器資訊管理單元80通知所設定計時器資訊。結果,在達到由計時器資訊指示之下一時間時,同時將滿足權限條件。在步驟S7完成時,決定程序結束,且控制單元70之操作停止。
另一方面,若上文所描述之步驟S3之結果為否定的,則控制單元70亦判定是否滿足權限條件(步驟S8)。接著,若步驟S8之結果為肯定的,則該程序繼續進行至上文所描述之步驟S5。若步驟S8之結果為否定的,則決定程序結束,且控制單元70之操作停止。
如上文所描述,在處理裝置120處於閒置狀態時,根據 此實施例之控制裝置100將自各別裝置所接收之中斷請求儲存於中斷請求儲存單元40中直至滿足預定條件為止,且在滿足預定條件(滿足上文所描述之權限條件,或處理裝置120改變至作用中狀態)時,控制裝置100將儲存於中斷請求儲存單元40中之中斷請求與由接收單元10接收之中斷請求一起發送至處理裝置120。已接收複數個中斷請求之處理裝置120自閒置狀態改變至作用中狀態,且繼續執行複數個中斷處理程序。因此,根據此實施例,閒置時間得以延長(更長)。因此,可達成可減少處理裝置120之平均電力消耗之有利效應。因為在滿足預定條件時,即使僅一個中斷請求儲存於中斷請求儲存單元40中仍可延長閒置時間,所以閒置時間更長,且因此甚至在複數個中斷請求未儲存於中斷請求儲存單元40中時亦可達成可減少平均電力消耗之有利效應。
第二實施例
第二實施例不同於第一實施例之處在於使用處理裝置120、控制裝置100及供安裝各別裝置之設備(例如,諸如PC之終端設備)的電力供應條件超過臨限值之權限條件。將在下文中描述其特定細節。將藉由相同參考數字命名與第一實施例中之部件相同的部件,且在適當時將不重複其描述。
圖10為說明根據第二實施例之控制裝置200的示意性組態之實例的方塊圖。控制裝置200不同於第一實施例中之控制裝置100之處在於進一步包括電力供應條件偵測單元 90。電力供應條件偵測單元90偵測設備之電力供應條件。在此實施例中,電力供應條件偵測單元90偵測為設備之電源供應器之蓄電池中剩餘的電荷(被稱作剩餘蓄電池電荷)之總量。舉例而言,電力供應條件偵測單元90可包括如圖11中所說明之剩餘蓄電池電荷偵測單元92。在圖11之實例中,剩餘蓄電池電荷偵測單元92回應於來自控制單元70之請求而存取未圖示之蓄電池以偵測剩餘蓄電池電荷,且向控制單元70通知所偵測到的剩餘蓄電池電荷。
或者,舉例而言,電力供應條件偵測單元90可包括如圖12中所說明之剩餘蓄電池電荷接收單元94及保持單元96。在圖12之實例中,剩餘蓄電池電荷接收單元94自未圖示之蓄電池接收剩餘蓄電池電荷,且使保持單元96保持所接收剩餘蓄電池電荷。每次在剩餘蓄電池電荷接收單元94接收剩餘蓄電池電荷時更新由保持單元96保持之剩餘蓄電池電荷。控制單元70可藉由讀出由保持單元96保持之剩餘蓄電池電荷而獲知剩餘蓄電池電荷。
圖13為說明第二實施例中之儲存於權限條件儲存單元50中之權限條件的實例之圖。在圖13之實例中,權限條件儲存單元50中儲存有四個條件,且若滿足四個條件中之任一者,則滿足權限條件。在圖13之實例中,第一列中之條件為電源供應器之類型為DC電源供應器(直流電源供應器)。第二列中之條件為剩餘蓄電池電荷高於50%。第三列中之條件為剩餘蓄電池電荷高於20%,且同時,儲存時間超過100 ms。第四列中之條件為剩餘蓄電池電荷高於5%,儲存 時間超過200 ms,且儲存於中斷請求儲存單元40中之中斷請求的數目多於三。
接下來,將參看圖9描述由控制單元70執行之決定程序。在電力供應條件偵測單元90具有圖11之組態時,在圖9中之步驟S4及步驟S8中之每一者中,控制單元70請求電力供應條件偵測單元90通知剩餘蓄電池電荷。已接收到請求之剩餘蓄電池電荷偵測單元92存取未圖示之蓄電池以偵測剩餘蓄電池電荷,且向控制單元70通知所偵測到的剩餘蓄電池電荷。控制單元70基於由剩餘蓄電池電荷偵測單元92通知之剩餘蓄電池電荷、儲存於中斷請求儲存單元40中之中斷請求的儲存時間及中斷請求之數目判定是否滿足儲存於權限條件儲存單元50中之權限條件。
或者,在電力供應條件偵測單元90具有圖12之組態時,在圖9中之步驟S4及步驟S8中之每一者中,控制單元70讀出由保持單元96保持之剩餘蓄電池電荷,且基於所讀取剩餘蓄電池電荷、儲存於中斷請求儲存單元40中之中斷請求的儲存時間及中斷請求之數目判定是否滿足儲存於權限條件儲存單元50中之權限條件。因為其他程序類似於第一實施例中之程序,所以將不重複其詳細描述。
同樣,在此實施例中,在處理裝置120處於閒置狀態時,控制裝置200將自各別裝置接收之中斷請求儲存於中斷請求儲存單元40中,直至滿足預定條件為止,且在滿足預定條件時,控制裝置200將儲存於中斷請求儲存單元40中之中斷請求與由接收單元10接收之中斷請求一起發送至 處理裝置120。因此,可達成可減少處理裝置120之平均電力消耗之有利效應。
第一經修改實例
上文所描述之儲存於權限條件儲存單元50中之權限條件可為任何條件。舉例而言,可使用中斷請求之數目為二之權限條件。下文中,將描述一實例(亦參看圖9),其中在中斷請求儲存單元40中不存在中斷請求之狀態下將中斷請求(稱作第一中斷請求)發送至第一實施例之控制裝置100,且接著將另一中斷請求(稱作第二中斷請求)發送至該控制裝置100。
首先,在藉由接收單元10接收到第一中斷請求時,控制單元70起始操作以執行上文所描述之決定程序。此時,假定處理裝置120處於閒置狀態。因此,圖9中之步驟S1之結果為否定的,且步驟S3之結果為肯定的。程序因此繼續進行至步驟S4。此刻,因為在中斷請求儲存單元40中未儲存中斷請求,且僅接收到第一中斷請求,所以中斷請求之數目為「1」,且未滿足上述權限條件(中斷請求之數目為二)。程序因此繼續進行至步驟S6。注意,在處理裝置120處於作用中狀態時(在圖9中之步驟S1之結果為肯定的時),控制單元70控制發送單元60以將第一中斷請求發送至處理裝置120(圖9中之步驟S2)。
在步驟S6中,控制單元70將由接收單元10接收之第一中斷請求儲存於中斷請求儲存單元40中。在此實例中,決定程序結束,且控制單元70之操作停止而不執行圖9中之步 驟S7中的程序。
在此後由接收單元10接收到第二中斷請求時,控制單元70起始操作以執行上文所描述之決定程序。類似於上文,假定處理裝置120處於閒置狀態。因此,步驟S1之結果為否定的,步驟S3之結果為肯定的,且該程序因此繼續進行至步驟S4。此刻,因為第一中斷請求儲存於中斷請求儲存單元40中且第二中斷請求由接收單元10接收,所以中斷請求之數目為「2」,其滿足上述權限條件。因此,該程序繼續進行至步驟S5,其中控制單元70控制發送單元60以將所接收第二中斷請求及儲存於中斷請求儲存單元40中之第一中斷請求發送至處理裝置120。注意,同樣,在處理裝置120處於作用中狀態時(在圖9中之步驟S1之結果為肯定的時),控制單元70控制發送單元60以將所接收第二中斷請求及儲存於中斷請求儲存單元40中之第一中斷請求發送至處理裝置120(圖9中之步驟S2)。
第二經修改實例
舉例而言,可針對每一中斷請求個別地設定滿足權限條件之儲存時間(稱作臨限時間)。此處假定將與藉由至鍵盤之輸入所引起的中斷請求1相關聯之臨限時間設定為t1且將與藉由至滑鼠之輸入所引起的中斷請求2相關聯之臨限時間設定為t2(<t1)之狀況。在此狀況下,權限條件為儲存於中斷請求儲存單元40中之任何一個中斷請求的儲存時間超過與中斷請求相關聯之臨限時間。
下文中,將描述一實例(亦參看圖9),其中在中斷請求 儲存單元40中不存在中斷請求之狀態下將上述中斷請求1發送至第一實施例之控制裝置100,且接著將上述中斷請求2發送至該控制裝置100。首先,在藉由接收單元10接收到中斷請求1時,控制裝置100起始操作以執行上文所描述之決定程序。此時,假定處理裝置120處於閒置狀態。因此,圖9中之步驟S1之結果為否定的,步驟S3之結果為肯定的,且程序因此繼續進行至步驟S4。此刻,因為在中斷請求儲存單元40中不存在中斷請求,所以未滿足上述權限條件,且程序因此繼續進行至步驟S6。注意,在處理裝置120處於作用中狀態時(在圖9中之步驟S1之結果為肯定的時),控制單元70控制發送單元60以將所接收中斷請求1發送至處理裝置120(圖9中之步驟S2)。
在步驟S6中,控制單元70將由接收單元10接收之中斷請求1儲存於中斷請求儲存單元40中。在此實例中,中斷請求及中斷請求之臨限時間彼此相關聯地儲存於中斷請求儲存單元40中。接下來,控制單元70根據在中斷請求1之儲存時間超過與其相關聯之臨限時間t1時的時間與由計時器資訊指示之下一時間之間的比較之結果設定計時器資訊(步驟S7)。此處假定中斷請求1之儲存時間超過與其相關聯之臨限時間t1的時間早於由計時器資訊指示之下一時間。因此,控制單元70將中斷請求1之儲存時間超過與其相關聯之臨限時間t1的時間(亦即,時間t1之長度已經過當前時間的時間)設定為將由計時器資訊指示之下一時間。接著,決定程序結束,且控制單元70之操作停止。
在此後由接收單元10接收到中斷請求2時,控制單元70起始操作以執行上文所描述之決定程序。類似於上文,假定處理裝置120處於閒置狀態。因此,步驟S1之結果為否定的,步驟S3之結果為肯定的,且程序因此繼續進行至步驟S4。此處假定中斷請求1儲存於中斷請求儲存單元40中,且中斷請求1之儲存時間尚未超過與中斷請求1相關聯之臨限時間t1。因此,未滿足權限條件,且程序繼續進行至步驟S6。注意,在處理裝置120處於作用中狀態時(在步驟S1之結果為肯定的時),控制單元70控制發送單元60以將所接收中斷請求2及儲存於中斷請求儲存單元40中之中斷請求1發送至處理裝置120(圖9中之步驟S2)。
在步驟S6中,控制單元70將由接收單元10接收之中斷請求2儲存於中斷請求儲存單元40中。接著,控制單元70根據在中斷請求2之儲存時間超過與其相關聯之臨限時間t2時的時間與由計時器資訊指示之下一時間(亦即,中斷請求1之儲存時間超過臨限時間t1的時間)之間的比較之結果設定計時器資訊(步驟S7)。此處假定中斷請求2之儲存時間超過臨限時間t2的時間Tx早於中斷請求1之儲存時間超過臨限時間t1的時間Ty,如圖14中所說明。因此,控制單元70將圖14中所說明之時間Tx設定為將由計時器資訊指示之下一時間。在此後達到時間Tx時,同時將滿足權限條件。
第三經修改實例
儘管在上文所描述之第二實施例中藉由使用剩餘蓄電池 電荷設定權限條件,但權限條件不限於此情形。舉例而言,若設備之電源供應器為太陽能電池或其類似者,則可藉由使用太陽能電池之所產生電壓、所產生電流或其類似者設定權限條件。基本上,權限條件可為電力供應條件超過臨限值之任何條件。
第四經修改實例
儘管藉由半導體積體電路構成上文所描述之控制裝置的各別組件,但組件不限於此情形。或者,可藉由軟體實施組件中之一些。舉例而言,如圖15中所說明,控制裝置300之硬體可包括CPU 310、接收單元10、中斷請求儲存單元40、權限條件儲存單元50及發送單元60,且可藉由CPU 310執行控制程式來實施觸發單元20、判定單元30及控制單元70之功能。
第五經修改實例
儘管在控制裝置外部提供計時器資訊管理單元80,但計時器資訊管理單元80不限於此情形,且可安裝於控制裝置中。
根據上文所描述之至少一實施例之控制裝置,該控制裝置包括:一接收單元,其經組態以接收一中斷請求,該中斷請求請求執行一或多個處理程序之一處理裝置執行一中斷處理程序;一儲存單元,其經組態以於其中儲存該中斷請求;一判定單元,其經組態以判定該處理裝置之一狀態;一發送單元,其經組態以將該中斷請求發送至該處理裝置;及一控制單元,其經組態以在藉由該判定單元判定 該處理裝置處於一閒置狀態且不滿足一預定條件時將由該接收單元接收之該中斷請求儲存於該儲存單元中,該閒置狀態為該處理裝置未執行該等處理程序之一狀態;且在滿足該預定條件時控制該發送單元以將儲存於該儲存單元中之該中斷請求發送至該處理裝置。因此,可減少處理裝置之電力消耗。
雖然已描述某些實施例,但此等實施例僅作為實例來呈現,且不意欲限制本發明之範疇。實際上,可以多種其他形式體現本文中所描述之新穎實施例;此外,可進行在本文中所描述之實施例的形式上之各種省略、替換及改變而不脫離本發明之精神。隨附申請專利範圍及其等效物意欲涵蓋屬於本發明之範疇及精神的此等形式或修改。
10‧‧‧接收單元
20‧‧‧觸發單元
22‧‧‧觸發項發送單元
30‧‧‧判定單元
32‧‧‧狀態偵測單元
34‧‧‧狀態接收單元
36‧‧‧保持單元
40‧‧‧中斷請求儲存單元
50‧‧‧權限條件儲存單元
60‧‧‧發送單元
70‧‧‧控制單元
80‧‧‧計時器資訊管理單元
90‧‧‧電力供應條件偵測單元
92‧‧‧剩餘蓄電池電荷偵測單元
94‧‧‧剩餘蓄電池電荷接收單元
96‧‧‧保持單元
100‧‧‧控制裝置
120‧‧‧處理裝置
200‧‧‧控制裝置
300‧‧‧控制裝置
310‧‧‧中央處理單元(CPU)
圖1為說明根據第一實施例之控制裝置之實例的方塊圖;圖2為說明觸發單元之實例的方塊圖;圖3為說明判定單元之實例的方塊圖;圖4為說明判定單元之實例的方塊圖;圖5為說明儲存於中斷請求儲存單元中之資訊的實例之圖;圖6為說明儲存於中斷請求儲存單元中之資訊的實例之圖;圖7為說明儲存於權限條件儲存單元中之權限條件的實例之圖; 圖8為說明儲存於權限條件儲存單元中之權限條件的實例之圖;圖9為說明由控制單元執行之決定程序的實例之流程圖;圖10為說明根據第二實施例之控制裝置之實例的方塊圖;圖11為說明電力供應條件偵測單元之實例的方塊圖;圖12為說明電力供應條件偵測單元之實例的方塊圖;圖13為說明儲存於權限條件儲存單元中之權限條件的實例之圖;圖14為經修改實例之說明圖;及圖15為說明根據經修改實例之控制裝置之實例的方塊圖。
10‧‧‧接收單元
20‧‧‧觸發單元
30‧‧‧判定單元
40‧‧‧中斷請求儲存單元
50‧‧‧權限條件儲存單元
60‧‧‧發送單元
70‧‧‧控制單元
100‧‧‧控制裝置
120‧‧‧處理裝置

Claims (6)

  1. 一種控制裝置,其包含:一接收單元,其經組態以接收一中斷請求,該中斷請求請求執行一或多個處理程序之一處理裝置執行一中斷處理程序;一儲存單元,其經組態以於其中儲存該中斷請求;一判定單元,其經組態以判定該處理裝置之一狀態;一發送單元,其經組態以將該中斷請求發送至該處理裝置;及一控制單元,其經組態以在藉由該判定單元判定該處理裝置處於一閒置狀態且不滿足一預定條件時將由該接收單元接收之該中斷請求儲存於該儲存單元中,該閒置狀態為該處理裝置未執行該等處理程序之一狀態;且在滿足該預定條件時控制該發送單元以將儲存於該儲存單元中之該中斷請求發送至該處理裝置;其中該預定條件為表示使該中斷請求持續儲存於該儲存單元中之一時間長度之一儲存時間超過一預定值;該控制單元使該判定單元每次在達到藉由指示至少一時間之計時器資訊指示的一時間時判定該處理裝置之該狀態,且在藉由該判定單元判定該處理裝置處於該閒置狀態且該儲存時間等於或小於該預定值時,根據該儲存時間超過該預定值之一時間與由該計時器資訊指示的下一時間之間的一比較結果改變將由該計時器資訊指示之該下一時間。
  2. 如請求項1之裝置,其中該控制單元在該儲存時間超過該預定值之該時間早於由該計時器資訊指示之該下一時間時,將該儲存時間超過該預定值之該時間設定為將由該計時器資訊指示之該下一時間。
  3. 如請求項1之裝置,其中該儲存單元中儲存有與針對每一中斷請求之該預定值相關聯之該中斷請求,且該預定條件為該中斷請求之該儲存時間超過與該中斷請求相關聯之該預定值。
  4. 一種電腦程式產品,其包含包括經程式化指令之一電腦可讀媒體,其中該等指令在由一電腦執行時使該電腦執行以下操作:接收一中斷請求,該中斷請求請求執行一或多個處理程序之一處理裝置執行一中斷處理程序;判定該處理裝置之一狀態;在於該判定中判定該處理裝置處於一閒置狀態且不滿足一預定條件時將該中斷請求儲存於一儲存單元中,該閒置狀態為該處理裝置未執行該等處理程序之一狀態;及在滿足該預定條件時將儲存於該儲存單元中之該中斷請求發送至該處理裝置;其中該預定條件為表示使該中斷請求持續儲存於該儲存單元中之一時間長度之一儲存時間超過一預定值;該判定包括:每次在達到藉由指示至少一時間之計時器資訊所指示 的一時間時判定該處理裝置之該狀態;且在判定該處理裝置處於該閒置狀態且該儲存時間等於或小於該預定值時,根據該儲存時間超過該預定值之一時間與由該計時器資訊指示的下一時間之間的一比較結果改變將由該計時器資訊指示之該下一時間。
  5. 如請求項4之電腦程式產品,其中該判定包括在該儲存時間超過該預定值之該時間早於由該計時器資訊指示之該下一時間時,將該儲存時間超過該預定值之該時間設定為將由該計時器資訊指示之該下一時間。
  6. 如請求項4之電腦程式產品,其中該儲存包括於其中儲存與針對每一中斷請求之該預定值相關聯之該中斷請求,且該預定條件為該中斷請求之該儲存時間超過與該中斷請求相關聯之該預定值。
TW101108166A 2011-03-24 2012-03-09 控制裝置及電腦程式產品 TWI461898B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011065705A JP5318139B2 (ja) 2011-03-24 2011-03-24 制御装置およびプログラム

Publications (2)

Publication Number Publication Date
TW201243573A TW201243573A (en) 2012-11-01
TWI461898B true TWI461898B (zh) 2014-11-21

Family

ID=46878280

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101108166A TWI461898B (zh) 2011-03-24 2012-03-09 控制裝置及電腦程式產品

Country Status (4)

Country Link
US (1) US8832335B2 (zh)
JP (1) JP5318139B2 (zh)
CN (1) CN102722233B (zh)
TW (1) TWI461898B (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5674613B2 (ja) 2011-09-22 2015-02-25 株式会社東芝 制御システム、制御方法およびプログラム
JP5674611B2 (ja) 2011-09-22 2015-02-25 株式会社東芝 制御システム、制御方法およびプログラム
JP5777467B2 (ja) * 2011-09-22 2015-09-09 株式会社東芝 制御装置およびプログラム
JP2013149093A (ja) 2012-01-19 2013-08-01 Toshiba Corp 制御装置、制御方法、プログラムおよび電子機器
JP5988452B2 (ja) * 2012-02-28 2016-09-07 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America 端末機器、制御機器、故障判断システム、及び故障判断方法
JP6113538B2 (ja) 2012-03-23 2017-04-12 株式会社東芝 制御装置、制御方法、プログラムおよび半導体装置
JP5677376B2 (ja) 2012-07-06 2015-02-25 株式会社東芝 メモリ制御装置、半導体装置、およびシステムボード
JP5787852B2 (ja) 2012-09-07 2015-09-30 株式会社東芝 制御装置、情報処理装置、制御方法およびプログラム
JP5696110B2 (ja) 2012-09-19 2015-04-08 株式会社東芝 電源システム、電源制御装置およびプログラム
JP5802637B2 (ja) 2012-09-21 2015-10-28 株式会社東芝 情報処理装置、情報処理方法およびプログラム
JP6116941B2 (ja) 2013-02-28 2017-04-19 株式会社東芝 情報処理装置
JP6054203B2 (ja) * 2013-02-28 2016-12-27 株式会社東芝 情報処理装置、デバイス制御方法及びプログラム
JP6087662B2 (ja) 2013-02-28 2017-03-01 株式会社東芝 制御装置、制御プログラム及び情報処理システム
JP6071647B2 (ja) 2013-02-28 2017-02-01 株式会社東芝 情報処理装置、動作状態制御方法及びプログラム
JP2015064676A (ja) 2013-09-24 2015-04-09 株式会社東芝 情報処理装置、半導体装置、情報処理方法およびプログラム
JP6184891B2 (ja) 2014-03-12 2017-08-23 東芝メモリ株式会社 情報処理装置、半導体チップ、情報処理方法およびプログラム
JP2017509059A (ja) * 2014-03-24 2017-03-30 インテル・コーポレーション 電力消費を低減するための割り込み処理の同期化
WO2016207937A1 (ja) * 2015-06-22 2016-12-29 三菱電機株式会社 プログラマブルコントローラおよびプログラマブルコントローラの制御方法
CN106656580B (zh) * 2016-11-29 2020-06-26 华为技术有限公司 一种业务状态的迁移方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200412490A (en) * 2002-11-12 2004-07-16 Toshiba Kk Information-processing apparatus and method of controlling power saving
US20040193817A1 (en) * 2003-03-26 2004-09-30 Sanyo Electric Co., Ltd. Circuit for prevention of unintentional writing to a memory, and semiconductor device equipped with said circuit
US20050283556A1 (en) * 2004-06-18 2005-12-22 Parekh Harshadrai G Transfer of waiting interrupts
TWI282918B (en) * 2000-11-13 2007-06-21 Intel Corp Method, device, and system for placing a processor in an idle state

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001256067A (ja) * 2000-03-08 2001-09-21 Mitsubishi Electric Corp プロセッサ省電力制御方法、記憶媒体、およびプロセッサ省電力制御装置
KR100390645B1 (ko) * 2001-07-27 2003-07-07 삼성전자주식회사 이동통신단말기 시스템에서 소모전류를 줄이기 위한 방법
CN101272564B (zh) * 2008-04-17 2011-05-11 中兴通讯股份有限公司 一种软实时定时器调度的方法及软实时定时器模块
US7861024B2 (en) * 2008-09-30 2010-12-28 Intel Corporation Providing a set aside mechanism for posted interrupt transactions
JP2010271993A (ja) * 2009-05-22 2010-12-02 Renesas Electronics Corp 割込み処理装置及び方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI282918B (en) * 2000-11-13 2007-06-21 Intel Corp Method, device, and system for placing a processor in an idle state
TW200412490A (en) * 2002-11-12 2004-07-16 Toshiba Kk Information-processing apparatus and method of controlling power saving
US20040193817A1 (en) * 2003-03-26 2004-09-30 Sanyo Electric Co., Ltd. Circuit for prevention of unintentional writing to a memory, and semiconductor device equipped with said circuit
US20050283556A1 (en) * 2004-06-18 2005-12-22 Parekh Harshadrai G Transfer of waiting interrupts

Also Published As

Publication number Publication date
CN102722233A (zh) 2012-10-10
US8832335B2 (en) 2014-09-09
JP2012203519A (ja) 2012-10-22
JP5318139B2 (ja) 2013-10-16
CN102722233B (zh) 2015-10-14
TW201243573A (en) 2012-11-01
US20120246356A1 (en) 2012-09-27

Similar Documents

Publication Publication Date Title
TWI461898B (zh) 控制裝置及電腦程式產品
TWI451337B (zh) 控制裝置及電腦程式產品
US7454631B1 (en) Method and apparatus for controlling power consumption in multiprocessor chip
JP6423518B2 (ja) マルチプロセッサシステムのための指向性イベントシグナリング
CN104380257B (zh) 在处理器核之间调度任务
US20190317591A1 (en) Methods and apparatus for managing power with an inter-processor communication link between independently operable processors
KR102579088B1 (ko) 멀티코어 프로세서에 대한 전류 제어
US10423202B2 (en) System power management
US9304818B2 (en) Control apparatus, control method, computer program product, and semiconductor device
KR20140040933A (ko) 데이터 트랜잭션에 따라 전력공급을 제어하는 시스템-온-칩 및 그 동작방법
CN103823716A (zh) 具多重中央处理单元的电子装置及其效能管理方法
WO2013049762A2 (en) Multi-core microprocessor reliability optimization
US20090083551A1 (en) Dynamically managing thermal levels in a processing system
US20210334228A1 (en) Managing network interface controller-generated interrupts
US11847008B2 (en) Technologies for providing efficient detection of idle poll loops
US9360906B2 (en) Power management for multiple compute units
US20150323976A1 (en) Memory refresh rate throttling for saving idle power
Mercati et al. Dynamic variability management in mobile multicore processors under lifetime constraints
JP4620768B2 (ja) 複数のコアを含むプロセッサを有するコンピュータ・システムの制御
US9116699B2 (en) Memory refresh rate throttling for saving idle power
US11487605B2 (en) Preemptive signal integrity control
JP2014126974A (ja) マイクロコンピュータ
TW201541237A (zh) 電子裝置及其系統功率管理方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees