TWI455280B - 半導體封裝件 - Google Patents

半導體封裝件 Download PDF

Info

Publication number
TWI455280B
TWI455280B TW100125398A TW100125398A TWI455280B TW I455280 B TWI455280 B TW I455280B TW 100125398 A TW100125398 A TW 100125398A TW 100125398 A TW100125398 A TW 100125398A TW I455280 B TWI455280 B TW I455280B
Authority
TW
Taiwan
Prior art keywords
semiconductor
package
package substrate
wafer
electrically connected
Prior art date
Application number
TW100125398A
Other languages
English (en)
Other versions
TW201306224A (zh
Inventor
林偉勝
蔡育杰
劉玉菁
王愉博
Original Assignee
矽品精密工業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 矽品精密工業股份有限公司 filed Critical 矽品精密工業股份有限公司
Priority to TW100125398A priority Critical patent/TWI455280B/zh
Priority to CN2011102192765A priority patent/CN102891137A/zh
Publication of TW201306224A publication Critical patent/TW201306224A/zh
Application granted granted Critical
Publication of TWI455280B publication Critical patent/TWI455280B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation

Landscapes

  • Semiconductor Memories (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Packaging Frangible Articles (AREA)

Description

半導體封裝件
本發明係有關一種半導體封裝件,尤指一種具控制晶片之半導體封裝件。
常見的多晶片封裝結構係採用並排式(side-by-side),以將複數晶片並排設置於一基板之置晶面上,且該些晶片與基板上導電線路之間的電性連接方式一般係為打線方式(wire bonding)。然而,因該基板之面積會隨著晶片數目之增加而增加,故該並排式多晶片封裝結構之缺點為封裝成本太高及封裝結構尺寸太大。
為解決上述問題,近年來係使用垂直式之堆疊方法以增加晶片之數量,且其堆疊的方式係依晶片之設計與打線製程而各有不同。例如:記憶卡之電子裝置中所設之快閃記憶體晶片(flash memory chip)或動態隨機存取記憶體晶片(Dynamic Random Access Memory,DRAM)等,該晶片之銲墊集中於一邊,故其堆疊方式係為階梯狀結構,以便於打線且可減少置放記憶體晶片之面積。
第1A及1B圖係為美國專利第6,538,331號所揭示之記憶卡之多晶片堆疊之半導體封裝件,其於一封裝基板10上堆疊複數半導體晶片11a,11b,且於不妨礙打線作業之原則下,將上方半導體晶片11b偏移一預定距離而設於下方半導體晶片11a上以呈階梯狀結構,再於該上方半導體晶片11b上設置一具有複數銲墊120之控制晶片(controller)12,並藉由銲線13使該些半導體晶片11a,11b及該控制晶片12之銲墊120電性連接該封裝基板10。
惟,相較於並排式(side-by-side)多晶片封裝結構,前述之半導體封裝件雖可縮小封裝基板10之使用面積,但卻會使整體封裝體積之厚度增加,因而難以符合薄化之需求。
再者,該控制晶片12以打線方式電性連接該封裝基板10,使該些銲墊120僅能設於該控制晶片12邊緣,因而減少電性接點之數量,導致該控制晶片12之效能無法提升,以致於無法符合現今終端產品所需之高效能需求。
因此,如何克服習知半導體封裝件之種種問題,實為一重要課題。
為克服習知技術之體積過厚及控制晶片效能不佳等問題,本發明遂提出一種半導體封裝件,係包括:封裝基板;依序以錯位方式相堆疊於該封裝基板上之複數半導體晶片,使該封裝基板與該相堆疊之半導體晶片之間形成一容置空間;以及置放於該容置空間中之封裝基板上之控制晶片,係以覆晶方式電性連接該封裝基板。
前述之本發明半導體封裝件,係藉由將控制晶片置放於該容置空間中之封裝基板上,以取代如習知技術中將控制晶片置放於最上方之半導體晶片上,故本發明有效降低整體封裝件之厚度,以符合薄化之需求。
再者,本發明之控制晶片藉由覆晶方式電性連接該封裝基板,以取代如習知技術之打線方式,故本發明之控制晶片之該些銲墊可佈設於該控制晶片之表面,而不侷限於邊緣,以增加電性接點之數量,使該控制晶片之效能得以提升,以符合現今終端產品所需之高效能需求。
另外,依前述之本發明半導體封裝件之態樣,本發明復提供其具體技術,詳如後述。
以下藉由特定的具體實施例說明本發明之實施方式,熟悉此技藝之人士可由本說明書所揭示之內容輕易地瞭解本發明之其他優點及功效。
須知,本說明書所附圖式所繪示之結構、比例、大小等,均僅用以配合說明書所揭示之內容,以供熟悉此技藝之人士之瞭解與閱讀,並非用以限定本發明可實施之限定條件,故不具技術上之實質意義,任何結構之修飾、比例關係之改變或大小之調整,在不影響本發明所能產生之功效及所能達成之目的下,均應仍落在本發明所揭示之技術內容得能涵蓋之範圍內。同時,本說明書中所引用之如“上”、“下方”及“一”等之用語,亦僅為便於敘述之明瞭,而非用以限定本發明可實施之範圍,其相對關係之改變或調整,在無實質變更技術內容下,當亦視為本發明可實施之範疇。
第2圖係繪示本發明之半導體封裝件之剖面示意圖。所述之半導體封裝件係用於具記憶卡之電子裝置中,該半導體封裝件包括:一封裝基板20、複數半導體晶片210a,210b、一控制晶片22、以及封裝膠體24。
所述之封裝基板20的種類繁多,可依需求作設計,並無特別限制,且其並非本案之技術特徵,故不再贅述。
所述之複數半導體晶片210a,210b係依序以錯位方式相堆疊成一階梯狀結構21而設於該封裝基板20上,使該封裝基板20與該階梯狀結構21之間形成一容置空間S。該至少二半導體晶片210a,210b之間係藉由銲線23以打線方式相互電性連接,於本實施例中,係該全部半導體晶片210a,210b之間係藉由銲線23以打線方式相互電性連接,且最底層之半導體晶片210a亦藉由銲線23電性連接該封裝基板20。
再者,前述之堆疊半導體晶片210a,210b,各該半導體晶片210a,210b之間係具有黏著材,此為熟習該技術領域之人士所習用,故不另加繪示。又,該些半導體晶片210a,210b具有至少一記憶體晶片。
於另一實施態樣,如第3圖所示,除了該最底層之半導體晶片210a外,各該半導體晶片210b’亦可個別以打線方式電性連接該封裝基板20。再者,最底層之半導體晶片210a’亦可以覆晶方式電性連接至封裝基板20。
所述之控制晶片(controller Die)22係置放於該容置空間S中之封裝基板20上,且藉由銲球220以覆晶方式電性連接該封裝基板20。因越具高效能與高容量之電子裝置,其封裝件內的控制晶片尺寸通常較大,故本發明之控制晶片22置放於該容置空間S中,不僅可置放寬度或厚度較大之控制晶片22,且整體封裝件之厚度因只需考量階梯狀結構21之高度而無需考量控制晶片22之厚度,俾有效降低整體封裝件之厚度。
再者,若所置放之控制晶片的尺寸越大或效能越高,則該控制晶片之電性接點的數量需求越多,故本發明之控制晶片22以覆晶方式電性連接該封裝基板20,可使該些銲球220(或該控制晶片22之銲墊)以矩陣式排列佈設於該控制晶片22之表面,而不侷限於打線式晶片,其電性接點分布於邊緣或分布成環形態樣,故以覆晶方式電性連接係能滿足所需之電性接點數量,使該控制晶片22之效能得以提升。
另外,有關控制晶片22之寬度、長度及厚度均可依需求作設計,只要能使該控制晶片22收納於該容置空間S中即可,並無特別限制。
所述之封裝膠體24係形成於該封裝基板20上,以包覆該些半導體晶片210a,210b、銲線23、銲球220與控制晶片22。
故本發明係提供一種半導體封裝件,係包括:封裝基板20;複數半導體晶片210a,210b,係依序以錯位方式相堆疊於該封裝基板20上,使該封裝基板20與該相堆疊之半導體晶片210a,210b之間形成一容置空間S;以及控制晶片22,係設於該封裝基板20上,且位於該容置空間S中,並以覆晶方式電性連接該封裝基板20。
綜上所述,本發明之半導體封裝件,主要藉由將控制晶片以覆晶方式收納於該封裝基板與該階梯狀結構之間所形成的容置空間中,以達到薄化封裝件之目的,且該半導體封裝件兼具高效能之優點。
上述實施例係用以例示性說明本發明之原理及其功效,而非用於限制本發明。任何熟習此項技藝之人士均可在不違背本發明之精神及範疇下,對上述實施例進行修改。因此本發明之權利保護範圍,應如後述之申請專利範圍所列。
10,20...封裝基板
11a,11b,210a,210b,210a’,210b’...半導體晶片
12,22...控制晶片
120...銲墊
13,23...銲線
21...階梯狀結構
220...銲球
24...封裝膠體
S...容置空間
第1A圖係為習知半導體封裝件之剖面示意圖;
第1B圖係為習知半導體封裝件之局部上視示意圖;
第2圖係為本發明半導體封裝件之剖面示意圖;以及
第3圖係為本發明半導體封裝件之另一實施例之剖面示意圖。
20...封裝基板
21...階梯狀結構
210a,210b...半導體晶片
22...控制晶片
220...銲球
23...銲線
24...封裝膠體
S...容置空間

Claims (8)

  1. 一種半導體封裝件,係包括:封裝基板;複數半導體晶片,係依序以錯位方式相堆疊於該封裝基板上,使該封裝基板與該相堆疊之半導體晶片之間形成一容置空間;以及控制晶片,係設於該封裝基板上,且位於該封裝基板與該相堆疊之半導體晶片所形成之容置空間中,並以覆晶方式電性連接該封裝基板,其中,該控制晶片係鄰近該最底層之半導體晶片。
  2. 如申請專利範圍第1項所述之半導體封裝件,其中,該些半導體晶片中至少二半導體晶片之間係以打線方式相互電性連接。
  3. 如申請專利範圍第1項所述之半導體封裝件,其中,該最底層之半導體晶片係以打線方式電性連接該封裝基板。
  4. 如申請專利範圍第1項所述之半導體封裝件,其中,該最底層之半導體晶片係以覆晶方式電性連接該封裝基板。
  5. 如申請專利範圍第1項所述之半導體封裝件,其中,該最底層之半導體晶片上之各該半導體晶片係個別以打線方式電性連接該封裝基板。
  6. 如申請專利範圍第1項所述之半導體封裝件,其中,該些半導體晶片彼此以階梯狀結構堆疊。
  7. 如申請專利範圍第1項所述之半導體封裝件,其中,該些半體晶片具有至少一記憶體晶片。
  8. 如申請專利範圍第1項所述之半導體封裝件,復包括封裝膠體,係形成於該封裝基板上以包覆該些半導體晶片與控制晶片。
TW100125398A 2011-07-19 2011-07-19 半導體封裝件 TWI455280B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW100125398A TWI455280B (zh) 2011-07-19 2011-07-19 半導體封裝件
CN2011102192765A CN102891137A (zh) 2011-07-19 2011-07-27 半导体封装件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100125398A TWI455280B (zh) 2011-07-19 2011-07-19 半導體封裝件

Publications (2)

Publication Number Publication Date
TW201306224A TW201306224A (zh) 2013-02-01
TWI455280B true TWI455280B (zh) 2014-10-01

Family

ID=47534599

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100125398A TWI455280B (zh) 2011-07-19 2011-07-19 半導體封裝件

Country Status (2)

Country Link
CN (1) CN102891137A (zh)
TW (1) TWI455280B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10490531B2 (en) 2017-09-20 2019-11-26 Toshiba Memory Corporation Manufacturing method of semiconductor device and semiconductor device

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109755182A (zh) * 2017-11-07 2019-05-14 中芯国际集成电路制造(上海)有限公司 芯片堆叠封装结构及其形成方法
JP7293142B2 (ja) 2020-01-07 2023-06-19 東芝デバイス&ストレージ株式会社 半導体装置
JP2023086480A (ja) * 2021-12-10 2023-06-22 キオクシア株式会社 半導体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200641968A (en) * 2005-05-25 2006-12-01 Siliconware Precision Industries Co Ltd Multi-chip stack structure
TW200644060A (en) * 2005-06-07 2006-12-16 Siliconware Precision Industries Co Ltd Semiconductor device for accommodating large chip, fabrication method thereof, and carrier used in the semiconductor device
TW201123320A (en) * 2009-12-29 2011-07-01 Powertech Technology Inc Making method and device of outer lead type semiconductor package for reducing thickness of die pad

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6091138A (en) * 1998-02-27 2000-07-18 Advanced Micro Devices, Inc. Multi-chip packaging using bump technology
KR100868419B1 (ko) * 2001-06-07 2008-11-11 가부시끼가이샤 르네사스 테크놀로지 반도체장치 및 그 제조방법
US20080157316A1 (en) * 2007-01-03 2008-07-03 Advanced Chip Engineering Technology Inc. Multi-chips package and method of forming the same
CN101236962A (zh) * 2007-01-31 2008-08-06 矽品精密工业股份有限公司 多芯片堆叠结构及其制法
CN101355040B (zh) * 2007-07-23 2010-06-09 矽品精密工业股份有限公司 多芯片堆叠结构及其制法
CN101667545B (zh) * 2008-09-02 2011-07-27 矽品精密工业股份有限公司 多芯片堆叠结构及其制法
MY163911A (en) * 2009-03-06 2017-11-15 Shenzhen Standarad Patent & Trademark Agent Ltd Leadless integrated circuit package having high density contacts

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200641968A (en) * 2005-05-25 2006-12-01 Siliconware Precision Industries Co Ltd Multi-chip stack structure
TW200644060A (en) * 2005-06-07 2006-12-16 Siliconware Precision Industries Co Ltd Semiconductor device for accommodating large chip, fabrication method thereof, and carrier used in the semiconductor device
TW201123320A (en) * 2009-12-29 2011-07-01 Powertech Technology Inc Making method and device of outer lead type semiconductor package for reducing thickness of die pad

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10490531B2 (en) 2017-09-20 2019-11-26 Toshiba Memory Corporation Manufacturing method of semiconductor device and semiconductor device
TWI684222B (zh) * 2017-09-20 2020-02-01 日商東芝記憶體股份有限公司 半導體裝置之製造方法

Also Published As

Publication number Publication date
TW201306224A (zh) 2013-02-01
CN102891137A (zh) 2013-01-23

Similar Documents

Publication Publication Date Title
US7598617B2 (en) Stack package utilizing through vias and re-distribution lines
EP2033220B1 (en) Stack die packages
TWI415201B (zh) 多晶片堆疊結構及其製法
US10784244B2 (en) Semiconductor package including multiple semiconductor chips and method of manufacturing the semiconductor package
US8247894B2 (en) Integrated circuit package system with step mold recess
US9299685B2 (en) Multi-chip package having a logic chip disposed in a package substrate opening and connecting to an interposer
US20140246781A1 (en) Semiconductor device, method of forming a packaged chip device and chip package
US8699232B2 (en) Integrated circuit packaging system with interposer and method of manufacture thereof
US11532595B2 (en) Stacked semiconductor dies for semiconductor device assemblies
TWI467731B (zh) 半導體封裝件及其製法
TWI455280B (zh) 半導體封裝件
CN202394956U (zh) 半导体封装构造
TW202226520A (zh) 用於半導體裝置總成之堆疊半導體晶粒
TWI395273B (zh) 多晶片堆疊結構及其製法
KR20090113679A (ko) 스택 패키지
KR20160047841A (ko) 반도체 패키지
TWI481002B (zh) 具堆疊結構之封裝件及其製法
CN202394957U (zh) 半导体晶圆及封装构造
TWI604593B (zh) 半導體封裝件及其製法
TWM615528U (zh) 多晶片堆疊結構
US10622314B2 (en) Chip package structure
KR20090096170A (ko) 스택 패키지
KR20100050983A (ko) 인터포저 및 이를 이용한 반도체 패키지
TW201347139A (zh) 半導體封裝件及其製法
TWI827019B (zh) 電子封裝件及其製法