TWI448009B - 晶片接座 - Google Patents
晶片接座 Download PDFInfo
- Publication number
- TWI448009B TWI448009B TW098101649A TW98101649A TWI448009B TW I448009 B TWI448009 B TW I448009B TW 098101649 A TW098101649 A TW 098101649A TW 98101649 A TW98101649 A TW 98101649A TW I448009 B TWI448009 B TW I448009B
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive metal
- wafer
- metal piece
- conductive
- bottom plate
- Prior art date
Links
Landscapes
- Details Of Connecting Devices For Male And Female Coupling (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
Description
本發明係關於一種接座,特別係關於一種用於安裝電腦BIOS晶片之接座。
電腦主板上之BIOS(基本輸入輸出系統,Basic Input Output System)晶片存儲著電腦之基本資訊,如CPU(Central Processing Unit)、鍵盤、監視器等之程式碼。BIOS主要負責電腦在開機時之檢測、電腦系統設備之初始化等。BIOS晶片有時會因一些突發原因而受到損害,如主板突然斷電,致使載入BIOS晶片之程式碼發生錯誤,此時電腦便無法正常工作,嚴重時甚至不能開機。這就需要及時修復BIOS晶片中之程式,通常採用之修復方法係於主板上重新焊接新的BIOS晶片,或於設計主板時就增加一備用之BIOS晶片,前種方法費時費力,後種方法則浪費主板空間及生產成本。
鑒於以上內容,有必要提供一種晶片接座,可修復電腦晶片中損壞之程式,且節省成本。
一種晶片接座,用於連接具有相同數量導電引腳之一第一晶片及一第二晶片,該晶片接座包括一上部及一與上部接合之下部,該上部包括四個側壁及一連接至該四個側壁底邊之第一底板,該上
部之四個側壁與第一底板圍成一用於容置第一晶片之第一收容部,該下部包括四個側壁及一與該第一底板配合之第二底板,該下部之四個側壁與第二底板圍成一用於容置第二晶片之第二收容部,該上部之每一側壁之內側固設有複數互相絕緣之第一導電金屬片,每一第一導電金屬片之一端容置於該第一收容部內形成一接觸部,另一端延伸至該第一底板外形成一插接部,該下部側壁之內側固設有複數互相絕緣並與第一導電金屬片對應之第二導電金屬片,每一第一導電金屬片之插接部插於該第二收容部內,並與對應之第二導電金屬片電連接,當第一晶片及第二晶片分別容置於第一收容部及第二收容部時,第一導電金屬片之接觸部與該第一晶片之導電引腳對應電連接,第二導電金屬片與該第二晶片之導電引腳對應電連接。
該晶片接座透過該等設於該上部之導電金屬片連接該第一晶片之導電引腳,及透過設於該下部之導電金屬片連接該第二晶片之導電引腳,使該第一、第二晶片之對應之導電引腳互相電連接,以於該第二晶片中之程式受到損壞時,用該第一晶片中之程式代替該第二晶片中之程式,避免了重新焊接新的晶片及在主板上增加備用晶片之佈線空間,且降低了修復成本。
1‧‧‧晶片接座
20‧‧‧下部
13、23‧‧‧底板
123‧‧‧方形凹槽
126‧‧‧圓形凹槽
14、24‧‧‧導電金屬片
142‧‧‧插接部
10‧‧‧上部
12a-12d、22a-22d‧‧‧側壁
122‧‧‧弧形凹槽
125‧‧‧弧形凸部
120‧‧‧窄長形凹槽
141‧‧‧接觸部
圖1係本發明晶片接座較佳實施方式之結構圖,該晶片底座包括一上部。
圖2係圖1中上部之結構圖。
圖3係本發明晶片接座較佳實施方式之立體分解圖。
圖4係本發明晶片接座之較佳實施方式應用於一電腦主板之安裝示意圖。
請一併參閱圖1及圖2,本發明晶片接座1之較佳實施方式包括一上部10及一下部20,該上部10包括四個側壁12a、12b、12c、12d、一底板13及複數導電金屬片14,該四個側壁12a、12b、12c及12d圍成一方形區域,該底板13與該四個側壁12a、12b、12c及12d之底邊相連接,以形成一第一收容部。
該第一收容部之內側於其四個拐角處分別具有一防呆裝置,即該側壁12a和12b之間之一弧形凹槽122,該側壁12b和12c以及側壁12a和12d之間之兩方形凹槽123,以及該側壁12c和12d之間之一弧形凸部125。該第一收容部之一拐角處,即該側壁12c和12d所形成之拐角之上表面設有一作為防呆標記之圓形凹槽126。該第一收容部於每一側壁12a、12b、12c及12d之內側均勻開設有複數窄長形凹槽120,且每相對之兩個側壁上之窄長形凹槽120之數量相等。該第一收容部之外側於該底板13之四個角分別具有一焊盤121。
每一窄長形凹槽120於其底部固設一導電金屬片14。每一導電金屬片14之一端向內捲曲彎折至該凹槽120之內,形成一彈性接觸部141,另一端豎直延伸出該底板13,形成一插接部142,所有導電金屬片14之間互相絕緣。
請一併參閱圖3,該下部20包括四個側壁22a、22b、22c、22d、一底板23及複數導電金屬片24,該四個側壁22a、22b、22c及22d圍成一方形區域,該底板23與該四個側壁22a、22b、22c及22d之
底邊相連接,以形成一第二收容部。該第二收容部亦包括一弧形凹槽、兩方形凹槽、一弧形凸部、一圓形凹槽、複數窄長形凹槽及四個焊盤,該第二收容部與該第一收容部之結構及尺寸均相同。
每一導電金屬片24之兩端均置於該第二收容部一對應之窄長形凹槽內,導電金屬片24之其中一端向內捲曲彎折至對應之窄長形凹槽之內部,形成一與該接觸部141結構相同之彈性接觸部,所有導電金屬片24之間互相絕緣,該上部10及下部20對應側壁上之導電金屬片14及24之數量相同。該晶片接座1將該上部10之每一導電金屬片14之插接部142插入該下部20之第二收容部對應之窄長形凹槽中,且插入對應之導電金屬片24兩端之間,從而使該上部10之每一導電金屬片14對應連接至該下部20對應之導電金屬片24,同時,該四個焊盤121亦分別與該底板23上之四個焊盤相焊接,以使該底板13及23相重合,從而將該上部10及下部20固定在一起,該上部10之弧形凹槽122與該下部20之弧形凹槽相對,該弧形凸部125與該下部20之弧形凸部相對。
請一併參閱圖4,本發明晶片接座1用於實現於一電腦主板2上採用一新的晶片11代替一損壞之晶片21,該晶片11和21為規格相同之兩BIOS晶片,該晶片11和21均包括四個側壁,每一側壁上設有複數導電引腳。該上部10每一側壁上之導電金屬片14之數量分別與該晶片11和21對應側壁上之導電引腳之數量相同。
該上部10之第一收容部用於容置該晶片11,該下部20之第二收容部用於容置該晶片21,使用時,將該下部20扣於該晶片21之上方,該晶片21即被包圍在該下部20內,該晶片21之導電引腳即與該
下部20對應之導電金屬片24之彈性接觸部相接觸。當該晶片11置於該上部10中時,該晶片11之導電引腳便與該上部10對應之導電金屬片14之接觸部141彈性接觸。此時,該晶片11及21之對應引腳即可透過對應之導電金屬片14及24電連接。
當該晶片11及21之對應引腳相互連接時,該晶片11便可取代損壞之晶片21,電腦系統便會自動使用晶片11中之程式碼完成開機自檢、系統初始化等任務,由該晶片21所造成之電腦故障便可修復,無需拆除該晶片21,並重新焊接該晶片11,亦避免了於設計電腦主板時使用備用晶片而浪費佈線空間。
本實施例中,該上部10之防呆裝置用於防止由於安裝方向錯誤造成該晶片11之導電引腳沒有與該上部10對應之導電金屬片14相接觸,或者該晶片21之導電引腳沒有與該下部20對應之導電金屬片24相接觸,繼而造成該晶片11及21之導電引腳連接錯誤。該弧形凹槽、方形凹槽及弧形凸部作為防呆裝置亦可根據該晶片11及21之結構設計成其他形狀。該上部10及下部20之圓形凹槽作為防呆標記,方便使用者快速判斷如何將該晶片11、21與該晶片接座1連接在一起。
綜上所述,本發明符合發明專利要件,爰依法提出專利申請。惟,以上所述者僅為本發明之較佳實施例,舉凡熟悉本案技藝之人士,在爰依本發明精神所作之等效修飾或變化,皆應涵蓋於以下之申請專利範圍內。
1‧‧‧晶片接座
20‧‧‧下部
13、23‧‧‧底板
123‧‧‧方形凹槽
126‧‧‧圓形凹槽
14、24‧‧‧導電金屬片
142‧‧‧插接部
10‧‧‧上部
12a-12d、22a-22d‧‧‧側壁
122‧‧‧弧形凹槽
125‧‧‧弧形凸部
120‧‧‧窄長形凹槽
141‧‧‧接觸部
Claims (7)
- 一種晶片接座,用於連接具有相同數量導電引腳之一第一晶片及一第二晶片,該晶片接座包括一上部及一與上部接合之下部,該上部包括四個側壁及一連接至該四個側壁底邊之第一底板,該上部之四個側壁與第一底板圍成一用於容置第一晶片之第一收容部,該下部包括四個側壁及一與該第一底板配合之第二底板,該下部之四個側壁與第二底板圍成一用於容置第二晶片之第二收容部,該上部之每一側壁之內側固設有複數互相絕緣之第一導電金屬片,每一第一導電金屬片之一端容置於該第一收容部內形成一接觸部,另一端延伸至該第一底板外形成一插接部,該下部側壁之內側固設有複數互相絕緣並與第一導電金屬片對應之第二導電金屬片,每一第一導電金屬片之插接部插於該第二收容部內,並與對應之第二導電金屬片電連接,當第一晶片及第二晶片分別容置於第一收容部及第二收容部時,第一導電金屬片之接觸部與該第一晶片之導電引腳對應電連接,第二導電金屬片與該第二晶片之導電引腳對應電連接,其中該第一收容部每一側壁之內側開設有複數窄長形凹槽,該第二收容部每一側壁之內側亦開設有複數窄長形凹槽,每一第一導電金屬片對應裝設於該第一收容部之一凹槽中,每一第二導電金屬片對應裝設於該第二收容部之一凹槽中,其中該第二導電金屬片之兩端均置於該第二收容部之窄長形凹槽內,該第二導電金屬片之一端為一彈性接觸部,該彈性接觸部係該第二導電金屬片之一端向該第二收容部之凹槽內捲曲彎折形成的,該第一導電金屬片透過將其插接部插入該第二導電金屬片之兩端之間,而與對應之第二導電金屬片電連接。
- 如申請專利範圍第1項所述之晶片接座,其中該第一導電金屬片之接觸部 為一彈性接觸部,該第一導電金屬片之一端向該第一收容部之凹槽內捲曲彎折形成該彈性接觸部。
- 如申請專利範圍第1項所述之晶片接座,其中該第一底板之四個角分別具有一焊盤,該第二底板之四個角亦分別具有一焊盤,該第二底板之每一焊盤與該第一底板之每一焊盤對應焊接在一起。
- 如申請專利範圍第1項所述之晶片接座,其中該上部及下部側壁之四個拐角處分別具有一防呆裝置。
- 如申請專利範圍第4項所述之晶片接座,其中該上部及下部側壁之防呆裝置均包括一弧形凹槽、兩方形凹槽及一弧形凸部。
- 如申請專利範圍第1項所述之晶片接座,其中該上部及下部側壁之一拐角處分別設有一防呆標記。
- 如申請專利範圍第6項所述之晶片接座,其中該上部及下部側壁之防呆標記分別為一圓形凹槽。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098101649A TWI448009B (zh) | 2009-01-16 | 2009-01-16 | 晶片接座 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098101649A TWI448009B (zh) | 2009-01-16 | 2009-01-16 | 晶片接座 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201029268A TW201029268A (en) | 2010-08-01 |
TWI448009B true TWI448009B (zh) | 2014-08-01 |
Family
ID=44853972
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW098101649A TWI448009B (zh) | 2009-01-16 | 2009-01-16 | 晶片接座 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI448009B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4045105A (en) * | 1974-09-23 | 1977-08-30 | Advanced Memory Systems, Inc. | Interconnected leadless package receptacle |
TW200822457A (en) * | 2006-11-13 | 2008-05-16 | Asustek Comp Inc | Updating fixture for BIOS in computer system |
-
2009
- 2009-01-16 TW TW098101649A patent/TWI448009B/zh not_active IP Right Cessation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4045105A (en) * | 1974-09-23 | 1977-08-30 | Advanced Memory Systems, Inc. | Interconnected leadless package receptacle |
TW200822457A (en) * | 2006-11-13 | 2008-05-16 | Asustek Comp Inc | Updating fixture for BIOS in computer system |
Also Published As
Publication number | Publication date |
---|---|
TW201029268A (en) | 2010-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101535229B1 (ko) | 범용 테스트 소켓 및 이를 이용한 반도체 패키지 테스트 장치 | |
US20070218764A1 (en) | Socket having stand-offs | |
JP4985779B2 (ja) | プリント基板ユニットおよびソケット | |
US6957964B2 (en) | Conductive terminal and electrical connector applying the conductive terminal | |
TWI686690B (zh) | 半導體記憶裝置及半導體記憶裝置封裝體 | |
JP2006222084A (ja) | ソケットコネクタ | |
JP2005259677A (ja) | 電気コネクタ | |
CN104569782B (zh) | 测试装置 | |
US20120182686A1 (en) | Electronic device | |
US20100178782A1 (en) | Connection base assembly for an ic testing apparatus | |
TWI448009B (zh) | 晶片接座 | |
TWI474567B (zh) | 用於高速板上印刷電路板測試、確認及驗證之積體電路組合 | |
TWI425718B (zh) | 連接座結構組及其連接座結構 | |
US7837478B2 (en) | Electrcal connector with detachable aligning key | |
US6729896B2 (en) | Electrical connector with distortion-resistant cover | |
CN101764328B (zh) | 芯片接座 | |
KR100522753B1 (ko) | 모듈형 ic 소켓 | |
KR102065602B1 (ko) | 테스트 보드의 소켓 | |
US20070218742A1 (en) | Chip Adapter Seat | |
TW202328694A (zh) | 電性測試裝置 | |
JP2006190589A (ja) | 半導体試験用ソケット | |
JP2006294437A (ja) | Ic裏面にパッドが露出したパッケージ用ソケット | |
TW202340729A (zh) | 測試座用觸針及包括其的測試座 | |
KR101013592B1 (ko) | 반도체 패키지 테스트용 지그의 인터페이스 핀 어셈블리 키트 | |
TW201417406A (zh) | 連接器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |