TWI444960B - 顯示裝置 - Google Patents

顯示裝置 Download PDF

Info

Publication number
TWI444960B
TWI444960B TW100141545A TW100141545A TWI444960B TW I444960 B TWI444960 B TW I444960B TW 100141545 A TW100141545 A TW 100141545A TW 100141545 A TW100141545 A TW 100141545A TW I444960 B TWI444960 B TW I444960B
Authority
TW
Taiwan
Prior art keywords
transistor
coupled
signal
control
voltage
Prior art date
Application number
TW100141545A
Other languages
English (en)
Other versions
TW201320039A (zh
Inventor
Hong Ru Guo
Ming Chun Tseng
Original Assignee
Innolux Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Corp filed Critical Innolux Corp
Priority to TW100141545A priority Critical patent/TWI444960B/zh
Priority to US13/608,346 priority patent/US9123288B2/en
Publication of TW201320039A publication Critical patent/TW201320039A/zh
Application granted granted Critical
Publication of TWI444960B publication Critical patent/TWI444960B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Description

顯示裝置
本發明係有關於一種顯示裝置,特別是有關於一種顯示裝置,其能提供無關於電晶體臨界電壓以及發光二極體驅動電壓之驅動電流來驅動發光元件。
有機發光二極體(Organic Light Emitting Diode,OLED)顯示器具有體積薄、重量輕、發光效率高、驅動電壓低以及製程簡單等優點,因而成為新世代平面顯示裝置的選擇之一。依其驅動方式可區分為,被動式有機發光(PM-OLED)及主動式有機發光(AM-OLED)顯示器。主動式有機發光顯示器之驅動原理為電流驅動係藉由主動陣列畫素區中之至少一薄膜電晶體(TFT)元件之作為開關。薄膜電晶體基於儲存電容之改變而調節驅動電流以控制不同畫素區之灰階程度。
主動式有機發光顯示器依據背板製程技術又可區分為P型驅動以及N型驅動。然而,主動陣列畫素區中薄膜電晶體的臨界電壓(threshold voltage)以及OLED的驅動電壓會隨著操作時間而改變,造成了顯示器發生影像不均勻(mura)現象。
本發明提供一種顯示裝置,其包括複數畫素單元。每一畫素單元接收一資料信號以及一掃描信號。每一畫素單元包括一驅動電晶體、一開關電晶體、一重置電晶體、一發光元件、以及一控制單元。驅動電晶體具有控制端、第一端耦接一第一操作電壓源、以及第二端,且具有一臨界電壓。開關電晶體耦接驅動電晶體之第二端。重置電晶體耦接驅動電晶體之控制端且接收一參考電壓信號與一第一控制信號。發光元件具有一驅動電壓,且與開關電晶體串聯耦接於驅動電晶體之第二端與一第二操作電壓源之間。控制單元耦接驅動電晶體之控制端以及驅動電晶體之第二端,且接收資料信號。控制單元根據驅動電晶體之第二端之電壓位準來儲存臨界電壓以及驅動電壓,並根據獲得之臨界電壓與驅動電壓以及資料信號來改變驅動電晶體之控制端之電壓位準。
本發明又提供一種顯示裝置,其包括複數資料線、複數掃描線、以及一顯示陣列。複數資料線分別傳送複數資料信號。複數掃描線分別傳送複數掃描信號。該些描線與該些資料線交錯,以及該些掃描信號依序地被致能。顯示陣列包括配置成複數畫素列以及複數畫素行之複數畫素單元。每一畫素單元耦接一組交錯之資料線與掃描線,以接收對應之資料信號以及對應之掃描信號。配置在相同畫素行之等畫素單元耦接相同之資料線,且配置在相同畫素列之等畫素單元耦接相同之掃描線。每一畫素單元包括一驅動電晶體、一開關電晶體、一發光元件、以及一控制單元。驅動電晶體具有控制端、第一端耦接一第一操作電壓源、以及第二端,且具有一臨界電壓。開關電晶體,耦接驅動電晶體之第二端。發光元件具有一驅動電壓,且與開關電晶體串聯耦接於驅動電晶體之第二端與一第二操作電壓源之間。控制單元耦接驅動電晶體之控制端以及驅動電晶體之第二端,且接收資料信號。控制單元根據驅動電晶體之第二端之電壓位準來儲存臨界電壓以及驅動電壓,並根據獲得之臨界電壓與驅動電壓以及資料信號來改變該驅動電晶體之控制端之電壓位準。
為使本發明之上述目的、特徵和優點能更明顯易懂,下文特舉一較佳實施例,並配合所附圖式,作詳細說明如下。
第1圖係表示根據本發明實施例之顯示裝置。參閱第1圖,顯示裝置1具有關於電晶體臨界電壓與發光二極體驅動電壓的補償功能,且包括一顯示陣列10、一資料驅動器11、一掃描驅動器12、以及一控制驅動器13。資料驅動器11耦接複數資料線D1-Dm,且分別提供資料信號DS1-DSm至資料線D1-Dm。掃描驅動器12耦接複數掃描線S1-Sn,且分別提供掃描信號SS1-SSn至掃描線S1-Sn,其中,掃描信號SS1-SSn係依序地被致能,且各個掃描信號SS1-SSn被致能期間的時間長度相同但不重疊。如第1圖所示,資料線D1-Dm與掃描線S1-Sn交錯。
顯示陣列10包括複數畫素單元101,1 -10m,n ,且這些畫素單元101,1 -10m,n 配置成複數畫素列以及複數畫素行。每一畫素單元耦接一組交錯之資料線與掃描線,以接收對應之資料信號以及掃描信號。舉例來說,畫素單元101,1 耦接交錯之資料線D1與掃描線S1,以接收對應之資料信號DS1以及掃描信號SS1;畫素單元101,2 耦接交錯之資料線D1與掃描線S2,以接收對應之資料信號DS1以及掃描信號SS2。參閱第1圖,配置在相同畫素行(垂直向)之所有畫素單元耦接相同之資料線,且配置在相同畫素列(水平向)之所有畫素單元耦接相同之掃描線。舉例來說,配置在第一畫素行之畫素單元101,1 -101,n 耦接資料線D1,以接收資料信號DS1;而配置在第一畫素列之畫素單元101,1 -10m,1 耦接掃描線S1,以接收掃描信號SS1。控制驅動器13則提供複數信號至顯示陣列10之畫素單元,以控制每一畫素單元進行關於電晶體臨界電壓與發光二極體驅動電壓的補償功能。
第2圖係表示根據本發明一實施例之畫素單元。顯示陣列10之所有畫素單元101,1 -10m,n 具有相同之架構,而為了清楚說明,第2圖僅表示畫素單元101,2 。如上所述,畫素單元101,2 耦接交錯之資料線D1與掃描線S2,以接收對應之資料信號DS1以及掃描信號SS2。參閱第2圖,畫素單元101,2 包括一重置電晶體20、一驅動電晶體21、一開關電晶體22、一控制單元23、以及一發光元件24。
重置電晶體20之控制端接收一控制信號S20,其輸入端接收一參考電壓信號Ref,且其輸出端耦接至驅動電晶體21之控制端N20。驅動電晶體21之輸入端(又稱為第一端)耦接一操作電壓源VDD,且其輸出端(由稱為第二端)N21耦接至開關電晶體22之輸入端。開關電晶體22之控制端接收一切換信號S22。發光元件24與開關電晶體22串聯耦接於驅動電晶體21之輸出端N21與操作電壓源VSS之間。詳細來說,開關電晶體22之輸入端耦接驅動電晶體21之輸出端N21,且發光元件24耦接於開關電晶體22之輸出端與操作電壓源VSS之間。在此實施例中,發光元件係以一有機發光二極體(OLED)來實現,其陽極端耦接開關電晶體22之輸出端,且其陰極端耦接操作電壓源VSS。
此外,在此實施例中,操作電壓源VDD所提供之電壓大於操作電壓源VSS所提供之電壓。
參閱第2圖,控制單元23包括輸入電晶體230、電晶體231-233、以及電容器234與235。輸入電晶體230之控制端耦接對應畫素單元101,2 之掃描線S2以接收掃描信號SS2,且其輸入端(又稱為第一端)耦接對應畫素單元101,2 之資料線D1以接收資料信號DS1。電容器234耦接於輸入電晶體230之輸出端(又稱為第二端)N22與驅動電晶體21之控制端N20之間。電容器235耦接於輸入電晶體230之輸出端N22與電晶體233之輸入端(又稱為第一端)N23之間。電晶體231之控制端接收控制信號S231,其輸入端(又稱為第一端)耦接驅動電晶體21之輸出端N21,且其輸出端(又稱為第二端)耦接輸入電晶體230之輸出端N22。電晶體232之控制端接收控制信號S232,其輸入端(又稱為第一端)耦接驅動電晶體21之輸出端N21,且其輸出端(又稱第二端)耦接電晶體233之輸入端N23。電晶體233之控制端接收控制信號S233,且其輸出端(又稱為第二端)耦接一參考接地。在此實施例中,參考接地提供0V之電位。
根據上述,畫素單元101,2 接收資料信號DS1、掃描信號SS2、參考電壓信號Ref、切換信號S22、以及控制信號S20、與S231-S233。其中,資料信號DS1係由資料驅動器11透過資料線D1所提供,且掃描信號SS2係由掃描驅動器12透過掃描線S2所提供。而其他的信號,如參考電壓信號Ref、切換信號S22、以及控制信號S20、與S231-233,則是由控制驅動器13所提供。
在此第2圖之實施例中,電晶體20-22與230-233係以N型電晶體為例來說明。因此,對於電晶體20-22與230-233之每一者而言,當其控制端所接收之信號處於高電壓位準(在此實施例為處於”致能”狀態)時,則此電晶體被導通;而當其控制端所接收之信號處於低電壓位準(在此實施例為處於”反致能”狀態)時,則此電晶體被關閉。
根據本發明實施例,顯示裝置1操作在至少一個顯示單位期間(display unit period),以顯示影像。第3圖係表示根據本發明一實施例,每一顯示單元之相關信號之時序示意圖。第3圖之實施例中,每一顯示單位期間劃分成依序的四個期間,包括一重置期間T1、一補償期間T2、一寫入期間T3、以及一發光期間T4。第4圖係表示根據本發明一實施例,在每一顯示單位期間內每一顯示單元之端點N20-N23的電壓位準VN20-VN23的變化示意圖。同樣地,以下說明將以畫素單元101,2 來舉例說明,因此,第3圖表示與畫素單元101,2 相關之資料信號D1、掃描信號S1、電壓信號Ref、切換信號S22、以及控制信號S20、與S231-S233。
以下說明將參閱第2-4圖,並以一顯示單位期間為例來說明。首先,在重置期間T1,控制信號S20、S231、S232與S233為高電壓位準(即處於致能狀態),而掃描信號S2以及切換信號S22為低電壓位準(即處於反致能狀態)。因此,重置電晶體20以及電晶體231、232、與233導通,而輸入電晶體230與開關電晶體22關閉。此時,藉由導通之重置電晶體20,端點N20(即驅動電晶體21之控制端)之電壓位準VN20等於參考電壓信號Ref之電壓位準VRef。由於電晶體231-233的導通,端點N21-N23(分別為驅動電晶體21之輸出端、輸入電晶體230之輸出端、以及電晶體233之輸入端)之電壓位準都等於0V(參考接地之電位)。
接著,在補償期間T2,控制信號S232切換由高電壓位準低電壓位準(即切換為反致能狀態),使得電晶體232切換為關閉。控制信號S20、S231、與S233維持在高電壓位準(即維持在致能狀態),而掃描信號S2以及切換信號S22維持在低電壓位準(即維持在反致能狀態)。因此,重置電晶體20以及電晶體231、與233維持導通,而輸入電晶體230以及開關電晶體22維持關閉。此時,由於重置電晶體20以及電晶體233的導通,端點N20之電壓位準VN20仍等於參考電壓信號Ref之電壓位準VRef,而端點N23之電壓位準VN23仍等於0V。需注意,在補償期間T2中,端點N21之電壓位準VN21變為等於參考電壓信號Ref之電壓位準與驅動電晶體21之臨界電壓Vt之位準的差值(即VRef-Vt)。藉由導通之電晶體231,端點N22之電壓位準VN22變為等於(VRef-Vt)。由於端點N20之電壓位準VN20等於參考電壓信號Ref之電壓位準VRef且端點N22之電壓位準VN22等於(VRef-Vt),端點N20之電壓為主VN20與端點N22之電壓位準VN22的差值等於臨界電壓Vt之位準,且臨界電壓Vt儲存在電容器234。根據上述,在補償期間T2中,控制單元23根據端點N21之電壓位準VN21可獲得驅動電晶體21之臨界電壓Vt,並將其儲存在電容器234。
在接續於補償期間T2之寫入期間T3中,控制信號S20與S231由高電壓位準切換為低電壓位準,使得重置電晶體20與電晶體231切換為關閉。掃描信號S2由低電壓位準切換為高電壓位準,使得輸入電晶體S230切換為導通。此外,由於控制信號S233維持在高電壓位準而控制信號S232與切換信號S22維持在低電壓位準,電晶體233維持導通,而輸入電晶體232以及開關電晶體22維持關閉。此時,由於電晶體233的導通,端點N23之電壓位準仍等於0V。在寫入期間T3中,輸入電晶體230導通,因此,資料信號DS1傳送至端點N22,使得端點N22之電壓位準VN22變為等於資料信號DS1之電壓位準VDS1。由於電容器234已儲存了臨界電壓Vt,藉由電容器234之耦合,端點N20之電壓位準VN20變為等於資料信號DS1之電壓位準VDS1與臨界電壓Vt之位準之和(即DS1+Vt),其中,電壓位準(VDS1+Vt)稱為寫入位準。此時,端點N21處於浮接狀態,因此,端點N21之電壓位準VN21會隨著資料信號DS1之電壓位準VDS1而改變。在第4圖之寫入期間T3中,端點N21之電壓位準VN21以”F”來表示其浮接狀態。此外,在寫入期間T3中,由於端點N22之電壓位準VN22等於資料信號DS1之電壓位準VDS1且端點N23之電壓位準VN23等於0V,端點N22之電壓位準VN22與端點N23之電壓位準VN23的差值等於資料信號DS1之電壓位準VDS1,且資料信號DS1之電壓位準VDS1儲存在電容器235。
在寫入期間T3後,顯示裝置1進入發光期間T4。在發光期間T4中,掃描信號S2以及控制信號S233由高電壓位準切換為低電壓位準,使得輸入電晶體230以及電晶體233切換為關閉。控制信號S232以及切換信號S22由低電壓位準切換為高電壓位準,使得開關電晶體22以及電晶體232切換為導通。此外,由於控制信號S22維持在低電壓位準,重置電晶體20維持關閉。此時,由於開關電晶體22導通,端點N21之電壓位準VN21變為等於OLED 24之驅動電壓Voled之位準。藉由導通之電晶體232以及關閉之電晶體233,端點N23之電壓位準VN23也變為等於驅動電壓Voled之位準。因此可得知,控制單元23根據端點N21之電壓位準VN21來獲得OLED 24之驅動電壓Voled。由於電容器235已儲存了資料信號DS1之電壓位準VDS1,藉由電容器235之耦合,端點N22之電壓位準VN22變為等於(DS1+Voled)。接著,藉由電容器234之耦合,端點N20之電壓位準VN20變為(DS1+Voled+Vt),其中,(DS1+Voled+Vt)稱為發光位準,即發光位準等於寫入位準(DS1+Vt)與Voled之位準之和。
在發光期間T4,驅動電晶體21根據端點N20與N21之電壓位準VN20與VN21來提供驅動電流Id,以經由開關電晶體22來驅動OLED 24。驅動電流Id可透過以下計算來獲得:
Id=K*(Vgs-Vt)2
=K*(VN20-VN21-Vt)2
=K*(VDS1+Voled+Vt-Voled-Vt)2
=K*VDS12
其中,Vgs係表示驅動電晶體21之閘-源極電壓。
根據上述可得知,驅動電晶體21所產生之驅動電流Id與驅動電晶體21之臨界電壓Vt無關,也與OLED 24之驅動電壓Voled無關。
根據本發明之顯示裝置1,藉由控制單元23來補償臨界電壓Vt以及驅動電壓Voled隨時間變化之特性。因此,隨著顯示裝置1之操作時間增加而導致臨界電壓Vt以及驅動電壓Voled變化時,驅動電晶體21所產生之驅動電流Id不會受到該些變化的影響,進而避免顯示裝置發生影像不均勻(mura)現象。
此外,在本發明之實施例中,參考電壓信號Ref之電壓位準VRef可根據顯示裝置1之特性來決定,例如,可根據驅動電晶體21之臨界電壓Vt的值來決定。在一些此實施例中,假使臨界電壓Vt為負值,參考電壓信號Ref之位準VRef設定為小於操作電壓源VDD所提供之電壓vdd與臨界電壓Vt之絕對值間的差值(即vdd-∣Vt∣)。在另一些實施例中,假使臨界電壓Vt為正值,參考電壓信號Ref之位準VRef設定為小於操作電壓源VDD所提供之電壓vdd與臨界電壓Vt之和(即vdd+Vt)。在此情況下,一般對於電路系統而言,操作電壓源VDD所提供之電壓vdd為電路系統中最高的電壓,因此,換句話說,參考電壓信號Ref之位準VRef設定為小於或等於操作電壓源VDD所提供之電壓vdd。根據上述,不論驅動電晶體21之臨界電壓Vt為正值或負值,控制單元23仍可執行關於臨界電壓Vt的補償。
參閱第4圖,控制信號S20以及掃描信號S2係依序地被致能(即依序地處於高電壓位準)。其中,控制信號S20在重置期間T1以及與補償期間T2中被致能,而掃描信號S2在寫入期間T3以及發光期間T3中被致能。在此在一實施例中,假設重置期間T1與補償期間T2之加總期間等於寫入期間T3(T1+T2=T3)。如上所述,掃描信號SS1-SSn依序地被致能,且致能期間不重疊。在此假設情況下,控制信號S20之時序與掃描線S1之時序相同。因此,在此實施例中,相對於畫素單元101,2 所處之畫素列,前一畫素列之掃描線S1上的掃描信號SS1可傳送至畫素單元101,2 之重置電晶體20的控制端,以作為控制信號S20。換句話說,畫素單元101,2 之重置電晶體20的控制端耦接到相鄰畫素單元101,1 所耦接之掃描線S1,如第5圖所示。回來參閱第1圖,畫素單元101,2 與101,1 係配置在相同之畫素行,且共同耦接資料線D1以接收資料信號DS1;此外,畫素單元101,2 與101,1 係配置在相鄰之畫素列,且分別耦接掃描線S1與S2以接收依序被致能之掃描信號SS1與SS2。在第5圖之實施例中,由於掃描信號SS1做為控制信號S20,因此,控制驅動器13可省略不產生控制信號S20。
在另一些實施例中,在重置期間T1與補償期間T2之加總期間等於寫入期間T3(T1+T2=T3)的情況下,除了掃描信號SS1傳送至畫素單元101,2 之重置電晶體20的控制端以作為控制信號S20以外,資料信號DS1可傳送至畫素單元101,2 之重置電晶體20的輸入端,以作為參考電壓信號Ref。換句話說,畫素單元101,2 之重置電晶體20的輸入端耦接畫素單元101,1 與101,2 所共同耦接之資料線D1(即畫素單元101,2 本身耦接之資料線D1),如第6圖所示。在第6圖之實施例中,當臨界電壓Vt為負值時,資料信號D1-Dm之電壓位準需設定為小於操作電壓源VDD所提供之電壓vdd與臨界電壓Vt之絕對值間的差值(vdd-∣vt∣)。當臨界電壓Vt為正值時,資料信號D1-Dm之電壓位準需設定為小於操作電壓源VDD所提供之電壓vdd。此外,由於資料信號DS1做為參考電壓信號Ref,因此,控制驅動器13可更省略不產生參考電壓信號Ref。
在第6圖之實施例中,畫素單元101,2 之重置電晶體20受控於前一畫素列之掃描線S1上的掃描信號SS1,且接收本身所耦接之資料線D1上的資料信號DS1。參閱第6圖,畫素單元101,2 之重置電晶體20之控制端以及輸入端之耦接狀態相同於畫素單元101,1 之輸入電晶體230之控制端以及輸入端之耦接狀態。因此,在另一些實施例中,畫素單元101,2 之端點N20耦接畫素單元101,1 之輸入電晶體230之輸出端,藉此可省略重置電晶體20,如第7圖所示。位於第一畫素列之每一畫素單元之端點則接收一額外控制信號。此額外控制信號與掃描信號SS1依序地被致能,且致能期間不重疊。舉例來說,位於第一畫素列之畫素單元101,1 之端點N20則可接收該額外控制信號。在第7圖之實施例中,每一畫素單元省略了一個電晶體(重置電晶體),因此可減小每一畫素單元之尺寸,藉此縮小顯示陣列之面積。
本發明雖以較佳實施例揭露如上,然其並非用以限定本發明的範圍,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可做些許的更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
1...顯示裝置
10...顯示陣列
101,1 ...10m,n ...畫素單元
11...資料驅動器
12...掃描驅動器
13...控制驅動器
20...重置電晶體
21...驅動電晶體
22...開關電晶體
23...控制單元
24...發光元件
230...輸入電晶體
231...233...電晶體
234、235...電容器
D1...Dm...資料線
DS1...DSm...資料信號
N20...N23...端點
Ref...參考電壓信號
S1...Sn...掃描線
S20...控制信號
S22...切換信號
S231...S233...控制信號
SS1...SSn...掃描信號
T1...重置期間
T2...補償期間
T3...寫入期間
T4...發光期間
VDD、VSS...操作電壓源
VDS1、Voled、VN20..VN23、VRed、Vt...電壓位準
第1圖表示根據本發明實施例之顯示裝置;
第2圖表示根據本發明一實施例之畫素單元;
第3圖表示根據本發明實施例,每一顯示單元之相關信號之時序示意圖;
第4圖表示根據本發明實施例,在每一顯示單位期間內每一顯示單元之端點N20-N23的電壓位準示意圖;
第5圖表示根據本發明另一實施例之畫素單元;
第6圖表示根據本發明又一實施例之畫素單元;以及
第7圖表示根據本發明再一實施例之畫素單元。
101,2 ...畫素單元
20...重置電晶體
21...驅動電晶體
22...開關電晶體
23...控制單元
24...發光元件
230...輸入電晶體
231...233...電晶體
234、235...電容器
DS1...資料信號
N20...N23...端點
Ref...參考電壓信號
S20...控制信號
S22...切換信號
S231...S233...控制信號
SS2...掃描信號
VDD、VSS...操作電壓源

Claims (20)

  1. 一種顯示裝置,包括:複數畫素單元,每一該畫素單元接收一資料信號以及一掃描信號,且包括:一驅動電晶體,具有控制端、第一端耦接一第一操作電壓源、以及第二端,且具有一臨界電壓;一開關電晶體,耦接該驅動電晶體之第二端;一重置電晶體,耦接該驅動電晶體之控制端且接收一參考電壓信號與一第一控制信號;一發光元件,具有一驅動電壓,且與該開關電晶體串聯耦接於該驅動電晶體之第二端與一第二操作電壓源之間;以及一控制單元,耦接該驅動電晶體之控制端以及該驅動電晶體之第二端,且接收該資料信號;其中,該控制單元根據該驅動電晶體之第二端之電壓位準來儲存該臨界電壓以及該驅動電壓,並根據獲得之該臨界電壓與該驅動電壓以及該資料信號來改變該驅動電晶體之控制端之電壓位準。
  2. 如申請專利範圍第1項所述之顯示裝置,其中,在一重置期間,該重置電晶體導通以將該驅動電晶體之控制端之電壓位準重置為該參考電壓信號之電壓位準;其中,在接續於該重置期間之一補償期間,該控制單元根據該驅動電晶體之第二端之電壓位準儲存該臨界電壓;其中,在接續於該補償期間之一寫入期間,該控制器使該驅動電晶體之控制端之電壓位準等於一寫入位準,且該寫入位準等於該資料信號之電壓位準與該臨界電壓之和;以及其中,在接續於該寫入期間之一發光期間,該開關電晶體導通且驅動該驅動電晶體之第二端之電壓位準至該驅動電壓,該控制器根據該驅動電晶體之第二端之電壓位準使該驅動電晶體之控制端之電壓位準等於一發光位準,且該發光位準等於該寫入位準與該驅動電壓之和,該驅動電晶體則根據該驅動電晶體之控制端之電壓位準以及該驅動電晶體之第二端之電壓位準來提供該驅動電流,以驅動該發光元件。
  3. 如申請專利範圍第1項所述之顯示裝置,其中,該參考電壓之位準小於該第一操作電壓源所提供之電壓與該臨界電壓之和。
  4. 如申請專利範圍第1項所述之顯示裝置,其中,該發光元件為一發光二極體,該發光二極體之陽極端耦接該開關電晶體,且該發光二極體之陰極端耦接該第二操作電壓源。
  5. 如申請專利範圍第1項所述之顯示裝置,其中,該控制單元包括:一輸入電晶體,具有控制端接收對應之該掃描信號、第一端接收該資料信號、以及第二端;一第一電晶體,具有控制端接收一第二控制信號、第一端耦接該驅動電晶體之第二端、以及第二端耦接該輸入電晶體之第二端;一第二電晶體,具有控制端接收一第三控制信號、第一端耦接該驅動電晶體之第二端、以及第二端;一第三電晶體,具有控制端接收一第四控制信號、第一端耦接該第二電晶體之第二端、以及第二端耦接一參考接地;一第一電容器,耦接該輸入電晶體之第二端與該驅動電晶體之控制端之間;以及一第二電容器,耦接該輸入電晶體之第二端與第三電晶體之第一端之間。
  6. 如申請專利範圍第5項所述之顯示裝置,其中,在一重置期間,該重置電晶體根據該第一控制信號而導通,該輸入電晶體根據該掃描信號而關閉,該開關電晶體根據一切換信號而關閉,且該第一、第二、與第三電晶體分別根據該第二、第三、與第四控制信號導通;其中,在接續於該重置期間之一補償期間,該第二電晶體根據該第三控制信號而切換為關閉;其中,在接續於該補償期間之一寫入期間,該重置電晶體根據該第一控制信號而切換為關閉,該輸入電晶體根據該掃描信號而切換為導通,且該第一電晶體根據該第二控制信號而切換為關閉;其中,在接續於該寫入其間之一發光期間,該輸入電晶體根據該掃描信號而切換為關閉,該開關電晶體根據該切換信號而切換為導通,該第二電晶體根據該第三控制信號而切換為導通,且該第三電晶體根據該第四控制信號而切換為關閉;以及其中,在該發光期間,該驅動電晶體則根據該驅動電晶體之控制端之電壓位準以及該驅動電晶體之第二端之電壓位準來提供該驅動電流,以驅動該發光元件。
  7. 如申請專利範圍第6項所述之顯示裝置,其中,該第一控制信號在該重置期間與該補償期間被致能以導通該重置電晶體,而該掃描信號在該寫入期間被致能以導通該輸入電晶體;以及其中,該重置期間與該補償期間之加總期間等於該寫入期間。
  8. 如申請專利範圍第1項所述之顯示裝置,其中,該重置電晶體之控制端耦接一相鄰畫素單元所接收之該掃描信號以作為該第一控制信號,該重置電晶體之第一端耦接該參考電壓信號,且該重置電晶體之第二端耦接該驅動電晶體之控制端;其中,當該重置單元導通時,該參考電壓信號被傳送至該驅動電晶體之控制端;以及其中,該相鄰畫素單元與該畫素單元所接收之該等掃描信號依序地被致能。
  9. 如申請專利範圍第1項所述之顯示裝置,其中,該重置電晶體之第一端耦接該畫素單元接收該對應之資料信號,且該重置電晶體之第二端耦接該驅動電晶體之控制端;以及其中,當該重置單元導通時,對應之該資料信號作為該參考電壓信號且被傳送至該驅動電晶體之控制端。
  10. 如申請專利範圍第1項所述之顯示裝置,其中,該重置電晶體實質上為一相鄰畫素單元之該輸入電晶體;其中,該相鄰畫素單元與該畫素單元所接收之該等掃描信號依序地被致能;以及其中,當該相鄰畫素單元之該輸入電晶體導通時,該相鄰畫素單元所接收之該資料信號作為該參考電壓信號且被傳送至該驅動電晶體之控制端。
  11. 一種顯示裝置,包括:複數資料線,用以分別傳送複數資料信號;複數掃描線,用以分別傳送複數掃描信號,其中,該等掃描線與該等資料線交錯,以及該等掃描信號依序地被致能;以及一顯示陣列,包括配置成複數畫素列以及複數畫素行之複數畫素單元,其中,每一該畫素單元耦接一組交錯之該資料線與該掃描線以接收對應之該資料信號以及對應之該掃描信號;其中,配置在相同畫素行之該等畫素單元耦接相同之該資料線,且配置在相同畫素列之該等畫素單元耦接相同之該掃描線;以及其中,每一該畫素單元包括:一驅動電晶體,具有控制端、第一端耦接一第一操作電壓源、以及第二端,且具有一臨界電壓;一開關電晶體,耦接該驅動電晶體之第二端;一發光元件,具有一驅動電壓,且與該開關電晶體串聯耦接於該驅動電晶體之第二端與一第二操作電壓源之間;以及一控制單元,耦接該驅動電晶體之控制端以及該驅動電晶體之第二端,且接收該資料信號;其中,該控制單元根據該驅動電晶體之第二端之電壓位準來儲存該臨界電壓以及該驅動電壓,並根據獲得之該臨界電壓與該驅動電壓以及該資料信號來改變該驅動電晶體之控制端之電壓位準。
  12. 如申請專利範圍第11項所述之顯示裝置,其中,在一重置期間,該驅動電晶體之控制端之電壓位準等於一參考電壓信號之電壓位準;在接續於該重置期間之一補償期間,該控制單元根據該驅動電晶體之第二端之電壓位準來儲存該臨界電壓;其中,在接續於該補償期間之一寫入期間,該控制器使該驅動電晶體之控制端之電壓位準等於一寫入位準,且該寫入位準等於該資料信號之電壓位準與該臨界電壓之位準之和;以及其中,在接續於該寫入期間之一發光期間,該開關電晶體導通且驅動該驅動電晶體之第二端之電壓位準至該驅動電壓之位準,該控制器根據該驅動電晶體之第二端之電壓位準使該驅動電晶體之控制端之電壓位準等於一發光位準,且該發光位準等於該寫入位準與該驅動電壓之和,該驅動電晶體則根據該驅動電晶體之控制端之電壓位準以及該驅動電晶體之第二端之電壓位準來提供該驅動電流,以驅動該發光元件。
  13. 如申請專利範圍第11項所述之顯示裝置,其中,該參考電壓之位準小於該第一操作電壓源所提供之電壓與該臨界電壓之和。
  14. 如申請專利範圍第11項所述之顯示裝置,其中,該發光元件為一發光二極體,該發光二極體之陽極端耦接該開關電晶體,且該發光二極體之陰極端耦接該第二操作電壓源。
  15. 如申請專利範圍第11項所述之顯示裝置,其中,該控制單元包括:一輸入電晶體,具有控制端耦接對應之該掃描線並接收對應之該掃描信號、第一端耦接對應之該資料線並接收對應之該資料信號、以及第二端;一第一電晶體,具有控制端接收一第一控制信號、第一端耦接該驅動電晶體之第二端、以及第二端耦接該輸入電晶體之第二端;一第二電晶體,具有控制端接收一第二控制信號、耦接第一端該驅動電晶體之第二端、以及第二端;一第三電晶體,具有控制端接收一第三控制信號、第一端耦接該第二電晶體之第二端、以及第二端耦接一參考接地;一第一電容器,耦接該輸入電晶體之第二端與該驅動電晶體之控制端之間;以及一第二電容器,耦接該輸入電晶體之第二端與第三電晶體之第一端之間。
  16. 如申請專利範圍第15項所述之顯示裝置,其中,在一重置期間,該輸入電晶體根據反致能之該掃描信號而關閉,該開關電晶體根據一切換信號而關閉,且該第一、第二、與第三電晶體分別根據該第一、第二、與第三控制信號導通;其中,在接續於該重置期間之一補償期間,該第二電晶體根據該第二控制信號而切換為關閉;其中,在接續於該補償期間之一寫入期間,該輸入電晶體根據致能之該掃描信號而切換為導通,且該第一電晶體根據該第一控制信號而切換為關閉;其中,在接續於該寫入其間之一發光期間,該輸入電晶體根據反致能之該掃描信號而切換為關閉,該開關電晶體根據該切換信號而切換為導通,該第二電晶體根據該第二控制信號而切換為導通,且該第三電晶體根據該第三控制信號而切換為關閉;以及其中,在該發光期間,該驅動電晶體則根據該驅動電晶體之控制端之電壓位準以及該驅動電晶體之第二端之電壓位準來提供該驅動電流,以驅動該發光元件。
  17. 如申請專利範圍第16項所述之顯示裝置,其中,每一該畫素單元更包括一重置電晶體,具有控制端接收一第四控制信號、第一端接收一參考電壓信號、以及第二端耦接該驅動電晶體之控制端;其中,在該重置期間與該補償期間,該第四控制信號被致能以導通該重置電晶體,來將該驅動電晶體之控制端重置為該參考電壓信號;以及其中,在該寫入期間與發光償期間,該第四控制信號被反致能以關閉該重置電壓晶體。
  18. 如申請專利範圍第17項所述之顯示裝置,其中,該重置電晶體之控制端耦接一相鄰畫素單元所耦接之該掃描線,以接收對應該相鄰畫素單元之該掃描信號以作為該第四控制信號;以及其中,該相鄰畫素單元與該畫素單元耦接相同之該資料線且分別耦接兩相鄰之該等掃描線,且該相鄰畫素單元與該畫素單元所耦接之該等掃描線上的該等掃描信號依序地被致能。
  19. 如申請專利範圍第18項所述之顯示裝置,其中,該重置電晶體之第一端耦接該畫素單元所耦接之該資料線,當該重置單元導通時,對應之該資料信號作為該參考電壓信號且被傳送至該驅動電晶體之控制端。
  20. 如申請專利範圍第17項所述之顯示裝置,其中,該驅動電晶體之控制端耦接一相鄰畫素單元之該輸入電晶體之第二端;其中,該相鄰畫素單元與該畫素單元耦接相同之該資料線且分別耦接兩相鄰之該等掃描線,且該相鄰畫素單元與該畫素單元所接之該等掃描線上的該等掃描信號依序地被致能;以及其中,當該相鄰畫素單元之該輸入電晶體導通時,該相鄰畫素單元所耦接之該資料線上的該資料信號作為該參考電壓信號且被傳送至該驅動電晶體之控制端。
TW100141545A 2011-11-15 2011-11-15 顯示裝置 TWI444960B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW100141545A TWI444960B (zh) 2011-11-15 2011-11-15 顯示裝置
US13/608,346 US9123288B2 (en) 2011-11-15 2012-09-10 Display devices for providing driving currents irrelevant to threshold voltages of driving transistors and driving voltages of light-emitting diodes

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100141545A TWI444960B (zh) 2011-11-15 2011-11-15 顯示裝置

Publications (2)

Publication Number Publication Date
TW201320039A TW201320039A (zh) 2013-05-16
TWI444960B true TWI444960B (zh) 2014-07-11

Family

ID=48280137

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100141545A TWI444960B (zh) 2011-11-15 2011-11-15 顯示裝置

Country Status (2)

Country Link
US (1) US9123288B2 (zh)
TW (1) TWI444960B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101969514B1 (ko) * 2012-09-11 2019-04-17 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102111747B1 (ko) * 2014-02-25 2020-05-18 삼성디스플레이 주식회사 유기전계발광 표시장치
US20160063921A1 (en) * 2014-08-26 2016-03-03 Apple Inc. Organic Light-Emitting Diode Display With Reduced Capacitive Sensitivity
CN104332138A (zh) 2014-12-02 2015-02-04 京东方科技集团股份有限公司 像素驱动电路、显示装置和像素驱动方法
US20170186782A1 (en) * 2015-12-24 2017-06-29 Innolux Corporation Pixel circuit of active-matrix light-emitting diode and display panel having the same
KR102621655B1 (ko) * 2017-01-09 2024-01-09 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN107767813A (zh) * 2017-11-15 2018-03-06 武汉华星光电半导体显示技术有限公司 一种像素驱动电路及液晶显示装置
KR102498274B1 (ko) * 2017-12-06 2023-02-10 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN111063301B (zh) * 2020-01-09 2024-04-12 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板及显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4059177B2 (ja) * 2003-09-17 2008-03-12 セイコーエプソン株式会社 電子回路、その駆動方法、電気光学装置および電子機器
JP4747565B2 (ja) 2004-11-30 2011-08-17 ソニー株式会社 画素回路及びその駆動方法
KR100873078B1 (ko) * 2007-04-10 2008-12-09 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법
KR100911981B1 (ko) * 2008-03-04 2009-08-13 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101040893B1 (ko) * 2009-02-27 2011-06-16 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101008482B1 (ko) 2009-04-17 2011-01-14 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치

Also Published As

Publication number Publication date
TW201320039A (zh) 2013-05-16
US20130120337A1 (en) 2013-05-16
US9123288B2 (en) 2015-09-01

Similar Documents

Publication Publication Date Title
TWI444960B (zh) 顯示裝置
US11881164B2 (en) Pixel circuit and driving method thereof, and display panel
US20210201760A1 (en) Pixel circuit and driving method thereof, display panel and driving method thereof, and display device
TWI626637B (zh) 顯示裝置
WO2019134459A1 (zh) 像素电路及其驱动方法、显示装置
CN105895028B (zh) 一种像素电路及驱动方法和显示设备
KR102316175B1 (ko) Oled 화소구동회로, 어레이 기판 및 표시장치
TWI459352B (zh) 顯示器
WO2020151233A1 (en) Pixel driving circuit, pixel unit and driving method, array substrate, and display device
US9111481B2 (en) Display device and method of driving the same
US11244618B2 (en) AMOLED pixel driving circuit and driving method
US20190189054A1 (en) Pixel circuit and driving method for the same, display substrate and display device
WO2018219066A1 (zh) 像素电路、驱动方法、显示面板及显示装置
US20210358380A1 (en) Pixel driving circuit, organic light emitting display panel and pixel driving method
US11367393B2 (en) Display panel, driving method thereof and display device
CN104751804A (zh) 一种像素电路、其驱动方法及相关装置
WO2019174228A1 (zh) 像素电路及其驱动方法、显示面板
WO2019041823A1 (zh) 像素电路及其驱动方法、显示基板和显示装置
CN104658480A (zh) 像素电路及其驱动方法、显示装置
US9165508B2 (en) Display apparatus using reference voltage line for parasitic capacitance, electronic apparatus using the display apparatus and driving method of the display apparatus
WO2019174372A1 (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN109712568B (zh) 一种像素驱动电路及其驱动方法、显示面板、显示装置
KR20190126965A (ko) 화소 유닛, 이를 포함하는 표시 장치 및 이의 구동 방법
KR102434474B1 (ko) 화소 및 이를 포함하는 유기전계발광 표시장치
JP7113750B2 (ja) 画素回路及びその駆動方法、表示パネル、表示装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees