TWI420831B - 用於一藍芽接收器的簡化擷取裝置 - Google Patents

用於一藍芽接收器的簡化擷取裝置 Download PDF

Info

Publication number
TWI420831B
TWI420831B TW099119037A TW99119037A TWI420831B TW I420831 B TWI420831 B TW I420831B TW 099119037 A TW099119037 A TW 099119037A TW 99119037 A TW99119037 A TW 99119037A TW I420831 B TWI420831 B TW I420831B
Authority
TW
Taiwan
Prior art keywords
bit
output
phase
column
bluetooth receiver
Prior art date
Application number
TW099119037A
Other languages
English (en)
Other versions
TW201131996A (en
Inventor
Jeng-Hong Chen
Pansop Kim
Hsin Hsiang Liu
Hsin Hsu Chi
Original Assignee
Issc Technologies Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Issc Technologies Corp filed Critical Issc Technologies Corp
Publication of TW201131996A publication Critical patent/TW201131996A/zh
Application granted granted Critical
Publication of TWI420831B publication Critical patent/TWI420831B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

用於一藍芽接收器的簡化擷取裝置 發明領域
本發明一般係關於用於一藍芽接收器的裝置和方法,以及更明確而言係關於用於一藍芽接收器的簡化擷取裝置和方法以接收一藍芽基本資料傳輸速率(BDR)或增強資料傳輸速率(EDR)封包。其特徵為具有共用1-位元相關器硬體的一種簡化擷取電路,用於執行存取碼(Access Code)和EDR同步序列之相關(correlation)計算。
發明背景
在例如藍芽[藍芽系統規格,2.0+EDR,2004年11月4日]的無線通訊系統中,封包擷取為朝向成功封包接收的第一步驟。另一方面,封包遺失可能導致無線網路品質的劣化。藍芽BDR/EDR封包含有68或72位元的一已知存取碼(第1圖)。存取碼相關器通常被用於一藍芽接收器,以偵測到達的藍芽封包,以及同時測定該接收封包的粗略時間。此亦被稱為”封包擷取”程序。由於藍芽裝置通常係利用電池,因此藍芽裝置的耗電量極為重要。
因此,需要一種能執行穩定獲得藍芽封包的簡化藍芽擷取電路。此存取碼相關器,視其採樣之時域辨識率,可成為影響一藍芽接受器大小的關鍵(於電路複雜度及產生的耗電量)。由於存取碼的傳輸係利用高斯頻移鍵控(GFSK)調變技術,因此最簡單相關器的執行,係使用根據接收波形樣本所導出之頻率偏移(此頻率偏移用1-位元表示)與已知的存取碼作相關(correlation)的計算。相對地,若執行一N-位元相關器,其暫存於緩衝區(buffer)資料的數量將變成N倍大。由於封包的偵測一般係根據相關值的尖峰是否超過某一閥值來決定,因此其取捨在於相關尖峰值的準確性,以及該藍芽擷取電路是否將導致對封包抵達時間估測的劣化而在最壞的情況下失去該封包。
發明概要
本發明的一目的係提供一種用於藍芽接收器的簡化擷取裝 置。
本發明提供一種用於接收藍芽BDR或EDR封包的擷取方法。其特徵為具有共用1-位元相關器硬體的一種簡化擷取電路,可用於執行存取碼(Access Code)和EDR同步序列之相關計算。相關計算係使用4MHz的採樣頻率。然後使用SINC(即sin(x)/x)插補器以獲得用於資料位元解碼的8或16MHz採樣解析度。根據測量的結果,此簡單擷取方法可在不失去接收器敏感度之下以±40ppm的最大時間偏移及±60ppm的最大頻率偏移,成功地支援已接收藍芽封包的解碼。
為達到此目的,可執行增強資料傳輸速率(EDR)之”接收存取碼(ACC)”和”接收同步序列(SYNC)”相關運算之用於一藍芽接收器的簡化擷取裝置包含:一相位微分器(phase differentiator);複數個基本結構單元;於M列之各列前的M個1-位元開關(switch);以及一相關方程式。該相位微分器被用於計算接收樣本的相位差以及輸出一位元(1-位元)輸出或M-位元輸出。該複數個基本結構單元被用於計算複數個具有M列和J行的相關輸出位元。於M列之各列前的該M個1-位元開關被用於從M列之先前列之最後行的基本結構單元,或從該相位微分器之M-位元輸出中選擇複數個輸入位元至M列之各列的第一基本結構單元。該相關方程式被用於從該複數個基本結構單元41的複數個相關輸出位元計算ACC相關(correlation)或SYNC相關。
根據本發明的一態樣,該相位微分器包含:一複數個延遲塊(delay blocks);一第一開關;一減法器;一頻率偏移估計;一M-位元量化器;一1-位元量化器;以及一第二開關。該複數個延遲塊被用於提供目前相位樣本延遲。該第一關關被用於從該複數個延遲塊選擇一輸出。該減法器被用於計算目前相位樣本和第一開關輸出之相位樣本間的差值以獲得一值及輸出複數個輸出。該頻率偏移估計被用於計算一閥值,其係減法器之複數個輸出的直流(DC)偏移。該M-位元量化器被用於從該減法器之複數個輸出取得M位元輸出。該1-位元量化器被用於從該閥值和減法器的複數個輸出取得1-位元輸出。該第二開關被用於從該1-位元量化器輸出1-位元輸出或從該M-位元量化器輸出M位元輸出。
本發明雖然已藉由數種較佳具體實施例進行說明,但是附圖和下列詳細說明仍為本發明的較佳具體實施例。應瞭解下列披露的說明將作為本發明的實施例,以及本發明非侷限於該附圖及特定的具體實施例。
藍芽(BT)係一種用於無線通訊裝置的標準。在藍芽標準的無線電規格中,基本資料傳輸速率(BDR)使用高斯頻移鍵控技術(GFSK)作為調變型式。一BDR封包支援每秒1百萬位元(1Mbps)的實體鏈路資料傳輸速率。增強資料傳輸速率(EDR)使用差動移相鍵控(DPSK)作為調變型式。明確而言,使用π/4-微分四相移鍵控以及8DPSK以分別支援2Mbps和3Mbps的實體鏈路資料傳輸速率。
參考顯示一典型藍芽資料封包的第1圖,其第1a圖顯示一普通BDR資料封包格式及第1b圖顯示一普通EDR資料封包格式。如第1a和第1b圖所示,在一開始藍芽封包含有68或72位元的存取碼。此存取碼的資料模式為藍芽接收器所已知。該存取碼模式通常為該接收器所已知,以下將假設該存取碼位元模式為[A0,A1,...,A70,A71],其A0為第一傳輸位元。在僅傳輸68位元的存取碼時,該存取碼的最後4位元將不被傳輸。由於藍芽(BT)使用分槽式傳輸,因此一藍芽接收器可在一時槽開始時立即被開啟。該時間不確定性一般為在10微秒內。藍芽(BT)接收器在此10微秒時間差內接收一藍芽封包時,該用於接收藍芽封包的擷取方法可著重於最小化其偵測失誤率而不需過於擔心其假警報機率。
為簡化下述的討論,我們將假設接收信號已被降頻變換成基頻以及對雜訊抑制作適當的過濾。根據這些經接收同相(in-phase)基頻及正交(quadrature)基頻信號樣本,Ii和Qi,(假設該接收信號已通過4Msps的類比至數位轉換器),我們可在第i次採樣時間先將其轉變成對應的相位樣本,該i=0,1,2,....
該相位樣本將被用作為擷取電路的輸入。高斯頻移鍵控(GFSK)調變技術被用於傳輸該存取碼,其中藉由具有正頻率偏移的一GFSK波形代表二進位的1,以及藉由具有負頻率偏移的一GFSK波形代表二進位的0。因此,對一採用相關(correlation)作為 封包偵測法之藍芽接收器,該頻率偏移資訊需先自該接收樣本導出。
本發明係一藍芽接收器的簡化擷取裝置,可用於執行”存取碼(ACC)”和”增強資料傳輸速率(EDR)之同步序列(SYNC)”之相關運算,其包含:一相位微分器20;複數個基本結構單元41;於M列串接的基本結構單元之各列前的M個1-位元開關44;以及一相關方程式。該複數個基本結構單元41進一步包含:一複數個1-位元延遲塊;一XOR(互斥-OR)塊43及其輸出位元Cn(i);及一額外輸出位元Bm,j(i)。該複數個1-位元延遲塊被用於暫存來自相位微分器20的複數個輸出及於每次採樣時間將儲存資訊一次一位元移動至下一個1-位元延遲塊。該XOR(互斥-OR)塊43被用於取兩個位元輸入及在第i次採樣時間計算該複數個基本結構單元41之第n個基本結構單元41的一XOR輸出位元Cn(i),此XOR的兩個輸入位元的其中之一來自於相位微分器20,而另一個輸入位元則來自存取碼的第n個位元An。該額外輸出位元Bm,j(i)係來自在第i次採樣時間之第m列和第j行的複數個基本結構單元41,其被含於一些的複數個基本結構單元41內。
該相位微分器20被用於計算接收樣本的相位差以及輸出一位元(1-位元)輸出或M-位元輸出。此外,該相位微分器20包含一直流偏壓(頻率偏移)追蹤迴路。該直流偏壓(頻率偏移)追蹤迴路從該減法器23之最後輸出的移動平均適應性地估量其直流偏壓。該直流偏壓追蹤迴路進一步包含:二乘法器,一加法器,及一延遲器。其第一乘法器其實僅利用簡單之可程式化參數對輸入值執行相對應之位元位移。該可程式化參數為1/2、1/4、1/8、1/16、1/32、1/64和1/128的其中之一。其第二乘法器亦僅利用簡單之可程式化參數對輸入值執行相對應之位元位移後與原輸入值相減。該加法器被用於將二乘法器之輸出值相加,以獲得一閥值,該延遲器則用於暫存目前的閥值。有關直流偏壓追蹤迴路的更具體的說明,請見以下圖3之相關說明。該複數個基本結構單元41被用於計算具有M列和J行的複數個相關輸出位元。M列的數目為從4至10,以及J行的數目為從4至18。於M列之各列最前的該M個1-位元開關44被用於從M列之先前列之最後行的基本結構單元41或從該相位微分器20之M-位元輸出中選擇複數個輸入位元至M列之各列的第一基本結構單元。該相關方程式被用於從該複數個 基本結構單元41的複數個相關輸出位元計算ACC相關或SYNC相關。該相關方程式被用於從複數個XOR輸出位元Cn(i)計算ACC相關或用於從具有SYNC序列符號的額外輸出位元Bm,j(i)計算SYNC相關。
參考第2圖,其顯示一根據本發明的相位微分器20。為簡便起見,此處假設採樣頻率為4MHz其分別為GFSK或EDR之資料傳輸速率或符號速率的四倍。該相位微分器20包含:複數個延遲塊21;一減法器23;一6-位元量化器24;一頻率偏移估計30;一1-位元量化器25;一第一開關22;以及一第二開關26。該複數個延遲塊21a,21b,21c,及21d每個提供一相位樣本延遲。該第一關關22被用於從延遲塊21a及21d輸出中作一選擇。該減法器23被用於計算目前相位樣本和第一開關22之輸出間的相減以獲得一值及提供複數個輸出。該6-位元量化器24被用於從將減法器23之複數個輸出逐個量化為6位元後輸出。該頻率偏移估計30被用於計算一閥值,其係減法器23之複數個輸出的DC偏移。換言之,該頻率偏移估計30被用於計算減法器23輸出的DC偏移(平均值),以作為1-位元量化器25之閥值。該第二開關26被用於選擇從該1-位元量化器25的1-位元輸出或從該M-位元量化器24的M位元輸出。該1-位元量化器25被用於將該閥值和減法器23的複數個輸出相比後,提供1-位元輸出。換言之,該1-位元量化器25被用於將來自減法器23的輸出值,與自頻率偏移估計30的估計閥值(DC偏移)比較,然後指定一1-位元輸出。該相位微分器20具有兩種運算模式。若該輸入樣本為如示於第1b圖的接收存取碼時,該第一開關22被連接至點c,此時減法器23將相隔一採樣時間之連續樣本的相位相減。最後,來自1-位元量化器25的1-位元輸出被第二開關26選取作為相位微分器20的輸出。另一方面,若該輸入樣本為如第1b圖的接收同步序列時,該第一開關22被連接至點d,此時減法器23將相隔一DPSK符號時間之連續樣本的相位相減。最後,來自6-位元量化器24的6-位元輸出被第二開關26選取作為相位微分器20的輸出。該第二開關26被用於輸出從該1-位元量化器25的1-位元輸出或從該6-位元量化器24的6-位元輸出。此外,該第一開關22輸出的,可以是將目前樣本之相位延遲一採樣時間的輸入樣本相位或是將目前樣本延遲一差動移相鍵控(DPSK)時間的輸入樣本相位。該採樣時間係從4MHz至16MHz。該第二開關26亦 可輸出一1-位元,代表相隔一採樣時間之兩個連續輸入樣本之相位差,或輸出一6-位元,代表相隔一差動移相鍵控(DPSK)符號時間之兩個輸入相位樣本之相位差。值得一提的是,若該被輸出1-位元的相位差為非負值時,則輸出為二進位的”1”;反之,選擇二進位”0”作為其輸出。另一方面,若輸出6-位元時,該相位差被量化成6位元作為一輸出。
該相位樣本φi將首先藉由相位微分器20被處理。該複數個延遲塊21a-d各提供同一樣本延遲。該第一開關22係一種控制減法器23之輸出的開關,
(a)若該輸入為接收存取碼時,則可形成下列含有用於存取碼相關所需之頻率偏移資訊的相位差序列:δacc,iii-1該i=0,1,2,...方程式(1)
(b)若該輸入為接收EDR同步序列時,則可形成下列相位差序列:δsyn,iii-4該i=4,5,...方程式(2)
由於假設為四倍升頻採樣,該相位差被擷取於相隔四樣本時間的兩個相位樣本時,此兩個相位樣本之時間差為一個DPSK符號的時間。在δacc,i或δsyn,i序列被饋入相關器硬體之前,δacc,i先通過一1-位元量化器25,而δsyn,i則先通過該6-位元量化器24。該6-位元量化器24,如第2圖所示從最高有效位元(MSB)至最低有效位元(LSB)單純擷取其輸入的前6個位元作為其輸出位元:(b5i,b4i,b3i,b2i,b1i,b0i)。兩個下標被用於表示上述的一位元”b”,其第一下標表示其於一6-位元樣本內的位置以及第二下標表示其採樣時間,i。注意該1-位元量化器25具有兩個輸入源:一個為減法器23的輸出以及另一個為頻率偏移估計30的輸出。在發送器和接收器之間有頻率偏移時,該1-位元量化器25無法單純擷取其輸入的上位元,即符號位元作為其輸出。在此情況下,該頻率偏移估計30,其為一個簡單的頻率偏移估計電路,計算出一導因於發送器和接收器間之頻率偏移的閥值,或相當於一頻率校正系數,並將其輸出至1-位元量化器25。然後該1-位元量化器25利用其從減法器23的輸入及此閥值以計算其如下的輸出ai:(1)ai為”1”(當其從減法器23的輸入值超過該閥值時);(2)為”0”(其他情況)。
參考第3圖,其顯示一簡單頻率偏移估計30。該頻率偏移估計3()包含:兩個乘法器31、33;以及一加法器32,一延遲器34。 該乘法器31、33,經由來自可程式化參數α控制,實際上乘法器31僅執行簡單的位元位移,而乘法器33僅執行簡單的位元位移後相減。該延遲器34被用於暫存經過加法器32相加後的閥值。以上乘法器31實際上僅執行簡單的位元位移或位元位移後相減,實因該可程式化參數α一般被設定為1/2、1/4、1/8、1/16、1/32或1/64。此簡單頻率偏移估計30,以減法器23之輸出作為其輸入。然後將此輸入通過如第3圖中所示的乘法、加法和延遲運算(具有可程式化參數α)以產生一閥值作為其輸出。然後該1-位元量化器25利用此閥值作為其參數以處理其輸入。藉由此類的可程式化參數α,於乘法器31內進行僅涉及位元位移(即無”真正”相乘)的計算;於乘法器33內進行僅涉及位元位移和相加(亦無”真正”相乘)的計算。因此,該簡單頻率偏移估計30之實際執行僅需要位元位移、相加和延遲運算。
6-位元量化器24不需考慮一頻率校正系數的理由為該發送器和接收器間的頻率偏移可在封包之標頭(54微秒長,第1a圖)部分被正常追蹤(假設具有適當的追蹤電路),其發生於封包擷取之後,而在同步序列期間的該輸入相位樣本已經根據第3圖中的追蹤迴路被頻率誤差校正。
第4圖顯示一簡化1-位元藍芽存取碼相關器電路的電路圖,其係此創新發明的核心。由於與1-位元相關器比較,一N位元相關器的硬體緩衝器需要N倍的相關計算,執行相關的電腦模擬後,可以確認此類最簡化1-位元相關器,在擷取藍芽封包期間不會導致任何接收器性能的劣化。第4圖(塊40)顯示如何以4MHz採樣頻率獲得該相關計算所需的成分。在此執行範例中,該相關器電路含有6列的10個基本結構單元41,其中一基本結構單元41示於第4圖的虛線框內。該6列的第一個基本結構單元41前面有六個1-位元開關44。如該複數個基本結構單元41中所示,一基本結構單元41含有四個”1-位元延遲”42及一XOR(“互斥或”:當兩個輸出位元為不同時輸出位元=1,否則輸出=0)43。視基本結構單元在該列內的位置,各基本結構單元41可具有一額外輸出位元。專門針對此執行範例,在相同列內的該前8個結構單元41具有一額外輸出Bk,r(i),對第r列(r=0,1,2,...5)內的第j結構單元41而言該k=7-j(j=0,1,...,7),而指數“i”表示第i個採樣時間。注意列內該第一結構單元41的指數開始於0,以及該第一列的指數亦開始於0。該 XOR43功能為擷取兩個1-位元輸入以及計算一“互斥或”輸出Cn(i),對第l(l=0,1,...,59)個基本結構單元41而言,該指數n=59-1,而指數“i”表示第i個採樣時間(於4MHz速率)。如上文中所述,對第r列中的第j基本結構單元41而言l=j+r*10。第4圖中,XOR43功能中兩個1-位元輸入的其中之一係來自相位微分器20的輸出,而另一個1-位元輸入係根據該已知的存取碼模式。為準確地計算該存取碼的相關(correlation),第l個基本結構單元41內至該XOR43的輸入係1-位元存取碼A59-l =(l=0,1,...59),其係定義於藍芽[藍芽系統規格,2.0+EDR,2004年11月4日]內的二進位“1”或“0”。
在封包擷取期間(在第4圖中,當SW=A),來自示於第2圖之相位微分器20的1-位元輸出序列以4MHz的速率相繼地被饋入此相關器內。對第i個4MHz採樣時間而言,其一位元ai被轉移入該相關器電路。在該列的末端,最後一個基本結構單元41的輸出位元饋入下一列中的第一個基本結構單元41。持續該資料流程同時根據以4MHz的速率用下列方程式計算該存取碼的相關(correlation):
在此範例實例中,60個結構單元41內有6×10=60 XOR43可計算出60(總共為72)個存取碼的相關。若來自該相位微分器20的一特定1-位元輸出與特定存取碼位元相同時,該特定XOR43的輸出Cn(i)係為零,其表示一正相關。否則,該特定XOR43的輸出係表示一錯誤發生者。因此,該存取碼相關輸出的範圍為從0(全部錯誤)至60(全部正確)。當第i個採樣時間其存取碼的相關輸出值為最大,且大於一閥值時,此採樣時間可視為擷取一有效封包之最佳時間點。
在EDR同步序列相關計算期間(在第4圖中,當SW 44=S時),該資料流程有些差異。該輸入仍為該相位微分器20的輸出。然而,現在各4MHz時鐘週期(即0.25微秒)總共有6位元(b5i,b4i,b3i,b2i,b1i,b0i)被作為輸入。在第i個4MHz時鐘週期的第r列(r=0,1,2,...,5)具有一輸入位元br,i。或相同地,各列現在為6-位元輸入的獨立緩衝者。
如第4圖中所示:
步驟1,設Bk(i)表示從MSB至LSB之二進位格式中如下列6-位 元塊40的額外輸出的6-位元表示法:Bk(i)=Bk,5(i)Bk,4(i)Bk,3(i)Bk,2(i)Bk,1(i)Bk,0(i);k=7,6,...,1,0 方程式(4)
步驟2,可利用下列方程式,計算該藍芽EDR同步序列的相關(correlation);Y(i)=B0(i)-B1(i)+B2(i)-B3(i)+B4(i)-B5(i)-B6(i)+B7(i) 方程式(5)
方程式(5)係一種執行實例。其使用該EDR同步序列(第5圖)中的最初8個”相位差”資訊於相關計算。如第5圖中所示,用於該同步序列[φ12345678910]的複數個相位差為:[+,-,+,-,+,-,-,+,+,+] 方程式(6)
其φ1為第一經傳送相位訊息。該DPSK符號之間的相位變化應為[φ12345678910]=[3π/4,-3π/4,3π/4,-3π/4,3π/4,-3π/4,-3π/4,3π/4,3π/4,3π/4]。注意方程式(5)右邊每個Bi()項前面的±符號完全符合方程式(6)中的最初8個極性而可進行準確地相關計算。
因此,(1)當SW=A時,利用方程式(3)計算該第i個存取碼相關器輸出;(2)當SW=S時,步驟1:如方程式(4)所示藉由結合1-位元Bk,5(i),Bk,4(i),Bk,3(i),Bk,2(i),Bk,1(i),Bk,0(i)形成一6-位元Bk(i);步驟2:利用方程式(5)計算該第i個EDR同步序列相關器輸出。
簡言之,以上描述(a)一1-位元相關器的電路設計圖,其藉由於封包擷取期間從頻率錯誤校正相位差樣本中,取出最高有效位元,以最小化其緩衝器的需求,以及根據(方程式3),進行一1-位元存取碼(Access Code)相關計算;以及(b)該相同相關器緩衝器可用來有效作EDR同步序列相關計算。
藉由此相關器電路,每250奈秒(於4MHz速率)可獲得一相關(correlation)值輸出。然後於4MHz速率依續地將這些相關器輸出與一預設閥值相比較以進行適當的封包偵測或EDR同步序列時序偵測。
上述的描述雖然使用一執行範例進行討論,熟習本領域的技術者祗要其係使用一1-位元存取碼相關器,即可輕易地改良此執行以達到類似硬體的簡化,以及在解碼一EDR封包的情況下共用此硬體緩衝器於該EDR同步序列相關計算。值得一提的是其不需 具有全相關的總共72個存取碼或10個DPSK符號以獲得一成功的封包擷取運算。視一產品之即時運算的時間軸,通常執行涉及不同數目之採樣頻率和位元長度之存取碼或EDR同步序列的部分相關(correlation)值計算。因此,該基本結構單元41的行數,即EDR同步序列之符號的數目可為少於8。另一方面,該基本結構單元41的總數(其等於列數乘以行數),即該存取碼的總數可少於72。
舉例來說,可將採樣頻率改變成4MHz、6MHz、8MHz、10MHz、16MHz或更高,然後各結構單元41將分別具有4、6、8、10、16或更高數目的”1位元-延遲”42。第二個實施例為可使用不同數目的位元於該EDR同步序列相關計算。另一方面,可使用不同數目之行的結構單元以共用與計算存取碼和EDR同步序列的相關(correlation)值。此外,於存取碼的相關(correlation)值計算時,相位微分器20的輸出,可用多於1位元來代表,此時仍可共用此一略作修改過的塊40於EDR同步序列的相關(correlation)值計算,例如,於存取碼的相關(correlation)值計算時,該基本結構單元41可修改為含有兩個平行的”4個1-位元延遲”塊42及兩個XOR43,用來輸入及處理自相位微分器20之2-位元輸出,注意此時對應的相關方程式(3)亦得稍作修改。
提供如下的更多實施例:若該EDR同步序列相關計算僅需來自該相位微分器20的4位元輸出,因為存取碼總數為4x18=72,塊40可被設計成具有4列和10至18行的基本結構單元41。另一具體實施例,如來自相位微分器20的輸出為5位元,則該塊40可被設計成具有5列和8至14行的基本結構單元41。另一具體實施例可具有來自相位微分器20的6位元輸出,而使該塊40成為具有6列和8至12行的結構單元41。另一具體實施例可具有來自相位微分器20的7位元輸出,而使該塊40成為具有7列和8至10行的基本結構單元41。另一具體實施例可具有來自相位微分器20的8位元輸出,而使該塊40成為具有8列和8至9行的基本結構單元41。
為以優於250奈秒(具有4MHz樣本)的時域解析度測定該封包的到達時間以加強封包偵測力,在鑑定出一相關峰之前可使用一簡單插補器於該存取碼相關(correlation)值結果以獲得較佳的時序解析度如8或16MHz。對應此相關峰值的時間為該封包的到達時間。注意由於一真正相關峰值可落於兩個連續相關值結果之間,因此處理該插補相關器的結果亦可稍微增加封包偵測的穩定 性。藉由應用一簡單插補器於該EDR同步序列之相關輸出亦可獲得類似的增強作用。
本發明雖然已藉由其較佳具體實施例進行說明,但是其非為本發明的限制。應瞭解熟習本領域之技術者可作出許多其他可能的改良和變化而不偏離下文中申請專利範圍之本發明的精神和範圍。
20‧‧‧相位微分器
21a-21d‧‧‧延遲塊
22‧‧‧第一開關
23‧‧‧減法器
24‧‧‧M-位元量化器
25‧‧‧1-位元量化器
26‧‧‧第二開關
30‧‧‧頻率偏移估計
31‧‧‧乘法器
32‧‧‧加法器
33‧‧‧乘法器
34‧‧‧延遲器
41‧‧‧基本結構單元
42‧‧‧1-位元延遲
43‧‧‧XOR(互斥-OR)
44‧‧‧M個1-位元開關(switch)
從配合附圖的下列詳細說明將可更彰顯本發明的全部目的、優點和新穎特性。
第1a圖顯示根據先前技術之藍芽BDR封包的資料格式;第1b圖顯示根據先前技術之藍芽EDR封包的資料格式;第2圖顯示根據本發明的一相位微分器;第3圖顯示一簡單頻率偏移估計;第4圖顯示根據本發明的一簡化藍芽相關器;以及第5圖顯示根據先前技術的藍芽EDR同步序列。
20‧‧‧相位微分器
21a-21d‧‧‧延遲塊
22‧‧‧第一開關
23‧‧‧減法器
24‧‧‧M-位元量化器
25‧‧‧1-位元量化器
26‧‧‧第二開關
30‧‧‧頻率偏移估計

Claims (14)

  1. 一種用於一藍芽接收器的簡化擷取裝置,可執行增強資料傳輸速率(EDR)之”接收存取碼(ACC)”和”接收同步序列(SYNC)”的一相關(correlation)方程式,其包含:一相位微分器,用於計算接收樣本的相位差以及輸出一位元(1-位元)輸出或M-位元輸出;複數個基本結構單元,用於計算複數個具有M列和J行的複數個相關輸出位元;於M列之各列最前的M個1-位元開關,用於從M列之先前列之最後行的基本結構單元或從該相位微分器之M-位元輸出中選擇複數個輸入位元至M列之各列的第一結構單元;其中該相關方程式係用於(a)在M×J行列,1-位元中,計算出接收樣本的一接收存取碼(ACC)的相關值,該計算從該相位微分器之該複數個基本結構單元的複數個相關輸出位元,藉由設定M列之各列最前的M個1-位元開關從M列之先前列之最後行的基本結構單元中以選擇一個輸入位元至該M列之各列的第一個結構單元;(b)在J行,M位元中,計算出接收樣本的一接收同步序列(SYNC)的相關值,該計算從該相位微分器之該複數個基本結構 單元的複數個相關輸出位元,藉由設定M列之各列最前的M個1-位元開關從該相位微分器之M-位元輸出中以選擇複數個輸入位元至該M列之各列的第一個結構單元。
  2. 如申請專利範圍第1項之用於該藍芽接收器的簡化擷取裝置,其中該相位微分器包含:一複數個延遲塊,用於提供目前相位樣本延遲;一第一開關,用於從該複數個延遲塊選擇一相位樣本輸出;一減法器,用於計算目前相位樣本和第一開關之輸出間的相減以獲得一值及輸出複數個輸出;一頻率偏移估計,用於計算一閥值,其係減法器之複數個輸出的DC偏移;一M-位元量化器,用於從該減法器之複數個輸出取得M位元輸出;一1-位元量化器,用於從該閥值和減法器的複數個輸出取得1-位元輸出;以及一第二開關,用於選擇從該1-位元量化器輸出1-位元輸出或從該M-位元量化器輸出M位元輸出。
  3. 如申請專利範圍第2項之用於該藍芽接收器的簡化擷取裝置,其中該第一開關可輸出從目前之相 位樣本延遲一採樣時間的輸入相位樣本,或輸出從目前相位樣本延遲一差動移相鍵控(DPSK)符號時間的輸入相位樣本。
  4. 如申請專利範圍第2項之用於該藍芽接收器的簡化擷取裝置,其中該第二開關可輸出代表相隔一採樣時間之兩個連續輸入相位樣本之相位差的一1-位元,或輸出代表相隔一差動移相鍵控(DPSK)符號時間之兩個輸入相位樣本之相位差的一M-位元。
  5. 如申請專利範圍第4項之用於該藍芽接收器的簡化擷取裝置,其中若該被輸出1-位元的相位差為非負值時,則輸出為二進位的”1”;反之,選擇二進位”0”作為其輸出。
  6. 如申請專利範圍第4項之用於該藍芽接收器的簡化擷取裝置,其中若輸出M-位元時,該相位差被量化成M位元作為一輸出。
  7. 如申請專利範圍第2項之用於該藍芽接收器的簡化擷取裝置,其中該相位微分器進一步包含:一直流偏壓(頻率偏移)追蹤迴路,用於從該減法器之最後輸出的移動平均適應性地測量其直流偏壓。
  8. 如申請專利範圍第7項之用於該藍芽接收器的簡化擷取裝置,其中該直流偏壓(頻率偏移)追蹤迴路包含:一第一乘法器,用於根據一可程式化參數值,將其輸入值作適當之位元位移而獲得一值;一第二乘法器,用於根據同一可程式化參數值,將目前之閥值作適當之位元位移後與原閥值相減而獲得一第二值;一加法器,用於將以上兩乘法器的輸出值相加,以獲得一更新的閥值;以及一延遲器,用於暫存更新後的閥值。
  9. 如申請專利範圍第8項之用於該藍芽接收器的簡化擷取裝置,其中該可程式化參數值為1/2、1/4、1/8、1/16、1/32、1/64和1/128的其中之一。
  10. 如申請專利範圍第1項之用於該藍芽接收器的簡化擷取裝置,其中該複數個基本結構單元包含:一複數個1-位元延遲塊,用於儲存來自相位微分器的複數個輸出,並於每次採樣時間將儲存資訊一次一位元移動至下一個1-位元緩衝器;一XOR(互斥-OR)塊,用於取兩個位元輸入及 在第i次採樣時間計算該複數個基本結構單元之第n個基本結構單元的一XOR輸出位元Cn(i),此XOR兩個輸入位元其中之一來自對應的1-位元延遲器,而另一個輸入位元則來自存取碼的第n個位元;以及一額外輸出位元Bm,j(i),係來自在第i次採樣時間之第m列和第j行的基本結構單元,其被含於一些的複數個基本結構單元內。
  11. 如申請專利範圍第10項之用於該藍芽接收器的簡化擷取裝置,其中該採樣時間係從4MHz至16MHz。
  12. 如申請專利範圍第1項之用於該藍芽接收器的簡化擷取裝置,其中該相關方程式被用於從複數個XOR輸出位元Cn(i)計算ACC的相關(correlation)值,或用於從具有SYNC序列符號的額外輸出位元Bm,j(i),計算SYNC的相關(correlation)值。
  13. 如申請專利範圍第1項之用於該藍芽接收器的簡化擷取裝置,其中該M列的數目為從4至10。
  14. 如申請專利範圍第1項之用於該藍芽接收器的簡化擷取裝置,其中該J行的數目為從4至18。
TW099119037A 2010-02-04 2010-06-11 用於一藍芽接收器的簡化擷取裝置 TWI420831B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/700,623 US8509361B2 (en) 2010-02-04 2010-02-04 Simplified acquisition apparatus and method for a Bluetooth receiver

Publications (2)

Publication Number Publication Date
TW201131996A TW201131996A (en) 2011-09-16
TWI420831B true TWI420831B (zh) 2013-12-21

Family

ID=44341644

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099119037A TWI420831B (zh) 2010-02-04 2010-06-11 用於一藍芽接收器的簡化擷取裝置

Country Status (3)

Country Link
US (1) US8509361B2 (zh)
CN (1) CN102148777B (zh)
TW (1) TWI420831B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9059835B1 (en) * 2011-12-20 2015-06-16 Marvell International Ltd. Method and apparatus for demodulating a wireless signal
CN104320843B (zh) * 2014-10-08 2020-07-24 络达科技股份有限公司 蓝牙发声装置的音频同步方法
CN104821927B (zh) * 2015-04-27 2018-01-05 西安空间无线电技术研究所 一种突发解调中基于多倍采样的并行突发信号检测系统
GB2545489A (en) * 2015-12-18 2017-06-21 Nordic Semiconductor Asa Radio communication
US10187235B2 (en) * 2016-07-01 2019-01-22 Intel IP Corporation Long range bluetooth low energy synchronization system
FR3075975B1 (fr) * 2017-12-21 2020-05-22 Thales Recepteur de signaux, en particulier de signaux gnss, comprenant un filtre de rejection d'interferences, et procede associe

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3997847A (en) * 1975-10-29 1976-12-14 Bell Telephone Laboratories, Incorporated Digital demodulator for differentially encoded phase-shift-keyed data
US20090060104A1 (en) * 2004-03-02 2009-03-05 Mediatek, Inc. Apparatus and Method for RF Packet Detection and Symbol Timing Recovery
US20090086711A1 (en) * 2007-09-28 2009-04-02 Stmicroelectronics Belgium Nv Correlation of access code for bluetooth synchronization
TW200922161A (en) * 2007-11-07 2009-05-16 Integrated System Solution Corp Channel estimation method and apparatus for long range signals in bluetooth
TW200941980A (en) * 2008-03-31 2009-10-01 Mediatek Inc Method and apparatus for processing communication signal
US20090298420A1 (en) * 2008-05-27 2009-12-03 Sony Ericsson Mobile Communications Ab Apparatus and methods for time synchronization of wireless audio data streams

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004052898B4 (de) * 2004-11-02 2009-10-29 Infineon Technologies Ag Kompensation des Trägerfrequenz-Offsets in einer für mehrere Modulationsarten ausgelegten Empfangsvorrichtung eines mobilen Kommunikationssystems

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3997847A (en) * 1975-10-29 1976-12-14 Bell Telephone Laboratories, Incorporated Digital demodulator for differentially encoded phase-shift-keyed data
US20090060104A1 (en) * 2004-03-02 2009-03-05 Mediatek, Inc. Apparatus and Method for RF Packet Detection and Symbol Timing Recovery
US20090086711A1 (en) * 2007-09-28 2009-04-02 Stmicroelectronics Belgium Nv Correlation of access code for bluetooth synchronization
TW200922161A (en) * 2007-11-07 2009-05-16 Integrated System Solution Corp Channel estimation method and apparatus for long range signals in bluetooth
TW200941980A (en) * 2008-03-31 2009-10-01 Mediatek Inc Method and apparatus for processing communication signal
US20090298420A1 (en) * 2008-05-27 2009-12-03 Sony Ericsson Mobile Communications Ab Apparatus and methods for time synchronization of wireless audio data streams

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Simon Haykin, "Communication Systems", 民國69年。 *

Also Published As

Publication number Publication date
CN102148777B (zh) 2015-02-04
US8509361B2 (en) 2013-08-13
US20110188614A1 (en) 2011-08-04
TW201131996A (en) 2011-09-16
CN102148777A (zh) 2011-08-10

Similar Documents

Publication Publication Date Title
TWI420831B (zh) 用於一藍芽接收器的簡化擷取裝置
TWI650983B (zh) 數位無線電傳輸
KR102269195B1 (ko) 변조된 신호의 수신자의 초기 타이밍 동기화를 수행하는 시스템 및 방법
CN1713628A (zh) 数字接收机的使用信道特性的码元定时误差检测器及方法
WO2011017933A1 (zh) 下采样方法和下采样装置
US6973142B2 (en) Timing synchronization for M-DPSK channels
CN113132075B (zh) 一种帧同步方法和帧同步模块
CN113115430A (zh) 一种高速突发数字解调系统
JP5214990B2 (ja) 差動位相偏移変調(DifferentialPhaseShiftKeying)された信号の復調回路、それを利用した無線機器
JP2004007429A (ja) データ処理回路
US20070127606A1 (en) Synchronization and detection method capable of resisting noise and waveform distortion in communication system and correlator thereof
JP4054032B2 (ja) フレーム同期検出方法
CN113132076A (zh) 一种帧同步方法、装置、电子设备和存储介质
CN107846262B (zh) 一种基于差分相关运算的解调码速率检测方法
CN115086126B (zh) 一种基于gmsk信号的同步方法、装置和计算机可读存储介质
JP3829703B2 (ja) 多値qam信号の同期検出方法、復号判定閾値設定方法および同期検出装置
KR100882879B1 (ko) Ofdm 무선통신 시스템의 심볼 동기 장치 및 방법
KR100665259B1 (ko) Oqpsk 복조기의 심벌 동기 추정 방법
JP3111680B2 (ja) 復調装置
KR100438519B1 (ko) 순방향 구조로 심볼 타이밍을 추정하는 수신 시스템 및 그타이밍 추정방법
JP4968910B2 (ja) ビット同期回路
JP5286321B2 (ja) ビット検出及び同期のための方法及びシステム
CN117938319B (zh) 一种信号到达检测方法、系统及现场可编程门阵列
CN108282429B (zh) 基于眼图和信息熵的载波参数估计方法
CN101010921B (zh) 接收信号中的直流偏移的估计方法和装置