TWI390314B - 畫素陣列及其驅動方法 - Google Patents

畫素陣列及其驅動方法 Download PDF

Info

Publication number
TWI390314B
TWI390314B TW097148281A TW97148281A TWI390314B TW I390314 B TWI390314 B TW I390314B TW 097148281 A TW097148281 A TW 097148281A TW 97148281 A TW97148281 A TW 97148281A TW I390314 B TWI390314 B TW I390314B
Authority
TW
Taiwan
Prior art keywords
data line
data
pixels
pixel
line
Prior art date
Application number
TW097148281A
Other languages
English (en)
Other versions
TW201022810A (en
Inventor
Li Chih Hsu
Chia Chiang Hsiao
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW097148281A priority Critical patent/TWI390314B/zh
Priority to US12/369,734 priority patent/US8564504B2/en
Publication of TW201022810A publication Critical patent/TW201022810A/zh
Application granted granted Critical
Publication of TWI390314B publication Critical patent/TWI390314B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

畫素陣列及其驅動方法
本發明是有關於一種顯示陣列及其驅動方法,且特別是有關於一種畫素陣列及其驅動方法。
為因應現代產品高速度、高效能、且輕薄短小的要求,各電子零件皆積極地朝體積小型化發展。各種攜帶式電子裝置也已漸成主流,例如:筆記型電腦(Note Book)、行動電話(Cell Phone)、電子辭典、個人數位助理器(Personal Digital Assistant,PDA)、上網機(web pad)及平板型電腦(Tablet PC)等。對於攜帶式電子裝置的影像顯示器而言,為了符合產品趨向小型化之需求,具有空間利用效率佳、高畫質、低消耗功率、無輻射等優越特性之平面顯示器,目前已被廣為使用。
一般而言,平面顯示器中主要是由一顯示面板以及多個驅動晶片(Driver IC)所構成,其中顯示面板上具有畫素陣列,而畫素陣列中的畫素是藉由對應之掃描線以及對應之資料線所驅動。為了使得平面顯示器的產品更為普及,業者皆如火如荼地進行降低成本作業,近年來一種資料驅動晶片減半(half source driver)的技術被提出,其主要是利用畫素陣列上的佈局來降低資料驅動晶片的使用量。
圖1為習知一種平面顯示器之畫素陣列示意圖。請參照圖1,畫素陣列100具有多個陣列排列的畫素R、G、B以及分別與畫素R、G、B連接的掃描線110與資料線120。 其中,每兩行畫素是連接於同一條的資料線上,如圖中的資料線120A所示。如圖1所示,由於兩行的畫素共用同一條資料線來傳遞所對應的資料訊號,因此在此種架構下,資料線的數目可以減半,降低資料驅動晶片的需求量。
美國專利第US Patent No.5,151,689號中提出另一種畫素陣列結構,其畫素陣列的佈局大致與前述圖1的畫素陣列100類似,主要藉由同一條資料線在不同時間輸入對應的資料訊號至兩行畫素上,而同樣達到資料驅動晶片減半的效果。
本發明提供一種畫素陣列,其具有曲折排列的資料線,並且可以降低外接資料驅動晶片的數量。
本發明提供一種畫素陣列之驅動方式,其可以降低耗電量,降低成本。
本發明提出一種畫素陣列,其包括多條掃描線、多條資料線以及多個畫素。多條掃描線沿著列方向延伸,掃描線包括多條第一掃描線與多條第二掃描線。第一掃描線與第二掃描線沿著行方向交替排列。多條資料線沿著行方向曲折延伸,資料線包括第一資料線、第二資料線、第三資料線與第四資料線,其中第二資料線與第一資料線連接,第三資料線配置於第一資料線與第二資料線之間,第四資料線與第三資料線連接。畫素與對應的掃描線以及資料線連接,其中與同一條資料線連接的畫素在行方向上不對齊,與同一條資料線連接的畫素僅分佈於該條資料線之同側,而任兩列相鄰的畫素被一條第一掃描線與一條第二掃 描線所分隔。
在本發明之一實施例中,上述第一資料線、第二資料線、第三資料線以及第四資料線中之任一條包括多條第一導線以及多條第二導線,其中第一導線沿著列方向延伸,第二導線沿著行方向延伸,而第一導線與第二導線連接。
在本發明之一實施例中,上述與第一資料線連接的部分畫素以及與第四資料線連接的部分畫素在行方向上對齊,而與第二資料線連接的部分畫素以及與第三資料線連接的部分畫素在行方向上對齊。
在本發明之一實施例中,上述偶數列之畫素以及奇數列的畫素在行方向上不對齊。此時,在列方向上,不同列畫素之間的偏移量例如為畫素寬度的1/N,而N2。
在本發明之一實施例中,上述在同一列畫素中,與第一資料線以及第三資料線連接的部分畫素會與第一掃描線連接,而與第二資料線以及第四資料線連接的部分畫素會與第二掃描線連接。
本發明另提出一種畫素陣列的驅動方法,適於驅動上述之畫素陣列,此畫素陣列的驅動方法包括下列步驟。依序輸入一導通電壓位準至該些第一掃描線以及第二掃描線,以依序開啟位於對應之畫素。其中位於同一列的畫素的驅動方法包括下述步驟:經由第一資料線以及第三資料線而分別將一第一極性的資料電壓以及一第二極性的資料電壓輸入至與第一掃描線連接之畫素,其中第一極性與第二極性不同。並且,經由第二資料線以及第四資料線而分別將第一極性的資料電壓以及第二極性的資料電壓輸入至 與第二掃描線連接之畫素。
在本發明之一實施例中,在同一圖框時間中,資料線所分別傳輸之資料電壓的極性保持不變。
在本發明之一實施例中,更包括輸入一導通電壓位準至與下一列畫素連接的第一掃描線以及第二掃描線,以開啟位於下一列之畫素。其中位於下一列畫素的驅動方法包括下列步驟:經由第一資料線以及第三資料線分別將第二極性的資料電壓以及第一極性的資料電壓輸入至與第一掃描線連接之畫素,其中第一極性與第二極性不同。經由第二資料線以及第四資料線分別將第二極性的資料電壓以及第一極性的資料電壓輸入至與第二掃描線連接之畫素。
基於上述,本發明之畫素陣列將資料線設計為曲折的佈局方式,並將與同一資料線連接的畫素配置於該條資料線的同一側,因此可以讓畫素陣列使用較簡易的驅動方法達到點反轉驅動的顯示效果,以較低成本製作高品質產品。
為讓本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。
第一實施例
圖2A為本發明一種畫素陣列的佈局示意圖。請參照圖2A,畫素陣列200包括多條掃描線210、多條資料線220以及多個畫素P。為方便說明,令畫素陣列200上具有一列方向DR以及一行方向DC,且列方向DR實質上正交於行方向DC。如圖2A所示,多條掃描線210沿著列方向 DR延伸,且掃描線210主要由多條第一掃描線210A與多條第二掃描線210B所構成,而第一掃描線210A與第二掃描線210B沿著行方向DC交替排列,舉例而言,每一列畫素P係對應一條第一掃描線210A與一條第二掃描線210B,如圖2A所示。此外,多條資料線220大體上是沿著行方向DC曲折延伸,且資料線220主要由第一資料線221、第二資料線222、第三資料線223以及第四資料線224所構成,其中第二資料線222與第一資料線221連接,第三資料線223配置於第一資料線221與第二資料線222之間,第四資料線224與第三資料線223連接。
更詳細而言,畫素陣列200中的資料線220是以第一資料線221、第二資料線222、第三資料線223與第四資料線224為一單位而往列方向DR重複排列。舉例而言,在圖2A所繪示的一組資料線220中,由左至右依序為該組的第一資料線221、第三資料線223、第二資料線222與第四資料線224,而下一組的資料線220則接著第四資料線224後而依序重複排列,換言之,圖中所繪示之該組的第四資料線224位於該組之第二資料線222以及下一組之第一資料線221之間。
請參照圖2A,畫素P分別與對應之掃描線210以及對應之資料線220連接,其中任兩列相鄰的畫素P被一條第一掃描線210A與一條第二掃描線210B所分隔,並且在本實施例中,位於同一列畫素中,與第一資料線221以及第三資料線223連接的部分畫素P例如是與第一掃描線210A連接,而與第二資料線222以及第四資料線224連接 的部分畫素P例如是與第二掃描線210B連接,在其他實施例中,上述與不同資料線220連接的畫素P所連接的掃描線210亦可互換,本發明並不限定於此。如此,當第一掃描線210A之電壓為導通電壓位準V gh 時,與第一資料線221的部分畫素P以及第三資料線223連接的部分畫素P分別藉由第一資料線221與第二資料線222而輸入不同的資料電壓與極性。在下一時間,第一掃描線210B之電壓為導通電壓位準V gh 時,與第二資料線222的部分畫素P以及第四資料線224連接的部分畫素P分別藉由第二資料線222與第四資料線224而輸入不同極性的資料電壓。如此,第一掃描線210A與第二掃描線210B可依時序控制而被逐條輸入導通電壓位準V gh 至不同列之畫素P,詳細驅動機制將於後說明。
特別的是,與同一條資料線220連接的畫素P僅分佈於該條資料線220之同側,因此與同一條資料線220連接的畫素P大致上會沿著該條資料線220的方向而在列方向DR上曲折排列(zigzag),使得與同一條資料線220連接的畫素P在行方向DC上不對齊,在本實施例中,各資料線220大致上是呈現鋸齒狀的佈局型態。詳言之,各資料線220在巨觀上而言是大致沿著列方向DR而排列,微觀而言各資料線220例如主要是由多條沿著列方向DR延伸的第一導線220A以及多條沿著行方向DC延伸的第二導線220B所構成,其中第一導線220A與第二導線220B交替地相互連接而成,因而構成如圖2A所繪示之呈鋸齒狀型態的資料線220。值得注意的是,在本實施例中,與第一 資料線221連接的部分畫素P例如在行方向DC上對齊於與第三資料線223連接的部分畫素P,舉例而言,在圖中的C1行中,由上到下依序為與第三資料線223連接的畫素P、第一資料線221連接的畫素P、與第三資料線223連接的畫素P以及第一資料線221連接的畫素P,如此依序排列。另一方面,與第二資料線222連接的部分畫素P例如在行方向DC上對齊於與第四資料線224連接的部分畫素P,舉例而言,在圖中的C2行中,由上到下依序為與第四資料線224連接的畫素P、第二資料線222連接的畫素P、與第四資料線224連接的畫素P以及第二資料線222連接的畫素P,如此依序排列。因此,本發明藉由資料線220以及畫素P的適當佈局方式,可以使用較簡易的驅動方法來達到點反轉的顯示效果。
值得一提的是,如圖2A所示,第一資料線221與第二資料線222彼此連接於同一條共用導線,如圖中的第一共用導線230,而第三資料線223與第四資料線224彼此連接於另一條共用導線,如圖中的第二共用導線240。在一圖框時間中,第一共用導線230與第二共用導線240可施予極性不同的資料電壓,稱之為行反轉(column inversion)。因此在應用層面上,第一資料線221與第二資料線222可以藉由同一條共用導線而與資料驅動晶片連接,而第三資料線223與第四資料線224可以藉由另一條共用導線而與資料驅動晶片連接,因此本發明之畫素陣列200可以使得外加資料驅動晶片達到減半的效果。並且,由於與同一條資料線220連接的畫素P在行方向DC上不 對齊,因此可使用較為簡易的驅動方式,如行反轉(column inversion)或列反轉(row inversion),讓畫素陣列200達到點反轉(dot inversion)的顯示效果。
這裡要說明的是,由於第一資料線221與第二資料線222的連接處跨越第三資料線223,如圖2A中的跳線處H,換句話說,第一資料線221與第二資料線222藉由該跳線處H而電性連接,並且第三資料線223藉由該跳線處H而與第一資料線221以及第二資料線222電性絕緣。具體而言,跳線處H的層間設計,可列舉如圖2B中所繪示的態樣。圖2B為圖2A中跳線處的兩種剖面示意圖。請先參照圖2B上方,第一資料線221與第二資料線222例如是由同一膜層所組成,而第一資料線221與第二資料線222例如是藉由底下(underneath)的導電層250而連接,其中底下導電層250之材質例如與掃描線210之材質相同,亦即在製作掃描線210時,同時製作連接第一資料線221與第二資料線222的底下導電層250而構成該跳線處H。當然,第一資料線221與第二資料線222之跳線處H的設計亦可以是藉由上方導電層260而連接,如圖2B所示,而上方導電層260之材質可列舉與畫素電極相同之材質,亦在製作畫素電極的製程中,同時製作連接第一資料線221與第二資料線222的上方導電層260而構成該跳線處H,換言之,在圖案化覆蓋於資料線上方之保護層時,製作分別暴露出第一資料線221與第二資料線222的開口,並在之後配置畫素電極時,同時配置上方導電層260而構成如第2B圖下方所示之跳線處H。本發明並不以此為限,如此可利用現有製程與材料,僅需在原有的光罩中作局部性地修 改,而以相同製程製作出跨線處,克服傳統跨線須要使用多一整層保護層與多一整層導電層之成本高昂的缺點。
值得一提的是,為了確保第一資料線221與第二資料線222彼此連接,以達成第一資料線221之電壓與第二資料線222之電壓為等電位,本發明之畫素陣列200亦可在適當位置設置一連接於第一資料線221與第二資料線222之間的連接導線270,如圖中所繪示之虛線處,換言之,當第一資料線221或第二資料線222在製程上發生斷線的缺陷時,藉由此連接導線270的設置可以進行適當的修補,而抑制畫素陣列200發生線缺陷(line defect)的機率。
以圖2A為例,在此列舉一種畫素陣列的驅動方法,請參照圖3,下文將一併說明。圖3為圖2A之畫素陣列在一種驅動方法下的狀態示意圖,為方便說明,圖中以符號”+”與符號”-”表示該處電壓位準的相對極性,舉例而言,分別為正負,並用以判斷各畫素P的正極性與負極性。請參照圖3,其中圖3左方繪示為圖2之畫素陣列200在一圖框時間中的訊號狀態示意圖,而圖3右方為在一個圖框時間中,掃描線210與資料線220的驅動波形進行說明。
請參照圖3,在本實施例中,第一資料線221與第二資料線222彼此連接於第一共用導線230,第三資料線223與第四資料線224彼此連接於第二共用導線240。位於同一列畫素中,與第二資料線222以及第四資料線224連接的部分畫素P與第二掃描線210B連接。如圖3所示,在第一時間,第一掃描線210A之電壓為導通電壓位準V gh ,並且依據前述,導通電壓位準V gh 經由第一掃描線210A 而導通R1列中與第一資料線221連接的部分畫素P1以及與第三資料線223連接的部分畫素P3,並且第一資料線221以及第三資料線223分別經由第一導線220A以及第二導線220B輸入正極性的資料電壓以及負極性的資料電壓至R1列所對應被開啟之畫素P1、P3中,使得R1列中的畫素P1與畫素P3在此一圖框時間中分別呈現正極性”+”以及負極性”-”。
接著,如圖3所示,位於同一列畫素中,與第二資料線222以及第四資料線224連接的部分畫素P與第二掃描線210B連接。如此,在第二時間中,第一掃描線210A之電壓轉為關閉電壓位準V gl ,而第二掃描線210B之電壓為導通電壓位準V gh ,並且依據前述,導通電壓位準V gh 經由第二掃描線210B而導通R1列(第一列)中與第二資料線222連接的部分畫素P2以及與第四資料線224連接的部分畫素P4,並且第二資料線222以及第四資料線224分別經由第一導線220A以及第二導線220B輸入正極性資料電壓以及負極性資料電壓至R1列被開啟之畫素P2、P4中,使得R1列中的畫素P2與畫素P4在此一圖框時間中分別呈現正極性”+”以及負極性”-”。
同理,在第三時間中,下一條的第一掃描線210A(第二列之第一掃描線210A)之電壓為導通電壓位準V gh ,此時R2列(第二列,即為第一列的下一列)中的畫素P1與畫素P3分別呈現正極性”+”以及負極性”-”。第四時間中,下一條的第二掃描線210B(第二列之第二掃描線210B)之電壓為導通電壓位準V gh ,此時R2列中的畫素P2與畫素P4 分別呈現正極性”+”以及負極性”-”,其作動原理與前述類似,不再贅述。如此,本發明之畫素陣列200之第一掃描線210A與第二掃描線210B依時序控制而被逐條輸入導通電壓位準V gh 至不同列之畫素P,進而在一圖框時間中呈現如圖3的顯示狀態。
是故,本實施例提供之畫素陣列的驅動方法係先依序輸入一導通電壓位準至該些第一掃描線210A以及該些第二掃描線210B,以依序開啟該些畫素P,在第一列R1畫素P被開啟時或後,經由該第一列之第一資料線221以及該第三資料線223而分別將一第一極性的資料電壓以及一第二極性的資料電壓輸入至與一第一列R1之該第一掃描線210A連接之該些畫素P,其中該第一極性與該第二極性不同,且經由該第二資料線222以及該第四資料線224而分別將該第一極性的資料電壓以及該第二極性的資料電壓輸入至與該第一列R1之該第二掃描線210B連接之該些畫素P。接下來,在第二列R2畫素P被開啟時或後,經由該第二列R2之第一資料線221以及該第三資料線223分別將該第一極性的資料電壓以及該第二極性的資料電壓輸入至與一第二列R2之該第一掃描線210A連接之該些畫素P;以及經由該第二資料線222以及該第四資料線224分別將該第一極性的資料電壓以及該第二極性的資料電壓輸入至與該第二列R2之該第二掃描線210B連接之該些畫素P。在一圖框時間中,該些資料線221~224所分別傳輸之資料電壓的極性保持不變。
值得一提的是,在此一圖框時間中,輸入同一條資料 線220之電壓的極性並未隨時間而轉換,換言之,在本實施例所列舉用以驅動畫素陣列200的驅動方法屬於一種行反轉(column inversion)的驅動模式。更詳細而言,雖然在一圖框時間中,與同一條資料線220連接的畫素P被輸入相同極性的資料電壓而呈現相同的極性狀態,但依據前述,由於同一條資料線220連接的畫素P在行方向DC上不對齊,而如前述,與第一資料線221連接的畫素P1與第三資料線223連接的畫素P3在行方向DC上對齊,如圖中的C1行,且與第二資料線222連接的畫素P2與第四資料線223連接的畫素P4在行方向DC上對齊如圖中的C2行,因此對於同一行的畫素P而言,如畫素P1與畫素P3、以及畫素P2與畫素P4是藉由不同條資料線220輸入不同極性的資料電壓而呈現正極性、負極性作週期性排列的顯示狀態,如此一來,可以讓使用者用較簡易的行反轉驅動方式達到類似點反轉驅動的顯示效果,亦即,使用耗電量較低的驅動方式達到較佳的顯示品質。當然,透過適當的佈局,本發明之畫素陣列200的驅動方式亦可以使用列反轉(row inversion)驅動模式來驅動畫素陣列200,本發明並不以此為限。
第二實施例
圖4為本發明另一種畫素陣列的佈局示意圖。請參照圖4,本實施例之畫素陣列300與第一實施例類似,因此類似構件與第一實施例使用相同的標號表示。惟相較於第一實施例,在本實施例之畫素陣列300中,偶數列之畫素 P以及奇數列的畫素P在行方向DC上不對齊。詳言之,在方向DR上,不同列畫素P之間的偏移量例如為畫素P寬度的1/N,而N2。舉例而言,當N=2時,不同列畫素P之間的偏移量S例如是畫素P寬度的一半,此時,偶數列之畫素P在行方向DC上可以實質上彼此對齊,而奇數列之畫素P在行方向DC上也可以實質上彼此對齊。當然,當N=3時,不同列畫素P之間的偏移量S例如是畫素P寬度的1/3,以此類推。
圖5為圖4之畫素陣列在一種驅動方法下的狀態示意圖。請參照圖5,其中圖5左方繪示為圖4之畫素陣列300在一圖框時間中的訊號狀態示意圖,而圖4右方則為在一個圖框時間中,掃描線210與資料線220的驅動波形進行說明。
請參照圖5,同理,在本實施例中,第一資料線221與第二資料線222彼此連接於第一共用導線230,第三資料線223與第四資料線224彼此連接於第二共用導線240。位於同一列畫素中,與第二資料線222以及第四資料線224連接的部分畫素P與第二掃描線210B連接。如圖5所示,在第一時間,第一掃描線210A之電壓為導通電壓位準V gh ,依據前述,導通電壓位準V gh 經由第一掃描線210A而導通R1列(第一列)中與第一資料線221連接的部分畫素P1以及與第三資料線223連接的部分畫素P3,並且第一資料線221以及第三資料線223分別經由第一導線220A以及第二導線220B輸入正極性資料電壓以及負極性資料電壓至R1列被開啟之畫素P1、P3中,使得R1列中 的畫素P1與畫素P3在此一圖框時間中分別呈現正極性”+”以及負極性”-”。
接著,在第二時間中,位於同一列(第一列)畫素中,與第二資料線222以及第四資料線224連接的部分畫素P與第二掃描線210B連接。同理,導通電壓位準V gh 經由第二掃描線210B(第一列之第二掃描線210B)而導通R1列中與第二資料線222連接的部分畫素P2以及與第四資料線224連接的部分畫素P4,並且第二資料線222以及第四資料線224分別經由第一導線220A以及第二導線220B輸入正資料電壓以及負資料電壓至R1列被開啟之畫素P2、P4中,使得R1列中的畫素P2與畫素P4在此一圖框時間中分別呈現正極性”+”以及負極性”-”。
之後,在第三時間中,下一條的第一掃描線210A(第二列之第一掃描線210A)之電壓為導通電壓位準V gh ,此時第一導線220A之電壓極性由正極性轉為負極性,而第二導線220B之電壓極性由負極性轉為正極性,因此R2列(第二列,即為第一列的下一列)中的畫素P1與畫素P3分別經由第一資料線221與第三資料線223,而被輸入分別與R1列畫素P1、P3不同極性的資料電壓,因此R2列中的畫素P1與畫素P3分別呈現負極性”-”以及正極性”+”。同理,下一條的第二掃描線210B(第二列之第二掃描線210B)之電壓為導通電壓位準V gh ,此時第一導線220A之電壓與第二導線220B之電壓的極性分別維持與第三時間相同的負極性與正極性,因此R2列中的畫素P2與畫素P4分別經由第二資料線222與第四資料線224而分別呈現負極性”-” 以及正極性”+”,因此R2列中的畫素P2與畫素P4分別呈現正極性”+”。如此,本發明之畫素陣列300之第一掃描線210A與第二掃描線210B依時序控制而被逐條輸入導通電壓位準V gh 至不同列之畫素P,進而在一圖框時間中呈現如圖5的顯示狀態。
換言之,畫素陣列300是以相鄰兩個畫素P的正極性分佈模式與負極性分佈模式為一單位U,分別在列方向DR與行方向DC上呈現週期性的變化,在本實施例中,相鄰列之畫素P在行方向DC上並不對齊,本發明並不限定畫素陣列300中正極性顯示狀態與負極性顯示狀態之間的相對偏移比例與形狀。
是故,本實施例提供之畫素陣列的驅動方法係先依序輸入一導通電壓位準至該些第一掃描線210A以及該些第二掃描線210B,以依序開啟該些畫素P,在第一列R1畫素P被開啟時或後,經由該第一列之第一資料線221以及該第三資料線223而分別將一第一極性的資料電壓以及一第二極性的資料電壓輸入至與一第一列R1之該第一掃描線210A連接之該些畫素P,其中該第一極性與該第二極性不同,且經由該第二資料線222以及該第四資料線224而分別將該第一極性的資料電壓以及該第二極性的資料電壓輸入至與該第一列R1之該第二掃描線210B連接之該些畫素P。接下來,在第二列R2畫素P被開啟時或後,經由該第一資料線221以及該第三資料線223分別將該第二極性的資料電壓以及該第一極性的資料電壓輸入至與一第二列R2之該第一掃描線210A連接之該些畫素P;以及經由 該第二資料線222以及該第四資料線224分別將該第二極性的資料電壓以及該第一極性的資料電壓輸入至與該第二列R2之該第二掃描線210B連接之該些畫素P。如圖5可知,在一圖框時間中,該些資料線221~224中之一所傳輸之該第一極性的資料電壓以及該第二極性的資料電壓係為依序交替。
值得一提的是,如圖5所示,在此一圖框時間中,本實施例所列舉用以驅動畫素陣列300的驅動方法屬於一種列反轉的驅動模式。更詳細而言,本發明之畫素陣列300透過前述的佈局,可以讓使用者用較簡易的列反轉驅動方式達到類似點反轉驅動的顯示效果,亦即,使用耗電量較低的驅動方式達到較佳的顯示品質,因而降低成本。當然,透過適當的佈局,本發明之畫素陣列的驅動方式亦可以使用行反轉驅動模式來驅動畫素陣列,本發明並不以此為限
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何具有本發明所屬技術領域之通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100、200、300‧‧‧畫素陣列
110、210‧‧‧掃描線
120、120A、220‧‧‧資料線
200‧‧‧畫素陣列
210A‧‧‧第一掃描線
210B‧‧‧第二掃描線
221‧‧‧第一資料線
222‧‧‧第二資料線
223‧‧‧第三資料線
224‧‧‧第四資料線
230‧‧‧第一共用導線
240‧‧‧第二共用導線
250‧‧‧底下導電層
260‧‧‧上方導電層
270‧‧‧連接導線
DR‧‧‧列方向
DC‧‧‧行方向
H‧‧‧跳線處
P、R、G、B、P1、P2、P3、P4‧‧‧畫素
R1‧‧‧一列畫素
V gh ‧‧‧導通電壓位準
V gl ‧‧‧關閉電壓位準
+‧‧‧正極性
-‧‧‧負極性
圖1為習知一種平面顯示器之畫素陣列示意圖。
圖2A為本發明一種畫素陣列的佈局示意圖。
圖2B為圖2A中跳線處的兩種剖面示意圖。
圖3為圖2A之畫素陣列在一種驅動方法下的狀態示意圖。
圖4為本發明另一種畫素陣列的佈局示意圖。
圖5為圖4之畫素陣列在一種驅動方法下的狀態示意圖。
200‧‧‧畫素陣列
210‧‧‧掃描線
210A‧‧‧第一掃描線
210B‧‧‧第二掃描線
220‧‧‧資料線
221‧‧‧第一資料線
222‧‧‧第二資料線
223‧‧‧第三資料線
224‧‧‧第四資料線
230‧‧‧第一共用導線
240‧‧‧第二共用導線
250‧‧‧底下導電層
260‧‧‧上方導電層
270‧‧‧連接導線
DR‧‧‧列方向
DC‧‧‧行方向
H‧‧‧跳線處

Claims (20)

  1. 一種畫素陣列,包括:多條掃描線,沿著列方向延伸,該些掃描線包括:多條第一掃描線;多條第二掃描線,其中該些第一掃描線與該些第二掃描線大體沿著行方向交替排列;多條資料線,沿著行方向曲折延伸,該些資料線包括:一第一資料線;一第二資料線,與該第一資料線連接;一第三資料線,配置於該第一資料線與該第二資料線之間;以及一第四資料線,與該第三資料線連接;以及多個畫素,與該些掃描線以及該些資料線對應連接,其中與同一條資料線連接的畫素在行方向上不對齊,與同一條資料線連接的畫素僅分佈於該條資料線之同側,而每兩列相鄰的畫素被一條第一掃描線與一條第二掃描線所分隔。
  2. 如申請專利範圍第1項所述之畫素陣列,其中該第一資料線、該第二資料線、該第三資料線以及該第四資料線中之任一條包括:多條第一導線,沿著該列方向延伸;以及多條第二導線,沿著該行方向延伸,其中該些第一導線與該些第二導線連接。
  3. 如申請專利範圍第1項所述之畫素陣列,其中與該第一資料線連接的部分畫素以及與該第三資料線連接的部 分畫素在行方向上對齊,而與該第二資料線連接的部分畫素以及與該第四資料線連接的部分畫素在行方向上對齊。
  4. 如申請專利範圍第1項所述之畫素陣列,其中偶數列之畫素以及奇數列的畫素在行方向上不對齊。
  5. 如申請專利範圍第4項所述之畫素陣列,其中在列方向上,不同列畫素之間的偏移量為畫素寬度的1/N,而N2。
  6. 如申請專利範圍第1項所述之畫素陣列,其中該在同一列畫素中,與該第一資料線以及該第三資料線連接的部分畫素會與該第一掃描線連接,而與該第二資料線以及該第四資料線連接的部分畫素會與該第二掃描線連接。
  7. 如申請專利範圍第1項所述之畫素陣列,更包括一導電層,其中該導電層與該些資料線分屬不同膜層,且各該第二資料線藉由該導電層與各該第一資料線連接。
  8. 一種畫素陣列的驅動方法,適於驅動申請專利範圍第1項所述之畫素陣列,該畫素陣列的驅動方法包括:依序輸入一導通電壓位準至該些第一掃描線以及該些第二掃描線,以依序開啟該些畫素;經由該第一資料線以及該第三資料線而分別將一第一極性的資料電壓以及一第二極性的資料電壓輸入至與一第一列之該第一掃描線連接之該些畫素,其中該第一極性與該第二極性不同;以及經由該第二資料線以及該第四資料線而分別將該第一極性的資料電壓以及該第二極性的資料電壓輸入至與該第一列之該第二掃描線連接之該些畫素。
  9. 如申請專利範圍第8項所述之畫素陣列的驅動方法,在一圖框時間中,該些資料線所分別傳輸之資料電壓的極性保持不變。
  10. 如申請專利範圍第8項所述之畫素陣列的驅動方法,更包括:經由該第一資料線以及該第三資料線分別將該第一極性的資料電壓以及該第二極性的資料電壓輸入至與一第二列之該第一掃描線連接之該些畫素;以及經由該第二資料線以及該第四資料線分別將該第一極性的資料電壓以及該第二極性的資料電壓輸入至與該第二列之該第二掃描線連接之該些畫素。
  11. 如申請專利範圍第10項所述之畫素陣列的驅動方法,在一圖框時間中,該些資料線所分別傳輸之資料電壓的極性保持不變。
  12. 如申請專利範圍第8項所述之畫素陣列的驅動方法,更包括:經由該第一資料線以及該第三資料線分別將該第二極性的資料電壓以及該第一極性的資料電壓輸入至與一第二列之該第一掃描線連接之該些畫素;以及經由該第二資料線以及該第四資料線分別將該第二極性的資料電壓以及該第一極性的資料電壓輸入至與該第二列之該第二掃描線連接之該些畫素。
  13. 如申請專利範圍第12項所述之畫素陣列的驅動方法,在一圖框時間中,該些資料線中之一所傳輸之該第 一極性的資料電壓以及該第二極性的資料電壓係為依序交替。
  14. 如申請專利範圍第1項所述之畫素陣列,其中連接至不同的該些資料線的該些畫素只分佈在該對應的資料線的同一側。
  15. 如申請專利範圍第1項所述之畫素陣列,其中同一列的該些畫素在該列方向對齊,且在同一列的該些畫素之中,部份的該些畫素連接至該些第一掃描線其中之一,而部份的該些畫素連接至該些第二掃描線其中之一。
  16. 一種畫素陣列,包括:多條掃描線,實質上沿著列方向延伸,該些掃描線包括:多條第一掃描線;多條第二掃描線,其中該些第一掃描線與該些第二掃描線大體沿著行方向交替排列;多條資料線,實質上沿著該行方向曲折延伸,該些資料線包括:一第一資料線;一第二資料線,與該第一資料線連接;一第三資料線,配置於該第一資料線與該第二資料線之間;以及一第四資料線,與該第三資料線連接;以及多個畫素,與該些掃描線以及該些資料線對應連接,其中與同一條資料線連接的畫素在行方向上不對齊,與同一條資料線連接的畫素僅分佈於該條資料線之同側,而每 兩列相鄰的畫素被一條第一掃描線與一條第二掃描線所分隔,與同一條資料線連接的畫素包括:一第一畫素,連接至該第一資料線;一第二畫素,連接至該第二資料線;一第三畫素,連接至該第三資料線;一第四畫素,連接至該第四資料線;且在同一列的該些畫素之中,連接至該第一資料線的第一畫素以及連接至該第三資料線的第三畫素是連接至該些第一掃描線之一,連接至該第二資料線的第二畫素以及連接至該第四資料線的第四畫素是連接至該些第二掃描線之一,連接至該第二資料線的第二畫素與連接至該第四資料線的第四畫素在該行方向上對齊。
  17. 如申請專利範圍第1項所述之畫素陣列,其中在同一列的該些畫素包括:一第一畫素,連接至該第一資料線;一第二畫素,連接至該第二資料線;一第三畫素,連接至該第三資料線;一第四畫素,連接至該第四資料線;且該些第一畫素以及該些第三畫素連接至該些第一掃描線之一,而該些第二畫素以及該些第四畫素連接至該些第二掃描線之一。
  18. 如申請專利範圍第17項所述之畫素陣列,其中該些第一畫素的極性與該些第三畫素的極性相同。
  19. 一種畫素陣列,包括:多條掃描線,實質上沿著列方向延伸,該些掃描線包括: 多條第一掃描線;多條第二掃描線,其中該些第一掃描線與該些第二掃描線大體沿著行方向交替排列;多條資料線,實質上沿著該行方向曲折延伸,該些資料線包括:一第一資料線;一第二資料線,與該第一資料線連接;一第三資料線,配置於該第一資料線與該第二資料線之間;以及一第四資料線,與該第三資料線連接,其中該第一資料線、該第三資料線、該第二資料線以及該第四資料線沿著該列方向依序排列;以及多個畫素,在同一列之該些畫素包括:一第一畫素,連接至該第一資料線;一第二畫素,連接至該第二資料線;一第三畫素,連接至該第三資料線;一第四畫素,連接至該第四資料線;該第一畫素以及該第三畫素連接至該第一掃描線,而該第二畫素以及該第四畫素連接至該第二掃描線。
  20. 如申請專利範圍第19項所述之畫素陣列,其中該第一畫素、該第三畫素、該第二畫素以及該第四畫素沿著該列方向依序排列。
TW097148281A 2008-12-11 2008-12-11 畫素陣列及其驅動方法 TWI390314B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW097148281A TWI390314B (zh) 2008-12-11 2008-12-11 畫素陣列及其驅動方法
US12/369,734 US8564504B2 (en) 2008-12-11 2009-02-11 Pixel array and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW097148281A TWI390314B (zh) 2008-12-11 2008-12-11 畫素陣列及其驅動方法

Publications (2)

Publication Number Publication Date
TW201022810A TW201022810A (en) 2010-06-16
TWI390314B true TWI390314B (zh) 2013-03-21

Family

ID=42239921

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097148281A TWI390314B (zh) 2008-12-11 2008-12-11 畫素陣列及其驅動方法

Country Status (2)

Country Link
US (1) US8564504B2 (zh)
TW (1) TWI390314B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101429905B1 (ko) * 2006-09-29 2014-08-14 엘지디스플레이 주식회사 액정표시장치
KR101570399B1 (ko) * 2009-03-02 2015-11-30 삼성디스플레이 주식회사 박막 트랜지스터 기판
TWI396026B (zh) * 2009-07-22 2013-05-11 Au Optronics Corp 畫素陣列
TWI427584B (zh) 2010-12-23 2014-02-21 Au Optronics Corp 顯示面板
CN102338958A (zh) * 2011-09-15 2012-02-01 深超光电(深圳)有限公司 双闸极液晶显示面板驱动结构及驱动方法
TWI463475B (zh) * 2012-12-28 2014-12-01 Au Optronics Corp 三角面板驅動方法
CN103926766B (zh) * 2013-08-07 2016-10-12 上海中航光电子有限公司 像素阵列及液晶显示装置
US9076404B2 (en) * 2013-10-22 2015-07-07 Shenzhen China Star Optoelectronics Technology Co. Ltd. Array substrate and 3D display device
CN104317121B (zh) * 2014-10-10 2017-08-25 上海中航光电子有限公司 像素结构、阵列基板、显示面板和显示装置及其驱动方法
CN104317124B (zh) * 2014-11-05 2017-07-18 京东方科技集团股份有限公司 阵列基板、像素驱动方法和显示装置
WO2016140281A1 (ja) * 2015-03-02 2016-09-09 シャープ株式会社 アクティブマトリクス基板、及びそれを備えた表示装置
KR102349619B1 (ko) * 2015-03-11 2022-01-13 삼성디스플레이 주식회사 표시 장치
US20160267872A1 (en) * 2015-03-11 2016-09-15 Samsung Display Co., Ltd. Display device
CN104730793B (zh) * 2015-04-15 2018-03-20 合肥京东方光电科技有限公司 像素结构及其驱动方法、显示面板和显示装置
CN105182582B (zh) * 2015-09-07 2019-03-05 京东方科技集团股份有限公司 一种内嵌式触摸屏及显示装置
TWI599830B (zh) * 2016-05-09 2017-09-21 友達光電股份有限公司 畫素陣列及顯示裝置
CN108803165A (zh) * 2018-06-08 2018-11-13 京东方科技集团股份有限公司 一种液晶天线及其驱动方法、通讯设备

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2581796B2 (ja) 1988-04-25 1997-02-12 株式会社日立製作所 表示装置及び液晶表示装置
JP3133216B2 (ja) * 1993-07-30 2001-02-05 キヤノン株式会社 液晶表示装置及びその駆動方法
JP3464570B2 (ja) * 1995-08-21 2003-11-10 株式会社 日立ディスプレイズ カラー液晶表示素子
TW491959B (en) 1998-05-07 2002-06-21 Fron Tec Kk Active matrix type liquid crystal display devices, and substrate for the same
KR100741967B1 (ko) * 2004-11-08 2007-07-23 삼성에스디아이 주식회사 평판표시장치
KR101171176B1 (ko) 2004-12-20 2012-08-06 삼성전자주식회사 박막 트랜지스터 표시판 및 표시 장치
TWI291153B (en) 2005-09-26 2007-12-11 Au Optronics Corp Display panels, driving method thereof and electronic devices using the same
US7592627B2 (en) * 2006-01-30 2009-09-22 Wintek Corporation Pixel structure of thin film transistor liquid crystal display
JP5191639B2 (ja) 2006-09-15 2013-05-08 株式会社ジャパンディスプレイイースト 液晶表示装置

Also Published As

Publication number Publication date
US20100149142A1 (en) 2010-06-17
US8564504B2 (en) 2013-10-22
TW201022810A (en) 2010-06-16

Similar Documents

Publication Publication Date Title
TWI390314B (zh) 畫素陣列及其驅動方法
TWI396026B (zh) 畫素陣列
JP4917254B2 (ja) 液晶表示装置
US6707441B1 (en) Active matrix type liquid crystal display device, and substrate for the same
TWI377543B (en) Display device and pixel circuit layout method
CN1201195C (zh) 液晶显示器件
TWI355548B (en) Pixel array and display panel and display thereof
US20050275610A1 (en) Liquid crystal display device and driving method for the same
TWI454812B (zh) 邊緣電場切換型液晶顯示面板之畫素陣列及其驅動方法
US20100110114A1 (en) Liquid crystal display device and method of driving thereof
JP5314270B2 (ja) 表示装置
TWI396178B (zh) 液晶顯示面板及其驅動方法
JP2011018020A (ja) 表示パネルの駆動方法、ゲートドライバ及び表示装置
JP2005309438A (ja) 液晶表示装置
JP4988378B2 (ja) 液晶表示装置
CN101826300A (zh) 一种有源显示器件及其驱动方法
KR101100883B1 (ko) 박막 트랜지스터 표시판
CN112086077A (zh) 一种阵列基板及显示面板
US20180341160A1 (en) Display device and display panel with novel pixel and data line configurations
CN110164357B (zh) 显示装置及其驱动方法
JP2014026069A (ja) 液晶表示装置
JP2010015050A (ja) 表示装置
JP2007093832A (ja) カラー画像処理方法及びカラー画像表示装置
CN101477283B (zh) 像素数组及其驱动方法
KR100973814B1 (ko) 액정 표시 장치