TWI353573B - System for displaying image and driving display el - Google Patents

System for displaying image and driving display el Download PDF

Info

Publication number
TWI353573B
TWI353573B TW95134551A TW95134551A TWI353573B TW I353573 B TWI353573 B TW I353573B TW 95134551 A TW95134551 A TW 95134551A TW 95134551 A TW95134551 A TW 95134551A TW I353573 B TWI353573 B TW I353573B
Authority
TW
Taiwan
Prior art keywords
signal
shift register
node
shift
display system
Prior art date
Application number
TW95134551A
Other languages
English (en)
Other versions
TW200816117A (en
Inventor
Sheng Feng Huang
Original Assignee
Chimei Innolux Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chimei Innolux Corp filed Critical Chimei Innolux Corp
Priority to TW95134551A priority Critical patent/TWI353573B/zh
Publication of TW200816117A publication Critical patent/TW200816117A/zh
Application granted granted Critical
Publication of TWI353573B publication Critical patent/TWI353573B/zh

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

1353573 - 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種信號驅動電路及方法,特別是 有關於影像顯示系統中的信號驅動電路以及驅動顯示元 件的方法。 【先前技術】 一個影像顯示系統中的顯示面板,如TFT-LCD面 板,通常包括有一個顯示元件,且顯示元件中有一個具 有複數晝素的二維晝素陣列。這些晝素可藉由複數條資 料線以及複數條閘極信號線來控制。由數個串接之移位 暫存器(shift register, SR)組成的驅動電路則用來提供對 應的驅動信號使這些閘極信號線可以依序被啟動。 一般而言,每個移位暫存器(SR)包括有一個輸入 端、一個輸出端、一電源端以及數個時脈訊號端。移位 暫存器的輸出端連接到LCD陣列的一條閘極信號線,並 且每個閘極信號線連接到晝素的一列。當驅動電路中的 第一個移位暫存器,第一移位暫存器,接收到一個起始 脈衝(start pulse)信號時,第一移位暫存器根據接收到的 時脈訊號,產生一個輸出脈衝信號0UT1到第一閘極信 號線。輸出脈衝信號0UT1也接到下一個移位暫存器, 第二移位暫存器,當作第二移位暫存器的起始脈衝信 號。第二移位暫存器接著根據一反向時脈訊號,產生一 個輸出脈衝信號0UT2到第二閘極信號線。輸出脈衝信 0773-A31994TWF;P2005127;jasonkung 6 1353573 號0UT2也接到下一個移位暫存器,第三移位暫存器, 當作第三移位暫存器的起始觸發信號,使其根據接收到 的時脈信號產生一第三輸出脈衝信號0UT3送到下一級 的移位暫存器。換言之,驅動電路中每一級移位暫存器 接收來自前一級移位暫存器的輸出脈衝信號當作其起始 脈衝信號,接著再根據接收到的時脈信號產生一個對應 的輸出脈衝信號到對應的閘極信號線,並將產生的輸出 脈衝信號送到次一級的移位暫存器。因此,每個移位暫 存器將依序產生輸出脈衝信號,使得對應的閘極信號線 可以依序地被啟動。 第1圖顯示一習知的移位暫存器的電路示意圖。如 圖所示,移位暫存器20A以及20B分別具有一個輸入端 IN、一個輸出端OUT以及兩個時脈信號端CK、XCK, 並且時脈信號端CK與XCK分別接到兩個相位差180度 的時脈信號。當前一級(N-1)移位暫存器20A輸出端的輸 出信號0UT1為高電壓準位時,PMOS電晶體21因為接 收到移位暫存器20A中一反相器31A的輸出低電壓準位 而被導通,使得電容器23開始充電,NMOS電晶體22 的閘極的電壓準位因此往上提升,此時.,NMOS電晶體 22的閘極接收PMOS電晶體21導通時移位暫存器20A 的輸出信號高電壓準位,因此NMOS電晶體22亦為導 通。當XCK為高電壓準位時,第N級移位暫存器20B 的輸出信號為高電壓準位,此時NMOS電晶體22的閘極 的電壓準位因為電容器23會再向上提升(bootstrap)。此 0773-A31994TWF;P2005127;jasonkung 7 1353573 -外,由於NM0S電晶體24的閘極與Nm〇s電晶體22的 閘極耦接’因此NMOS電晶體μ亦為導通。當CK為高 電壓準位時’丽〇S電晶體26因為接收到移位暫存= 20A中反相S 31A的輪出高電壓準位而被導通,_⑽ *電晶體28與29也接著被導通,電容器23開始放電到— .個低電壓準位’此時第N級移位暫存器施的輸出信號 0UT2為低電壓準位。因此,移位暫存器2〇b的輸出端輪 出一個起始脈衝信號到次一級的移位暫存器中。 齡然而,當NMOS電晶體22導通且XCK為高電壓 準位時’ NMOS電aa體22的閘極的電壓因為電容器a 充電的關係,會被一直向上提升。假設高電壓準位為 VDD,NMOS電晶體22與PMOS電晶體21的臨界電壓 分別為Vtn與Vtp時’當NMOS電晶體22的閘極的電 壓準位超過(VDD+Vtp),使得應該被關閉的PM〇s電晶 體21可能會被導通而造成了漏電流。為了避免pm〇S電 晶體21意外被導通’因此NMOS電晶體22的閘極的電 ® 壓準位必須限制不可超過(VDD+Vtp)。假設NMOS電晶 體22的臨界電壓Vtn又大於PMOS電晶體21的臨界電 壓Vtp時,則XCK的高電壓準位可能沒辦法全部通過 NMOS電晶體22傳送出去。 此外,由於NMOS電晶體22的閘極耦接至N]V[〇S 電晶體28的汲極,當NMOS電晶體22導通且XCK為高 電壓準位時,倘若因為製程變異的關係造成NMOS電晶 體28的臨界電壓Vtn變小,即使NMOS電晶體28的間 0773-A31994TWF;P2005127;jasonkung 8 1353573 ~ 極與源極間的電位差Vgs為0且NMOS電晶體28為關 閉,NMOS電晶體22的閘極的電壓準位也會因為NMOS 電晶體28的漏電流而降低。如此可能使通過NMOS電晶 體22的信號的電壓準位也到影響而失真。此時,在其中 " 一級的移位暫存器動作完成後,NMOS電晶體28的閘極 • 的電壓準位,因為漏電流的關係,可能變成不確定狀態。 同樣地,若NMOS電晶體27的臨界電壓Vtn也變小, 也會導致一些漏電流使NMOS電晶體28的閘極電壓準位 ® 更加降低。當NMOS電晶體28的閘極電壓降低至一低電 壓準位時,NMOS電晶體22的閘極就可能產生電壓準位 不明確的浮接節點(floating node),如第1圖中的節點 F1-F3,使得NMOS電晶體22的閘極容易與XCK耦合而 造成耦合雜訊。這些電壓準位不確定的浮接節點可能造 成NMOS電晶體22的閘極電壓信號失真,無法維持一段 時間的足夠電壓準位,使得輸出信號可能沒辦法提供給 下一級移位暫存器使用。 【發明内容】 有鑑於此,本發明之目的之一即在於提供一種影像 顯示系統中信號的驅動電路及其顯示方法,可以解決上 述的漏電流與浮接節點的問題。 基於上述目的,本發明提供一種影像顯示系統,影 像顯示系統包括一種信號驅動電路。其中,信號驅動電 路包括複數串接之移位暫存器,其係由一第一時脈信號 0773-A31994TWF;P2005127;jasonkung 9 第二時脈信號所控制,用以根據一起始脈衝訊號 s art pu㈣’依序產生對應的驅動信號。每一移位暫存 一第一時脈輸入端、_輸入端、一輪出端以及一 ’第一時脈輸入端用以接收第-與第二時脈信號 :::二者’輸入端接收一第一脈衝訊號,輸出端用以 =出信號’驅動端根據接收之時脈信號產生一驅 ==動次一級之移位暫存器。其令,輸出信號 於不同時段產生之兩信號。其中,當該移 始脈衝訊號。 暫存-時,第-脈衝訊號為一起 本發明也提供一種驅動顯示元件的方法。里中,顯 號驅動電路,信號驅動電路包括複數串 r:=r及一第一脈衝訊號給-目二ί 二/、中目仏移位暫存H為上述複數移位暫存哭之呈中 :ί:==:第—時脈信號或-第二時脈信號。 -航衝二1暫存15根據提供之該時脈信號以及該第 將=虎:產生一輸出信號。其次,該目標移位暫存 :將:ί一:點的電•準位拉高至大於-既定電麼準 I接者’ δ第-節點的電壓準位被拉高至大於 堅準位時’目標移位暫存器輸出一驅動传號 麻 驅動目標移位暫存器之次:級移位暫存 信號:…5與驅動信號係於不同時段產生之兩 0773-A31994TWF;P2005127;jasonkung 10 1353573 為使本發明之上述和其他目的、特徵、和優點能更 明顯易懂,下文特舉出較佳實施例,並配合所附圖式, 作詳細說明如下。 【實施方式】 第2圖為根據本發明之一實施例的信號驅動電路示 意圖。信號驅動電路200中包括了三個串接之移位暫存 器:第一移位暫存器SR1、第二移位暫存器SR2以及第 三移位暫存器SR3。第一移位暫存器SR1與第三移位暫 存器SR3接到一個第一時脈信號CLK1,第二移位暫存器 SR2則接到一個第二時脈信號CLK2。其中,第一時脈信 號CLK1與第二時脈信號CLK2為具有一相位差之兩時脈 信號,且其輸出信號的週期具有一特定週期比(duty cycle)。每個移位暫存器分別具有一時脈輸入端CLK、一 輸入端IN、一輸出端OUT以及一驅動端NEXT,如第3 圖所示。第3圖為第2圖中的其中一級移位暫存器300 的示意圖。時脈輸入端CLK用以接收一個時脈信號 CLKx,輸入端IN接收一起始脈衝訊號,輸出端OUT產 生一輸出信號OUTx,驅動端NEXT則根據接收之時脈信 號CLKx產生一驅動信號NEXTx。值得注意的是,實施 例的信號驅動電路中移位暫存器個數為三,只是為了方 便說明,實際上移位暫存器個數可以依照應用的需求而 0773-A31994TWF;P2005127;jasonkung 11 1353573 做調整’並不受限 移位暫 端將耦接至第一 時脈信號咖〗移㈣存器之時脈輪入 時脈輪入端將耦接至 (+1尸移位暫存器之 暫在哭·> —夺脈信號CLK2,並η Mth =存盗之驅動端係_至_产移 並且W移位 舉例來說,請參脈衝訊號。 移位暫存器SR1的時脈輸入端°數=移位暫存器第— 時脈輪入端相接到第—時脈信赛^多位暫存請3的 器第二移位暫存器SR2的時 ’偶數級移位暫存 信號⑽。第—移位暫存器二::麵接到:二時脈 二仏虎STV,其驅動端·接到第::二=始 輪入端。第-软办私士 晋存盗SR2的 細弟一移位暫存器SR2的 暫存請3的輸入端。其—動㈣接到第三移位 號驅動電路2GG裡的第1 移位暫存器SR1為信 狡^女 弟級移位暫存器,因此苴次一级 一串接級第二移位暫存器⑽。同樣地 第一移位暫存器SR2的次—級移 Π搮也 第三移位暫存器SR3。因此 #盗為下一串接級 動端的輸出信號ΝΕΧΤ1將由第位暫存器SR】的驅 端所接收,第二移位暫暫存器SR2的輸入 ° 的驅動端的輸出信號 0773-A31994TWF;P2005127jasonkung 12 1353573 、NEXT2將由第三移位暫存器SR3的輸入端IN所接收。 換言之,除了第一級之外,每一級移位暫存器將由前一 級的移位暫存器的驅動端產生的輸出信號NEXTx來啟 動,並非經由其輸出端的輸出信號OUTx來啟動。 第4圖為根據本發明實施例之其中一級移位暫存器 SR的電路圖。移位暫存器SR包括了六個開關元件:第 一開關元件T1〜第六開關元件T6、兩個反相器:第一反 相器XI與第二反相器X2、一傳輸閘X3以及一邏輯元件 X4。第一開關元件T1的第一端耦接至一第一電源信號 VDD,第二端耦接至一第一節點N4,其控制端則耦接至 移位暫存器SR之輸入端IN。第二開關元件T2的第一端 耦接至移位暫存器SR之輸出端OUT,第二端耦接至一 第二節點N5,其控制端耦接至第一節點N4。第三開關 元件T3的第一端耦接至第二節點N5,第二端耦接至一 第三節點N1,其控制端耦接至移位暫存器SR之輸出端 OUT。第四開關元件T4的第一端耦接至移位暫存器SR 之時脈輸入端CLK,第二端與第六開關元件T6的第一端 耦接至移位暫存器SR之驅動端NEXT,控制端耦接至第 三節點N1。第五開關元件T5的第一端耦接至第三節點 N1,第二端耦接至邏輯元件X4的第二輸入端與移位暫 存器SR的驅動端NEXT,控制端與第六開關元件T6的 0773-A31994TWF;P2005127;jasonkung 13 1353573 控制端輕接至一第四節點 端麵接$ —盆-·、 弟”開關το件T6的第二 端耦接至…=4^VSS。邏輯元件X4的第-輸入 端搞接至移位暫存仙 ^ 。。X1的輪入端耦接至移位暫存 1 丨入端IN’其輸出端耦接至-傳輸閘X3的第二
:。第二反相器X2的輸入端轉接至第-節點N4,1輸 出端麵接至第三開關元件之控制端與移位暫存器SR、之 輸出端贿。傳輸M3的第—端純至移位暫存器訊 之輸入端m’其輸入端輕接至移位暫存器狄之時脈輸 入端cuc’其輸出_接至第一節點似與第一開關元件 τι的第二端。其中’傳輸間χ3可用兩個不同導電型態 之開關元件組成’用以決定節點Ν4的電壓準位。 當移位暫存器SR之輸入端ΙΝ為低電麗準位時,傳 輸間Χ3的第-端與第二端的開關元件皆關閉,即傳輸閉 Χ3為關閉狀態,因此輸入端的時脈信號⑶^不會傳到 節點N4,而第-電晶體T1因接收到移位暫存器sr之輸 入端IN的低電壓準位被導通,因此節點N4的電位等於 高電壓準位VDD。當移位暫存器SR之輸入端m為高電 壓準位時,第一電晶體τι因接收到移位暫存器SR之輸 入端IN的高電壓準位被關閉,而傳輸閘χ3的第一端與 第二端的開關元件被導通,即傳輸閘Χ3為導通狀態,因 0773-Α31994TWF;P2005127;jasonlcung 14 丄力3573 此輸入端的時脈信號CLKx傳到節點N4,節點N4的電 位等於時脈#號CLKx的電壓準位。 於此實施例中’所有開關元件皆採用金氧半(M0S) 電晶體,尤其第二開關元件T2以及第三開關元件叫采 用不同導電型態的金氧半電晶體。其中,所有開關元件 也可採用薄膜電晶體(TFT)。舉例來說,如果第二開關元 T T2為鶴S電晶體,第三開關元件τ3則為雜s電 晶體。此外,邏輯元件為職閉,第一電源信號為一高 電塵準位信號VDDH源信縣一低電麗準位信號 VSS。為簡化說明,以下將以第一電晶體以表示第二: 關兀件Ή,其控制端即為閘極,第一端與第二端則可以 是源極或汲極,其他開關元件的表示以此類推。 為了更清楚說明第2圖與第4圖的電路運作,請參 考第5圖。第5圖為根據第2圖與第4圖所示電路2 :序^以下以第-移位暫存器SR1的電路運作來做說 明’其他級移位暫存器的運作可以此類推。對 暫存器SR1而言’由於其為信號驅動電路2〇〇中的第一 級移位暫存n ’因此起始脈衝信號STV會送到第 暫存器SIU的輸入賴當作脈衝信號,並且第一移位: 存器如料脈端CLK_到第—時脈信號财!,並 對應的輸出信號與驅動信號分別為圖中的0^ /、 1與 0773-A31994TWF;P2〇〇5127;jasonkung 15 1353573 NEXT1 。 在時間tl時,當起始脈衝信號STV開始送出,時 脈信號CLK1為低電壓準位,起始脈衝信號STV為高電 壓準位,傳輸閘X3因高電壓準位的起始脈衝信號STV 而導通,第一電晶體T1則為關閉,因此第一移位暫存器 SR1透過第二反相器X2輸出高電壓準位的輸出信號 0UT1。於是,第一移位暫存器SR1裡的第二電晶體T2 因接收低電壓準位的時脈信號CLK1被導通,第三電晶 體T3因接收高電壓準位的輸出信號0UT1被導通,此時 NOR閘X4因接收高電壓準位的起始脈衝信號STV而輸 出低電壓準位,使得節點N3為低電壓準位,節點N1的 電位則因第二電晶體T2與第三電晶體T3導通時傳送過 來的高電壓準位的輸出信號0UT1拉高到接近 (VDD-Vtn),如圖示的A點準位。第五電晶體T5與第六 電晶體T6因節點N3的低電壓準位而關閉,第四電晶體 T4則因節點N1的高電壓準位而導通,使得時脈信號 CLK1的低電壓準位輸出到輸出端NEXT,因此驅動信號 NEXT1為低電壓準位。 在時間t2時,時脈信號CLK1變為高電壓準位,輸 入端IN所接收到的起始脈衝信號STV為低電壓準位, 使得第一電晶體T1被導通,傳輸閘X3被關閉,輸出端 0773-A31994TWF;P2005127;j asonkung 16 1353573 -OUT的輸出信號0UT1透過第二反相器X2變為低電壓 準位,節點N4也因通過第一電晶體T1的電源信號VDD 變為高電壓準位。因此,第二電晶體T2與第三電晶體 T3被關閉。第四電晶體T4因節點N1的高電壓準位而維 持導通,其源/汲極與閘極之間形成電容耦合,使得節點 N1的電壓變成一個較高的電壓準位Vb,如圖示的B點 準位。一般而言,此較高的電壓準位Vb會大於 (VDD+Vtn),因此,高電位準位的CLK1可完全通過第四 電晶體T4傳送到驅動端NEXT,使得驅動端NEXT的驅 動信號NEXT1為高電壓準位。 在時間t3時,CLK1回到低電壓準位,輸出端OUT 的輸出信號0UT1與輸入端IN所接收到的起始脈衝信號 STV都是低電壓準位,使得傳輸閘X3、第二電晶體T2 與第三電晶體T3都被關閉,第一電晶體T1為導通。驅 動信號NEXT1因CLK1變為低電壓準位,NOR閘X4因 接收低電壓準位的STV與驅動端NEXT的低電壓準位驅 動信號NEXT1而輸出一個高電壓準位,因此節點N3回 到高電壓準位。同時,第五電晶體T5與第六電晶體T6 因節點N3為高電壓準位而被導通,使得節點N1透過第 五電晶體T5與第六電晶體T6而放電到一個低電壓準 位。於是,驅動端NEXT輸出此驅動信號NEXT1到下一 0773-A31994TWF;P2005127;jasonkung 17 級移位暫存器的輪 , 碥虽作脈衝信號。同樣地,下一铋 的移位暫存器也會如 、,及 應節點ΝΓ拉古至一過程一般’將其電路中的對 CLK2輸出J —既定電壓準位’並根據時脈信號 輸出-個驅動信號n:exT2。 由第5圖可知’當時脈信號CLK1位於低電壓 在才間tl日夺,第一移位暫存器SR1產生 —。接著’當時脈信號CLK1變為高電壓準位後= 日』t2日夺,才產生驅動信號ΝΕχτι。因此,輸出信號 0UT1與驅動信號ΝΕΧΤ1為不同時段產生之兩信號,並 且驅動信號ΝΕΧΤ1產生於輸出信號〇υτι之後。 於此貫施例中,加上了—個第三電晶體T3位在第二 電晶體T2與第四電晶體T4之間。如第5圖所示,在時 門$因為節點Ν5維持原來的高電遷準位,而第三 電晶體Τ3的閘極的電塵保持在一個低電麗準位,使得^ 三電晶體Τ 3的閘極與源極間的電位差ν g s為很大的負電 壓,因此第三電晶體T3可被完全關閉,節點m也可以 輕合到-個較高電塵準位Vb’使得電位保持在第ι圖中 的B點準位,而不受第二電晶體T2的限制。 另外,如果因為製程變異的關係,使得臨界電壓vtn 變小,導致第三電晶體T3與第五電晶體T5產生漏電流, 節點Ν1的電位就可能沒辦法維持在Vb的電壓準位。因 0773-A31994TWF;P2〇〇5127;jasonkung 18 1353573 此,第五電晶體T5與第三電晶體T3的源極分別耦接到 驅動端NEXT與節點Ν5。在時間t2時,節點Ν3為低電 壓準位,而驅動端ΝΕχτ為高電壓準位。此時,第五電 晶體Τ5的閘極接收N〇R閘χ4的輸出低電壓準位,第五 電晶體Τ5的源極接收驅動端的輸出高電壓準位,使得第 五電晶體Τ 5的閘極與源極間的電位差v g s等於一個負電 壓準位-VDD’因此第五電晶體T5可被完全關閉,使得 漏電流減小許多。此外,輸出端〇υτ回到低電壓準位且 郎點Ν4為高電壓準位,第二電晶體Τ2因而被關閉,因 此節點Ν5可維持在一個高電壓準位。因此,第三電晶體 Τ3的閘極接收輸出端的輸出低電壓準位,第三電晶體Τ3 的源極與節點Ν5因第二電晶體Τ2關閉而保持在^電壓 準位,使得第三電晶體Τ3的閘極與源極間的電位差 也是負電壓,使得漏電流也減小許多。 舉例來說,如果VDD為10V,則節點N1的電位可 能被提升到nv’第三電晶體丁3的閘極與源極間的電位 差Vgs可能為_9〜_i〇V,因此第三電晶體Τ3可被完全關 Ρ才 1 ’節點Ν1的電位不會因漏電流而降低。相較於習知的 移位暫存器電路’本發明的移位暫存器電路即使在製程 變異的情況下,造成電晶體的閘極與源極間的電位差vgs 降到〇v,也可以保持輸出驅動信號的完整,不會因漏電 0773-Α31994TWF ;Ρ2005127;jasonkung 19 丄以373 /现的衫響而失真,因此在製程上有較佳的容忍度。 再者即使移位暫存器於不運作時,因為NOR閘 沿在即點N3上輪出一個高電麼準位,第五電晶體丁5與 第,、電晶體丁6被導通,節點N1的電位透過第五電晶體 T5與第六電晶體T6而為低電壓準位,因此,直到移位 暫存益SR下-次運作前,節點m都可以維持一個低電 【準位㈣N1不可能是―個浮接節點。同樣地,節點 N4則因通過第—電晶體τι的電源信號vdd為高電壓準 位。因此’可避免純到時脈信號CLK所造成的輕合雜 訊。 第6圖為根據本發明之另—實施例的移位暫存器電 ㈣。第6圖的移位暫存器紐包括了六個開關元件:第 開關兀*件T 1 - p弓M m 相器^第二=命6、兩個反相器:第一反 ” 一反相m一傳輪間μ以及-邏輯元件 沿。第-開關元件T1 、輯讀 vss,m 知耦接至一第—電源信號 第接至一移位暫存器SR之輸出 控:端_接至移位暫存SSR之輪入端 關 兀件T2的第一端耦桩 … 開關 第1點m甘 ㈣N4’第二端轉接至一 n P N5 ’其㈣端_至移位暫存器SR之輸出端 OUT。第二 rr> 戰】出 h 第一端—汗兀3的第一端輪至第二節點N5, 麵接至一第三節點N1’其控制键至第一節點 〇773-A31994TWF;P2〇〇5,27;jas〇I1kung 比 3573 =二四開關元件T4的第_端_至移位暫存器紐之 拉脈輸入端CLK’第二端與第六開關元件丁6的第一 ^移位暫存器SR之驅動端耐了,其控制端麵接至第 :即’:N1:第五開關元件?5的第一端轉接至第三節點 第一“接至邏輯元件Χ4的第二輸入端與移位暫 =SR的驅動端臓Τ,其控制端與第六開關元件Τ6 控制端耦接至一第四節點Ν3。第六開關元件了 :端耗接至一第二電源信號卿。邏輯元件Χ4的第一 接至移位暫存器"之輪入端1ν,其輪出端輕 =弟四節點奶。第-反相器χι的輸人端域至移位 I存HR之輪入端爪,其輸出端輕接至一傳輸間幻的
—编。弟二反相器X2的輸入端耦接至移位暫存器SR 之輸出端謝,其輸出端純至第三開關元件之控制端 與第—節點N4。傳輸間X3的第一端轉接至移位暫存哭 SR之輸入端IN,傳輸閘Χ3的輸入端輕接至移位暫存器 SR之時脈輸入端CLK,其輸出端耦接至移位暫存器纽 之輸出端_與第一開關元件71的第二端。苴中,傳 輸間Χ3之功用類似第4圖的傳輸問,可用兩個不同 型態之開關元件組成,用以決定移位暫存器s r之輸出端 OUT的電壓準位。 第6圖類似於第4圖,最大的差別在於第二開關元 0773-A31994TWF;P2005127Jasonkung 21 件T2為NM0S電晶體、第三開關元件T3為p_電晶 體、邏輯元件X4為NAND閘,第一電源信號為一低電 廢準位信號VSS,第二電源信號為—高電壓準位信號 VDD,其他開關元件則採用與第4 的實施例相反導電 型態的MOS電晶體。輸入的信號與第”的實施例正好 相反’但是輸出信號〇UT1〜〇UT3仍是相同。換言之, 第6圖所示電路恰為第4圖所示電路之等效電路,並運 :可由熟悉此技藝人士參考前述第4圖之說明得知,細 有不在此負述帛7圖為根據第2圖與第6圖所示電路 之—時序圖1 7圖中的節點N1的電位初始在一個高電 壓準位。在時間tl時,節點N1的電位被下拉到臨界電 壓’,如圖示的〇點準位。在時間t2時,因第四電晶 體T4的源極與閘極之間形成電容輕合,使得節點犯的 電壓降到一個較低的電壓準位外,,如圖示的c點準位。 因此,可於第三電晶體T3與第三電晶體T5的閘極與源 極間提供—個正電壓準位電位差來防止漏電流。第7圖 之工作原理也與第5圖之工作原理大致相同,可參考上 述第5圖之說明,細節不在此贅述。 或雷施例!^ ’影像顯示系統可包括顯示面板800 像顯-^觸°第8圖顯示根據本發明之—實施例之影 圖之信號驅動電路2〇Γ 示面板卿包括上述第2 個顯示元件810以及時序控制 W 22 1353573 器820。顯示面板800中的顯示元件82〇,例如LCD元 件,係耦接至信號驅動電路2〇〇。信號驅動電路200依序 輸出複數個驅動脈衝信號以驅動顯示元件81〇<J時序控制 器820用以產生上述的時脈信號以及起始脈衝信號給信 號驅動電路200。其中,顯示元件81〇也包括了電漿顯示 元件、有機發光二極體(OLED)顯示元件以及冷陰極管顯 示元件。 第9圖顯示根據本發明之另一實施例之影像顯示系 統900 ’顯示面板800可以是電子裝置之一部分(例如: 電子裝置910),一般電子裝置91〇包括顯示面板8〇〇和 一直流/直流轉換器920,甚者,直流/直流轉換器92〇耦 接至顯不面板800以提供電能至顯示面板8〇〇,電子裝置 可以是.手機、數位相機、個人數位助理、筆記型電腦、 桌上型電腦、電視、或可攜式DVD放影機。 此外,本發明也提供一種驅動顯示元件的方法。其 中員示元件包括一 #號驅動電路,信號驅動電路包括 複數串接之移位暫存器。驅動顯示元件的方法包括:首 先’提供-時脈信號以及—第—脈衝訊號給—目標移位 暫存器,其巾目標移位暫存器為上述複數移位暫存器之 其中-者’時脈信號為—第_時脈信號或—第二時脈信 虎接著目“移位暫存器根據提供之該時脈信號以及 該第-脈衝訊號’產生一輸出信號。其次,該目標移位 暫存器將一第一節點的電壓準位拉高至大於一既定電壓 〇773-A3l994TWF;P2〇05127;jason]cung 1353573 電Μ…昧—節點的電壓準位被拉高至大於既定 電屢準位時’目標移位暫存器輸出—驅動信號。最後, =此驅動信號’驅動目標移位暫存器之次—級移位暫 予”中輪仏號與驅動信號為不同時段產生之兩 信號。
上述說明提供數種不同實施例或應用本發明之不同 特性的實施例。實例中的特定元件以及方法係用以幫助 鬧釋本發明之主要精神及目的,當財發料限於此。 、因此$然本發明已以較佳實施例揭露如上,然其 並非用以限疋本發g月’任何所屬技術領域中具有通常知 識者,在不脫離本發明之精神和範圍内,當可做些許更 動與潤飾’因此本發明之保護範圍#視後附之中請專利 範圍所界定者為準。 【圖式簡單說明】 第1圖顯示一習知的移位暫存器的電路示意圖。 第2圖顯示根據本發明之一實施例的信號驅動電路 示意圖。 第3圖顯不帛2圖中的其中一級移位暫存器的示意 圖。 ’、 第4圖顯示根據本發明實施例之其中一級移位暫存 益的電路圖。 第5圖顯示根據第2圖與第4圖所示電路之一時序 0773-A31994TWF;P2005127Jasonkung 24 1353573 圖。 第6圖顯示根據本發明之另一實施例的移位暫存器 電路圖。 第7圖顯示根據第2圖與第6圖所示電路之一時序 圖。 第8圖顯示根據本發明之一實施例之影像顯示系 統。 第9圖顯示根據本發明之另一實施例之影像顯示系 統0 【主要元件符號說明】 SR〜移位暫存器; OUTx~輸出脈衝信號; 20A、20B-移位暫存器;21〜PMOS電晶體; 31A〜反相器; IN〜輸入端; OUT〜輸出端; CK、XCK〜時脈信號端;; 22、24、27、28、29〜NMOS 電晶體; 23〜電容器; Vtn、Vtp〜臨界電壓; VDD、VSS〜電壓準位;
Vgs〜閘極與源極間的電位差; 200~信號驅動電路; SRI、SR2、SR3-移位暫存器; CLK1、CLK2、CLKx〜時脈信號; CLK〜時脈輸入端; IN〜輸入端; OUT〜輸出端; NEXT〜驅動端; 0773-A31994TWF;P2005127;jasonkung 25 1353573 OUTx〜輸出信號; NEXTx〜驅動信號;
Nth、(N+l)th ~移位暫存器;
T1-T6〜開關元件; X3〜傳輸閘; N1-N5〜節點; tl、t2〜時間; 800〜顯示面板; 820〜時序控制器; 910〜電子裝置; XI、X2〜反相器; X4~邏輯元件; STV〜起始脈衝信號;
Vb、Vb’〜電壓準位; 810〜顯示元件; 900〜影像顯示系統; 920〜直流/直流轉換器
0773-A31994TWF;P2005127;jasonkung 26

Claims (1)

  1. 修正日期:100.8.29 修JL本 苐 95134551 號 十、申請專利範圍: 1.一種影像顯示系統,包括: Ί 5 J虎驅動電路,包括: 複數串接之移位暫存器(S通er邮 號與一第二時脈信號所控制,用骑據:起始 _訊號(start pulse) ’依序產生對應的驅動信號,豆 -移位暫存器具有一第一時脈輸入端、一輸入端、一輸出 動端,該第一時脈輸入端用以接收該等第一盘 號’該輪出端用以產生一輸m接收-第-脈衝訊 該時脈㈣產生-㈣德據接收之 器,輸出"盘: 級之移位暫存 ㈣二動信號係於不同時段產生之兩 動端中之一Nth移位暫存器之-驅 移位暫存态所輸出的該 移位暫存II之該第―脈衝職紅切彻當做該_)th 當該==1=:項所述,顯示系統,其中 為該起始脈衝訊號。、、純暫存11時,㈣—脈衝訊號 該驅動信號影像顯示系統,其中 當該接收影像顯示系統,其中 —該時脈信號變二:=後= 27 第 95134551 號 修正日期:]00.8.29 修正本 動信號。 申請專利範圍第1項所述之影像顯示系統,其中 時财= 夕位暫存器之一第一時脈輪入端係只搞接至該第- == 二該㈣)th移位暫存器之-第-時脈輸入端係只 祸接至戎弟二時脈信號。 更包=請專利刪1項所述之影像顯示系統,其中 位暫純暫存器之該輪出訊號停止輸出時,使該移 位暫存’内的-第-節點的電壓準位大於一既定電壓準 括告:二:請專利範圍“項所述之影像顯示系統,更包 = 該移位暫存Μ生該驅動信號。 該移位暫存;包括項所述之影像顯示系統’其中 號、有:第一端純至一第一電源信 移位暫存器之該輸入:郎點'以及—控制端減至該 之外科’具有—第—端_至該移位暫存界 二-第二節點、以及-控制端 -第-第:端_該第二節點、 暫存器之該輪出端即點、以及一控制端轉接至該移位 之該;=::::具!:[端•接至該移位暫存器 , 第一知耦接至該移位暫存器之該 28 第細55修正曰期撕29修正本 驅動端、以及一控制端耦接至該第三節點; 一第五開關元件,旲有一第—端耦一〜 -第二端、以及一控制端耦接至—第四節點/弟-即點、 之該端第,接至該移位暫存器 制端輕接至該第四節點祸至—弟二電源信號、以及—控 該輸有—輸人端Μ至該移位暫存器之 -輪笛具有一輸入端輕接至該第-節點以及 器之=_關元件之該控制端與該移位暫存 入端二:閘端該移位暫存器之該輪 心;該輸出端、-輸人 端耦接至該第一節點;以及 …鳊、以及-輸出 之該輪=元:第具該移位暫存器 端與該第五開關:;=:=π:器之該驅動 第四節點。 /弟—鳊、以及一輪出端耦接至該 該第9二範圍第8項所述之影像顯示系統’其中 金氧半第三開關元件係為不同導電型態之 兮第10 Pt I請專利範圍第8項所述之影像顯示系統,盆中 開關元件係為-P職電晶體,且該邏輯元件= 29 一崎間州3455】號修正日期侧.29修正本 一崎間州3455】號修正日期侧.29修正本 該等8項所述之影像顯示系統,其中 1干®為溥膜電晶體(TFT)。 該移=如存=包專括利_第1項所述之影像顯示系統,其中 n關元件,具有—第―端缺至 :;:一弟二端•接至該移位暫存器之該輸出端、以:/原t 制端轉接至該移位暫存器之該輸入端;出“及-控 :第二開關元件,具有一第,接 ,-端輕接至-第二節點、以及—控 即”-、 暫存器之輯_ ; 接至該移位 ,有一第一端耦接至該第二節點、 節點、以及一控制端耦接至該第_ 一第三開關元件 弟一端轉接至一第 節點; 具有一第一端耦接至該移位暫存器 第二端耦接至該移位暫存器之該 垃5 Ίέ:楚:r贫. 一第四開關元件 之邊弟一時脈輸入端 ---m 1 文王yL· 驅動端:以及-控制端耦接至該第三節點; 一第五開關元件,且古货 诗, 具有一弟一端耦接至該第二節點 -弟二端、以及—控制端_ 一第四節點;-即點、 一第六開關元件,呈古窜 _ ^ 一 /、有一弟一知耦接至該移位暫存^! 之5亥咖而、一弟二端耦接至一第二電 子益 制端耦接至該第四節點; ’、〇儿以及一控 #一第一反相器,具有一輸入端耦接至該移位暫存h 該輸入端以及一輪出端; 不夕仅臂存态之 30 切 3573 第 9513455]號 攸 τ: 曰期:]00.8·29 修正本 兮以—目益,具有-輪入端耦接至卿靳 該輸出端以及-輸出端裁接 =位暫存器之 與該第一節點; 弟一開關7C件之該控制端 ,、一第二端耦:至:第::接至該移位暫存器之該輪 端輕接至該移位暫存器之該第“出端、-輸人 端轉接至該移位暫存器之該輸出端·:而、以及-輸出 第::=;广暫存器 中該S’如範圍第12項所述之影像顯示系統,並 之金氧半_s)電晶體。 ’丁、為不同導電型態 中^4,如專利範圍第12項所述之影像顯示系統,1 如申請專利範圍第12項 ^ 中該等開關元件皆為薄膜電晶體(TFT)/4為糸統,其 該第請專利範圍第1項所述之影像顯示系統,其中 時脈信!1。心虎與該第二時脈信號係為具有一相位差之兩 括圍第1項所述之影像顯示系統,更包 仙·軲換為耦接至一顯示面板以提供電能至顯 31 1353573 可;面〇 請專職㈣1?辦 中該顯示面板更包括-顯示元件=像顯示系統,其 號驅動雷踗所吝士沾料& 顯不元件係藉由該信 勒电路所產生的對應驅動信號來驅動。 4 19·如申請專利範圍第18 令該顯示元件包括電漿顯示元件、有"機^象顯示系統,其 顯不元件以及冷陰極管顯示元件。 X光一極體(OLED) 20. 如申請專利範圍第1 該影像顯示系統可以是—個電子^^像顯不系統,其中 21. 如申請專利範圍第2〇項戶^ 中該電子震置可以是手機、數位;"像顯示系統,其 記型電腦 '卓上型電腦機、個人數位助理、筆 呆上1 、電視、或可掉 22. -種驅動顯示元件之戈;^式DVD放影機。 驅動電路,該信號驅動電路包复數H兀件包括一信號 該驅動方法包括: 匕栝妓數串接之移位暫存器, 提::時脈信號以及—第 存益,其中該目標移位暫 I。目軚移位暫 者’時脈信號為—第_時脈;=寺:夕位暫存器之其中- 脈衝訊號,產生—輪^信^供之該時脈信號以及該第-於存器將-第-節點的電壓準位拉高至大 位二至大於該既定_ 仔时輸出一驅動信號;以及 32 第95134551號修正日期魏S.29修正本 根據該驅動信號,驅動今 位暫存器,其中該輸出信::二立暫存器之次-級移 生之兩㈣且其中該錢_電料之—N f 知係福接至—(_产移位暫存器之一輪入婭、, 且由該Nih移位暫在哭如认, ^輸入糕,亚 ㈣广移位打 該蝴㈣係用以當做該 1 )私位暫存益之該第-脈衝訊號。 、去如^請專利範圍第22項所述之驅動顯示元件之方 第^虽該目標移位暫存器為第一級移位暫存 弟一脈衝訊號為一起始脈衝訊號。 才該 法,^如申請專利範圍第23項所述之驅動顯示元件之方 位於-第一隹… ^。。於妓供之該時脈信號 D. ^ 電反準位和,產生該輸出信號,並於該睹 ^變為—第二電壓準位後產生該驅動信號。 I “ 25.如中請專利範圍第22項所述之驅動顯示元件 至該移位暫存器之一第一時脈輪入端係只耦接 Χ 守脈仏唬,該(N+l)th移位暫存器之一第—拉 入心系只執接至該第二時脈信號。 4脈輪 法=·如申請專利範圍第22項所述之驅動顯示元件之方 仂其中該第一時脈信號與該第二時脈信號係為具 f 差之兩時脈信號。 /、 一相
TW95134551A 2006-09-19 2006-09-19 System for displaying image and driving display el TWI353573B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW95134551A TWI353573B (en) 2006-09-19 2006-09-19 System for displaying image and driving display el

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW95134551A TWI353573B (en) 2006-09-19 2006-09-19 System for displaying image and driving display el

Publications (2)

Publication Number Publication Date
TW200816117A TW200816117A (en) 2008-04-01
TWI353573B true TWI353573B (en) 2011-12-01

Family

ID=44769025

Family Applications (1)

Application Number Title Priority Date Filing Date
TW95134551A TWI353573B (en) 2006-09-19 2006-09-19 System for displaying image and driving display el

Country Status (1)

Country Link
TW (1) TWI353573B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9589507B2 (en) 2014-04-22 2017-03-07 Everdisplay Optronics (Shanghai) Limited Driving circuit for active matrix organic light-emitting diode

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9589507B2 (en) 2014-04-22 2017-03-07 Everdisplay Optronics (Shanghai) Limited Driving circuit for active matrix organic light-emitting diode

Also Published As

Publication number Publication date
TW200816117A (en) 2008-04-01

Similar Documents

Publication Publication Date Title
EP3182400B1 (en) Gate in panel (gip) driving circuit and display device using the same
US11195591B2 (en) Shift register and display device including the same
KR100847091B1 (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
WO2016074395A1 (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
JP5409329B2 (ja) 画像表示装置
TWI386904B (zh) 平面顯示器
JP4876108B2 (ja) 電子回路のブートストラップポイント電圧を低下する方法、及びその方法を用いた装置
US8456408B2 (en) Shift register
US8373637B2 (en) Shift register and liquid crystal display using same
US20130301792A1 (en) Shift register
WO2017107295A1 (zh) 适用于In Cell型触控显示面板的的GOA电路
TWI529682B (zh) A scanning signal line driving circuit, a display device including the same, and a driving method of a scanning signal line
US8116424B2 (en) Shift register and liquid crystal display using same
WO2012161042A1 (ja) 走査信号線駆動回路、それを備えた表示装置、および走査信号線の駆動方法
WO2020010852A1 (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
US20090058790A1 (en) Shift register and liquid crystal display using same
TW201033978A (en) Shift register
EP3174038A1 (en) Gate driving circuit and display device using the same
WO2013002228A1 (ja) シフトレジスタ、表示駆動回路、表示パネル、及び表示装置
TW200411617A (en) Bi-directional driving circuit of flat panel display device and method for driving the same
KR20080081822A (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
JP2010152967A (ja) シフトレジスタ回路
US20200258437A1 (en) Gate driver on array circuit and display panel
TW201009845A (en) Shift register
US7986761B2 (en) Shift register and liquid crystal display device using same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees