TWI344269B - Calibration circuit for resistance component - Google Patents

Calibration circuit for resistance component Download PDF

Info

Publication number
TWI344269B
TWI344269B TW096134042A TW96134042A TWI344269B TW I344269 B TWI344269 B TW I344269B TW 096134042 A TW096134042 A TW 096134042A TW 96134042 A TW96134042 A TW 96134042A TW I344269 B TWI344269 B TW I344269B
Authority
TW
Taiwan
Prior art keywords
impedance
elements
correction
component
impedance element
Prior art date
Application number
TW096134042A
Other languages
English (en)
Other versions
TW200814519A (en
Inventor
Che Yuan Jao
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW200814519A publication Critical patent/TW200814519A/zh
Application granted granted Critical
Publication of TWI344269B publication Critical patent/TWI344269B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/28Impedance matching networks
    • H03H11/30Automatic matching of source impedance to load impedance
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0278Arrangements for impedance matching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0298Arrangement for terminating transmission lines
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/24Frequency-independent attenuators
    • H03H11/245Frequency-independent attenuators using field-effect transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Logic Circuits (AREA)
  • Networks Using Active Elements (AREA)

Description

1344269_ 月f日修正替換頁 修正曰期: ----------- Θ之專利說明書修正本 99.12.8 & 九、發明說明: 【發明所屬之技術領域】 本發明與高速收發器(transceiver)有關,並係特別關於用以校 正冋速收發器之終端阻抗(terminati〇n impedance)的電路。 【先前技術】 如何防止彳§唬反射是與高速收發器之設計息息相關的重要議 題。當-收發器連接至-傳輸線,$了達到阻抗匹配並降低信號 反射’设计者必須令該收發器的輸出/輸入阻抗 的特徵阻抗。以確地說,㈣收發“料 ㈣咖則時’該收魏的輪纽抗應等於該傳輸線的特徵阻 抗,當該收發if係作為-接收卽eeeive⑽,該收發器的終端阻 抗應等於該傳輸線的特徵阻抗。 在積體電路晶片中,辭所有電晶體及被動電_電阻值或 多或少都會隨著製程、操作電壓、溫㈣时變動。當—收發器 的輸出/輸人阻抗因上述因素變化時,即可能造成阻抗不匹配^ ^因此’触校正日日日片_㈣晶/鎌動電隨成的阻抗 雷J參:Γ,圖一為第6,〗57,206號美國專利所提出的校正 一一之不思圖。此圖係繪示―積體電路100的—部份。一終 端元件106係耗合至一i ^ 】1G。一電阻120係隸合於端點11〔 ==⑽外部的接地點之間,並痛_精密電阻_ :二=1侧%):參考終端元件1〇6與電阻〗2〇串聯制 刀一 votage dmder)。一比較器1〇4具有兩輸入端與一輔 0758-A34980TWF1(2010I020) 6 1344269 9件蝴Μ修正分換頁 42號之專利說明書修正本
修了日爾T 出端。比較器104的兩輪入她私 廢削、v , Μ分顺合至端點㈣*-灸者兩 壓源(Vref)。Vref大致等於積 ^芩考电 -半。比較器104係用以比較/ 的電壓供應源之電墨的 分壓。比較器刚的輪出端_二、該分壓器於端點】10形成的 可根據比較器】〇4的:出=:至:控制請。控制器⑽ 二职的__不端點⑽的電壓高於 = 會產生一相對應的輸出,令夂考钦 、控制。。】02 no >考〜柒兀件106的阻抗值增加,以 降低^點110的電堡。相對地 端點110的雷厭柄μ 果比幸乂态104的輸出信號顯示 =1? REF ’控制器102會產生另-輸出,令參考 、,.、^件106的阻抗值減少,以提高端點n 的回授機制,參考終端元#赢从" 幻仏猎由k樣 阻12〇的阻抗值。、 的阻抗值可被調整為大致等於電 控制終端元件⑽與參考終端元件】〇6大致 輸入緩衝器112的终端阻枋。力μ、+、々r⑴ 兩 、 在述之回授機制趨於穩定後,控 故山-曰:用以5周整茶考終端元件】06的控制信號提供給控制 =7L件108。由於控制終端元件1〇8與參考終端元件_相 同’控制終端元件⑽亦可被調整為大致匹配於電幻2〇,藉此 ,成校正控制終端元件⑽的效果。—般而言,上述之校正過程 '持、I進行’並且不景>響其他電路(例如輸入緩衝器U2)的運 作0 圖—係以校正上拉式(PU丨】-up)的終端元件為例。於實際應用 中’此校正方法亦可用以校正下拉式__此叫的終端元件。由 。^BB體^Pu〗】UP transistor)及下拉電晶體(pull-down transistor) 的導電H(concjuctance)不同,兩者的尺寸也有差異,這兩種電晶 〇758-A34980TWFl(2〇|〇,〇20) 7 炅=4 2號之專利說明書修正本 ^ ^ 修正曰期: 祖通带需要不同的校正信號。此外… 數個區塊(section),各钿f@ 电路晶片可能包含複 假設某-㈣讀純人阻抗。 區塊的輸出阻抗至少兩I 下拉电晶體,則校正該 塊的輸人阻抗亦㈣包含上^^聊和兩個外接電阻。若該區 入阻抗還f科W姻狂技·塊的輸 因此,根據圖-所示之校 接輸。 :=一至少需要·:=:=某: 電壓、溫度㈣異進行阻抗校正以麵 2科對製私、 耗費許多的校正接腳和晶片面積質,勢必得 外,每-個與該晶片搭配的電路板上亦^費曰^本身的資源之 外接電阻。 H+乡搭配校正電路的 顯然’此領域需要舰可減讀正麵和晶 技術。此外,如何減少校正電路估 數里的 號品質亦為當務之急。 Ba #又不降低高速信 【發明内容】 為T決上述問題,本發明提供用以校正阻抗元件 法。根據本判,校正-频電路巾的所树發 及方 抗僅需一校正接腳與一外接電阻。 °°⑥輸入阻 根據本發明之-較佳具體實施例為—校正電路。 包含複數個第-阻抗S件、複數個第二阻抗^件,^二魏 授系統。該第m統係肋選擇Μι個鱗—阻抗弟-回 個該第二阻抗元件,以使該Ml_—秘元件賴且 0758-A34980TWF1 (20101 〇2〇) 8 第巧丨34〇42號之專利說明書修正本 惟日狂额芬 抗元件之-第-組合大致匹配於—第―電阻之—實際 :回授系統亦用以選擇M2個該第—阻抗元件和叫:該 =,以使該m2個第-阻抗糾與該N2個第二阻抗林 二,、、且合大致匹配於該第—電阻之該實際阻抗。根據M丨鳴、峰 卜 4狂域,並騎數個阻抗it件產生一组 弟二校正信號。 丁厘王,,且 本發明之優點與精神可以藉由以下的發明詳述及所附圖式得 到進一步的瞭解。 【實施方式】 本發明之-範嘴在於提供用以校正阻抗元件的電路及方法。 根據本發明之第-較佳具體實施例為—校正電路。請參閱圖二, 圖-係~不雜正電路2GG的電路圖。校正電路2⑻係位於一積 紅電路280巾,並且包含複數個第一阻抗元件21〇、複數個第二 阻抗元件220,以及一第一回授系統2〇2。 _每-個第-阻抗元件21〇的尺寸係大致相同,並且具有一被 表不為Z白勺阻抗值。每一個第二阻抗元件22〇狀寸亦大致相 同,並且具有一被表示為]/的阻抗值。 >圖五鱗示_該等阻抗元件可能的實現方式。各個第一阻 抗7L件210與第二阻抗元件22Q可各自包含—開關及__被動電 阻。在上拉式阻抗元件中,該開關可為一 p型電晶體(pM〇s); 在下拉式阻抗兀件中,該開關則可為一 N型電晶體_〇$。此 卜上/下拉式阻抗元件皆可採用傳輸閘(^ansmission gate)作為開 關。只要各個第一阻抗元件210彼此相同、各個第二阻抗元件 〇7^8-A34980TWF1(201〇1〇20) 物修正替換頁 修正曰期:
220彼此相同,第—pg γ A 用同樣的實現方式。& Q與第二阻抗元件22Q不需要採 社错ί一組第一控制信號215,第一回授系統202由該等第一 ^件2财選出Ml個第一阻抗元件训。第—回授系統2〇2 =由Γ組弟二控制錄奶,由該等第二阻抗元件220 二1個弟二阻抗元件220。H與N丨皆為正整數。 二 =二與:;錄阻抗元件220之-第-組合大= ' 电且之阻抗(R〇。一般而言,第一電阻26〇可 路280之外的印刷轉板上的晶片電阻。第一電阻· 係耦接於端點204與一外部接地點之間。 如圖二所示,該組第-控制信號215和該組第 225可透過匯流排挪傳送。於此實施例中,上述之第-組= 並如办MJ第-阻抗元件21〇與該Ν丨個第二阻抗元件挪。直 他未為第-回授系統2G2選擇的第一阻抗元件21〇與第二阻抗^ 件220可被關閉或被設定為開路。 於此實施例中,該等第—阻抗元件別係轉合於端點2〇4與 端點206之間,該等第二阻抗元件22〇則係♦禺合於端點綱與端 點206之間。端點206可以為積體電路28〇巾的電壓供應源之輸 出點。於實際應財’本發明當然可以朗其他的方式組合該等 第-阻抗元件21〇與該等第二阻抗元件22〇,並不限於如圖二所 示之第一組合。 如圖三所示’第-回授系統2〇2可包含一比較器2·和— 上數/下數計數器(up/down counter) 202Β。該等第一阻抗元件 210、第二阻抗元件220,以及第一電阻26〇可構成一分壓器。此 0758-A34980TWF1 (20101020) 1344269 修1¢: ¾ 期·:------- 號之專利說明書修正本 分壓器於端點204形成的分壓係傳送至比較器202A之一輸入 4。比較态202A之另一輸入端係耦(合至一參考電壓源(vREF)。易 言之’比較器202A係用以比較VreF與端點204的電壓。VREF可 大致等於積體電路280的電壓供應源之電壓的一半。上數/下數計 數裔202B係根據比較器202A之比較結果上數/下數一輸出信 號。該輸出信號即包含用以控制該等第一阻抗元件21〇之該組第 一控制信號215和用以控制該等第二阻抗元件22〇之該組第二控 制信號225。 & 如果比較态202A之比較結果顯示端點2〇4的電壓高於 Vref ’上數/下數計數器202B gP產生-相對應的輸出,減少該第 -組合中的第-阻抗私2〗〇及/或第二阻抗树22(),以增加端 點204與端·點206間的阻抗值。相對地,如果比較器2〇2八之比 較結果顯示端點204的電壓低於%,則上數/下數計數器2_ 產生另相對應的輸出,增加該第—組合中的第—阻抗元件⑽ 及/或第二阻抗元件22〇,以降低端點2〇4與端點廉間的阻抗 值。上數/下數計數器202B係藉此回授機制決定適當的%與Μ 的值,使該Η個第-阻抗元件21〇與該N】個第二阻抗元件挪 之該第-,合可大致匹配於第一電阻26〇之阻抗(Ri)。於此實施 例中,該第一組合係並聯該M個第一 ^ 二阻抗元件22〇。 阻“件2W與該&個第 ^值如第一阻抗_210具有一被表示為/的阻
件现具有一被表示為的阻抗值。如 也悉此技*領域者所知,該M '-^(ΥΓΚΛ \ - 乐阻抗疋件2〗0之阻 抗值為(A7M丨),亚且該N個並 _ 7弟—阻抗兀件220之阻抗值為 0758-A34980TWF1(20T〇I〇2〇) T^449.6Q 丨调?^日修正泛換頁 號之專利說明書佟正本
99.12.S 修正日期: (17Ν,)。於此實施例中, 關係可被表示為: 該第一組合與第一電阻26〇之阻抗(Ri)的 ·(式一), 其中的「11」符號表示並聯運算。 接著’藉由改變該組第一控制信號2】5與該組第二控制信號 “5第回技/丁、、决202可由該等第—阻抗元件21〇巾重新廣擇 個第-阻抗元件2U),並由該等第^抗邮22〇中重新麵 N2個第二阻抗元件220。該m2個第-阻抗元件210與該N:個第 二阻抗秘220之-第二組合亦大致匹配於第一電阻·之阻抗 队)。於此實施例中’言亥第二組合係並聯該⑹固第一阻抗元件 210與該N2個第二阻抗元件220。%與&亦係藉由上述之回授 機制產生。Μ:為不等於Μ〗之正整數,叫則為不等於&之正堅 數ΰ該/二,合與第—電阻26G之阻抗(R丨)的關係可被表示為: 由於Μ〗、N,、]Vb與&的值以及第一電阻26〇之阻抗(Ri)皆 =已知’第-回授系統202可透過計算式一和式二之聯立方程式 件出X與}^的值。要解出兩個未知數最少需要兩個獨立方程式。 根據本發明,第—回授系統2〇2亦可採用更多種組合方式(亦即更 多的方程式)來產生/與y的值。 圖二所示之複數個第三阻抗元件23G與複數個第四阻抗元件 240將被用以組成端.點208與端點2〇6間之一目標阻抗队)。目 標阻抗(R2)即為-傳收器所需要的輸出或輸入阻抗,目此為已知 數。根據本發明,每-個第三阻抗科23G的尺寸係大致相同於 0758-A34980TWFK20101020) 12 心號之專利說明書㈣ 第W/l元件2]〇的尺寸,並且每一個第四阻抗元件24〇的 /係大致相同於-個第二阻抗元件22〇的尺寸。因此,每一個 第-阻抗7L件230亦應具有—等於尤的阻抗值,每一個第四阻抗 几件240亦應具有—料y的阻抗值。 ,據I與y的值以及目標阻抗㈣,第一回授系統搬可為 ~寺第=阻彳几7〇件230產生—組第一校正信號235,並為該等第 …^元件240產生-組第二校正信號245。如圖二所示,該組 HU虎235和該組第二校正信號245可透麵流排25〇傳 运。該組第-校正信號235係用以由該等第三阻抗元件23〇中選 =土個第三阻抗元件23〇。該組第二校正信號Μ5則係用以由 乂等第四阻抗元件24〇中選擇叫個第四阻抗元件24〇。於此實施 例中’該Μ;個第三阻抗元件23〇與該叫個第四阻抗元件係 分別耦合於端點208與端點206之間。 第7回,系統202可根據下列方程式決定M3與N3的值: (瓦)丨丨(^ .一 ......(式二)。 於此方程式中,X與y的值以及目標阻抗(R2)為已知。此 二卜’ M3與n3兩者之一可預先由第巧授系統2〇2決定。因此, 第回授系統202可利用式三計算另一個未知的數值⑽或 ⑹。藉由適當地藝峰與&的值,該叫個第三阻抗元件挪 與該叫觸贿抗元件之組合可大致匹配於目標阻抗(r2)。 处對積體電路280中的任一個收發器來說,此目標阻抗㈣可 ,為=傳送模式所f之輸出阻抗,亦可能為—接收模式所需之終 端阻抗。由於目標阻抗㈣無須等於第一電阻26〇之阻抗队),只 0758-A34980T WF1 (201 〇| 〇2〇) 13 ΐ, I ?月f日修正昏技頁I -裳 96r» 99.12.8 號之專利說明書修正本 修正 要。的值已被计异出來,校正電路2〇 阻抗分別為多組阻抗元件產生校正信號。易言之,,十的目標 中各組上拉式阻抗元件所須達_目標阻抗不同積體電路 拉式阻抗元件仍可共用單_個校正料 所有的上 中所有的上狀阻抗元件_—校正接腳和路 第一電阻260)。 卜接兒阻(亦即 於實際應用中,用以計算式一、式二、 (equt=er以用硬體(積體電路)或軟體淺—算程器 正電係以上拉式阻抗71件為例,根據本發明之校 自由電⑽及=2下拉雜抗讀。此外,該雜抗元件可各 自^崎及/或被動電阻域。—般來說,—上拉式阻抗元件係 以二作為開_ mos串聯-被動雜…下拉式阻抗元件則係 以1為_的NMOS串聯-被動電阻。如圖五所示,上/下拉 式阻抗;0:件ό可採帛傳輸卩雖ansmissiQngate)作為開關。 根據本發明H佳具體實施财為―校正電路。請來閱 圖四’圖四係繪示該校正電路彻的電路圖。校正電路係位 於一積體電路中。相較於圖二之校正電路·,除了複數個 第一阻抗元件'複數個第二阻抗⑽,以及—第一回授 402之外’校正電路4〇〇還進一步包含一第二回授系統 ,於此貰苑例中,該等第一阻抗元件410與第二阻抗元件420 係耦合於端點404和端點406之間。積體電路480中的複數個第 三阻抗元件430與複數個第四阻抗元件44〇係耦合於端點4〇8和 立而點406之間。端點406可以為積體電路48〇中的電壓供應源之 °758-A34980TWFl(20101020) 1344269 •號之專利說明書㈣ 輸出點。 …第二授系統402可如圖二所示之第—回授系統2()2,用以 板正该等第二阻抗元件43〇與第四阻抗元件44〇。在第一回授系 統402校正該等第三阻抗元件43〇與第四阻抗元件之後(亦即 選出M;個第二阻抗元件43〇和%個第四阻抗元件獨之後), 該M3個第三阻抗元件43〇與該化個第四阻抗元件的組合被 視為大致匹配於目標阻抗⑹。因此,第二回授系統4〇3可根據 •以該_個第三阻抗元件430與該①個第四阻抗元件44〇的組合 $基準,為積體電路巾的複數個第五阻抗元件和複數個 苐六阻抗元件460進行校正。 如圖四所示’該等第三阻抗元件伽、第四阻抗元件·、 第=抗元件450 ’以及第六阻抗元件46〇係形成一分壓器。此 分壓器於端點408形成的分壓係傳送至第二回授系統彻。根據 端點视的電壓,第二回授系統4〇3可為該等第五阻抗元件· 產生一組第三校正信號455,並可為該等第六阻抗元件偏產生 # 一组第四校正信號465。於此實施例中,匯流排405A的作用與 圖二之匯流排25〇相同,匯流排彻B則可用以傳送該組第三校 正信號455和該組第四校正信號465。 該組第三校正信號455係用以選出適當個數的第五阻抗元件 450 ’該組第四校正信號465則係用以選出適當個數的第六阻抗 讀,以使被選出的第五阻抗元件顿和被選㈣第六阻抗 續460之-第四組合大致匹配於該%個第三阻抗元件與 該%個第四阻抗元件44㈣組合。藉此,校正電路_即可達 成才父正忒等第五阻抗元件450與第六阻抗元件46〇的目的。 〇758-A34980TWF1(2〇1〇i〇2〇) 1344269 f--— + - 月ί日修正替换頁 修正曰期: -一-一"號之專利說明書修正本 99.12.8 由此實施例可知,下拉式阻抗元件(第五阻抗元件45〇和第六 阻抗元件460)亦可共用校正電路400的校正功能。因此,根據^ 發明,校正積體電路480中所有的收發器僅須一校正接腳和—外 接電阻(亦即第一電阻490)。 於另一實施例中,圖二之複數個第一阻抗元件21〇與第二阻 抗元件220的阻抗值可分別符合二進位制加權的順序 weighted sequence)。舉例來說,若總共有(ρ+ι)個第一阻抗元件 210,,該等第一阻抗元件210的阻抗值可分別為义,义/21, 义/2 ’ A72。若總共有(Q+〗)個第二阻抗元件220,該等第二阻 抗元件220的阻抗值則可分別為y,y/2i,y/22 ..,y/2Q。 相對地,该Μ]個並聯的第一阻抗元件2川之阻抗值變為 (伽),其中的W為由{2〇, 2>,22 2Ρ}中選出Μ個值的總和: 該]^個值係對應於該第一組合中的“^個第一阻抗元件2】〇。該 Ν】個並聯的第二阻抗元件220之阻抗侧變為(印),其中的w 為由{2,2,2 ...,2Q}中選出Ν!個值的總和;該凡個值係對應於 該第一組合中的N〗個第二阻抗元件220。 於此實施例中,該第-組合與第一電阻26〇之阻抗(R〇的關 係可被表示為: {XIxl) || (Y/yl) = R]......(式四)。 丄相似地,該第二組合與第一電[:且26〇之阻抗(R〇的關係可被 表示為: {Xlx2)\\{Yly2)-K,……(式五), 其中的為由{20, 21,22 ...,2P}中選出M2健的總和;該 個值係對應於戎第一組合中的Μ:個第一阻抗元件2】〇 ; y為 0758-A34980TWF1 (20101020) 16 1344269 =34042 ¾之專利說明書修正本 ㈣,Μ··,}中選棒值的〜 弟二組合中的化個第二阻抗元件22〇。αΛ叫個值係對應於該 由於x7、少/、χ2與少2的值以及第〜你 為已知,第-回授系統2Q2可透過計謹26G之阻抗(Ri)皆 得出义與】,的值。接著,第—回授X 五之聯立方程式 件-產生該組第一校正信號235,並該等第三阻抗元 產生該組第二校正信號245。 〜寺㈣阻抗元件240 精由以上紐具體實補之詳述, 發明之特徵與精神,而錢更加清楚描述本 及具相等性的安排於本發賴欲申請之專利範圍^&種改受
0758-A34980TWFI(20I01020) I344262__ 打年/2月抑修正替換頁 --$ 96134042 99.12.8 號之專利說明書修正本 修正日期: 【圖式簡單說明】 圖為^知技#所提出的校正電路之示意圖。 電路^鱗示鋪本判H轉时勤彳Μ正電路的 圖一係%補二之第m统之實施範例。 電路Γ鱗示鋪本㈣之第二較健财施例1正電路的 圖五係繪示阻抗元件的幾種可能的實現方式。 【主要元件符號說明】 100 :積體電路 104 :比較器 108 :控制終端元件 112 :輸入緩衝器 200 :校正電路 204、206、208 :端點 220 :第二阻抗元件 240 :第四阻抗元件 225 :第二控制信號 245 :第二校屯信渡 260 :第一電阻 202A :比較器 400 :校正電路 102 :控制器 106 .參考終端元件 110 :端點 120 :電阻 202 :第一回授系統 210 .第一阻抗元件 230 .第三阻抗元件 215 :第一控制信號 235 :第—校正信號 250 :匯流掛 280 =積體電路 202B :上數/下數計數器 402 :第一回授系統 0758-A34980TWF1 (20101020) 1344269 第96Π4042號之專利說明書修正本 99.12.8 403 :第二回授系統 4〇4、406、408 :端點 410 :第一阻抗元件 420 :第二阻抗元件 430 :第三阻抗元件 440 :第四阻元件 450 :第五阻抗元件 460 :第六阻抗元件 415 :第一控制信號 425 :第二控制信號 435 :第一校正信號 445 :第二校正信號 455 :第三校正信號 465 :第四校正信號 405A、405B :匯流排 490 :第一電阻 480 :積體電路 糾年项和修正替換頁 修b a 期 --— 0758-A34980TWF1 (20101020)

Claims (1)

  1. 日修正皆雜 修正曰期: @^號之專利說明書修正本 十、申請專利範圍: L一種校正電路,包含: 複數個第一阻抗元件; 複數個第二阻抗元件;以及 二一一第—回授系統,該第一回授系統係用以選擇1^個該第一阻 抗^牛和&個轉二阻抗元件,以使賴㈣—阻抗元件與該叫 個弟—阻抗楊之ϋ合大致匹配於—第-電阻之-實際阻 抗(ARl) ’該第1授系統亦用以選擇Μ2個該第-阻抗元件和ΝΤ,個 该第二=抗树,以使該叫個第-阻抗it件與該Ν2個第二ρ且抗元 件之-第二組合大贿配賊第—電阻之該實際阻抗 Ν、 μ2與ν2為正整數; 1 一其中,根據V[丨、Ν!、Μ2與Ν2的值以及一目標阻抗(r2),該第 回授系統為複數個第三阻抗元件產生一組第一校正信號,並鸟 複數個第略抗元件產生—組第三校正信號。 2.如申請專利範圍第1項所述之校正電路,其中每一個該第一 阻,疋件的尺寸敍致相同於每―觸第三阻抗元件的尺寸,並 且每-個該第二阻抗^件的尺寸係大致_於每—個該第四 元件的尺寸。 、,3.如中請專利範圍第丨項所述之校正電路,其中該第—組合係 並聯該Μ,個第-阻抗元件與該Νι個第二阻抗減,並且該第二組 合係益辦⑹轉—城元特該叫㈣二_元件。 、 ▲ 4.如申請專利範圍第3項所述之校正電路,其中該組第—校正 信號係用以由該複數個第三阻抗元件中選擇叫個該第三阻:元 件,該組第二校正信號_以由該複數個第峨抗树中選^^ 0758-A34980TWFI (20101020) 20 1344269
    =Γ〇42號之專利說明書修正本 〜〜 個該第贿抗it件,並且該μ3㈣三阻抗元件與該ν3個第四阻於 元件之一第三組合大致匹配於該目標阻抗(r2)。 ^ 5, 如申請專利範圍第4項所述之校正電路,其中該第三組 並聯該Μ;個第三阻抗元件與該個第四阻抗元件。 D 6. 如申凊專利範圍第5項所述之校正電路,其中义表示一上 第-阻抗7L件的阻抗值,y表示一個該第二阻抗元件的阻抗= 並且該第一回授系統係根據下列方程式決定盥 ^ , \ X γ J ' R, ·) II (―) = 其中的「II」符號表示並聯運算。 7. 如申請專利顧第】摘述之校正電路,其中 統包含: π乐 -分壓器(voltage divider),該分壓器包含該_ 兀件、該複數個第二阻抗元件,以及該第一電阻; 几 一比較器,該比較器、係用以比較—參考㈣與 -第-分壓’以產生—比較結果;以及 U之 ㈣器(up/d_ _㈣’該上數/下數計數器係 根上數/下數—二進位輸出,該二進位輪出係用 制該複數個第-阻抗元件和該複數個第二阻抗元件。’、工 8. 如申請專纖圍第丨摘述讀正魏,其巾| 阻抗7C件與每-倾帛二喊元件分職 " J ^ ώ 电日日體和一雷阻。 9. 如申請專利範圍第8項所述之校 邊電晶體係選 0758-A34980TWF1 (2〇1 〇] 〇2〇) 21 rL3447f>g 4柄?月矿日修正替換頁 修正日期: "一气州選2號之專利說明f修正本 擇性地為—?型電晶體(PMOS)或-N型電晶體(NM〇s)。 】〇·如申請專利範圍第]項所述之校正電路,該校正電路進一 步包含: —。抆糸統,該第二回授系統係用以控制複數個第五阻 抗元件和複數個第六阻抗狀,以使該複數個第五阻抗元件和該 心數個第,、城兀件之—第四組合大致隨_複數個第三阻抗 兀件和該複數個第四阻抗元件之一第三組合。 11·如申凊專利範圍第〗項所述之校正電路,其中該複數個第 :阻抗元件的尺寸與該複數㈣二阻抗元件的尺寸係分別符合一 一進位制加權順序(binary_weighted鄉ence)。 12 -種產生—㈣—校正信號與—組第二校正錢的方法, 包含: 由複油第-賊元件巾麵Mj倾第—阻抗元件,並由複 數個昂二阻抗元件中選擇__二阻抗_,以使該⑹固第一 ^^件_%個第二阻抗元件之—第—組合大致匹配於—第_ 包阻之-貫雜抗(R1),其巾叫翻】為正整數; 由該複數個第-阻抗元件中選擇M2_第—阻抗元件,並由 崎數個第二阻抗元料·N2倾第二阻抗元件,以使賴2個 =件與_2㈣二阻抗元件之―第二組合大致匹配於該 弟-電阻之該實際阻抗’其中叫賊為正整數;以及 :二像T叫興乂的值以及—目標阻抗(R2),為複數個第 生該料—校正信號,並為複數個第雜抗元件產 生έ玄組弟二校正信號。 ]3.如申請專概_12項所叙方法,射每—個該第一阻 〇758-A34980TWFl(20]〇l〇2〇) 22 9第9=4042號之專利說明書修正本 大致相同於每一個該第三阻抗元件的尺寸,並且 件的尺ΐ 的尺寸係域_於每—健第四阻抗元 14. 如申%專利犯_12項所述之方法,其巾 聯綱㈣-阻抗元件與删_二阻抗元件,並:= 係並聯該叫個第—阻抗姑與該ν2_二阻狀件。、、且口 15. 如巾4專她圍第丨4項所述之枝,其巾該料—校正作 號侧以_魏個第三随元財⑹賴第三阻抗元件「 ^咖咖獅細__該 二7L,亚且賴3個第三阻抗元件與該叫個第四阻抗元件 之一第三組合大致匹配於該目標阻抗(R2)。 申睛專利範财15項所述之方法,其中該第三組合係並 聯該m3個衫阻抗元件與該n3個第四阻抗元件。 1:.如申凊專利乾圍第16項所述之方法,其中絲示一個該第 阻抗兀件的阻抗值,r表示一個該第二阻抗元件的阻抗值,並 且M3,NS由下列方程式決定: (是)||(是Μ Φιι({), 其中的「II」符號表示並聯運算。 —如申明專和範圍苐項所述之方法,其中每一個該第〆阻 抗元件與每—個_二阻抗元件分別包含-電晶體和-電阻。 】9.如申請專利範圍第】8項所述之方法,其中該電晶體係· 0758-A34980TWPI (20101020) 23 a # =彻2.翻說明書修正本 a # =彻2.翻說明書修正本 修正日期: =、=利繼12述切法,财法 激個!:制魏_五阻抗元件和複數轉六阻抗元件,以使卿 數個弟五阻抗元件和該複數個第六阻抗元件之—第购= 配於該複數㈣三阻抗元件和該複數轉贿抗元件之^ ,其中該複數個第一阻 尺寸係分別符合一二進 21.如申請專利範圍第丨2項所述之方法 抗元件的尺寸與該複數個第二阻抗元件的 位制加權順序(binary-weighted sequence)。 0758-A34980TWF1 (20101020) 24 1344269 • i胡? Ο, 第96134042號之專利說明書修正本 修; — -…. 99.12.8 七、指定代表圖: (一)本案指定代表圖為:第(二)圖。 (二)本代表圖之元件符號簡單說明: 200 :校正電路 204、206、208 :端點 220 :第二阻抗元件 240 :第四阻抗元件 225 :第二控制信號 245 :第二校正信號 260 :第一電阻 202 :第一回授系統 210 :第一阻抗元件 230 :第三阻抗元件 215 :第一控制信號 235 :第一校正信號 250 :匯流排 280 :積體電路 八、本案若有化學式時,請揭示最能顯示發明特徵的化學 式:
    0758-A34980TWF1(20101020)
TW096134042A 2006-09-13 2007-09-12 Calibration circuit for resistance component TWI344269B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US84458106P 2006-09-13 2006-09-13
US11/698,517 US7486085B2 (en) 2006-09-13 2007-01-25 Calibration circuit for resistance component

Publications (2)

Publication Number Publication Date
TW200814519A TW200814519A (en) 2008-03-16
TWI344269B true TWI344269B (en) 2011-06-21

Family

ID=39260494

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096134042A TWI344269B (en) 2006-09-13 2007-09-12 Calibration circuit for resistance component

Country Status (2)

Country Link
US (2) US7486085B2 (zh)
TW (1) TWI344269B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI500261B (zh) * 2012-03-07 2015-09-11 Realtek Semiconductor Corp 阻抗校正裝置與方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7661051B2 (en) * 2007-04-04 2010-02-09 Lsi Corporation System to reduce programmable range specifications for a given target accuracy in calibrated electronic circuits
US7830285B2 (en) * 2008-07-10 2010-11-09 Lantiq Deutschland Gmbh Circuit with calibration circuit portion
JP2010171781A (ja) * 2009-01-23 2010-08-05 Renesas Electronics Corp インピーダンス調整回路
TWI417852B (zh) * 2009-07-06 2013-12-01 Himax Tech Ltd 液晶顯示器及其驅動電路
US8692574B2 (en) 2009-10-01 2014-04-08 Rambus Inc. Methods and systems for reducing supply and termination noise
CN103684347B (zh) * 2012-09-11 2016-07-06 瑞昱半导体股份有限公司 可调式阻抗电路以及阻抗设定方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5926031A (en) * 1996-10-29 1999-07-20 Linfinitymicroelectronics, Inc. High speed digital bus termination
US6064224A (en) * 1998-07-31 2000-05-16 Hewlett--Packard Company Calibration sharing for CMOS output driver
US6157206A (en) * 1998-12-31 2000-12-05 Intel Corporation On-chip termination
US6541996B1 (en) * 1999-12-21 2003-04-01 Ati International Srl Dynamic impedance compensation circuit and method
US6781405B2 (en) * 2002-04-29 2004-08-24 Rambus Inc. Adaptive signal termination
US6734702B1 (en) * 2002-11-12 2004-05-11 Texas Instruments Incorporated Impedance calibration circuit
US6980020B2 (en) * 2003-12-19 2005-12-27 Rambus Inc. Calibration methods and circuits for optimized on-die termination
ATE392764T1 (de) * 2004-07-07 2008-05-15 Koninkl Philips Electronics Nv Empfänger für einen differenziellen datenbus
JP4887607B2 (ja) * 2004-08-30 2012-02-29 富士通株式会社 抵抗値補償方法、抵抗値補償機能を有する回路、回路の抵抗値試験方法,抵抗値補償プログラム及び回路の抵抗値試験プログラム
US7446558B2 (en) * 2006-09-29 2008-11-04 Mediatek Inc. High speed IO buffer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI500261B (zh) * 2012-03-07 2015-09-11 Realtek Semiconductor Corp 阻抗校正裝置與方法

Also Published As

Publication number Publication date
US7741855B2 (en) 2010-06-22
US20080079441A1 (en) 2008-04-03
US7486085B2 (en) 2009-02-03
US20090091334A1 (en) 2009-04-09
TW200814519A (en) 2008-03-16

Similar Documents

Publication Publication Date Title
TWI344269B (en) Calibration circuit for resistance component
US8067957B2 (en) USB 2.0 HS voltage-mode transmitter with tuned termination resistance
CN101105695B (zh) 用于减少和/或消除终端失配的参考电压发生器
JP4338920B2 (ja) プログラマブルインピーダンス制御回路
US7528636B2 (en) Low differential output voltage circuit
TW200937859A (en) Replica bias circuit for high speed low voltage common mode driver
US20100188116A1 (en) Impedance adjusting circuit
US20140062568A1 (en) Output buffer circuit
US20090179666A1 (en) Output buffer circuit, differential output buffer circuit, output buffer circuit having regulation circuit and regulation function, and transmission method
CN102468840B (zh) 差分驱动电路及其校准电路和方法
KR20090121470A (ko) 임피던스 교정 회로를 포함하는 반도체 메모리 장치
CN107102669A (zh) 用于芯片上驱动和管芯上端接的校准电路
US9952280B2 (en) Electronic device with chip-on-film package
JP4676646B2 (ja) インピーダンス調整回路および半導体装置
TWI343705B (en) Electronic volume control device
EP1548944B1 (en) Receiving device
US7148720B2 (en) Impedance matching circuit and method
KR20110114470A (ko) 반도체 장치
CN101442306B (zh) 片上端接电路
TWI280742B (en) ASIC architecture for active-compensation of a programmable impedance I/O
WO2017101788A1 (en) On-chip test interface for voltage-mode mach-zehnder modulator driver
US20120086470A1 (en) Constant impedance line driver with digitally controlled edge rate
US20070176628A1 (en) Semiconductor Integrated Circuit
US8093944B2 (en) Line driver capable of automatic adjustment of output impedance
TWI631818B (zh) 阻抗匹配電路與接口電路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees