TWI343188B - Audio clock regenerator with precisely tracking mechanism, receiving apparatus, and audio clocl restoring method - Google Patents

Audio clock regenerator with precisely tracking mechanism, receiving apparatus, and audio clocl restoring method Download PDF

Info

Publication number
TWI343188B
TWI343188B TW096131947A TW96131947A TWI343188B TW I343188 B TWI343188 B TW I343188B TW 096131947 A TW096131947 A TW 096131947A TW 96131947 A TW96131947 A TW 96131947A TW I343188 B TWI343188 B TW I343188B
Authority
TW
Taiwan
Prior art keywords
clock
sound
crystal
circuit
cts
Prior art date
Application number
TW096131947A
Other languages
English (en)
Other versions
TW200849827A (en
Inventor
Hui Min Wang
Original Assignee
Himax Tech Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Himax Tech Ltd filed Critical Himax Tech Ltd
Publication of TW200849827A publication Critical patent/TW200849827A/zh
Application granted granted Critical
Publication of TWI343188B publication Critical patent/TWI343188B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/07Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop using several loops, e.g. for redundant clock signal generation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • H03L7/23Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers
    • H03L7/235Nested phase locked loops
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4305Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

九、發明說明: 【發明所屬之技術領域】 [0001】本發明係關於一種位於一數位傳輸系統内之時脈產生器, 尤其是有關於一種具有一相位鎖相迴路電路之時脈恢復電路。 【先前技術】 [00021有眾多資料傳輸標準提供給家用裝置採用,舉例而言,射 頻(Rp)電纜係將訊號由天線傳輸至電視,s_視訊(s_Vide〇)則是另— 種傳輸電視訊號之資料傳輸標準。亦有其他種傳輸具有分離顏色 成分之電視訊號的資料傳輸標準。上述資料傳輸標準皆使用類比 波开/之型式來傳輸寅料。具本領域之技術者普遍明白使用類比波 形之型式來傳輸資料乃會有雜訊產生。 [0003】為了克服這種缺點,數種數位介面已被開發出,譬如是數 位影像介面(Digital Visual Interface; DVI),或是高解析度多媒體界 面(High-Definition Multimedia Interface; HDMI)。HDMI 是首先有 能力載送未經壓縮之高解析度影像訊號、壓縮或未經壓縮之多頻 道聲音訊號,以及智慧型格式或普通資料之介面。HDMI之規格 可與DVI逆向相容(Backward Compatible)。此外,HDMI介面也廣 極力使其產品免受剽竊之電影製作人的高度偏好。HDMI亦允 許使用者僅需使用單一遙控器即可控制多個消費者電子裝置。 I343188 [0004】若欲在兩裴置間以數位的方式來溝通資料,則必須具備準 確的時脈以使資料訊號彼此同步。接收裝置内通常設置著一種時 脈恢復電路,這種時脈恢復電路係用以自一傳輸裝置接收該時 脈,產生一内部時脈,並且使該内部時脈與所接收之該時脈彼此 同步。如此一來,該接收裝置即能夠無錯誤地處理所接收到的資 料。依據HDMI規格,一時脈恢復電路不僅需要使一所接收之影 像時脈達到同步,還必須根據上述接收到的影像時脈與數個定義 參數來萃取出一聲音時脈,其中該等定義參數譬如為週期時間戳 記(Cycle Time Stamp; CTS)以及一因子參數 n。 [0005】 HDMI^準的授權代理機構— HDMI Licensing. LLC公司於 西元二零零五年八月所發佈之高解析度多媒體界面規格第12版 的第75至79頁中,對聲音樣本時脈之獲得與再生加以定義,在 此將其納作參考文件。 ί〇〇〇6】第1圖係顯示一種依據前述111)]^1規格的聲音時脈產生模 型。一來源裝i 11係將最小化傳輸差分訊號(Tra_issi〇n Minimized Differential Signalings TMDS)或影像時脈傳送至一接收 裝置12,並且同時-參數CTS以及-參數關於_聲音時脈再生 封包之内部而由來源裝置11傳送至接收裝置12。於某些影像來源 裝置中,聲音與影料脈餘簡步,並且這兩種喊之間係存 在著一種有理數(即整數除以整數)關係。在另一種情況中,聲音及 7 1343188 置12亦能 影糾脈則可能彼此不同步。根據Η_規格,接收裝 藉由萃取出兩訊號間之分數_而於這種環境中運作。 來’ η首_#彡像_—聲靖時__ _數關係,其中fs為-聲音樣本比率。來源裝置12係包括一
暫存器15、一除法器13,以及一計數器14,A 具中该暫存器15係
用以存放上述之參數N,該除法⑽雜上鱗音參考時脈除以 參數N,从魏ϋ⑷細影料脈祕縣計算轉法運算後 之聲音參考_之週期。兩時脈間之準確關係乃如以下所述:
[0008] 128*fs=fTMDS clock*N/CTS 丨_1來賴S 11係制上朗DM1騎⑽分子及分母傳送至 接收裝置接收裝置12之時脈恢復電路係包括一除法器㈣ 頻率乘法„ 17。雜法器16係將進來的影像(即丁廳s)時脈除 鲁以參數CTS ’接著該頻率乘法器1?係將經除法運算後之影似即 TMDS)訊韻頻率增加為原先頻率之心。最後,即獲得盘再生 -頻率落於-聲音解範_且與難收之影像時朗步之時脈 【00101第2圖係顯示一運用N值及CTS值而實現聲音時脈再生功 能之選擇性架構。上述之頻率乘法器17於此圖中係以一傳統鎖相 迴路電路取代,其中該鎖相迴路電路係包含-相位偵測器21、一 低m 22 壓控振盪器(v〇ltage c〇咖制 〇scillat〇r; vc〇) 23以及除法杰24。具本領域之技術者普遍明瞭此傳統鎖相迴 1343188 路電路能夠再生-同步時脈,在此故而省略此傳_相迴路電路 之詳細運作過程。 [0011】如上述HDMI規格之第76頁所述,因時脈不同步之故,參 數cts的變動會產生大的顫動(Jitter)。縱使hdmi規格曾經建議 數種N值及CTS值,仍難以獲得低顫動的聲音訊號。舉例而言, 為了從-頻率為25,2MHz的影像時脈獲得一頻率為32咖的聲音 ❿日寺脈’如果參數N之值依HDMI規格建議而為侧,則參數 即為25,200。所接收到的影像(TMDS)時脈係先於接收裝置η中 被除以參數CTS而降至腦z,繼而進入鎖相迴路電路。 [0012】在具有如此低的輸入頻率(即1KHz)下,鎖相迴路電路無法 自我調整。相位_器21 _到相位變動並迫使低通遽波器 轉換期電壓位準,方以使vc〇 23能夠將一回授時脈經過除法器 Μ而傳达至相位制器2卜從而更新一輸出訊號,其中該輸出訊 號係與該輸入訊號(即頻率為1ΚΗζ之時脈)相同步。在具有如此低 ^輸入頻率下,鎖相迴路電路每1ms自我調整—次77咖即等於 IKHz時脈之週期。如此一來相迴路電路僅能緩慢地調整 其相位.,雜訊可能於這lms的等待時間内於外部或内部累積’結 果即無法輕易達到HDMI規格中1〇〇〇ppm的精確要求。- [0013】根據HDMI規格,上述接收裝置12内之時脈恢復電路的選 擇! 生木構係無法提供出一種低顫動的時脈恢復電路。因此,本發 9 1343188 明之目的在於提供一種穩定且能符合HDMI規格所定義要求之時 脈恢復電路。 【發明内容】 [0014]依據本發明之一實施例’係提供一種時脈再生器,其包括: 鎖相迴路電路,其用以接收一晶體時脈(Crystal clock)並再生一 聲音時脈、—恢復電路,其用以接收一影像時脈並且比較將該聲 • 音時脈與該影像時脈而產生一恢復參數、一晶體振盪器,其用以 產生泫晶體時脈,以及一追蹤電路,其接收一週期參數並比較該 恢復參數與該週期參數以調解該晶體振盪器之該晶體時脈。 [0015】上述晶體時脈之頻率係可藉由該追蹤電路來作調整。此頻 . 率可於該週期參數小或大於該恢復參數時來作調整。為了獲取一 較精確的辭,追職路累計職復參數及該·參數間的比較 結果,從而調整該晶體振盪器之該晶體時脈。 一種時脈再生器,其包
該晶體振盪器之該晶體時脈。 【0016】依據本發明之另—實關,係提供一 括-時脈輸出、-時脈輸人、—晶體時脈、 用以接收該晶體時脈並再生該時脈輸出、一 188 ’依據本發明之另—實施例,係提供—種設置於—摩系 内之接收衣置,其包括:―影糾脈及—週期時間參數、-振 蘯器,其用以產生—時脈訊號、—鎖相迴路電路,翻以根據該 晶體時脈而再生—聲音職、—雜器,其以該影像時脈為基礎 而卒取出鱗音時脈喊,以及—追縱電路,其用以比較該計數 裔之比較結果與該週期時間參數,並^改變該振盪器之該晶體時 脈。 【0018】依據本發明之另一實施例,係提供一種供一肋n統内 之一接收裝置所使狀雜恢復方法,财法包括以下步驟·接 收-影像時脈以及-週期時間參數,產生—晶體時脈,根據該晶 體時脈而再生-聲音時脈,其t該聲音時脈之相位倾該晶體時 脈彼此同步,⑽影料脈為顧而萃取出鱗音時脈,以及比 較所萃取出之週期與該職時間參數,以及根據所萃取週期與週 /月時間參數間之比較結果來改變該晶體時脈。· 【實施方式】 [0019】本發㈣提供—種設於—f㈣輸祕_關準確追縱 一時脈輸人並且再生—恢復時脈輸出之方法以及裝置。 _0]第3 _顯示本發明所提供之—聲音時脈再生器之—實施 例’该聲音時脈再生器係能使用參數TMDS—CTs及N而由—影像 日Λ TMDS—CLK來恢復-聲音時脈(128*Fs)。該聲音時脈再生器 1343188 係包括一鎖相迴路電路、一恢復電路、一晶體振盪器,以及—追 蹤電路38。晶體振盪器31係產生一晶體時脈,舉例而言,係 24.576MHz。所產生的晶體時脈係可於一頻率範圍内調整。在—實 施例中,晶體振盪器31可為—數位控制晶體振盪器,或可為—類 比控制晶體振盪器,舉例而言,如一壓控振逵器。 [0021]上述之時脈再生器係更包括一時脈除法器32,其係將晶體 • 振盪杰31所產生的晶體時脈除以一參數Μ,而該參數M係—接 近參數TMDS—CTS讀值。時脈再生器不僅接收影像時脈 TMDS_CLK,亦接收兩參數TMDS—c丁s及N,方以產生所預期 •的聲音時脈(128*Fs)。參數TMDS—CTS與N係代表影像時脈 ™°S-CLK與聲音時脈⑽*Fs)間之分數關係。聲音時脈⑽*Fs) 通常介於1MHz至l〇OMHz之頻率範圍内,其巾&係代表聲音樣 本比率。舉例而言,如果該聲音樣本比率係32KHz,所需之聲音 • 時脈即約為4MHz ;另舉一例’如果該聲音樣本比率係192kHz, 所需之聲音時脈即約為24MHz。 陶影像時脈TMDS—CLK與所產生之聲音時脈⑽啊兩者間 之分數關可使用下式來描述: [0023] 128*Fs=fTMDS clk*n/xmds_ cts 鎖_路電_接收雜除法運算後之晶體_並繼而再 生違聲音時脈〇職在此實施例中,鎖相迴路電路係包括— 12 1343188 PFD/CP(相位’侧器/電荷泵㈣哪加啊㈣Deteegcharge Pump))33、VC0(磨控振堡器(Voltage Controlled 〇scailIator))34 以及-迴路除法器35。普遍皆知,鎖相迴路電路係對輸入時脈與 所再生之輸出兩者間的相位予以調整。vc〇 34係依據一來自 PFD/CP 33之參考電壓來調整聲音時脈(i μ *Fs)。聲音時脈⑽ 在經迴路除法器35施以除法運算後,即成為傳送至pFD/cp33之 -回授訊號,其巾鱗除法器35之除㈣根齡數N來決定。 丨0025】此外’ _迴路電路亦可朝其他技術來達断脈再生之 功能。在此實施例中,鎖相迴路電路係使用整數N頻率合成器之 結構。然而’鎖相迴路亦可採时數1^頻率合成器之結構。更舉 -例,鎖相迴路電路亦可採用多模(M‘m〇dulus)分數N或多相 (Multi-phase)分數N頻率合成器之結構,使得N即使為一分數參 it > ° ^ 限為整婁t。在特定之貫施例中,鎖相迴路電路亦可採用一 Sigma-Delta 型調變器(Sigma_Deita M〇duiat〇r)w實現上述分數 n 之 頻率合成功能。 [祕】恢復電路係⑸^復除㈣36以及—週麟間計數器 電路係射口^週期時間戮記APLL_CTS給追: 恢復除法器36係將所再生的聲音時脈(128*Fs)除以參數 N。週期時間計數器37係接收影像時脈TMDS—clk,繼而將經除 法運算後之聲音咖及影像雜TMDS—CLK兩相之關係萃取 1343188 出來舉例由於影料脈了腦―為較快之時脈,因此 週期時卩_心仰錄咖獅S—C則作—基礎時脈, 用以計算經除法運算後之聲麵脈的時脈週期。 丨I追&電路38係接收所再生(或恢復)之週期時間戮記 APLL—CTS與週期時間戳記tmds_cts。週期時間參數
TMDS—CTS係-由其他裝置所傳輸之參考參數,其乃伴隨著來數 N及影像時脈TMDS—CLK。所再生之週期時間戳記ApLL_cTs 係-再生參數’其絲自上述肋萃取影_脈了则―CM及再 生聲音時脈(128*Fs)兩者間關係的恢復電路。因此,捣若再生聲音 時脈(128*Fs)與影像時脈TMDS_CLK不與參考參數丁刪―m 及N相對應,則再生之週期時間戳記AppL—cts會轉變為一異於 參考時脈戳記TMDS—CTS之數值。 【0028]追蹤電路38係輸出一控制訊號丽E至晶體振盪器3卜晶 體振盪益31所產生之晶體時脈頻率係根據參考週期時間戳記 TMDS—CTS及再生週期時間戳記apll—cts來作調整。在一實施 例中,b曰體振盈器31係一數位控制振盡器,以及追縱電路%係 輸出至J/一數位机说以控制晶體振盡器31,其中該數位訊號可代 表整數或一4數。在另一貫施例中,晶體振盈器31係一類t匕控 制振盪器’以及追蹤電路係輸出至少一類比訊號以控制晶體振盡 器31 ’其中該類比訊號可為至少一電壓訊號或電流訊號。 14 1343188 [00291如此—來乂復電路與追縱電路 ㈣概蝴峨==時:: 確韻再生之聲音時脈(1卿㈣影像時脈 -兩者_ _關依齡考參數TMDS—阳及n。
闕第侧CST追料脈之議,其係包括晶體時 良之粗调(C〇arsetune)操作與細調(fmetune)操作。在一實施例中, 一 CTS追縱方法係包括—粗調步驟與—細調步驟。在該粗調步驟 中’如果參考週期時間戳記TMDS—CTS大於所產生之週期時脈戳 Z APLL—CTS ’則APLL—CTS追蹤電路38將控制訊號FINE減―。 反之’如果參考週期時間戳記TMDS—CTS小於所產生之週期時脈 戮》己APLL—CTS ’則APLL_CTS追縱電路38將控制訊號加 一。粗調步驟可以頻繁地執行,以使所產生之聲音時脈(128*Fs) 能受監控而不偏離正確的聲音頻率。 [0031】有時候’所產生之週期時間戳記APLL—CTS與參考週期時 間戳記TMDS—CTS之數值相近’此意謂所產生之聲音時脈(丨28*Fs) 係位於影像時脈TMDS一CLK之細微範圍内。於某些情況下,所產 生之週期時間戳記APLL_CTS與參考週期時間戳記TMDS_CTS 間之擾動現象會導致不穩定的問題。有鑑於此,細調步驟能提供 一個折衷辦法。在一實施例中’追縱電路38係累計所產生之週期 時間戳記APLL_CTS之最低效位元(the Least Significant Bit)以及 累計參考週期時間戳記TMDS_CTS之最低效位元達一特定時 1343188 間。追蹤電路38繼而可根據下述(1乂2)兩者間之比較結果來增加或 減少控制訊號FINE : (1)所產生週期時間戳記APLL_CTS之最低 效位元APLL_CTS[0]之累計值apll—CTS—ACC以及(2)參考週期 時間戳記TMDS—CTS之最低效位元TMDS一CTS[0]之累計值 TMDS_CTS_ACC。在一較佳實施例中,該特定時間係至少半毫秒。
【0032】第5圖係顯示本發明所提供之粗調與細調步驟之一實施 例。在此實施例中,係假設時脈再生器執行六個調節步驟S1至 S6。一般而5 ’此六步驟發生之順序可為S1、%、幻、S4、S5 以及S6。由於調節步驟S1、S2、S3以及弘位於粗調範圍内因 此控制訊號ΠΝΕ會依據細麵之峨結絲作雜。而當調節 步驟位於細雛®㈣’由於控制魏FINE之最小解析度無法辨 遇步驟S5及S6之差別’因而控制訊號簡£無法被適當地調整。 【0033]第6 ϋ係顯示本發日骑提供之粗調與細調步驟之另一實方 例於時間點tl及t2,粗調步驟係於參考週期時間戮記顶DS〜ct 及所f生之週期時間戳記APLL-CTS兩者互異時執行以調節晶I 而於時間點t3及t4 ’細調步驟係於參考週期時間戳t CTS騎產生之職記胤―⑺喊相等或相^ 日,订以調節晶體振盪器。當細調步驟執行時,可採用種種^ 舉例而言,時間點t4及〇間的時間間隔可比時間點t S的時間間隔來得長’其中該時間間隔可約為1毫秒。 1343188 ⑽34丨根據一實施例,一 HDMI(高解析度多媒體界面(High Definition Multimedia Interface))系統之-接收裝置可使用一種具 有精確追蹤機制之時脈再生器、。此時脈再生器係包括—振盡器、 公鎖相迴路電路、—計數器’以及一追縦電路。計數器係接收-+、象τ脈以及週期時間參數,繼而依據該影像時脈而萃取出一 ,音時脈之週期。鎖相迴路電路之輸人係_由該振盪器所產生之 •晶辦脈。追縱電路翁計數騎萃取之職朗接收之週期時 間參數相比較’並隨之改變減器之晶體時脈之頻率。 [〇〇35】此時脈再生11可更包括—職時間除法於上述晶 =:進入鎖相迴路振盪器之前根據該週期時間參數而對該晶體 二、執仃除法運算。此外,追縱電路可更包括—累加器,用 计週期時間參數與所萃取週期兩者間之差值。舉* ' 期:間參數與所萃取週期採用數位位元來表示,則累二器 # 母-最低效位元,以能達到精確之頻率控制。如此士立 波即被再生出來並且與影像訊號相同步。 A聲曰Λ 雖然本發明已續佳實施例揭露如上, 本發明,任何熟纽技藝者,在猶離本發明用以限定 當可作些許之更動與潤飾,因林發明之保護範:=範圍内, 請專利範ϋ所界定者鱗。 W後附之申 17 【圖式簡單說明】 丨】根據本&明的各種特點,功能,實施例皆可以從上述的詳 、田兄月啊參考關而更容易的瞭解,該參考附圖包含: [00381第1目軸⑽聰赌所揭示之—聲音雜產生模型; [0039]弟2圖係顯示hdmi賴i夂. 現格所建峨之接收裝置之一時脈恢復 ^ 電路之選擇性架構; [〇〇调第3圖係_示本發明所提供之由—影像時脈來恢復一聲音 時脈之一實施例; ^丨:1第4圖係顯示本發明所提供之- CST追蹤時脈之演算法之 • 實&例’其係包括晶體時脈之粗罐作與細調操作; 1=第5®麵蝴_供咖肖_㈣之—實施例; • ⑽ [0〇43]第6㈣齡本發贿提供之粗軸細調轉之另施 例。 、 【主要元件符號說明】 η:來源裝置 12 :接收裝置 13 :除法器 14 :計數器 18 1343188 15 :暫存器 16 :除法器 17 :頻率乘法器 21 :相位偵測器 22 :低通濾波器 23 :壓控震盪器 24 :除法器 31 :晶體振盪器 32 :除法器 33 :相位頻率偵測器/電荷泵 34 :壓控震盪器 35 :除法器 36 :恢復除法器 37 :週期時間計數器 38 :追蹤電路 CTS :參數 FINE :控制訊號 Μ :參數 Ν :參數/因子 TMDS_CLK :影像時脈 TMDS CTS :週期時間戳記 19 1343188
TMDS__CTS[0] : TMDS_CTS 之最低效位元 TMDS—CTS—ACC : TMDS—CTS[0]之累計值 APLX—CTS :恢復週期時間戳記 APLL_CTS[0] : APLL CTS 之最低效位元 APLL—CTS—ACC : APLL_CTS[0]之累計值 20

Claims (1)

1343188 中華民國發明專利申請案第〇96]3丨947號 中華無興!m 十、申請專利範園: L—年片日f正本 L 一種具精確追蹤機制之聲音時脈再生器,其係供一高解析 度夕媒體界面(High-Definition Multimedia Interface; HDMI)接收 裝置使用,其中該HDMI接收裝置係接收一影像時脈 CTMDS_CL1C)、一週期時間戳記(TMDS-CTS),以及一因子 (N),該聲音時脈再生器包括:
—除法器,用以對一晶體時脈之頻率進行除法運算; —鎖相迴路電路,用以產生一聲音時脈,並對一回授時脈執行 相位鎖定’其中該回授時脈係藉由將該聲音時脈除以該因子(N) 而獲得; 一恢復電路,用以使用該影像時脈(丁MDS—CLK)而產生一恢復 週期時間戳記(APLL_CTS); —數位控制晶體振盪器,用以產生該晶體時脈;以及
一追蹤電路,用以比較該恢復週期時間戳記(APLL—CTS)之值與 該週期時間戳記(TMDS—CTS)之值,以調節該晶體振盪器之該 晶體時脈。 2.如申請專利範圍第1項之具精確追蹤機制之聲音時脈再生 器,其中當該週期時間戳記之值小於該恢復週期時間戳記之值 %,该晶體時脈之頻率係增高。 3·如申請專利範圍第1項之具精確追蹤機制之聲音時脈再生 器,其中當該週期時間戳記之值大於該恢復週期時間戳記之值 21 丄343188 %,该晶體時脈之頻率係降低。 4.如中請專利範圍第丨項之具精確追蹤機制之聲音時脈再生 f ’其中該恢復電路係包括—恢麟法ϋ及-職時間計數 =概復除法器係接收該聲音時脈並且將該聲音時脈進 運昇而成為一較慢之時脈訊號。 ^如申凊專利範圍第卜員之具精確追縱機制之聲音時脈再生 裔’其中該數位控制晶體振蘯器係包括一除法器。
6器,々Γ物彳細第1項之具精確追_彳之聲音時脈再生 =其中雜縱電路係累計該恢復職時_記值與該週期時 之啸結果,並且調_位__器之該 哭t申請翻範圍第】項之具精確追_制之聲音時脈再生 為,/、中該追蹤電路係執行: i)分別累計該恢復週期時間戮記值之最低效位元 與该週期時間戳記值之最低效位元達至少半毫 鲁 秒; 2)比較該累計結果;以及 )依據4比較結絲調紅述之數位控制晶體振 盤器之該晶體時脈。 8·—種具精確追縱機制之聲音時脈再生器,包括: 一時脈輪出; 22 一時脈輸入; 一鎖相迴簡路,_魏邮_脈並再找時 -萃取電路,㈣級,姆 = 脈輸入以產生—第—比率參數; _與该時 一晶體振盈器’用以產生該晶_脈;以及 一调整電路’用以接收—第二比率參數,並且 二比率參數關整該晶體缝II之該晶斷脈。弟—及弟 9.如申料利範圍第8項之具精確追縱機制 ==三比率參數為基礎以降低該時脈輸二頻 使用該時:U軸龜解之時脈輸出以及 =如申請專利範圍第8項之具精確追縱機制之聲音時脈再生 器,其中該Μ振係由_整電路以數位方式來控制。 如申請專利範圍第8項之具精確追賴制之聲音時脈再生 器,其中該調整電路係執行·· 〇分別累計該第-比率參數之最低效位元與第二 比率參數之最低效位元達至少半毫秒. 2) 比較該累計結果;以及 3) 依據该比較結果來調節上述之晶體振盪器之該 1343188 晶體時脈。 12.如申請專利範_項之具精確追_制之聲音時脈再生 器,其中軸整電路於織雜魏絲之姑糾脈之前, 係累計該第—轉參數顧第二比特_之差職至少半毫 13.如申請專利範圍第8項之具精破追縱機制之聲音時脈再生 器,其中該鎖相迴路電路係包括—她頻率偵測器、—電荷系、 一壓控震盪器’以及一除法器。 二如申請專利範圍第8項之具精確追縱機制之聲音時脈再生 器,其中δ亥晶體振逢器係包括一頻率除法器。 15. -種接收裝置,其係用於一高解析度多媒體界面 (High-Definition Multimedia Interface; HDMI)系統中,包括· 一影像時脈及一週期時間參數; 一振盪器,用以產生一晶體時脈; 一鎖相迴路電路’用以根據該晶體時脈而再生一聲音時脈. 一計數器,用以以該影像時脈為基礎而萃取出該聲音時脈之週 期;以及 一追蹤電路,其用以比較該計數器所萃取出之週期與該週期時 間參數,並且改變該振盪器之該晶體時脈。 16.如申請專利範圍第〗5項之接收裝置,其中該振盪器係包括
24 範_ 15狀接《置,射_數器係包括 ,二Γ於該計數器萃取該聲音時脈之週期前,該除法 »係以忒衫像時脈為基礎而對該聲音時脈執 ;::申請專利範圍第15項之接收裝置, 一累加器’翻以斷騎萃取之職與該觸時間袁數之 間的差值。 " ^如申請專利範圍第18項之接收裝置,其中當該所萃取之週 期時間參數相等時,該追縱電路係根據該累加器之累 。十結果以改變該振盪器之該晶體時脈。 ’、 =一種聲音時脈恢復方法,其係用於—高解析度多媒體界面 lgh-Definit_ultimedia Jmerface; H_系統之一接收裝 置,包括. 接收一影像訊號及一週期時間參數; 產生一晶體時脈; 根據,體時脈以再生—聲音時脈,其愧聲音時脈之相位係 與3玄晶體時脈相同步; 以該影像時脈絲礎來萃取該聲音時脈之週期; 比較該萃取得之週期與該週期時間績·以及’ 根據該萃取得之週期與該週期時間_之該比較結果來改變 該晶體時脈。 1343188 士申明專利h圍第2〇項之聲音時脈恢復方法,更包括下述 步驟: 於卒取出5亥聲音時脈之拥直日 音時脈執行料運算;=⑽影像時脈域礎來對該聲 田亥所萃取之績麵_間倾相 週期與該週期時間參數之間的差值。、’累計該萃取得之 1343188 87002088-002062 Hui-Min Wang 1/3
15 第1圖
12
第2圖 1343188 87002088-002062 Hui-Min Wang 2/3
第3圖 TMDS CTS
1343188 87002088-002062 Hui-Min Wang 3/3 控制訊號
最小解析度
A S1 • S2 * S3 ! • ί S4 i • ί J I j S5 ί · 1 ί ! 1 j j -^ 細/粗 粗調範圍 調範ffl
粗調步驟
細調步驟 -1-1-1~~^時間 t1 t2 t3 t4 第6圖
TW096131947A 2007-06-04 2007-08-28 Audio clock regenerator with precisely tracking mechanism, receiving apparatus, and audio clocl restoring method TWI343188B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/757,829 US8063986B2 (en) 2007-06-04 2007-06-04 Audio clock regenerator with precisely tracking mechanism

Publications (2)

Publication Number Publication Date
TW200849827A TW200849827A (en) 2008-12-16
TWI343188B true TWI343188B (en) 2011-06-01

Family

ID=40088185

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096131947A TWI343188B (en) 2007-06-04 2007-08-28 Audio clock regenerator with precisely tracking mechanism, receiving apparatus, and audio clocl restoring method

Country Status (3)

Country Link
US (1) US8063986B2 (zh)
CN (1) CN101321294B (zh)
TW (1) TWI343188B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI325275B (en) * 2006-07-26 2010-05-21 Realtek Semiconductor Corp Method applied in multimedia interface for generating audio clock
WO2008129816A1 (ja) * 2007-03-28 2008-10-30 Panasonic Corporation クロック同期方法
JP5167714B2 (ja) * 2007-07-30 2013-03-21 ソニー株式会社 データ送受信システム、データ中継装置、データ受信装置、データ中継方法、データ受信方法
US7940879B2 (en) * 2007-10-12 2011-05-10 Aptina Imaging Corporation Method and system of detecting and locking to multi-standard video streams
US8441575B2 (en) * 2007-12-27 2013-05-14 Himax Technologies Limited Audio clock regenerator with precise parameter transformer
KR101545318B1 (ko) 2008-10-16 2015-08-18 삼성전자주식회사 멀티미디어 소스에서의 클록 생성 방법 및 데이터 전송 방법
TWI424716B (zh) * 2009-02-25 2014-01-21 Novatek Microelectronics Corp 用於一最小化傳輸差分訊號傳輸系統之一接收器中的訊號偵測方法及其相關裝置
JP5254376B2 (ja) * 2010-01-29 2013-08-07 パナソニック株式会社 再生装置
US8811555B2 (en) * 2010-02-04 2014-08-19 Altera Corporation Clock and data recovery circuitry with auto-speed negotiation and other possible features
US8391105B2 (en) * 2010-05-13 2013-03-05 Maxim Integrated Products, Inc. Synchronization of a generated clock
US8761327B2 (en) 2011-06-14 2014-06-24 Intel Corporation Rational clock divider for media timestamps and clock recovery functions
RU2523188C1 (ru) * 2013-04-09 2014-07-20 Закрытое акционерное общество "Научно-производственная фирма "Микран" Синтезатор частот
TWI615700B (zh) * 2015-10-14 2018-02-21 慧榮科技股份有限公司 時脈校正方法、參考時脈產生方法、時脈校正電路以及參考時脈產生電路
TWI720153B (zh) * 2016-03-29 2021-03-01 日商新力股份有限公司 送訊裝置、送訊方法、收訊裝置、收訊方法及收送訊系統
DE102017123319A1 (de) * 2017-10-09 2019-04-11 Sennheiser Electronic Gmbh & Co. Kg Verfahren und System zur Erfassung und Synchronisation von Audio- und Videosignalen und Audio/Video-Erfassungs- und Synchronisationssystem
US10593368B2 (en) * 2018-01-15 2020-03-17 Yamaha Corporation Audio device which synchronizes audio data
US10862505B1 (en) 2020-02-27 2020-12-08 Nxp Usa, Inc. Arbitrary rate decimator and timing error corrector for an FSK receiver

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7088398B1 (en) * 2001-12-24 2006-08-08 Silicon Image, Inc. Method and apparatus for regenerating a clock for auxiliary data transmitted over a serial link with video data
US7792152B1 (en) * 2004-06-08 2010-09-07 Owlink Technology, Inc. Scheme for transmitting video and audio data of variable formats over a serial link of a fixed data rate
US20060209892A1 (en) * 2005-03-15 2006-09-21 Radiospire Networks, Inc. System, method and apparatus for wirelessly providing a display data channel between a generalized content source and a generalized content sink
JP2007150855A (ja) * 2005-11-29 2007-06-14 Toshiba Corp 受信システム
US20070291856A1 (en) * 2006-06-20 2007-12-20 Radiospire Networks, Inc. Clock regeneration system and method for wireless media content delivery systems
TWI325275B (en) * 2006-07-26 2010-05-21 Realtek Semiconductor Corp Method applied in multimedia interface for generating audio clock
CN101502036B (zh) * 2006-08-10 2013-03-27 松下电器产业株式会社 半导体集成电路和具有该电路的发送装置
TWI347093B (en) * 2006-09-08 2011-08-11 Realtek Semiconductor Corp Generating audio clock generator and related method applied in multimedia interface
US7729874B2 (en) * 2006-11-02 2010-06-01 Redmere Technology Ltd. System and method for calibrating a high-speed cable
US20080133249A1 (en) * 2006-11-30 2008-06-05 Hashiguchi Kohei Audio data transmitting device and audio data receiving device
US7956856B2 (en) * 2007-02-15 2011-06-07 Parade Technologies, Ltd. Method and apparatus of generating or reconstructing display streams in video interface systems
WO2009013860A1 (ja) * 2007-07-23 2009-01-29 Panasonic Corporation デジタルpll装置
JP5167714B2 (ja) * 2007-07-30 2013-03-21 ソニー株式会社 データ送受信システム、データ中継装置、データ受信装置、データ中継方法、データ受信方法
US8441575B2 (en) * 2007-12-27 2013-05-14 Himax Technologies Limited Audio clock regenerator with precise parameter transformer
KR101566417B1 (ko) * 2008-08-29 2015-11-05 삼성전자주식회사 전압제어 발진기, 위상 고정 루프 회로, 클럭 생성기 및 에이치디엠아이 송신기의 파이
US8861669B2 (en) * 2009-09-30 2014-10-14 Synaptics Incorporated Stream clock recovery in high definition multimedia digital system

Also Published As

Publication number Publication date
US8063986B2 (en) 2011-11-22
TW200849827A (en) 2008-12-16
CN101321294B (zh) 2010-07-14
US20080298532A1 (en) 2008-12-04
CN101321294A (zh) 2008-12-10

Similar Documents

Publication Publication Date Title
TWI343188B (en) Audio clock regenerator with precisely tracking mechanism, receiving apparatus, and audio clocl restoring method
US8441575B2 (en) Audio clock regenerator with precise parameter transformer
US9768949B2 (en) Method of establishing an oscillator clock signal
JP4618960B2 (ja) クロック回復
TWI338456B (en) Hybrid phase-locked loop
WO2006010157A2 (en) Locking display pixel clock to input frame rate
WO2011041559A1 (en) Stream clock recovery in high definition multimedia digital system
US8977884B2 (en) Shared-PLL audio clock recovery in multimedia interfaces
TWI451763B (zh) 可生成音訊參照時脈之收訊裝置
US7599462B2 (en) Hybrid analog/digital phase-lock loop with high-level event synchronization
JP4758506B2 (ja) クロック同期方法
CN106341127B (zh) 一种视频时钟恢复的方法和装置
JP3848325B2 (ja) 分数分周シンセサイザおよび出力位相の同期化方法
EP2153523B1 (en) Frequency synchronization
US9143135B2 (en) Fractional frequency divider circuit
JP5323977B1 (ja) クロック再生装置及び方法
JP2013187724A (ja) データ受信回路、データ受信装置、情報処理システムおよびデータ受信方法
KR101582171B1 (ko) 직접 디지털 주파수 합성기를 이용한 디스플레이포트 수신단의 비디오 클럭 생성 구조
WO2009010891A1 (en) A method and a device for data sample clock reconstruction

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees