TWI327447B - Method of fabricating a thin film transistor - Google Patents

Method of fabricating a thin film transistor Download PDF

Info

Publication number
TWI327447B
TWI327447B TW095138022A TW95138022A TWI327447B TW I327447 B TWI327447 B TW I327447B TW 095138022 A TW095138022 A TW 095138022A TW 95138022 A TW95138022 A TW 95138022A TW I327447 B TWI327447 B TW I327447B
Authority
TW
Taiwan
Prior art keywords
layer
film transistor
thin film
patterned
transistor according
Prior art date
Application number
TW095138022A
Other languages
English (en)
Other versions
TW200820820A (en
Inventor
Chuan Yi Chan
Chun Yen Liu
Chang Ho Tseng
Original Assignee
Chimei Innolux Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chimei Innolux Corp filed Critical Chimei Innolux Corp
Priority to TW095138022A priority Critical patent/TWI327447B/zh
Priority to US11/975,038 priority patent/US20080087889A1/en
Publication of TW200820820A publication Critical patent/TW200820820A/zh
Application granted granted Critical
Publication of TWI327447B publication Critical patent/TWI327447B/zh
Priority to US13/028,194 priority patent/US20110134045A1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1237Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a different composition, shape, layout or thickness of the gate insulator in different devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1229Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with different crystal properties within a device or between different devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • H01L27/1281Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor by using structural features to control crystal growth, e.g. placement of grain filters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1296Multistep manufacturing methods adapted to increase the uniformity of device parameters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)
  • Thin Film Transistor (AREA)
  • Recrystallisation Techniques (AREA)

Description

1327447 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種電激發光元件之製造方法,且 特別有關於一種薄膜電晶體之製造方法。 【先前技術】 一般而言,薄膜電晶體主要包括非晶矽薄膜電晶體 與多晶矽薄膜電晶體。習知電激發光元件顯示器 (electroluminescent device display)之陣列基板可以區分 為發光區與電路區’而陣列基板的製造方法主要包括. 形成薄膜電晶體(thin film transistor; TFT)、形成晝素電 極、以及形成有機發光二極體。其中,薄膜電晶體的製 程通常包括下列步驟:在基板之整個表面上形成緩衝 層、多晶石夕層、閘極絕緣層、閘極、層間介電層。在薄 膜電晶體完成之後,接著形成晝素電極,且此晝素電極 與薄膜電晶體呈電性連接。之後,再於發光區上形成透 明陽極、有機發光層、以及反射式陰極,而完成電激發 光元件的製作。通常,多晶矽薄膜電晶體製程中包含一 準分子雷射退火(excimer laser anneal; ELA)步驟,以 將緩衝層上之非晶石夕層轉化為多晶石夕層,而形成多晶石夕 薄膜電晶體。 然而,由於準分子雷射退火(excimer laser anneal; ELA )步驟所製作出之薄膜電晶體(例如,用於驅動之 薄膜電晶體(driving TFT ))具有很大的電子移動率 0773-A31972TWF;P2005125 ;forever769 6 1327447 f W _,因此會導致每—個子畫素之發光亮 度白不-致’而產生顏色不均(Mura)的缺陷。 因此業界亟需-種可以解決上述問題的電激發光元 【發明内容】
有鑑於上述問題’本發明幾個較佳實施例係藉由择 加保護膜(P喻etiGn fllm)的方式,以改善薄^ 間電性差異過大的問題。而且,藉由增加保制的方式 可以使用較小的通道長度(ehannel length)而提 率。 …本發明-較佳實施例係提供一種有㈣激發光元件 的,、方法’包括.提供—基板’該基板包括-第-元 件區域與-第二疋件區域;形成—非晶石夕層於該基板上 方;形成-保護膜於該第二元件區域内之部份該非晶矽 層上方;對該非晶%層進行—準分子雷射退火製程,以 將該非晶石夕層轉化為—多晶石夕層;移除該保護膜;以及 圖”曰曰矽層,以在該第一元件區域形成一第一圖 ^夕日日石夕層,及在該第二元件區域形成一第二圖案化 广=矽層,其中該第一圖案化多晶矽層之晶粒尺寸大於 該第二圖案化多⑽層,藉此形成—有機電激發光元件 本孓明另一較佳實施例係提供一種有機電激發光元 件的製造方法’包括:提供—基板,該基板包括—第— 一牛區域與—第二元件區域;形成一第一、第二圖案化 〇773-A31972TWp;p2〇〇5l25;f〇rever769 7 1327447 第二元件區域上方;形成-保護膜 案化非晶矽層進弁_ .仓、 弟一圖 -、第m 準/刀子雷射退火製程,以將該第 曰#—ff ^層轉化為—第―、第二圖案化多 J二第—圖案化多晶矽層之晶粒尺寸大於該 第一圖案化多晶石夕層,藉此形成一有機電激發光元件。 本發明又一較伟痒:# γ丨及4θ 件的製造方法,包有機電激發光元 括.美供一基板,該基板包括一第一 第二;件第二元件區域;形成一圖案化保護膜於該 化保護膜二上方」形成—非晶石夕層於該基板與該圖案 浐…、,對該非晶矽層進行-準分子雷射退火製 ::::該非r層轉化為-多晶㈣;以及圖案2 :二及在該第二元件區域形成-第二圖 圖案化多㈣,藉此形成一有機電激發二… ^上所述’本發明較佳實施例之方法可以改善薄膜 電曰曰體間電性差異過大的問題、提高開口率,並合 增加製程之複雜度。 、不曰 【實施方式】 第1圖係繪示-主動矩陣式有機電激 個畫素之等效電路圖。值得注咅 一 的母一個“畫素”包括-個開關薄膜電晶體(swltchlng= 0773-A31972TWF;P2005125;forever769 a 1327447 film transistor)與驅動薄膜電晶體(driving thin film transistor ) 如第1圖所示,在一包括複數個晝素之晝素區域(未 顯示)内,一晝素100包含開關薄膜電晶體102、驅動薄 膜電晶體104、有機發光二極體106、資料線108、掃描 線110以及儲存電容112。有機發光二極體106更包含陽 極電極、電激發光層與陰極(未顯示)。值得注意的是, 開關薄膜電晶體102與驅動薄膜電晶體104係形成於同 一晝素内。 第1實施例 第2a〜2f圖係繪示本發明一較佳實施例中有機電激 發光元件之製造方法的剖面圖。 如第2a圖所示,在包括第一元件區域(例如,開關 薄膜電晶體(switching thin film transistor)區域 I)與第 二元件區域(例如,驅動薄膜電晶體(driving thin film transistor)區域II)之基板200上依序形成一緩衝層202、 一非晶矽層204與一保護膜206。其中’保護膜206係形 成於第二元件區域II内之部份非晶矽層204上方;且保 護膜206包括以矽為基材之材料,例如是氧化矽(SiOx)、 氮化矽(SiNx)、氮氧化矽(SiOxNy)、或氧化石夕與氮 化石夕的疊層結構。 如第2b圖所示,對非晶矽層204進行一準分子雷射 退火製程208,以將該非晶矽層轉化為一多晶矽層 0773-A31972TWF ;P2005125;forever769 9 1327447 ( 204a,204b);但是,在準分子雷射退火製程2〇8中, 因為保護膜206可以反射部分雷射能量的緣故,所以導 致部分多晶矽層204a與部分多晶矽層2〇4b具有不同結 晶效果。也就是說,由於未被保護膜2〇6覆蓋之部分多 晶矽層204b直接受到完整的準分子雷射能量照射的緣 故’所以具有較大尺寸的晶粒(grain ),而其電子遷移 率大約為100cm2/V-S。另一方面,由於保護膜2〇6反射 籲部分雷射能量的緣故,因而下方之多晶矽層204a的晶粒 尺寸較小,但是晶粒均一性(unjf〇rmity )卻增加,而其 電子遷移率大約小於1 〇〇cni2/V-s。 如第2c圖所示,移除保護膜206。接著,如第2d 圖所示’圖案化多晶矽層(204a,204b ),而形成位於 開關薄膜電晶體區域Z内之第一主動層2〇4,b與位於驅動 薄膜電晶體區域II内之第二主動層2〇4a。 如第2e圖所示’形成一閘極介電層21〇,以覆蓋第 _ 一主動層204,b與第二主動層204a等圖案化多晶矽層以 及緩衝層202。 接著,如第2f圖所示’依序進行後續製程,以形成 閘極(212,214)、層間介電層216、導線218、覆蓋層 220、及透明電極(晝素電極)224,由於此部分並非本 發明重點,在此省略說明。最後’完成一有機電激發光 元件2000,包括開關薄膜電晶體與驅動薄膜電晶體。上 述開關薄膜電晶體包括閘極212、閘極介電層210與第一 主動層204’b ;另外’上述驅動薄膜電晶體包括閘極214、 0773-A31972TWF;P2005125;forever769 10 1327447 閘極介電層210與第二主動層204a。其中,第一主動層 204’b包括通道區204’c、輕摻雜没極(lightly doped drain ) 204’d、源/汲極204’e;第二主動層204a包括通道區204c 與源/汲極204d。 第2實施例 第3a~3f圖係繪示本發明另一較佳實施例中有機電 激發光元件之製造方法的剖面圖。 如第3a圖所示,在包括開關薄膜電晶體(switching thin film transistor )區域 I 與驅動薄膜電晶體(driving thin film transistor)區域II之基板300上依序形成一缓衝層 302與一非晶矽層304。 如第3b圖所示,將非晶矽層304圖案化,以形成位 於開關薄膜電晶體區域I之圖案化非晶矽層304b以及位 於驅動薄膜電晶體區域II之圖案化非晶矽層304a。 如第3c圖所示,形成一覆蓋圖案化非晶矽層304a 以及部分緩衝層302表面之保護膜306。上述保護膜306 包括以矽為基材之材料,例如是氧化矽(SiOx)、氮化 矽(SiNx)、氮氧化矽(SiOxNy)、或氧化矽與氮化矽 的疊層結構。 如第3d圖所示,進行一準分子雷射退火製程308, 以將圖案化非晶矽層304a與304b轉化為多晶矽層304c 與304d。其中,位於開關薄膜電晶體區域I内之多晶矽 層304d作為後續形成之開關薄膜電晶體的第一主動層, 0773-A31972TWF;P2005125;forever769 11 1327447 而位於驅動溥膜電晶體區域Η内之多晶石夕層3〇4c則作為 後續形成之驅動薄膜電晶體的第二主動層。但是,在準 分子雷射退火製程308中,因為保護膜306可以反射部 分雷射能量的緣故,所以導致多晶矽層3〇4c與多晶矽層 3 04d具有不同結晶效果。換句話說,由於未被保護膜3 % 覆蓋之多晶矽層304b直接受到完整的準分子雷射能量照 射的緣故,所以具有較大尺寸的晶粒(grain ),而其電 魯子遷移率大約為l〇〇cm /V-s。另一方面,由於保護膜3〇6 反射部分雷射能量的緣故,因而下方之多晶矽層3〇4c的 日曰粒尺寸較小’但疋晶粒均一性(unif〇rmity )卻增加, 而其電子遷移率大約小於丨〇〇cm2/v_s。 如第3e圖所示,形成一閘極介電層3〇9,以覆蓋第 一主動層與第二主動層等圖案化多晶矽層以及緩衝層 302。 接著,如第3f圖所示,依序進行後續製程,以形成 φ 閘極(310 ’ 312)、層間介電層314、導線316、覆蓋層 318、及透明電極(晝素電極)322,由於此部分並非本 發明重點,在此省略說明。最後,完成一有機電激發光 元件3000 ’包括開關薄膜電晶體與驅動薄膜電晶體。上 述開關薄膜電晶體包括閘極31 〇、閘極介電層3 〇9與第一 主動層,另外,上述驅動薄膜電晶體包括閘極312、閘極 二電層309與第二主動層。其中,第一主動層包括通道 區 304 a、輕摻雜汲極(lightly doped drain) 304,b、源/ 没極304’c;第二主動層包括通道區3〇4,d與源/汲極 0773-A3l972TWF;P2005125;f〇rever769 12 1327447 304,e。 第3實施例 第4a〜4g圖係繪示本發明又一較佳實施例中有機電 激發光元件之製造方法的剖面圖。 如第4a圖所示,在包括開關薄膜電晶體(switching thin film transistor )區域 I 與驅動薄膜電晶體(driving thin film transistor )區域II之基板400上形成一圖案化保護 膜402。上述圖案化保護膜位於驅動薄膜電晶體區域II 内。上述圖案化保護膜402之材料包括氧化矽(SiOx)、 氮化矽(SiNx)、氮氧化矽(SiOxNy)、或其疊層結構。 如第4b圖所示,形成一缓衝層404於圖案化保護膜 402與基板400上方。接著,形成一非晶矽層406於缓衝 層404上方,如第4c圖所示。 如第4d圖所示,對非晶矽層406進行一準分子雷射 退火製程408,以將非晶矽層406轉化為一多晶矽層 (406a,406b)。 如第4e圖所示,將多晶石夕層(406a ’ 406b )圖案化, 而形成圖案化多晶矽層406’a與406b。其中,位於開關 薄膜電晶體區域I内之多晶矽層406’a作為後續形成之開 關薄膜電晶體的第一主動層,而位於驅動薄膜電晶體區 域II内之多晶矽層406b則作為後續形成之驅動薄膜電晶 體的第二主動層。但是,在準分子雷射退火製程408申, 因為圖案化保護膜402可以反射部分雷射能量的緣故, 0773-A31972TWF;P2005125;forever769 13 1327447 所以導致圖案化多晶矽層406’a與4〇6b具有不同結晶效 果換句。舌β兒,由於圖案化多晶石夕層406,a直接受到準分 子雷射能量照射的緣故,所以具有較大尺寸的晶粒 (grain),而其電子遷移率大約為1〇〇cm2/v_s。另一方 面由於圖案化保護膜402吸收部分雷射能量的緣故, 因而上方之圖案化多晶矽層4〇6,a的晶粒尺寸較小,但是 晶粒均一性(uniformity)卻增加,而其電子遷移率大約 小於 100cm2/V-s。 如第4f圖所示,形成一閘極介電層41〇,以覆蓋第 主動層與第二主動層等圖案化多晶矽層以及緩衝層 402。 接著,如第4g圖所示,依序進行後續製程,以形成 閘極(412,414)、層間介電層416、導線418、覆蓋層 420、及透明電極(晝素電極)424,由於此部分並非本 發明重點,在此省略說明。最後,完成一有機電激發光 兀件4000,包括開關薄膜電晶體與驅動薄膜電晶體。上 述開關薄膜電晶體包括閘極412、閘極介電層41〇與第一 主動層;另外’上述驅動薄膜電晶體包括閘極414、閘極 介電層410與第二主動層。其中,第一主動層包括通道 區 4〇6’d、輕掺雜汲極(lighUy d〇ped drain) 406,b、源/ 沒極406’c;第二主動層包括通道區4〇6c與源/汲極4〇6d。 第4實施例 第5a〜5g圖係繪示本發明又一較佳實施例中有機電 〇773-A3l972TWF;P2005125;f〇rever769 14 1327447 激發光元件之製造方法的剖面圖。 如第5a圖所示,在包括開關薄膜電晶體(switching thin film transistor )區域 I 與驅動薄膜電晶體(driving thin film transistor )區域II之基板500上形成一圖案化保護 膜502。上述圖案化保護膜位於驅動薄膜電晶體區域II 内。上述圖案化保護膜502包括任何金屬材料。 如第5b圖所示,形成一緩衝層504於圖案化保護膜 502與基板500上方。接著,形成一非晶矽層506於緩衝 層504上方,如第5c圖所示。 如第5d圖所示,對非晶矽層506進行一準分子雷射 退火製程508,以將非晶矽層506轉化為一多晶矽層 (506a , 506b)。 如第5e圖所示,將多晶石夕層(506a,506b )圖案化, 而形成圖案化多晶矽層506’a與506b。其中,位於開關 薄膜電晶體區域I内之多晶矽層506’a作為後續形成之開 關薄膜電晶體的第一主動層,而位於驅動薄膜電晶體區 域II内之多晶矽層506b則作為後續形成之驅動薄膜電晶 體的第二主動層。但是,在準分子雷射退火製程508中, 因為圖案化保護膜502散熱較其他部分快的緣故,所以 導致圖案化多晶矽層506’a與506b具有不同結晶效果。 換句話說,由於圖案化多晶矽層506’a直接受到完整的準 分子雷射能量照射的緣故,所以具有較大尺寸的晶粒 (grain),而其電子遷移率大約為100cm2/V-s。另一方 面,圖案化保護膜502上方之圖案化多晶矽層506’a的晶 0773-A31972TWF;P2005125;forever769 15 丄jZ/44/ 粒尺寸較小,但是a物 其電子遷移率:二句—性(Unif_lty)卻增加,而 夕手大約小於I00cm2/V-S。 如第5f圖所+,丑〆丄 ^ 成一閘極介電層510,以覆蓋第 502 9 ”弟二主動層等圖案化多晶矽層以及緩衝層 接著’如第5g圖所示,依序進行後續製程,以形成 閘極(512 514)、層間介電層516、導線518、覆蓋層 及透月電極(晝素電極)524,由於此部分並非本 &月重點’在此省略說明。最後,完成一有機電激發光 几件5(K)〇,包括開關薄臈電晶體與驅動薄膜電晶體。上 述開關薄膜電晶體包括閘極512、閘極介電層51〇與第一 主動層,另外,上述驅動薄膜電晶體包括閘極514、閘極 介電層510與第二主動層。其中,第一主動層包括通道 區506,d、輕摻雜汲極(lightly d〇ped心以心5〇6,b、源/ 汲極506’c;第二主動層包括通道區5〇6c與源/汲極5〇6心 第6圖係繪示本發明一較佳實施例中用於顯示影像 之系統。在此,此系統為可以是顯示面板62〇、平面面 板元件640或電子元件600。上述有機電激發光元件可 以裝配於顯示面板而作成有機電激發光二極體面板。如 第6圖所示,顯示面板620包含有機電激發光元件61〇, 例如第2f、 3f與4g分別所示之有機電激發光元件 2000、3000與4000 。在其它實施例中,平面面板元件 640可由顯示面板620與控制器630所構成。在其它實施 例中,顯示面板620也可以構成眾多電子元件的一部份 0773-A31972TWF;P2005125;forever769 16 1327447 (例如,在此為電子元件600)。一般而言,電子元件600 可以包含平面面板元件640,而平面面板元件640具有顯 示面板620、控制器630與輸入元件650。而且,輸入元 件650係與平面面板元件640耦接,且提供輸入訊號(例 如,影像訊號)至顯示面板620以產生影像。電子元件600 可以是行動電話、數位相機、個人數位助理 (personal digital assistant; PDA)、筆記型電腦、桌上型電腦、電視、 車上顯示器或可攜式DVD播放機。 綜上所述,本發明幾個較佳實施例藉由一準分子雷 射退火(excimer laser anneal; ELA)步驟,在緩衝層上 或下、或在閘極絕緣層上增加額外的保護膜或金屬膜, 造成用於開關之薄膜電晶體(switching TFT )與用於驅 動之薄膜電晶體(driving TFT )具有不同的結晶效果。 結果’具有上述不同的結晶效果之薄膜電晶體的主動矩 陣型有機電激發光元件則會有較均勻之驅動電流,而避 免產生顏色不均(Mura )的缺陷。 【圖式簡單說明】 第1圖係繪示一主動矩陣式有機電激發光元件中一 個畫素之等效電路圖。 第2a〜2f圖係繪示本發明一較佳實施例中有機電激 發光元件之製造方法的剖面圖。 第3a〜3f圖係繪示本發明另一較佳實施例中有機電 激發光元件之製造方法的剖面圖。 0773-A31972TWF;P2005125;forever769 17 1327447 第4a〜4g圖係繪示本發明又一較佳實施例中有機電 激發光元件之製造方法的剖面圖。 第5a〜5g圖係繪示本發明又一較佳實施例中有機電 激發光元件之製造方法的剖面圖。 /第6圖係繪不本發明—較佳實施例中用於顯示影像 【主要元件符號說明】
1〜開關薄骐電晶體區域;Π〜驅動薄膜電晶體區域; —I, 102〜開關薄膜電晶體; 104〜驅動薄膜電晶體;106〜有機發光二極體; 108〜資料線; 110〜掃描線; 112〜儲存電容; 2 0 0〜基板; 202〜緩衝層; 204〜非晶矽層; 204a〜多晶矽層; 204b〜多晶石夕層; 204c〜通道區; 204d〜源/汲極; 204’b〜第一主動層; 204’c〜通道區; 204’d〜輕摻雜汲極; 206〜保護膜; 2 04’e〜源/汲極; 208〜準分子雷射退火製程 .; 210〜閘極介電層; 212〜閘極; 214〜閘極; 216〜層間介電層; 218〜導線; 220〜保護層; 224〜透明電極; 3 0 0〜基板; 0773-A31972TWF;P2005125;f〇rever769 18 1327447 302〜緩衝層; 304a〜圖案化非晶矽層; 3 04c〜多晶石夕層; 304’a〜通道區; 304’c〜源/汲極; 304’e〜源/汲極; 308〜準分子雷射退火製程 3〇9〜閘極介電層; 312〜閘極; 316〜導線; 322〜透明電極; 402〜圖案化保護膜; 406〜非晶矽層; 406c〜通道區; 406’b〜輕摻雜汲極; 406’d〜通道區; 406d〜源/汲極; 408〜準分子雷射退火製程 410〜閘極介電層; 414〜閘極; 418〜導線, 424〜透明電極; 502〜圖案化保護膜; 506〜非晶石夕層; 304〜非晶矽層; 304b〜圖案化非晶矽層; 304d〜多晶石夕層; 304’b〜輕摻雜汲極; 304’d〜通道區; 306〜保護膜; 5 3 1〇〜閘極; 314〜層間介電層; 318〜保護層; 400〜基板; 404〜缓衝層; 406a〜多晶石夕層; 406’a〜圖案化多晶矽層; 406’c〜源/汲極; 406b〜圖案化多晶矽層; 412〜閘極; 416〜層間介電層; 420〜保護層; 500〜基板; 504〜緩衝層; 506a〜多晶石夕層; 0773-A31972TWF;P2005125;forever769 19 1327447 506c〜通道區; 506’a、506b〜圖案化多晶矽層; 506’b〜輕摻雜汲極; 5 06’c〜源/波極; 506’d〜通道區; 506b〜圖案化多晶矽層; 506d〜源/汲極; 508〜準分子雷射退火製程 , 510〜閘極介電層; 5 12〜閘極; 514〜閘極; 516〜層間介電層; 518〜導線; 520〜保護層; 524〜透明電極; 600〜電子元件; 610〜有機電激發光元件; 620〜顯示面板; 630〜控制器; 640〜平面面板元件; 650〜輸入元件; 2000〜有機電激發光元件; 3000〜有機電激發光元件; 4000〜有機電激發光元件。
0773-A31972TWF;P2005125;forever769 20

Claims (1)

1327447 第95138022號申請專利範圍修 申請專利範圍: 修正日期:99.3.18柯5 1.一種薄膜電晶體的製造方法,包括: 提供一基板,該基板包括一含有複數個晝素之晝素區 域,其中每一晝素内包括一第一元件區域與一第二元件區 域; 形成一非晶矽層於該基板上方; 形成一保護膜於該第二元件區域内之部份該非晶矽 層上方; ^ 對該非晶矽層進行一準分子雷射if火製程,以將該非 « 晶石夕層轉化為一多晶石夕層;以及 圖案化該多晶矽層,以在該第一元件區域形成一第一 圖案化多晶矽層,及在該第二元件區域形成一第二圖案化 多晶矽層,其中該第一圖案化多晶矽層之晶粒尺寸大於該 第二圖案化多晶矽層,藉此形成一有機電激發光元件。 2. 如申請專利範圍第1項所述.之薄膜電晶體的製造方 法,其中該保護膜係包括氧化矽、氮化矽、氮氧化矽、或 ® 氧化矽與氮化矽的疊層結構。 3. 如申請專利範圍第1項所述之薄膜電晶體的製造方 法,其中在該準分子雷射退火製程中,該保護膜用以反射 部分雷射能量。 4. 如申請專利範圍第1項所述之薄膜電晶體的製造方 法,更包括·’ 在該圖案化該多晶矽層之步驟後,形成一閘極介電 層,以覆蓋該圖案化多晶石夕層。 0773-A31972TWT1(20100120) 21 95138022號申請專利範圍修正本 修正日期:99.3.18 5. 如申請專利範圍第1項所述之薄膜電晶體的製造方 法,其中位於該第一元件區域内之第一圖案化多晶矽層為 一第一主動層,位於該第二元件區域内之第二圖案化多晶 矽層為一第二主動層。 6. 如申請專利範圍第1項所述之薄膜電晶體的製造方 法,其中該第一元件區域内形成一開關薄膜電晶體元件, 而該第二元件區域内形成一驅動薄膜電晶體元件。 7. 如申請專利範圍第6項所述之薄膜電晶體的製造方 法,更包括: 一有機發光二極體,其中該有機發光二極體係與該驅 動薄膜電晶體元件形成電性連接。 8. 如申請專利範圍第1項所述之薄膜電晶體的製造方 法,其中在準分子雷射退火製程之後移除該保護膜。 9. 如申請專利範圍第1項所述之薄膜電晶體的製造方 法,其中在該非晶矽層形成於該基板上方之步驟後立即將 該非晶矽層圖案化而先形成第一、第二圖案化非晶矽層於 該第一、第二元件區域上方。 10. 如申請專利範圍第9項所述之薄膜電晶體的製造 方法,其中該保護膜係包括氧化矽、氮化矽、氮氧化矽、 或氧化碎與氮化石夕的疊層結構。 11. 如申請專利範圍第9項所述之薄膜電晶體的製造 方法,其中在該準分子雷射退火製程中,該保護膜可以反 射部分雷射能量。 12. 如申請專利範圍第9項所述之薄膜電晶體的製造 0773-A31972TWF1(20100120) 22 1327.447 第95138022號申請專利範圍修正本 修正日期:99.3.18 方法,更包括: ' 在該準分子雷射退火製程之後,形成一閘極介電層, ' 覆蓋該未被保護膜覆蓋之多晶矽層、基板與該保護膜。 13.如申請專利範圍第9項所述之薄膜電晶體的製造 方法,其中該第一、第二圖案化多晶矽層分別為一位於該 第一元件區域内之一第一主動層與位於該第二元件區域内 之一第二主動層。 14_如申請專利範圍第9項所述之薄膜電晶體的製造 % 方法,其中該第一元件區域内形成一開關薄膜電晶體元 « · · 件,而該第二元件區域内形成一驅動薄膜電晶體元件。 15.如申請專利範圍第14項所述之薄膜電晶體的製造 方法,更包括: 一有機發光二極體,其中該有機發光二極體係與該驅 動薄膜電晶體元件形成電性連接。
0773-A31972TWF1(20100120) 23
TW095138022A 2006-10-16 2006-10-16 Method of fabricating a thin film transistor TWI327447B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW095138022A TWI327447B (en) 2006-10-16 2006-10-16 Method of fabricating a thin film transistor
US11/975,038 US20080087889A1 (en) 2006-10-16 2007-10-16 Method of fabricating an organic electroluminescent device and system of displaying images
US13/028,194 US20110134045A1 (en) 2006-10-16 2011-02-15 Method of fabricating an organic electroluminescent device and system of displaying images

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095138022A TWI327447B (en) 2006-10-16 2006-10-16 Method of fabricating a thin film transistor

Publications (2)

Publication Number Publication Date
TW200820820A TW200820820A (en) 2008-05-01
TWI327447B true TWI327447B (en) 2010-07-11

Family

ID=39302332

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095138022A TWI327447B (en) 2006-10-16 2006-10-16 Method of fabricating a thin film transistor

Country Status (2)

Country Link
US (2) US20080087889A1 (zh)
TW (1) TWI327447B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070262311A1 (en) * 2006-05-11 2007-11-15 Toppoly Optoelectronics Corp. Flat panel display and fabrication method and thereof
TWI713943B (zh) * 2013-09-12 2020-12-21 日商新力股份有限公司 顯示裝置及電子機器
KR102091664B1 (ko) * 2013-09-27 2020-03-23 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 제조방법
KR102349246B1 (ko) * 2015-02-23 2022-01-11 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
CN104779199B (zh) * 2015-03-27 2019-01-22 深圳市华星光电技术有限公司 低温多晶硅tft基板结构及其制作方法
CN104900710A (zh) * 2015-06-08 2015-09-09 京东方科技集团股份有限公司 薄膜晶体管及其制备方法、阵列基板
TWI596710B (zh) * 2015-06-12 2017-08-21 國立交通大學 半導體元件的製備方法
CN105374882A (zh) * 2015-12-21 2016-03-02 武汉华星光电技术有限公司 一种低温多晶硅薄膜晶体管及其制备方法
KR20180045964A (ko) 2016-10-26 2018-05-08 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
KR102599536B1 (ko) * 2017-01-26 2023-11-08 삼성전자 주식회사 생체 센서를 갖는 전자 장치
CN108598040B (zh) * 2017-03-10 2021-03-16 京东方科技集团股份有限公司 阵列基板及其制造方法、驱动晶体管、显示面板
KR20200087924A (ko) * 2019-01-11 2020-07-22 삼성디스플레이 주식회사 유기 발광 표시 장치
CN110867459B (zh) * 2019-11-27 2022-12-09 厦门天马微电子有限公司 显示面板及其制作方法、显示装置
KR20220019145A (ko) * 2020-08-06 2022-02-16 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5652930A (en) * 1994-12-16 1997-07-29 Eastman Kodak Company Camera information display
US7217605B2 (en) * 2000-11-29 2007-05-15 Semiconductor Energy Laboratory Co., Ltd. Laser irradiation method and method of manufacturing a semiconductor device
JP2003109773A (ja) * 2001-07-27 2003-04-11 Semiconductor Energy Lab Co Ltd 発光装置、半導体装置およびそれらの作製方法
JP4045226B2 (ja) * 2002-10-31 2008-02-13 セイコーエプソン株式会社 電気光学装置及び電子機器
US7385223B2 (en) * 2003-04-24 2008-06-10 Samsung Sdi Co., Ltd. Flat panel display with thin film transistor
US7238963B2 (en) * 2003-04-28 2007-07-03 Tpo Displays Corp. Self-aligned LDD thin-film transistor and method of fabricating the same
JP2005057240A (ja) * 2003-07-23 2005-03-03 Seiko Epson Corp 薄膜半導体素子、及び薄膜半導体素子の製造方法
US20050074914A1 (en) * 2003-10-06 2005-04-07 Toppoly Optoelectronics Corp. Semiconductor device and method of fabrication the same
KR100577795B1 (ko) * 2003-12-30 2006-05-11 비오이 하이디스 테크놀로지 주식회사 다결정 실리콘막 형성방법
US7184106B2 (en) * 2004-02-26 2007-02-27 Au Optronics Corporation Dielectric reflector for amorphous silicon crystallization
US7615488B2 (en) * 2004-03-19 2009-11-10 Semiconductor Energy Laboratory Co., Ltd. Method for forming pattern, thin film transistor, display device and method for manufacturing the same, and television device
US20080042131A1 (en) * 2006-08-15 2008-02-21 Tpo Displays Corp. System for displaying images including thin film transistor device and method for fabricating the same

Also Published As

Publication number Publication date
US20110134045A1 (en) 2011-06-09
TW200820820A (en) 2008-05-01
US20080087889A1 (en) 2008-04-17

Similar Documents

Publication Publication Date Title
TWI327447B (en) Method of fabricating a thin film transistor
JP5685989B2 (ja) 表示装置および電子機器
TWI384525B (zh) 半導體裝置和其製造方法
TWI294192B (en) Method for manufacturing an organic light-emitting display (oled) with black matrix
US8227808B2 (en) Method for manufacturing thin film transistor (TFT) and OLED display having TFTS manufactured by the same
WO2015100935A1 (zh) 阵列基板及其制造方法、以及显示装置
TWI430441B (zh) 影像顯示系統及其製造方法
TW201208081A (en) Thin film transistor and display device
CN1450659A (zh) 半导体元件及使用该半导体元件的显示器件
TW200824128A (en) Pixel structure and fabricating method thereof
TW201034181A (en) System for displaying images and fabrication method thereof
CN101170076B (zh) 有机电激发光元件的制造方法及影像显示系统
WO2015043084A1 (zh) 薄膜晶体管驱动背板及其制作方法、显示面板
US7557498B2 (en) System for displaying images including electroluminescent device and method for fabricating the same
TWI423435B (zh) 影像顯示系統及其製造方法
TW201039440A (en) System for display images and fabrication method thereof
TWI375282B (en) Thin film transistor(tft)manufacturing method and oled display having tft manufactured by the same
TW200937996A (en) Organic light emitting display device and fabrications thereof and electronic device
TW200935605A (en) Double-layered active area structure with a polysilicon layer and a microcrystalline silicon layer, method for manufactruing the same and its application
WO2017067336A1 (zh) 阵列基板及其制作方法、显示面板、显示装置
TW200305288A (en) Semiconductor device and manufacturing method thereof
TWI270943B (en) Semiconductor device and method of manufacturing the same
TW200945446A (en) Image display system and manufacturing method thereof
TWI327448B (en) Method of fabricating an organic electroluminescent device and system of dispaying images
JP2010147269A (ja) 薄膜半導体装置の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees