TWI326527B - Voltage-limiting device and operational amplifier and design method thereof - Google Patents
Voltage-limiting device and operational amplifier and design method thereof Download PDFInfo
- Publication number
- TWI326527B TWI326527B TW096112595A TW96112595A TWI326527B TW I326527 B TWI326527 B TW I326527B TW 096112595 A TW096112595 A TW 096112595A TW 96112595 A TW96112595 A TW 96112595A TW I326527 B TWI326527 B TW I326527B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- voltage
- source
- operational amplifier
- gate
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/4521—Complementary long tailed pairs having parallel inputs and being supplied in parallel
- H03F3/45219—Folded cascode stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3001—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
- H03F3/3022—CMOS common source output SEPP amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/30—Indexing scheme relating to single-ended push-pull [SEPP]; Phase-splitters therefor
- H03F2203/30015—An input signal dependent control signal controls the bias of an output stage in the SEPP
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/30—Indexing scheme relating to single-ended push-pull [SEPP]; Phase-splitters therefor
- H03F2203/30084—Indexing scheme relating to single-ended push-pull [SEPP]; Phase-splitters therefor the pull circuit of the SEPP amplifier being a cascode circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/30—Indexing scheme relating to single-ended push-pull [SEPP]; Phase-splitters therefor
- H03F2203/30117—Indexing scheme relating to single-ended push-pull [SEPP]; Phase-splitters therefor the push circuit of the SEPP amplifier being a cascode circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45134—Indexing scheme relating to differential amplifiers the whole differential amplifier together with other coupled stages being fully differential realised
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45626—Indexing scheme relating to differential amplifiers the LC comprising biasing means controlled by the input signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45636—Indexing scheme relating to differential amplifiers the LC comprising clamping means, e.g. diodes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Description
1326527
' 三_號:TW3352PA 九、發明說明: 【發明所屬之技術領域】 ' 本發明是有關於一種電壓限制裝置,且特別是有關於 • 一種可降低運算放大器(Operational Amplifier)中電晶 體之基板(Substrate)電流及其產生之不良效應之電壓限 制裝置。 【先前技術】 鲁 液晶顯示器係包括源極驅動器(Source Driver)、閘極 驅動器(Gate Driver)及液晶顯示面板,其中液晶顯示面板 中具有晝素陣列,而源極驅動器用以提供晝素資料至畫素 陣列中’配合閘極驅動器依序開啟晝素陣列中對應之晝素 列而顯示出欲顯示之影像。請參照第i圖,其繪示乃運算 放大器中電晶體之基板電流與其偏壓的曲線圖。傳统技術 多以運算放大器(〇perati〇nal Ampiifier)實現源極驅動器之 輸出緩衝器,部分之電晶體(Transistor)會因閘極(Gate)與 源極(Source)之偏壓及汲極(Drain)與源極之偏壓產生較大 之基板(Substrate)電流及熱載子(Hot Electrons)。 部分之熱載子會流向電晶體之閘極並困在閘極氧化 層(Gate Oxide)中,導致電晶體之臨界電壓(Thresh〇ld voltage)、飽和電流及特性隨著使用時間而改變,最終使其 產生誤動作(Malfunction),使得傳統運算放大器與應用其 之源極驅動器更具有產品壽命較短之缺點。 較高之基板電流亦會提高傳統運算放大器與應用其 1326527
三達編號:TW3352PA 之源極驅動器之直流工作電流’進而使傳統運算放大器及 應用其之源極驅動器具有耗電量較高之缺點;而若將其應 用在手持式(Portable)產品上,更將導致手持式產品之續航 力較差之缺點。 較高之基板電流更可能導致基板電壓不斷提升而使 其中之寄生電晶體被順向導通,發生拾鎖(Latchup)效應或 突返(Snapback)效應而造成更大之基板電流及熱電子,使 上述缺點更加地嚴重。 【發明内容】 本發明有關於一種電壓限制裝置及應用其之運算放 大器(Operational Amplifier),可有效地改善傳統運算 放大器基板(Substrate)電流較高、熱載子(H〇t
Electrons)、栓鎖(Latchup)及突返(Snapback)等效應較 嚴重、傳統運算放大器壽命較短及耗電量較高之缺點,而 a貝上可降低上述因基板電流較尚導致電路中之不良效 應,並可使應用其之運算放大器及類比電路具有壽命較 長、耗電量較低而應用其之手持式(P〇rtable)裝置之續航 力較佳之優點。 根據本發明提出一種電壓限制裳置,應用於運算放大 益=,其包括第一電晶體,閘極(Gate)與源極(Source)之 跨壓接近特定電壓且沒極(Drain)與源極之跨壓不等於 令,而導致較大之基板(Substrate)電流。電壓限制裝置 包括第二電晶體,源極與第一電晶體之汲極耦接,閘極接 1326527
三達編號·· TW3352PA ' 收偏壓訊號使第二電晶體操作於飽和區(Saturation
Region) ’並使第二電晶體之源極電壓等於偏壓訊號與第 二電晶體臨界電壓(Threshold Voltage)之差。如此,經 由降低第一電晶體之汲極與源極之跨壓,以降低基板電 流。 根據本發明提出一種運算放大器,其中包括輸入級電 路及輸出級電路。輸入級電路用以接收差動訊號,並據以 產生中間訊號。輸出級電路回應於中間訊號來產生輸出訊 • 號’輸出級電路包括第一及第二電晶體。第一電晶體之閘 極與源極之跨壓接近特定電壓且沒極與源極之跨壓不等 於零’而導致較大之基板電流。第二電晶體之源極與第一 電晶體之没極耦接’閘極接收偏壓訊號使第二電晶體操作 於餘和區’並使第二電晶體之源極電壓等於偏壓訊號與第 二電晶體臨界電壓之差。如此,以經由低第一電晶體之沒 極與源極之跨壓’以降低第一電晶體之基板電流。 根據本發明提衝一種運算放大器之電路設計方法,包 籲括下列之步驟。首先,提供運算放大器,包括輸出電路, 其中具有第一電晶體。第一電晶體之閘極與源極之跨壓接 近一特定電壓,汲極與源極之跨壓不等於零而產生基板電 流。接著,設置第二電晶體於運算放大器中,第二電晶體 之源極與第一電晶體之汲極耦接。之後,提供偏壓訊號至 第二電晶體之閘極來偏壓第二電晶體於飽和區,並使第二 電晶體之源極電壓專於偏壓訊號與第二電晶體臨界電壓 之差。如此,經由降低第一電晶體之汲極與源極之跨壓, 〔.5 8 1326527 二達編號:TW3352PA 以降低第一電晶體之基板電流。 較 為讓本發明之上述内容能更明顯易懂,下文 佳實施例,並配合所附圖式,作詳細說明如下:、牛 【實施方式】 請參照第2圖,其繪示依照本發明第—實施 放大器的電路圖。在本實施例中以運算放大器 '運其 (Stage)軌對軌(Rail_t"a⑴輸出二料放=兩級 籲(Gperaticmal Amplifier)為例作說明。運算放大器勺 括輸入級電路及輸出級電路,輸入級電例如為軌對執輪= 笔路’其用以接收差域人訊號Vid+及Vid_,並根據差 動輸入訊號vid+及vid-產生中間訊號Vc卜Vc心輸出級電 路例如為執對軌仙類輸出電路,用以回應於中間訊號 Vcl〜Vc4來提供輪出訊號v〇。 輸入級電路包括輸入電晶體M〇1與M〇2及M〇5與M〇6, 輸入電晶體刖丨與·2例如為P型金養半(Metal Oxide
Semiconductor,M0S)電晶體,輪入電晶體M〇5與M〇6例 如為N型金養半電晶體。輸入電晶體M01與M02及輸入電 晶體M05與_分別形成第一與第二差動輸入電路,其分 別於差動輸人訊號Vid+及vid—之共模訊號大小接近電壓 VSS及VDD蚪對其進行差動放大之操作以實現出執對軌 輸入電路。電壓VDD及vss分別例如為運算放大器1〇之 最高電壓位準及最低電壓位準。 輸入’、及电路例如更包括加總電路(Summing 芝魏號:TW3352PA ircuit)12 及浮接電流源(fi〇ating Current 〇urce)l4。加總電路12回應於中間訊號vci〜Vc4來聲 輪出級電路提供輸出訊號Vo,加總電路12例如包括^動 ,M11、M13、M15及ΜΠ。浮接電流源14例如用以趣^ 懕電流來驅動加總電路12之偏壓電路,其中例如自〜 晶體 办 u〇。 ................ 對 M21與M23,分別接收偏壓訊號Vxi與vx2以提仅 應之偏壓電流。 " 輸出級電路例如包括電晶體M31及M32及AB類輪 毛路控制單元16。AB類輸出電路控制單元16例如與力出 電路12相互串疊(Cascode),並受到浮接電流源14欠巉 動來控制輸出電晶體M31及M32之操作以提供輸出机J區 ° AB類輪出電路控制單元丨6例如包括電晶體Mg?: M24 ’其亦接收偏壓訊號νχι與Vx2。 、 本實施例之AB類輸出電路控制單元16例如更邑 壓限定裝置L1及L2,其分別與電晶體M22與M24之效電 耦接,並分別用以控制電晶體M22與M24之汲極電壓',麵 達到降低電晶體M22與M24產生之基板電流。接下來以^ 曰曰體MP1之偏壓設計及其操作為例作說明。 在運算放大器10運作時電晶體M22偏壓在飽和區 (Saturation Regi〇n),因此電晶體M22會有閘極與源極 之跨壓及汲極與源極之跨壓不全為零之偏壓狀況。此時電 晶體M22產生基板(Substrate)電流,電晶體M22之基板 電流、閘極與源極之跨壓及汲極與源極之跨壓之關如第1 圖所示。電晶體M22之閘極與源極跨壓例如接近3伏特, 1326527
. 三達編號:TW3352PA 而没極與源極之跨壓例如接近14. 8 5伏特。由第1圖可 知,此時電晶體M22產生之基板電流接近L 4〇χι〇-5安培。 本實施例之電壓限制裝置L1例如具有電晶體MP1,其 之源極與電晶體M22之没極搞接,閘極接收偏壓訊號Vbl, 汲極耦接至電晶體M17之汲極。偏壓訊號Vbl例如用以偏 壓電晶體MP1於飽和區,並使其之源極,亦即是電晶體M22 之汲極電壓實質上等於偏壓訊號Vbl與電晶體Μρι之臨界 電壓(Threshold Voltage)之差。 • 如此,可藉由提供不同位準之偏壓訊號Vbl來控制電 晶體M22之汲極電壓,以降低電晶體M22之汲極源極跨 壓。這樣一來,本實施例之電壓限制裝置u可有效地經 由控制電晶體M22之汲極電壓來達到降低其基板電流,進 而改善電晶體M22可能因基板電流較高而造成之熱載子 (Hot Electrons)、拴鎖(Latchup)、及突返(Snapback)等 效應較為嚴重、運算放大器1〇之壽命較短及耗電量較高 鲁之缺點。電壓限定袋置L2亦具有實質上相近之操作,可 降低電晶體M24之汲極源極跨壓及其基板電流。 本只轭例之運算放大器10更具有電壓限制裝置L3及 L4曰其刀別包括電晶體Mp2及MN2,其之源極分別與輸出 電曰a體M31及M32汲極耦接,而閘極分別接收偏壓訊號 =Vb4。電壓限制裝置L3及L4與電壓限制裝置亦具有 只質上相近之操作,可有效地分別經由降低電晶體聊及 32之;及々極電麗’來降低其基板電流。這樣—來,本實施 例之運算放大11 10及電壓限制裝置L卜L4可有效地分別 1326527
. 三達編號:TW3352PA 經由降低電晶體M22、M24、⑽丨及M32之汲極電壓之手段 來分別達到降低其之基板電流之效果。 本實施例之運算放大器1〇更具有偏壓電路,其中包 括電晶體M03、M04、M07、M08,其接收不同之偏壓訊號 Vx3〜Vx6來對輸入電晶體M01、M02、M05、M06、加總電路 12進行偏壓。而本實施例之運算放大器1〇更具有電容q 及C2,其係為米勒(Miiier)電容。 凊參照第3圖,其繪示依照本實施例之運算放大器之 φ 電路*又计方法的流程圖。如步驟302,提供運算放大器1〇 具有輸出電路,其中之電晶體M22、M24、M31及M32之閘 極與源極之跨壓接近特定電壓,汲極與源極之跨壓不等於 今以產生較大之基板電流。本實施例之運算放大器1 〇之 製程技術對應之特定電壓為3伏特。接著,如步驟3〇4, 設置電晶體MP1、_1、MP2及MN2於運算放大器1〇中, 其之源極分別與電晶體M22、M24、M31及M32之沒極輕接。 之後’如步驟306,分別提供偏壓訊號vbl〜Vb4至電 籲 晶體MP1、丽1、MP2及MN2之閘極,來偏壓其於飽和區。 如此,使得電晶體MP1、MN1、MP2及MN2之源極電壓,亦 即是電晶體M22、M24、M31及M32之汲極電壓分別等於偏 壓訊號 Vbl-Vthl、Vb2-Vth2、Vb3-Vth3 及 Vb4-Vth4,藉 此來降低電晶體M22 ' M24、M31及M32之液極與源極之跨 壓及其之基板電流。其中Vth卜Vth4分別為電晶體MP1、 MN1、MP2及MN2之臨界電壓。 在本實施例中,雖僅以運算放大器10設置有四個電
V S 12 1326527
' 號:TW3352PA 壓限制裝置L1~L4為例作說明,然,本實施例之運算放大 器10係不侷限於設置四個電壓控制裝置L1〜L4,而可僅設 置其中部分之電壓限制裝置來達到降低降低運算放大器 10之整體電流消耗之功效。 在本實施例中雖僅以軌對軌運算放大器1〇中之電晶 體M22、M24、M31及M32之閘極與源極間之跨壓及没極與 源極之跨壓條件導致其產生較高基板電流之情形為例作 說明,然,本實施例之電壓限制裝置不侷限於應用在本實 鲁施例之軌對執運算放大器10中,而更可應用在其他不同 類型之運异放大器甚至疋類比電路中,來控制其中有基板 電流過高問題之電晶體之及極電壓,以達到降低其之基板 電流之效果。例如,與本實施例之電壓控制裝置L3及L4 具有實質上相近之結構之電壓控制裝置L5及L6可應用於 另一雙級運异放大器2〇中,以對其中之輸出電晶體M33 及M34之沒極電壓進行控制。 在本實施例中雖僅以電壓控制裝置L1〜L6應用於用運 算放大器10及20中之操作情形為例作說明,然,本實施 例之電壓控制裝置不侷卩艮於應用於運算放大器中,而更可 廣泛地應用在任何具有造成較高之基板電流之電晶體之 類比電路中。 本實施例之電壓隊制裝置用以對應用其之運算放大 器或類比電路中可能因蘭極、沒極與源極之偏壓條件而導 致產生較高之基板電流之—個或一個以上電晶體之没極 電壓進行控制’以經由降低此些電晶體之汲極源極電壓來 1326527
. 三達編號:TW3352PA 降低對應之基板電流。如此,本實施例之電壓限制裝置可 有效地改善傳統運算放大器或類比電路中基板電流較高 • 及其導致之熱載子、拴鎖及突返等效應較嚴重、使得其壽 命較短及耗電量較高之缺點,而實質上可降低上述因基板 電流較高導致之不良效應,並可使應用其之運算放大器與 類比電路具有壽命較長、耗電量較低而應用其之手持式 (Portable)裝置之續航力較佳之優點。 綜上所述,雖然本發明已以一較佳實施例揭露如上, • 然其並非用以限定本發明。本發明所屬技術領域中具有通 常知識者,在不脫離本發明之精神和範圍内,當可作各種 之更動與潤飾。因此,本發明之保護範圍當視後附之申請 專利範圍所界定者為準。
14 1326527
三達編號:TW3352PA 【圖式簡單說明】 第1圖繪示乃運算放大器中電晶體之基板電流與其偏 壓的曲線圖。 第2圖繪示依照本發明第一實施例的運算放大器的電 路圖。 第3圖繪示依照本實施例之運算放大器之電路設計方 法的流程圖。 第4圖繪示乃本實施例之另一運算放大器的電路圖。 【主要元件符號說明】 10、20 :運算放大器 12 :加總電路 14 :浮接電流源 16 : AB類輸出電路控制單元 L1〜L6 :電壓限制裝置 M01、M02、M05、M06 :輸入電晶體 M31〜M34 :輸出電晶體 M07、M08、Mil〜M18、M21 〜M24、MP卜 MN1、MP2、MN2、 MP3、MN3 :電晶體 15
Claims (1)
1326527 .. 三號:TW3352PA 十、申請專利範圍: 種电壓限制裝置,應用於―運算放大器 (Operat1〇iial Amplifier)中,該運算放大器 電晶體,諫(Gate)與源極(s·叙跨壓接近— 壓且沒極(Drain)與源極之跨麼不等於零,導致—基板包 (Substrate)電流,該電壓限制裝置包括: 土 -第二電晶體’源極與該第-電晶體之錄麵接,閉 極接收一偏壓訊號使該第二電晶體操作於飽和區
(Saturation Region),並使該第二電晶體之源極電壓等 於該偏壓訊號與該第二電晶體臨界電壓(Thresh〇ld Voltage)之差,藉此來降低該第一電晶體之汲極與源極之 跨壓,以降低該基板電流。 2.如申凊專利範圍第1項所述之電壓限制裝置,其 中該第一及該第二電晶體均為N型金養半(Metal 〇xide Semiconductor,M0S)電晶體 ° 3. 如申請專利範圍第1項所述之電壓限制裝置,其 中該第一及該第二電晶體均為p型金養半電晶體。 4. 一種運算放大器(〇perati〇nal Amplif ier),包括: 一輸入級電路,用以接收一差動訊號,並據以產生一 中間訊號;以及 一輸出級電路,回應於該中間訊號來產生一輸出訊 號,該輸出級電路包括: 一第一電晶體,於該運算放大器工作時閘極 (Gate)與源極(Source)之跨壓接近特定電壓且汲極 16 e 1326527 ' 三達編號:TW3352PA ·· (Dl*ain)與源極之跨壓不等於零,而導致較大之基板 (Substrate)電流;及 • 一第二電晶體,源極與該第一電晶體之汲極輕 接,閘極接收一偏壓訊號使該第二電晶體操作於飽和區 (Saturation Regi〇n),並使該第二電晶體之源極電壓等 於該偏壓訊號與該第二電晶體臨界電壓(Thresh〇ld Voltage)之差,藉此來降低該第一電晶體之汲極與源極之 跨壓’以降低該第一電晶體之基板電流。 • 5·如申請專利範圍第4項所述之運算放大器,其中 该輸出級電路係為一 AB類(Class AB)輸出電路。 6. —種運算放大器(〇perati〇nai Amplifier)之電路 設計方法,包括: 提供一運算放大器,包括一輸出電路,其中具有一第 一電日曰體,該第一電晶體之閘極((^te)與源極(Source)之 跨壓接近一特定電壓,汲極(Drain)與源極之跨壓不等於 零而產生一基板(Substrate)電流; ^ 設置一第二電晶體於該運算放大器中,該第二電晶體 之源極與該第一電晶體之汲極輕接;以及 提供一偏壓訊號至該第二電晶體之閘極來偏壓該第 二電晶體於飽和區(Saturation Region),並使該第二電 晶體之源極電壓等於該偏壓訊號與該第二電晶體臨界電 壓(Threshold Voltage)之差,藉此來降低該第一電晶體 之汲極與源極之跨壓,以降低該第一電晶體之基板電流。 17
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW096112595A TWI326527B (en) | 2007-04-10 | 2007-04-10 | Voltage-limiting device and operational amplifier and design method thereof |
US12/078,844 US7595690B2 (en) | 2007-04-10 | 2008-04-07 | Voltage-clamping device and operational amplifier and design method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW096112595A TWI326527B (en) | 2007-04-10 | 2007-04-10 | Voltage-limiting device and operational amplifier and design method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200841589A TW200841589A (en) | 2008-10-16 |
TWI326527B true TWI326527B (en) | 2010-06-21 |
Family
ID=39853168
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW096112595A TWI326527B (en) | 2007-04-10 | 2007-04-10 | Voltage-limiting device and operational amplifier and design method thereof |
Country Status (2)
Country | Link |
---|---|
US (1) | US7595690B2 (zh) |
TW (1) | TWI326527B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8279156B2 (en) * | 2009-10-13 | 2012-10-02 | Himax Technologies Limited | Output amplifier of source driver with high impedance and inverted high impedance control signals |
TWI407694B (zh) * | 2010-01-27 | 2013-09-01 | Novatek Microelectronics Corp | 可抑制電壓過衝之輸出緩衝電路及方法 |
TWI519063B (zh) * | 2013-03-05 | 2016-01-21 | 聯詠科技股份有限公司 | 運算放大器電路 |
US9356570B2 (en) * | 2014-05-15 | 2016-05-31 | Texas Instruments Deutschland Gmbh | High speed, rail-to-rail CMOS differential input stage |
US10263579B2 (en) * | 2016-10-28 | 2019-04-16 | Hewlett Packard Enterprise Development Lp | Differential amplifier |
TWI773474B (zh) * | 2021-08-03 | 2022-08-01 | 新唐科技股份有限公司 | 放大器電路 |
CN114744971A (zh) * | 2022-06-14 | 2022-07-12 | 禹创半导体(深圳)有限公司 | 一种ab类运算放大器 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7557658B2 (en) * | 2004-07-07 | 2009-07-07 | Texas Instruments Incorporated | Low voltage amplifier having a class-AB control circuit |
TWI239139B (en) * | 2004-12-31 | 2005-09-01 | Elan Microelectronics Corp | Class AB operation buffer |
-
2007
- 2007-04-10 TW TW096112595A patent/TWI326527B/zh not_active IP Right Cessation
-
2008
- 2008-04-07 US US12/078,844 patent/US7595690B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7595690B2 (en) | 2009-09-29 |
TW200841589A (en) | 2008-10-16 |
US20080252375A1 (en) | 2008-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI326527B (en) | Voltage-limiting device and operational amplifier and design method thereof | |
JP4927036B2 (ja) | 半導体装置 | |
TWI291806B (en) | Buffer for source driver | |
JP5623883B2 (ja) | 差動増幅器及びデータドライバ | |
TWI310632B (en) | Electric circuit | |
JP4968327B2 (ja) | インバータ回路 | |
JP2004531751A (ja) | 有機発光ダイオード表示器用のピクセル電流ドライバ | |
JP2010041370A (ja) | 演算増幅回路及び表示パネル駆動装置 | |
US20040155892A1 (en) | Driving circuit for display device | |
TW200536251A (en) | A wide common mode high-speed differential receiver using thin and thick gate oxide mosfets in deep-submicron technology | |
US10726788B2 (en) | Pixel circuit, pixel driving method and organic light-emitting diode display device | |
JP2011172066A (ja) | 演算増幅器、並びに、それを用いた表示パネルドライバ及び表示装置 | |
Hong et al. | Micro light-emitting diode pixel circuit based on p-type low-temperature polycrystalline silicon thin-film transistor for mobile displays | |
JPH0382151A (ja) | Mos型半導体集積回路 | |
CN101304240B (zh) | 电压限制装置及应用其的运算放大器及其电路设计方法 | |
JP3386661B2 (ja) | 出力バッファ | |
WO1999026334A1 (fr) | Montage amplificateur oscillant et basse tension, et dispositif electronique portatif incorporant ce montage | |
CN221507740U (zh) | 像素驱动电路及显示面板 | |
JP4141851B2 (ja) | 半導体装置及びそれを用いた電子機器 | |
TWI299847B (en) | Analog output buffer circuit for flat panel display | |
KR100784535B1 (ko) | 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치및 그 방법 | |
Chen et al. | SOI four-gate transistors (G/sup 4/-FETs) for high voltage analog applications | |
CN108597549A (zh) | 地感测放大器电路及其操作方法 | |
JP2010097059A (ja) | 表示装置 | |
JPH05326950A (ja) | N形mosドライバトランジスタ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |