KR100784535B1 - 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치및 그 방법 - Google Patents
연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치및 그 방법 Download PDFInfo
- Publication number
- KR100784535B1 KR100784535B1 KR1020060016355A KR20060016355A KR100784535B1 KR 100784535 B1 KR100784535 B1 KR 100784535B1 KR 1020060016355 A KR1020060016355 A KR 1020060016355A KR 20060016355 A KR20060016355 A KR 20060016355A KR 100784535 B1 KR100784535 B1 KR 100784535B1
- Authority
- KR
- South Korea
- Prior art keywords
- bias
- operational amplifier
- amplifier
- driving
- switching unit
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1365—Active matrix addressed cells in which the switching element is a two-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/234—Indexing scheme relating to amplifiers the input amplifying stage being one or more operational amplifiers
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치 및 그 방법에 관한 것으로, 더욱 상세하게는 비구동시 바이어스 전류를 최소화하는 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치 및 그 방법에 관한 것이다. 패널에 계조 전압을 구동하기 위한 연산 증폭기를 포함하는 액정 표시 장치의 구동 장치에 있어서, 상기 연산 증폭기는 적어도 제1 및 제2바이어스 전압 및 차동 입력을 입력받아 이를 증폭 및 버퍼링하는 증폭단 및 출력단을 포함하며, 제1제어 신호에 따라 상기 증폭단 및 출력단에 상기 제1바이어스 전압을 인가하여 바이어스 전류를 제거하기 위한 제1바이어스 스위칭부; 및 제2제어 신호에 따라 상기 증폭단 및 출력단에 상기 제2바이어스 전압을 인가하여 바이어스 전류를 제거하기 위한 제2바이어스 스위칭부를 포함하는 것을 특징으로 한다. 본 발명에 의하면, 소비 전력을 최소화하고 패키지의 표면 온도를 낮출 수 있다.
액정표시장치, LCD, 연산증폭기, 구동장치
Description
도 1은 종래의 액정 표시 장치의 구동 집적 회로의 회로도이다.
도 2a 및 도 2b는 도 1에 도시된 구동 집적 회로의 동작을 설명하기 위한 도면이다.
도 3은 본 발명의 일실시예에 따른 액정 표시 장치의 구동 장치의 회로도이다.
도 4는 본 발명의 일실시예에 따른 연산 증폭기의 구성 블록도이다.
도 5는 도 4에 도시된 연산 증폭기의 상세 회로도이다.
도 6은 도 3에 도시된 액정 표시 장치의 구동 장치의 동작을 설명하기 위한 신호 파형도이다.
<도면의 주요 부분에 대한 부호의 설명>
10, 50: 계조 전압 공급부 20, 60: 스위칭부
30, 70: 출력 패드 40, 80: 패널
82: 제1바이어스 스위칭부 84: 제2바이어스 스위칭부
92: 증폭단 94: 출력단
SW1~SW4,CSW: 스위치
본 발명은 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치 및 그 방법에 관한 것으로, 더욱 상세하게는 비구동시 바이어스 전류를 최소화하는 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치 및 그 방법에 관한 것이다.
최근 들어, 이용자들의 다양한 정보화 표시 요구를 만족시키기 위한 다양한 형태의 화면 표시 장치가 개발, 보급되고 있다. 반도체 기술의 급속한 발전과 함께 각종 전자 기기들의 저전압 및 저전력화가 진행되면서 이러한 화면 표시 장치의 소형화, 박형화 및 경량화에 대한 이용자 요구가 증대되면서 액정 표시 장치(LCD), 플라즈마 표시 장치(PDP), 유기 전계 발광 표시 장치(OLED) 등과 같은 평판 패널형 화면 표시 장치가 각광을 받고 있다. 이러한 평판 패널형 화면 표시 장치 중에서 액정 표시 장치는 소형화, 경량화 및 박형화가 용이하면서도 소비 전력이 낮고 낮은 전압으로 구동할 수 있다는 장점이 있다.
이러한 액정 표시 장치는 휴대폰, 노트북 컴퓨터, 데스크탑 컴퓨터 등에 다양하게 사용되고 있으며, 최근에는 20인치 이상의 대형 디지털 TV에 액정 표시 장치가 사용됨으로써, 액정 표시 장치의 구동 집적 회로(Liquid Crystal Display Driver Integrated Circuit; LDI)의 중요성이 점점 증가하고 있다. 액정 표시 장치의 고해상도와 대형화를 이루기 위해서는 액정 표시 장치의 구동 집적 회로는 그 구동 능력이 커져야 하므로 이로 인하여 소비 전력이 많이 증가한다. 있다. 따라 서, 액정 표시 장치의 구동 집적 회로의 소비 전력을 낮추려는 많은 노력이 진행되고 있다.
도 1은 종래의 액정 표시 장치의 구동 집적 회로를 설명하기 위한 회로 구성도를 도시한 것이다.
도 1에 도시된 바와 같이, 종래의 액정 표시 장치의 구동 집적 회로는 계조 전압을 공급하기 위한 계조 전압 공급부(10)와, 계조 전압을 스위칭하는 스위칭부(20)와, 출력 패드(30)를 포함하며, 도면 40은 전자 소자(R, C)로 등가 모델화한 액정 표시 장치의 패널을 각각 나타낸 것이다.
먼저, 계조 전압 공급부(10)는 각 채널별 연산 증폭기(OP1, OP2)로 구성되며, 각 연산 증폭기(OP1, OP2)는 (-) 입력 단자와 출력 단자가 연결되며, (+) 입력 단자에는 계조 전압(Vin1, Vin2)이 각각 인가된다.
또한, 스위칭부(20)는 연산 증폭기(OP1, OP2)의 출력을 각각 스위칭하는 스위치들(SW1, SW2)로 구성되며, 구동시에만 활성화된다.
최근 들어, 액정 표시 장치는 사용자의 요구에 따라 대형화 및 고해상도화 되는 추세이다. 이로 인해 액정 표시 장치의 구동 집적 회로는 고집적화가 더욱 요구되고 있다. 또한, 720채널 이상의 다채널 구동 집적 회로가 개발되면서 일정한 칩 면적 내에 많은 채널을 배치해야 하므로 소모 전력이 더욱더 커지게 된다. 소모 전력이 커지면 이에 비례하여 칩 표면 온도가 상승하게 되고 이는 구동 집적 회로의 수명을 현저히 떨어뜨리는 결과를 초래하며, 또한 집적 회로의 온도가 증가하면서 집적 회로 자체의 신뢰성에도 문제가 발생할 수 있다. 따라서, 이를 해결하기 위하여 소비 전력을 감소시켜서 구동 집적 회로의 표면 온도를 줄여야 하는 문제가 있다.
이를 해결하기 위하여 다양한 방법들이 개발, 적용되고 있다. 구동 집적 회로는 기본적으로 크게 구동 구간과 비구동 구간에서의 소비 전력 문제로 구분할 수 있다. 먼저, 구동 구간에서는 연산 증폭기(OP1, OP2)의 구동 전류를 줄이기 위한 프리 차지(precharge) 또는 차지 쉐어링(charge sharing) 방법 등이 제안되고 있다. 또한, 비구동 구간에서는 연산 증폭기(OP1, OP2) 내의 정적 전류(static current)(Is)를 줄이는 방법이 있으며, 구동 집적 회로의 소비 전력(P)는 다음 식 1과 같다.
여기서, P, Pd, Ps는 각각 전체, 구동 구간 및 비 구동 구간의 소비 전력을 나타내며, R 및 C는 패널의 저항 및 커패시터 값을, 그리고 V0는 계조 전압을 나타낸다. 또한, Is는 비구동 구간에서의 정적 전류를, T는 시간을 각각 나타낸 것이다.
상기 식 1에 나타낸 바와 같이, 액정 표시 장치의 구동 집적 회로의 소비 전력을 줄이기 위해서는 특히 비구동 구간에서는 정적 전류(Is)를 줄여야 한다.
이때, 연산 증폭기(OP1, OP2) 내의 정적 전류(Is)를 줄이기 위해 단순히 출 력 전류를 줄일 경우에는 도 2a에 도시된 바와 같이, 전류 구동 능력을 떨어뜨리는 결과를 가져오게 되므로 원하는 안정화 타임(settling time)을 달성할 수 없게 된다. 또한, 입력 전류를 줄이게 되면 도 2b에 도시된 바와 같이, 슬로잉(slewing)에 문제가 될 수 있다.
따라서, 정적 전류(Is)를 줄이기 위한 상술한 문제점을 야기하지 않는 새로운 방안이 모색 되어야 한다.
상술한 종래의 문제점을 해결하기 위한 본 발명의 목적은 비구동시 바이어스 전류를 제거할 수 있는 연산 증폭기를 제공하는 데에 있다.
또한, 본 발명의 다른 목적은 상술한 연산 증폭기를 이용한 액정 표시 장치의 구동 장치를 제공하는 데에 있다.
또한, 본 발명의 또 다른 목적은 상술한 연산 증폭기를 이용한 액정 표시 장치의 구동 방법을 제공하는 데에 있다.
상술한 본 발명의 목적들은 이상에서 언급한 목적들로 제한되지 않으며, 언급되지 않은 또 다른 목적들은 아래의 기재로부터 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
상술한 본 발명의 목적을 달성하기 위한 본 발명에 따른 연산 증폭기는 차동 입력 및 제1 및 제2바이어스 전압을 입력받아 이를 증폭 및 버퍼링하는 증폭단 및 출력단; 제1제어 신호에 따라 상기 제1바이어스 전압을 상기 증폭단 및 출력단에 인가하여 바이어스 전류를 제거하는 제1바이어스 스위칭부; 및 제2제어 신호에 따라 상기 제2바이어스 전압을 상기 증폭단 및 출력단에 인가하여 바이어스 전류를 제거하는 제2바이어스 스위칭부를 포함하는 것을 특징으로 한다.
여기서, 상기 제1 및 제2바이어스 스위칭부로부터의 상기 제1 및 제2바이어스 전압을 상기 증폭단 및 출력단 내의 트랜지스터의 게이트 측에 인가하여 바이어스 전류를 제거하는 것을 특징으로 한다.
또한, 상기 증폭단 또는 상기 출력단은 상기 제1바이어스 전압과 연결되는 적어도 하나 이상의 제1전류 미러; 및 상기 제2바이어스 전압과 연결되는 적어도 하나 이상의 제2전류 미러;를 포함하며, 상기 제1 바이어스 스위칭부로부터의 상기 제1바이어스 전압을 상기 제1전류 미러의 게이트 측에 입력하며, 상기 제2바이어스 스위칭부로부터의 상기 제2바이어스 전압을 상기 제2전류 미러의 게이트 측에 인가하는 것을 특징으로 한다.
또한, 상기 제1 및 제2제어 신호는 상호 인버팅된 신호인 것을 특징으로 한다.
상술한 본 발명의 다른 목적을 달성하기 위한 본 발명에 따른 패널에 계조 전압을 구동하기 위한 연산 증폭기를 포함하는 액정 표시 장치의 구동 장치에 있어서, 상기 연산 증폭기는 적어도 제1 및 제2바이어스 전압 및 차동 입력을 입력받아 이를 증폭 및 버퍼링하는 증폭단 및 출력단을 포함하며, 제1제어 신호에 따라 상기 증폭단 및 출력단에 상기 제1바이어스 전압을 인가하여 바이어스 전류를 제거하기 위한 제1바이어스 스위칭부; 및 제2제어 신호에 따라 상기 증폭단 및 출력단에 상기 제2바이어스 전압을 인가하여 바이어스 전류를 제거하기 위한 제2바이어스 스위칭부를 포함하는 것을 특징으로 한다.
이때, 상기 연산 증폭기의 계조 전압 구동을 단속하는 제3스위칭부를 더 포함하는 것을 특징으로 한다.
또한, 상기 제1바이어스 스위칭부는 상기 제1제어 신호를 게이트 입력으로 하는 적어도 하나 이상의 피모스를 포함하며, 상기 제2바이어스 스위칭부는 상기 제2제어 신호를 게이트 입력으로 하는 적어도 하나 이상의 엔모스, 피모스 또는 트랜스 미션 게이트로 구성하는 것이 바람직하다.
또한, 차지 쉐어링을 위한 상기 패널의 인접 채널간의 신호를 단속하는 스위치를 더 포함하는 것을 특징으로 한다.
상술한 본 발명의 또 다른 목적을 달성하기 위한 본 발명에 따른 차동 입력 및 제1 및 제2바이어스 전압을 입력받아, 패널에 계조 전압을 구동하기 위한 연산 증폭기를 포함하는 액정 표시 장치의 구동 방법에 있어서,
구동 구간에는 계조 전압을 상기 연산 증폭기를 통해 패널을 구동하는 단계; 및 비구동 구간에는 상기 연산 증폭기의 상기 제1 및 제2바이어스 전압을 단속하여 상기 연산 증폭기의 바이어스 전류를 제거하는 단계를 포함하는 것을 특징으로 한다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있 다. 본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술하는 실시예를 참조하면 명확해질 것이다. 명세서 전체의 동일 도면 부호는 동일 구성 요소를 나타낸 것이다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명하고자 한다.
먼저, 도 3은 본 발명의 일실시예에 따른 액정 표시 장치의 구동 장치의 회로 구성도이다.
도 3을 참조하면, 본 발명에 따른 액정 표시 장치의 구동 장치는 계조 전압 공급부(50) 및 스위칭부(60), 차지 쉐어링(charge sharing)을 위한 스위치(CSW), a및 패널(70)을 포함하며, 이때, 도면 부호 80은 전기 소자(R, C)에 의해 등가 모델화된 액정 표시 장치의 패널을 나타낸 것이다.
계조 전압 공급부(50)는 각 채널별로 하나씩의 연산 증폭기(OP3, OP4)를 포함하며, 각 연산 증폭기(OP3, OP4)의 (-) 입력 단자와 출력 단자가 연결되고, (+) 입력 단자에는 각각의 계조 전압(Vin3, Vin4)이 각각 인가된다. 채널별 인가된 계조 전압(Vin3, Vin4)은 채널별 패널(80) 상의 각 화소를 구동하게 된다.
스위칭부(60)는 계조 전압 공급부(50)의 각 연산 증폭기(OP3, OP4)의 출력을 각각 스위칭하는 스위치들(SW3, SW4)로 구성된다. 각 스위치들(SW3, SW4)은 외부 스위칭 제어 신호에 따라 대응 채널의 구동 구간 동안 활성화되며, 반대로 차지 쉐어링 구간에는 오픈된다.
도 4는 도 3에 도시된 연산 증폭기(OP3, OP4)의 상세 설명을 위한 구성 블록 도를 도시한 것이다.
도 4에 도시된 바와 같이, 본 발명의 일실시예에 따른 연산 증폭기는 INN, INP 입력 신호를 증폭하는 증폭부(92), 증폭된 신호의 버퍼링 기능을 수행하고 최종 출력 신호의 레벨을 결정하는 출력단(94), 그리고 내부 정적 전류를 최소화하기 위한 제1 및 제2바이어스 전압(HVDD, HVSS)을 스위칭하는 제1 및 제2바이어스 스위칭부(82, 84)를 포함한다. 이때, 제1 및 제2바이어스 스위칭부(82, 84)는 적어도 하나 이상의 피모스, 엔모스 또는 트랜지스미션 게이트로 구성될 수 있다. 또한, 본 발명에 적용된 연산 증폭기는 OUT 단자가 INN 입력 단자에 부궤환 연결되며, 증폭 기능보다는 주로 버퍼링 기능을 수행한다.
도 5는 도 4에 도시된 연산 증폭기의 상세 회로도를 도시한 것으로, 도 5에 도시된 본 발명에 따른 연산 증폭기는 레일투레일(rail-to-rail) 연산 증폭기로서, 그 구성을 살펴보면 다음과 같다.
먼저, 증폭부(92)는 소오스 결합된 제3 및 제4피모스(MP3, MP4)로 구성된 제1증폭부와, 소오스 결합된 제1 및 제2엔모스(MN1, MN2)로 구성된 제2증폭부와, 제1증폭부의 소오스 측에 정전류(IB2)를 공급하는 제17 및 제6피모스로 구성된 제1전류 미러와, 제2증폭부의 소오스 측에 정전류(IB1)를 공급하는 제16 및 제5엔모스로 구성된 제2전류 미러로 구성된다.
출력단(94)은 제1증폭부의 소오스 측에 정전류를 공급하는 제12 및 제13 피모스(MP12, MP13)로 구성된 제3전류 미러와, 제2증폭부의 소오스 측에 정전류를 공급하는 제10 및 제11엔모스(MN10, MN11)로 구성된 제4전류 미러와, 제3 및 제4전류 미러 사이의 양 전류 경로 상에는 제6 피모스(MP6) 및 제7엔모스(MN7)로 구성된 제1 CMOS와, 제8엔모스(MN8) 및 제9피모스(MP9)로 구성된 제2CMOS와, 피모스(MP6,MP9)의 게이트 입력을 위한 직렬 연결된 전류원(IBN) 및 전류 고정 부하로서 동작하는 엔모스(MN11,MN18)와, 엔모스(MN7,MN8)의 게이트 입력을 위한 직렬 연결된 전류원(IBP) 및 전류 고정 부하로서 동작하는 피모스(MP20,MP21), 그리고 제1바이어스 전압(HVDD) 및 제2바이어스 전압(HVSS) 사이에 직렬 연결되는 피모스(MP14) 및 엔모스(MN15)로 구성되며, 추가로 피모스(MP14) 및 엔모스(MN15)의 게이트와 그 접속점, 즉 출력단자(OUT) 사이에는 보상용 커패시터(Ccom)가 각각 연결된다. 이때, EN 및 ENB 신호는 상호 인버팅된 신호이다.
이하, 도 4 및 도 5를 참조하여 연산 증폭기의 동작을 상세 설명하면 다음과 같다.
먼저, 연산 증폭기가 정상적인 구동 구간에서는 일반적인 연산 증폭기의 동작과 동일하다. 따라서, 제1 및 제2바이어스 스위칭부(82, 84)는 인에이블(EN, ENB) 신호에 따라 비활성화되며, 증폭단(94) 및 출력단(94)의 회로 동작에 영향을 미치지 않는다.
반면에, 연산 증폭기가 비구동 구간에서는 정적 전류를 줄이기 위하여 제1 및 제2바이어스 스위칭부(82, 84)는 활성화되며, 제1 및 제2바이어스 전압(HVDD, HVSS)을 증폭단(94) 및 출력단(94)에 인가하여 내부 트랜지스터의 게이트 전압을 풀업 또는 풀다운 시킴으로써 바이어스 전류를 제거한다.
도 5를 참조하여, 좀 더 구체적으로 살펴보면, 제1바이어스 스위칭부(82)의 피모스 스위치(MP25, MP26, MP27)는 ENB 신호에 따라 모두 턴온되어 제1전류 미러(MP17, MP6), 제3전류 미러(MP12, MP13), 그리고 피모스(MP14)의 게이트 전압을 제1바이어스 전압(HVDD)으로 풀업 시켜서 모두 턴오프된다. 또한, 제2바이어스 스위칭부(84)의 엔모스 스위치(MN22, MN23, MN24)는 EN 신호에 따라 모두 턴온되어 제1 전류 미러(MN16, MN5), 제4전류 미러(MN10, MN11), 그리고 엔모스(MN15)의 게이트 전압을 제2바이어스 전압(HVSS)으로 풀다운 시켜서 모두 턴오프된다. 따라서, 비구동 구간에서는 연산 증폭기의 회로 동작이 중지되므로 정적 전류는 최소화됨을 알 수 있다.
이하, 도 6을 참조하여 상기 구성에 따른 본 발명의 일실시예에 따른 액정 표시 장치의 구동 장치의 상세 동작을 설명하면 다음과 같다.
도 7은 도 3에 도시된 본 발명의 일실시예에 따른 액정 표시 장치의 구동 장치의 신호 파형도를 도시한 것으로, 미설명된 도면 부호 SC는 스위칭부(60)의 스위치(SW3, SW4)의 스위칭 제어 신호를 나타낸다.
먼저, 구동 구간(B)에서는 스위칭부(60)의 각 스위치들(SW3, SW4)이 턴온되어 계조 전압(Vin3, Vin4)은 연산 증폭기(OP3, OP4)를 통해 패널(80) 상의 각 화소를 구동한다. 이때, 차지 쉐어링을 위한 스위치(CSW)는 턴오프된다.
이어서, 비구동 구간(A)에서는 스위칭부(60)의 스위치(SW3, SW4)는 턴오프되어 계조 전압을 차단하고, 반면에 스위치(CSW)는 턴온되어 차지 쉐어링 동작이 수행된다. 따라서, 인접 채널간의 각 화소는 전하를 공유하게 되므로 전력 소모를 줄일 수 있게 된다. 또한, 연산 증폭기(OP3, OP4)는 비구동 구간에서는 정적 전류를 줄이기 위하여 상술한 바와 같이, 회로 동작이 중지되면서 정적 전류는 최소화된다. 따라서, 비구동시 종래에 연산 증폭기의 정적 전류로 인한 전력 소모를 최소화하여 집적화시 구동 장치의 표면 온도를 낮출 수 있다. 또한, 액정 표시 장치의 대형화 및 고해상도에 적합한 구동 장치의 용이한 설계가 가능하다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위 내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.
이상에서 살펴본 바와 같이, 본 발명에 따른 연산 증폭기는 비구동시 바이어스 전압을 이용하여 내부의 트랜지스터 게이트 전압을 풀업 또는 풀다운 시켜 바이어스 전류를 최소화할 수 있다. 또한, 본 발명에 따른 상술한 연산 증폭기를 이용한 액정 표시 장치의 구동 장치 및 그 방법은 비구동시 정적 전류를 최소화함으로써, 소비 전력을 감소시킬 수 있다. 따라서, 집적화시 대형화 및 고해상도의 액정 표시 장치의 패널 구동시 높은 패키지 표면 온도를 크게 낮출 수 있다는 잇점이 있다.
Claims (10)
- 패널에 계조 전압을 구동하기 위한 연산 증폭기를 포함하는 액정 표시 장치의 구동 장치에 있어서,상기 연산 증폭기는 적어도 제1 및 제2바이어스 전압 및 차동 입력을 입력받아 이를 증폭 및 버퍼링하는 증폭단 및 출력단을 포함하며,비구동 구간에 제1제어 신호에 따라 상기 증폭단 및 출력단에 상기 제1바이어스 전압을 인가하여 상기 연산 증폭기에 공급되는 바이어스 전류를 제거하는 제1바이어스 스위칭부; 및비구동 구간에 제2제어 신호에 따라 상기 증폭단 및 출력단에 상기 제2바이어스 전압을 인가하여 상기 연산 증폭기에 공급되는 바이어스 전류를 제거하는 제2바이어스 스위칭부를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.
- 제1항에 있어서,상기 연산 증폭기의 계조 전압 구동을 단속하는 제3스위칭부를 더 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.
- 제1항에 있어서,상기 제1바이어스 스위칭부는 상기 제1제어 신호를 게이트 입력으로 하는 엔모스, 피모스 또는 트랜지스터를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.
- 제1항에 있어서,상기 제2바이어스 스위칭부는 상기 제2제어 신호를 게이트 입력으로 하는 엔모스, 피모스 또는 트랜지스터를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.
- 제2항에 있어서,차지 쉐어링을 위한 상기 패널의 인접 채널간의 신호를 단속하는 스위치를 더 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.
- 차동 입력 및 제1 및 제2바이어스 전압을 입력받아, 패널에 계조 전압을 구동하기 위한 연산 증폭기를 포함하는 액정 표시 장치의 구동 방법에 있어서,구동 구간에는 계조 전압을 상기 연산 증폭기를 통해 패널을 구동하는 단계; 및비구동 구간에는 상기 연산 증폭기의 상기 제1 및 제2바이어스 전압을 인가하여 상기 연산 증폭기에 공급되는 바이어스 전류를 제거하는 단계를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
- 차동 입력 및 제1 및 제2바이어스 전압을 입력받아 이를 증폭 및 버퍼링하는 증폭단 및 출력단;비구동 구간에 제1제어 신호에 따라 상기 제1바이어스 전압을 상기 증폭단 및 출력단에 인가하여 상기 증폭단 및 출력단에 공급되는 바이어스 전류를 제거하는 제1바이어스 스위칭부; 및비구동 구간에 제2제어 신호에 따라 상기 제2바이어스 전압을 상기 증폭단 및 출력단에 인가하여 상기 증폭단 및 출력단에 공급되는 바이어스 전류를 제거하는 제2바이어스 스위칭부를 포함하는 것을 특징으로 하는 연산 증폭기.
- 제7항에 있어서,상기 제1 및 제2바이어스 스위칭부로부터의 상기 제1 및 제2바이어스 전압을 상기 증폭단 및 출력단 내의 트랜지스터의 게이트 측에 인가하여 바이어스 전류를 제거하는 것을 특징으로 하는 연산 증폭기.
- 제7항에 있어서,상기 증폭단 또는 상기 출력단은 상기 제1바이어스 전압과 연결되는 적어도 하나 이상의 제1전류 미러; 및상기 제2바이어스 전압과 연결되는 적어도 하나 이상의 제2전류 미러;를 포함하며,상기 제1 바이어스 스위칭부로부터의 상기 제1바이어스 전압을 상기 제1전류 미러의 게이트 측에 입력하며,상기 제2바이어스 스위칭부로부터의 상기 제2바이어스 전압을 상기 제2전류 미러의 게이트 측에 인가하는 것을 특징으로 하는 연산 증폭기.
- 제7항에 있어서,상기 제1 및 제2제어 신호는 상호 인버팅된 신호인 것을 특징으로 하는 연산 증폭기.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060016355A KR100784535B1 (ko) | 2006-02-20 | 2006-02-20 | 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치및 그 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060016355A KR100784535B1 (ko) | 2006-02-20 | 2006-02-20 | 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치및 그 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070083091A KR20070083091A (ko) | 2007-08-23 |
KR100784535B1 true KR100784535B1 (ko) | 2007-12-11 |
Family
ID=38612526
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060016355A KR100784535B1 (ko) | 2006-02-20 | 2006-02-20 | 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치및 그 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100784535B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115762423B (zh) * | 2022-12-19 | 2024-03-26 | 惠科股份有限公司 | 源极驱动器和显示装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0145857B1 (ko) * | 1995-08-03 | 1998-12-01 | 김광호 | 연산증폭기에 있어서 전류소모 최적화 회로 |
KR20010067394A (ko) * | 1999-12-20 | 2001-07-12 | 니시가키 코지 | 액정 구동방법 및 액정 구동회로 |
KR20050035547A (ko) * | 2003-10-13 | 2005-04-19 | 삼성전자주식회사 | 에이비급 레일-투-레일 연산 증폭기 |
-
2006
- 2006-02-20 KR KR1020060016355A patent/KR100784535B1/ko not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0145857B1 (ko) * | 1995-08-03 | 1998-12-01 | 김광호 | 연산증폭기에 있어서 전류소모 최적화 회로 |
KR20010067394A (ko) * | 1999-12-20 | 2001-07-12 | 니시가키 코지 | 액정 구동방법 및 액정 구동회로 |
KR20050035547A (ko) * | 2003-10-13 | 2005-04-19 | 삼성전자주식회사 | 에이비급 레일-투-레일 연산 증폭기 |
Also Published As
Publication number | Publication date |
---|---|
KR20070083091A (ko) | 2007-08-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6975142B2 (en) | Semiconductor device | |
KR101832491B1 (ko) | 출력 회로와 데이터 드라이버 및 표시 장치 | |
JP4927036B2 (ja) | 半導体装置 | |
US8212540B2 (en) | Voltage generating circuit | |
US7764121B2 (en) | Differential amplifier, method for amplifying signals of differential amplifier, and display driving device having differential amplifier | |
KR101900951B1 (ko) | 출력 회로, 데이터 드라이버 및 표시 장치 | |
JP2007181026A (ja) | 差動増幅器とデータドライバ及び表示装置 | |
EP1357663A3 (en) | Differential circuit, amplifier circuit, driver circuit and display device using those circuits | |
US6624669B1 (en) | Drive circuit and drive circuit system for capacitive load | |
WO2010013508A1 (ja) | 比較回路およびこれを備えた表示装置 | |
KR20030063188A (ko) | 전기 회로 | |
JP2007171225A (ja) | 増幅回路、液晶表示装置用駆動回路及び液晶表示装置 | |
TWI702792B (zh) | 驅動電路 | |
TW200300919A (en) | Display control circuit and display device | |
CN100449594C (zh) | 半导体装置 | |
US11799431B2 (en) | Output buffer and data driver circuit including the same | |
US7116171B2 (en) | Operational amplifier and driver circuit using the same | |
KR100784535B1 (ko) | 연산 증폭기 및 이를 이용한 액정 표시 장치의 구동 장치및 그 방법 | |
JP2002169501A (ja) | インピーダンス変換装置とそれを備えた表示装置の駆動装置 | |
US8692618B2 (en) | Positive and negative voltage input operational amplifier set | |
JP5275278B2 (ja) | 差動増幅器、及びソースドライバ | |
Attili et al. | Survey on single stage amplifiers for column drivers in active matrix LCD panels leading to a highly linear rail-to-rail robust amplifier | |
KR100784534B1 (ko) | 액정 표시 장치의 구동 장치 및 방법 | |
JP4293162B2 (ja) | 演算増幅器 | |
KR20130057405A (ko) | 저 전력 소비를 갖는 연산 증폭기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |