TWI307213B - Reference voltage generating circuit - Google Patents

Reference voltage generating circuit Download PDF

Info

Publication number
TWI307213B
TWI307213B TW094126226A TW94126226A TWI307213B TW I307213 B TWI307213 B TW I307213B TW 094126226 A TW094126226 A TW 094126226A TW 94126226 A TW94126226 A TW 94126226A TW I307213 B TWI307213 B TW I307213B
Authority
TW
Taiwan
Prior art keywords
capacitor
phase
reference voltage
clock
switch
Prior art date
Application number
TW094126226A
Other languages
English (en)
Other versions
TW200707900A (en
Inventor
Wen Chi Wang
Chang Shun Liu
Chao Cheng Lee
Jui Yuan Tsai
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to TW094126226A priority Critical patent/TWI307213B/zh
Priority to US11/459,364 priority patent/US7456769B2/en
Publication of TW200707900A publication Critical patent/TW200707900A/zh
Application granted granted Critical
Publication of TWI307213B publication Critical patent/TWI307213B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/02Sample-and-hold arrangements
    • G11C27/024Sample-and-hold arrangements using a capacitive memory element
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/02Sample-and-hold arrangements
    • G11C27/024Sample-and-hold arrangements using a capacitive memory element
    • G11C27/026Sample-and-hold arrangements using a capacitive memory element associated with an amplifier

Description

1307213 九、發明說明: 【發明所屬之技術領域】 • 本發明提供—種參考輕產生電路,尤指-種峨速切換電 * ’械除—就龍雜訊’喊生參考賴的參考電壓產生 ^ 電路。 【先前技術】 • 在數位類比轉換器(DAC)與類比數位轉換器(ADC)+,可容許 的最大輸人峨祕取決紅貞參考賴的姆雜大小,而 ,厦與DAC料部分魏的_縣蚁純技輸入訊號所 •決定,換句話說’參考的⑽辦越大,麟於雜訊需求的 設計困難度越低。
1C 内舰_生的參考電勸目對鱗孙IC外部所能產生 溥GND *此般的做法係利用外部的供應電壓源Vdd以及地電塵 源GND來產生所需的參考電壓。 音、圖。如圖一第1圖為習知的參考電壓產生電路100的示 二電>1 /νΓΓ ’參考购生電路鹰為—RC電路,外部 071、應罨壓源Vdd可能且右雜却· μ 便可產經過RC電路的滤波後, 乾#的參考電屢,以供晶片内部使用。 舉例來說,當參考電壓產 但是’這樣的電路有其問題存在, 1307213 生電路100使用於一般音頻類比數位轉換器(audio-band ADC)時, 由於音頻的訊號頻帶大致介於20Hz〜20000Hz之間,參考電壓產 生電路100必須採用很大的電容與電阻,才能使轉角(_3dB)頻率在 20Hz以下,很顯然的,利用過大的電容與電阻並不是一個經濟的 做法。 此外,在音訊ic的應用中,一般只會量測Vdd的電源拒斥比 (PSRR) ’希望在20〜20kHz的訊號頻帶内能低於。以習知的 方式產生參考電壓的日権’其PSRR大致_—階低通濾波的頻 率響應。若其_3dB頻率在2Hz,則在2〇Hz的psrr等於_2〇dB, 在200Hz的PSRR等於_40dB,並無法達成在所有頻帶内皆小於 -60dB的目標。 【發明内容】 因此本發明之轉目的之-在於提供1職速切換電容, 來滤除-預定電壓的雜訊’以產生參考電壓的參考電壓產生電 路’以解決習知技術中的問題。 根據本發明之申請專利範圍,係揭露一種參考電壓產生電 路’用來接收-就電壓並將該败電壓加以級以產生一參考 端; 壓產生電路包含有:一第一電容,其包含有-第 一知红端;—第二電容,其包含有—第三端以及-第四 -弟一開關’錢地將該預定電_接至該第—電容之該第 7 1307213 物駐該第一電 =開關,交替地將咏電容之該__==& =二開關係於該第二階段她第二電容之· 鈿4一電谷之該第一端,並且於該第 與該第二電容之输-第三_,交替地將該第m办 ,齡嶋卿— =該第-_接至該參考準位,並且_第二階段情該第一 ,谷與該參考準位的以及—第四開關,交替地將該第一電 容之該第二_接至該參轉位,該第四關係於該第二階段將 該第-電容找第二端雛线參轉位,並且於料一階段中 斷該第-電容與該參考雜触接;其憎第-電容係於該第一 Ρ皆段取樣顧定,且_第二與該第二電容麟分配電 荷來產生該參考電壓。 根據本發狀巾請專·圍,另減—種三細分數位/類比 轉換器包含有 >參考賴產生電路,时餘-縱電壓並將 該預定電壓加以濾波以產生一參考電壓,該參考電壓產生器包含 有:一第一電容,其包含有一第一端以及—第二端;一第二電容, 其包含有-第三端以及-第四端;-第-開關,交替地將該預定 電壓輕接至該第-電容之該第二端,該第—開_於—第一階段 耦接該預定電壓至該第一電容’並且於一第二階段以及一第三階 段中斷該預定電壓與該第二電容之耦接;一第二開關,交替地將 1307213 該第一電容之該第三触接至該第—電容之該第—端,該第二開 關係於該第二階段輸該第二電容之該第三端至該第—電容之該 第H且於該第-階段以及鶴三階段帽該第-電容與該 第二電容之耦接;一第三開關,交替地將該第一電容之該第一端 輕接至-參考準位,該第三開關係於該第―階段將該第一電容之 該第-端減至該參考準位,並且於該第二階段巾_第一電容 與該參考準位的输;以及一第四開關,交替地將該第一電容之 該第二端祕至該參轉位,财四關係於鱗二階段將該第 電各之該第―端搞接至該參考準位,並且於該第-階段以及該 第三階段帽該第—電容與該參考準㈣減;財該第一電容 係於該第ϋ縣樣顧定電壓,且於鮮二階段與該第二電容 重新分配電荷來魅該參考電壓;以及—三角積分賴器,用來 於該第三階餘據—齡減自該參考電壓取樣電容接收該參考 電壓,以產生一類比訊號。 根據本發明之申請範圍,露—種三輪分類比/數位 轉換器,其包含有:-參考縣產生魏,料触—預定電壓 並將該預定電壓加㈣波以產生—參考電壓,該參考電壓產生器 包含有:一第一電容,其包含有一第一端以及一第二端;一第二 電容,其包含有-第三端以及-第四端;一第1關,交替地將 該預定電壓辆接至該第-電容之該第二端,該第1關係於一第 一階段耦接該預定電壓至該第一電容,並且於一第二階段以及一 第三階段中斷該預定電壓與該第二電容之耦接;一第二開關,交 1307213 ^也將該第二電容之該第三端_至娜—電容之該第—端,該 Ϊ一開關=該第二階段_該第二電容之該第三端至該第-ΐ 且於該第—階段以及該第三階段情該第一電 谷與該第二電容之祕;—第 第一端減5-会古谁, 乂《地將該苐一電容之該 >考準位’該第於該第i段將該第— 電谷之該第i墟魏參考雜,觀贿第^段以及該第 二階段情該第-電容與該參考準位_接;以及一第四開關, 交雜將郷—電容之該第二_接域參考準位,該第四開關 係於該第二階段將該第-電容之該第二端触至該參考準位,並 且於該第-階段情該第-餘與齡轉㈣祕;其中該第 -電容係⑽第-階段取樣該預定賴,且機第三階段與該第 二電容重新分配電荷來產生該參考電壓;以及一三角積分調變 器’用來於該第三階段接收該參考龍,以及於該帛一以及第二 1¾ ¥又接收一輸入類比§fL號’以產生一數位訊號。 【實施方式】 清參閱第2圖,第2圖為本發明參考電壓產生電路2〇〇的示 思圖。參考電壓產生電路200具有四開關swi、SW2、SW3、SW4, 一外部電容(:也,一電容Cref,其連接方式如第2圖所示。其中, 開關SW1、SW3係由一第一時脈所控制,而開關sw2、SW4係 由一第二時脈所控制,該第一時脈與該第二時脈係反向。 因此,當第一時脈對應高準位時,開關SW1、SW3會導通(因 13〇7213 為兩時脈反向,此時第二時脈對應低準位,開關sw2、sw4形成 斷路)’此時電容Cref搞與外部電壓源、vdd形成一迴路,因此,電 ‘ 4會對外部電壓源Vdd進行—採樣(sample)操作;相同地,當第二 . 夺脈對應回準位時’開關SW2、SW4會導通而開關、SW3 形成斷路’因此電容C·與外部電容c〇ff會形成一迴路,兩電容 : 會重新分配電荷’因而產生所需要的參考電壓VREF。簡單來說, 由於開關讀、SW2、SW3、SW4的交替性操作,可以使得電容 • ^的魏_於—電阻,其相職義大致上為其時脈週期與 電容<^^值的比值,亦即(電阻值尺=時脈週期^電容Cr^值), • 目此’本發明參考電壓產生電路綱不但可以達到產生參考電壓 的相同功能,而且可以避免使用大電阻的成本浪費。 第2圖所示的參考電壓產生電路2〇〇可以應用在三角積分類 比數位轉換器(sigma-deltaADC)中,用來產生所需的參考電壓。一 • 般來說,三角積分類比數位轉換器可包含有參考電壓產生電路2〇〇 以及-二肖積分調變器;如業界所習知,三紐分婦器可根據 一類比的輸入訊號以及參考電壓產生電路2〇〇所產生之參考電 壓,來產生對應輸入訊號的一數位訊號。如業界所習知,三角積 分調變器可包含有-積分H,-量化II,以及_低通數位滤波器, 以根據罝化器的回饋號來控制參考電屢的輸入,在以下的揭露 之中,由於其中量化器以及低通數位濾波器的架構與操作已為業 界所習知,故不另贅述,而將針對參考電壓產生電路2〇〇以及其 内部積分器的配合加以闡述。 1307213 請參閱第3圖以及第4圖’第3圖為本發明三角積分類比數 位轉換11中積分器310配合參考電壓產生電路320的詳細電路 圖。而第4圖為本發明三角積分類比數位轉換器的控制時脈示意 圖。在此請注意’積分器310係為一非反向積分器,在以下的= 露之中’將簡單的說明一下積分器训與參考電壓產生電路汹 的操作。 首先,請注意到於第3圖中,開關上面的符號標示著各開關 所對應的控辦脈,整體電路係由四個控制時脈所控制。在此請 參閱第5圖’第5圖為本發明積分n 31G與參考電壓產生電路3二 處於-第-階段的示意圖。如第5圖所示,此時對於電容〇來 說,現在係連接到外部電壓源Vdd或地電壓GND,開始取樣外部 電壓源Vdd或地電壓GND;而對於積分器31〇來說,取樣電容。 Cs亦開始對一輸入訊號vin做取樣動作。 接著請參閱第6圖,第6圖為本發明積分器31〇與參考電壓 產生電路320處於一第二階段的示意圖。如第6圖所示,此時對 於電容CreF來說,現在係連接到外部電容c〇ff,開始與外部電容 c〇ff重新分配電荷,以產生參考電壓Vref;而對於積分器31〇 = 說,取樣電容Cs仍然繼續進行輸入訊號Vin的取樣動作。 請參閱第7圖’第7圖為本發明積分器310與參考電壓產生 電路320處於一第三階段的示意圖。如第7圖所示,此時參考電 12 1307213 壓vref已經儲存於電容Cref中,而輸入訊號Vm的取樣動作亦已 ^成而f存在電容Cs巾’因此,電容Cs情儲存的輸入訊號將 會與電容Q綺分配職,並且纽據祕數錄麵波器所送 出的數位訊號E>(或是D,),來回饋參考電壓Vr£f(或是負參考電屬 _VrEF)至節•點A、B;因此,積分器31〇能順利的根據輸入訊號恤 以及回饋的參考糕^做積分動作,而使整體三角積分類比數 位轉換器能夠正常動作。 請參閱第8圖,第8圖為積分器310與參考電壓產生電路32〇 之另一實施例的詳細電路圖。在此請注意,在本實施例之中,積 分器310係為一反向積分器,如第8圖所示,取樣電容&不但必 須在第二階段取樣輸入訊號Vin,並且必須在第一、第二階段用來 作為如述的電谷Cref之用,換句話說,參考電壓產生電路Do以 及積分器310共用一取樣電容cs。在此請注意,各開關亦對應第 4圖所示的參考時脈。但與第3圖所示之實施例不同之處,在於本 實施例於第-階段,以及第二階段,便已根據所回饋的數位訊號 來產生相對應的參考電壓VreF(或是負參考電壓_Vref),因此在第 二階段時’便可以利用已經儲存於取樣電容Cs的參考電壓Vref, 並且同時取樣輸入訊號Vin,以及與電容q進行電荷分配,以使 積分器310能正確動作;揭露至此,熟習此項技掏^者應可理解, 故不另贅述於此。 此外,第2圖所示的參考電壓產生電路2〇〇亦可應用在三角 13 1307213 積分數位類比轉換器(Sigma_deltaDAC)中,一般來說,三角積分數 位類比轉換器可包含參考電壓產生電路勘,三角積分調變器二以 及-濾、波器。如前所述’三角積分調變財包含麵分器與量化 器’因此在町_露之巾’我們亦針考·產生電路與積 分器的構造加以闡述。 、、 請參閱第9圖,第9圖為本發明三角積分數位類比轉換器中 積分器410與參考電壓產生電路420的詳細電路圖。如第1〇圖所 示,各開關上亦標示了所對應的控制訊號,而控制訊號亦可採用 第4圖所示之控制訊號。此外,於本實施例中,取樣電容&亦同 時用來作為產生參考電壓\^证之用’其電路的運作方式如下所述。 請參閱第10圖,第10圖為第9圖所示積分器41〇與參考電 壓產生電路420處於一第一階段的示意圖。此時,取樣電容€8根 據輸入的數位訊號的電壓準位’來決定耦接至外部電流源vdd或 是地電壓GND,以取樣外部電流源Vdd或地電壓GND。 請參閱第11圖,第11圖為第9圖所示積分器41〇與參考電 壓產生電路420處於一第二階段的示意圖。此時,取樣電容Cs轉 接至與外部電容C〇FF,因此取樣電容Cs會與外部電容c0FF重新 分配電荷,以產生所需的參考電壓VreF。 請參閱第12圖,第12圖為第9圖所示積分器410與參考電 14 1307213 屢產生電路420處於-第三階段的示意圖。此時,取樣電容&已 經儲存有對應參考電壓Vref的電荷,因此,取樣電容Cs會與電 容C!做電荷分配,如此積分器41〇便能正確動作,三角積分數位 類比積分器亦可產生正確的類比訊號。 請參閱第13 ® ’第13圖為第2圖參考電麼產生電路的 另-實施例的示意圖。在本實施例中,係將外部電容。的一端 直接接至|J 1C外部的Gnd,則該端即直接對應一乾淨負參考電壓。 而另-端的參考賴係由VcM與Gn〇所產生,而與V㈤無關,故 可獲致極佳之VDD電源拒斥比。 在此扭意’為了符合—般所使用的三歸分機器,前面 所述的所有電路皆為差動式的,然而,本發明參考電壓產生電路 亦可實施於單端式的電路,林違背本發騎精神。 相較於習知技術’本發明參考電壓產生電路可使用於三角數 位類比轉換器以及三角類比數位轉換器,此外,本發日月參考電壓 產生電路無須採用電阻,便可藉由外部電壓源產生所需的參考電 壓’不但可f錢本,也可麵產生低雜雜軸參考電壓,以 供後續電路使用。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利 圍所做之均等變化與修飾m本發明之涵蓋範圍。 1307213 【圖式簡單說明】 第1圖為習知的參考電壓產生電路的不意圖。 第2圖為本發明參考電壓產生電路的不意圖。 第3圖為本發明三角積分類比數位轉換器中積分器與參考電壓產 生電路的詳細電路圖。 第4圖為第3圖所示積分器與參考電壓產生電路的控制時脈示意 圖。 第5圖為第3圖所示積分器與參考電壓產生電路處於一第一階段 的示意圖。 第6圖為第3圖所示積分器與參考電壓產生電路處於一第二階段 的示意圖。 第7圖為第3圖所示積分器與參考電壓產生電路處於一第三階段 的示意圖。 第8圖為積分器與參考電壓產生電路之另一實施例的詳細電路圖。 第9圖為本發明三角積分數位類比轉換器中積分器與參考電壓產 生電路的詳細電路圖。 第10圖為第9圖所示積分器與參考電壓產生電路處於一第一階段 的示意圖。 第11圖為第9圖所示積分器與參考電壓產生電路處於一第二階段 的示意圖。 第12圖為第9圖所示積分器與參考電壓產生電路處於一第三階段 的示意圖。 第13圖為第2圖參考電壓產生電路的另一實施例的示意圖。 16 1307213 【主要元件符號說明】 100、200、320、420參考電壓產生電路 310、410 積分器
17

Claims (1)

  1. 1307213 十、申請專利範圍: j.一種三角積分數位/類比轉換器,其包含有: 一參考電壓產生電路,用來接收一預定電壓並將該預定電壓加 以濾波以產生一參考電壓,該參考電壓產生器包含有: 一第一電容,其包含有一第一端以及一第二端; 一第二電容,其包含有一第三端以及一第四端; 一第一開關,交替地將該預定電壓耦接至該第一電容之該第 二端’該第一開關係於一第一階段耦接該預定電壓至該 第一電容,並且於一第二階段以及一第三階段中斷該預 定電壓與該第二電容之耦接; 一第二開關,交替地將該第二電容之該第三端耦接至該第— 電容之該H該第二剩係於該第二階段輸該第 二電容之該第三端至該第—電容之該L並且於該 第一階段以及該第三階段中斷該第一電容與該第二電 容之耦接; —第三關’交替地將該第—電容之該第—端祕至一參考 準位,該第三關係於該第—階段賴第—電容之該第 -端減至該參考準位,並且㈣第二階段與該第三階 段中斷該第-電容與該參轉㈣墟;以及 一第四_,㈣地將該第容之該第二端雛至該參考 準位,该第四開關係於該第二階段將該第一電容之該第 二端柄接至該參考準位,並且於該第―階段以及該第三 18 1307213 &7Τ—0Γ2ΊΤ-----Π 年月_正#^ !--- 」 階段中斷該第-電容與該參考準位的耗接; 其中该第-電容係於卿—階段取樣該就賴,且於該第 二階段與該第二電容重新分配電荷來產生該參考電 壓;以及 三角積分戰ϋ ’聽於雜三階段根據—數位訊號自該參 考電壓產生電路減該參考電壓,以產生—類比訊 2.如申請專利範圍帛i項所述之三角積分數位/類比轉換器,其中 该第一開關以及該第三開關係由一第一時脈所控制,該第二開 關以及該第四開關係由-第二時脈所控制,以及該三角積分調 變器係由該第-時脈,該第二時脈,以及該第三時脈所控制。 3.如申請專利範圍第〗項所述之三角積分數位/類比轉換器,其中 該參考準位係對應一接地電壓準位。 4_ 一種三角積分類比/數位轉換器,其包含有: 一參考電壓產生電路,用來接收—預定電壓並將該預定電壓加 以濾波以產生一參考電壓,該參考電壓產生器包含有: 一第一電容,其包含有一第一端以及一第二端; 一第一電容,其包含有一第三端以及一第四端; —第一開關,交替地將該預定電壓耦接至該第一電容之該第 二端,該第一開關係於一第一階段耦接該預定電壓至該 弟 谷,並且於一苐 一階段以及一第三階段中斷該預 19 1307213 Μ·Ρ^·(Γν*'·,·"***ϋ------ )ί mmm, 定電壓與該第二電容之轉接; 第二開關,交替地將該第二電容之該第三端耦接至該第— 電容之該第一端,該第二開關係於該第二階段耦接該第 二電容之該第三端至該第一電容之該第一端,並且於該 第一階段以及該第三階段中斷該第一電容與該第二電 容之耦接; ’第三開關,交替地將該第一電容之該第一端耦接至一參考 準位,該第三開關係於該第一階段將該第一電容之該第 —端耦接至該參考準位,並且於該第二階段以及該第三 階段中斷該第一電容與該參考準位的耦接;以及 第四開關’交替地將該第—電容之該第二端雛至該參考 準位’該第四開關係於該第二階段將該第一電容之該第 二端耦接至該參考準位,並且於該第一階段中斷該第一 電容與該參考準位的耦接; 其中該第一電容係於該第一階段取樣該預定電壓,且於該第 *— Ps Ijl與5亥第一電容重新分配電荷來產生該參考電 壓;以及 一三角積分調變器,用來於該第三階段接收該參考電壓,以及 於該第一以及第二階段接收一輸入類比訊號,以產生一數 位訊號。 5.如申請專利範圍第4項所述之三角積分類比/數位轉換器,其 中該第一開關與該第三開關係由一第一時脈所控制,該第二開 20 1307213 [97. 6:. 2D . I年月。日修正替換Μ 關係由一第二時脈所控制,該第四開關係由該第一時脈以及一 第三時脈所控制,以及該三角積分調變器係由該第一時脈,該 第二時脈,以及該第三時脈所控制。 u 6.如申請專利範圍第4項所述之三角積分類比/數位轉換器,其中 _ 該參考準位係對應一接地電壓準位。 十一、圖式:
    21
TW094126226A 2005-08-02 2005-08-02 Reference voltage generating circuit TWI307213B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW094126226A TWI307213B (en) 2005-08-02 2005-08-02 Reference voltage generating circuit
US11/459,364 US7456769B2 (en) 2005-08-02 2006-07-24 Reference voltage generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW094126226A TWI307213B (en) 2005-08-02 2005-08-02 Reference voltage generating circuit

Publications (2)

Publication Number Publication Date
TW200707900A TW200707900A (en) 2007-02-16
TWI307213B true TWI307213B (en) 2009-03-01

Family

ID=37717099

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094126226A TWI307213B (en) 2005-08-02 2005-08-02 Reference voltage generating circuit

Country Status (2)

Country Link
US (1) US7456769B2 (zh)
TW (1) TWI307213B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8537045B2 (en) * 2011-04-28 2013-09-17 Analog Devices, Inc. Pre-charged capacitive digital-to-analog converter
US8717005B2 (en) * 2012-07-02 2014-05-06 Silicon Laboratories Inc. Inherently accurate adjustable switched capacitor voltage reference with wide voltage range
KR102204388B1 (ko) * 2014-01-09 2021-01-18 삼성전자주식회사 필터링 특성이 개선된 기준 전압 생성기
NL2017551B1 (en) * 2016-07-04 2018-01-10 Qualinx B V Discrete time filter network
WO2019196064A1 (zh) * 2018-04-12 2019-10-17 深圳市汇顶科技股份有限公司 电荷帮浦电路及其控制方法
DE102019108176A1 (de) * 2019-03-29 2020-10-01 Intel Corporation Vorrichtung zum kalibrieren eines analog-zu-digital-wandlers
US11489441B2 (en) * 2020-06-02 2022-11-01 Texas Instruments Incorporated Reference voltage generation circuits and related methods

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2533382B1 (fr) * 1982-09-21 1988-01-22 Senn Patrice Codeur de type delta-sigma, a double integration et applications de ce codeur a une voie de transmission de type mic et a la mesure de tensions continues
IT1246598B (it) * 1991-04-12 1994-11-24 Sgs Thomson Microelectronics Circuito di riferimento di tensione a band-gap campionato
US5162801A (en) * 1991-12-02 1992-11-10 Hughes Aircraft Company Low noise switched capacitor digital-to-analog converter
GB9302881D0 (en) * 1993-02-12 1993-03-31 Pilkington Micro Electronics Programmable switched capacitor circuit
US6055168A (en) * 1998-03-04 2000-04-25 National Semiconductor Corporation Capacitor DC-DC converter with PFM and gain hopping
US6147522A (en) 1998-12-31 2000-11-14 Cirrus Logic, Inc. Reference voltage circuitry for use in switched-capacitor applications
US6323801B1 (en) * 1999-07-07 2001-11-27 Analog Devices, Inc. Bandgap reference circuit for charge balance circuits
US6396334B1 (en) * 2000-08-28 2002-05-28 Marvell International, Ltd. Charge pump for reference voltages in analog to digital converter
US6930624B2 (en) * 2003-10-31 2005-08-16 Texas Instruments Incorporated Continuous time fourth order delta sigma analog-to-digital converter

Also Published As

Publication number Publication date
TW200707900A (en) 2007-02-16
US7456769B2 (en) 2008-11-25
US20070030037A1 (en) 2007-02-08

Similar Documents

Publication Publication Date Title
TWI307213B (en) Reference voltage generating circuit
TWI246826B (en) High precision analog to digital converter
JP4890503B2 (ja) デルタシグマ変調器
US5495200A (en) Double sampled biquad switched capacitor filter
TWI293832B (en) Switched capacitor signal scaling circuit
JP4747199B2 (ja) デジタル/アナログ変換器およびローパスフィルタに連続時間ステージとスイッチトキャパシタステージとを併用するアーキテクチャ
JP2004289793A5 (zh)
CN1855729A (zh) 改进的开关电容器dac
JP5214820B2 (ja) 補聴器用入力変換器および信号変換方法
JP2006081165A (ja) シングルエンド・スイッチキャパシタ回路
JP2006041993A (ja) A/d変換回路を内蔵した半導体集積回路および通信用半導体集積回路
US8169259B2 (en) Active filter, delta-sigma modulator, and system
TWI311403B (en) Reference voltage generating circuit
WO2020181485A1 (zh) 模数转换器以及相关芯片
Brewer et al. A 100dB SNR 2.5 MS/s output data rate/spl Delta//spl Sigma/ADC
JP2008028855A (ja) 半導体集積回路装置
Chen et al. History, present state-of-art and future of incremental ADCs
JP4939497B2 (ja) Δς型アナログデジタル変換器
Porrazzo et al. A 1-V 99-to-75dB SNDR, 256Hz–16kHz bandwidth, 8.6-to-39µW reconfigurable SC ΔΣ Modulator for autonomous biomedical applications
JP4541060B2 (ja) A/d変換回路を内蔵した半導体集積回路および通信用半導体集積回路
Hsieh et al. A sar-assisted continuous-time incremental σδ adc with first-order noise coupling
Shen et al. A 10.31 ENOB 3.125 MHz BW fully passive 2nd-order noise-shaping SAR ADC for low cost IoT sensor networks
Saisundar et al. A rail-to-rail noise-shaping non-binary SAR ADC
US10044368B2 (en) Sigma delta analog to digital converter
Robert et al. Micro power high-resolution A/D converter