TWI269171B - Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface - Google Patents

Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface Download PDF

Info

Publication number
TWI269171B
TWI269171B TW092128230A TW92128230A TWI269171B TW I269171 B TWI269171 B TW I269171B TW 092128230 A TW092128230 A TW 092128230A TW 92128230 A TW92128230 A TW 92128230A TW I269171 B TWI269171 B TW I269171B
Authority
TW
Taiwan
Prior art keywords
bits
data
data block
block
serial
Prior art date
Application number
TW092128230A
Other languages
English (en)
Other versions
TW200422836A (en
Inventor
Joseph Gredone
Alfred Stufflet
Timothy A Axness
Original Assignee
Interdigital Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US09/990,060 external-priority patent/US7069464B2/en
Application filed by Interdigital Tech Corp filed Critical Interdigital Tech Corp
Publication of TW200422836A publication Critical patent/TW200422836A/zh
Application granted granted Critical
Publication of TWI269171B publication Critical patent/TWI269171B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/103Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers
    • G11C7/1033Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers using data registers of which only one stage is addressed for sequentially outputting data from a predetermined number of stages, e.g. nibble read-write mode
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/107Serial-parallel conversion of data or prefetch

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Information Transfer Systems (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Communication Control (AREA)
  • Dc Digital Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Small-Scale Networks (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

1269171 玖、發明說明: 【發明所屬之技術領域】 本發明係關於匯流排資料傳送。特別是,本 發明係為減少傳送匯流排資料的線路。 【先前技系餘】 圖1所示者即為用於傳送資料之匯流排其一 範例。圖1係一用於無線通訊系統之接收與傳送 增盈控制器(GC) 30、32,及一 GC控制器38說明 圖。一通訊台,像是基地台或使用者設備,會傳 送(TX)及接收(rx)信號。為控制這些信號增益, 落屬於其他接收/傳送元件的運作範圍之間,GC 30、32會調整Rx及τχ信號上的增益度。
為控制GC 30、32的增益參數,會利用一 GC 控制器38。即如圖1所示,該gc控制器38會利 用一功率控制匯流排,像是1 6條線路匯流排34、 36來送出Tx 36及Rx 34信號的增益值,像是各 者為八條線路。功率控制匯流排線路3 4、3 6雖可 供允快速資料傳送,然這會要求該GC 30、32及 該GC控制器38上許多接腳,或是像一專用積體 電=(ASIC)之積體電路(IC)上gc 30、32及GC控 制器3 8間的許多連線。增加接腳數會要求額外電 2板二間與連線。增加iC連線會佔用珍貴的1C ^間。大量的接腳或連線或會依實作方式而定提 咼匯流排成本。 從而’希望是可具有其他的資料傳送方式。 【發明内容】 一種说合平行/串列匯流排介面,此者具有一 6 1269171 資料區塊解多工裝置。該資料區塊解多工裝置具 有一輸入,此者經組態設定以接收一資料區塊, 並將該資料區塊解多工成複數個細塊。對於各個 細塊’ 一平行轉串列轉換器可將該細塊轉化成串 列資料。一線路可傳送各個細塊的串列資料。一 串列轉平行轉換器可轉換各細塊的串列資料以復 原該細塊。資料區塊重建裝置可將各復原細塊合 併成該資料區塊。一基地台(或使用者設備)具有一 增益控制控制器。該增益控制控制器會產生一具 有代表一増益值之n位元的資料區塊。一資料區 塊解多工裝置具有一輸入,此者經組態設定以接 收該資料區塊,並將該資料區塊解多工成複數個 細塊。各個細塊具有複數個位元。對於各個細塊, 一平行轉串列轉換器可將該細塊轉化成串列資 料’一線路傳送該細塊串列資料,而一串列轉平 行,換器可轉換該細塊串列資料以復原該細塊。 一 f料區塊重建裝置可將該等經復原細塊合併成 該資料區塊。一增益控制器接收該資料區塊,並 利用該資料區塊的增益值以調整其增益。 【實施方式] 圖2所示者係一混合平行/串列匯流排介面區 塊圖’而圖3為一混合平行/串列匯流排介面資料 ,,作業流程圖。一資料區塊會被跨於該介面而 從節點1 50傳送到節點2 52 (54)。一資料區塊解 多工裝置40接收該區塊,並將其解多工成為i個 ,塊’以利於i條資料傳送線路44上傳送(56)。 遠f值i係根據連線數目與傳送速度之間的取捨 、而,。一種決定i值的方式是首先決定一傳送該資 料區塊所得承允之最大延遲。按照此最大延遲, 7 1269171 ==疋出傳送該區塊所需要的最小線路數目。利 * =小數量的線路,用以傳送資料的線路會被選 二^至少該最小值量。線路44可為接腳,以及其 夕電路板上或於一 Ic連接上的相關連線。一種解 二工成細塊的方式是將區塊切割成一最顯著到一 顯著細塊。為如圖4說明,於兩條線路上傳 ,八位元區塊,該區塊會被解多工成一四位元 取.,、、員著細塊及一四位元最小顯著細塊。 另一種方式則是將該區塊交錯跨於i個細塊。 ^區塊的前i個位元會變成各丨個細塊的第一位 ^、次的i個位元會變成各i個細塊的第二位元, 此下去一直到該最後丨個位元。為說明如圖5 -1之在兩條連線上的一八位元區塊,第一個位 被映對到細塊i的第一位元。第二個位元會 ^對到細塊2的第-位元。第三個位元會被映 蔣」^塊1的第二位元,如此繼續下去,一直到 將取後一個位元映對到細塊2的最後位元。 抑4各個細塊會被送到i個平行轉串列(p/s)轉換 益42,之相對應者(58),從平行位元轉換成串列位 70並於線路上串列循序地傳送(60)。在各停^ ^ 的相:側會是一串列轉平行(心 =換ί 46會將所傳串列資料轉換成其原始ΐ 第i個經復原細塊會被-資料區塊重建; 处理,以重建該原始資料區塊(64)。 、 雔A : w :面’雙向方式,會利胃1條連線以按 又向方式傳送資料,即如圖祕 資料,,按單一方向傳送丄U = 达返確a唬。在此,-資料區塊解多工及重建 8 1269171 裝置6 6會接收從節點1 5 0傳送到郎點2 5 2的資 料區塊。該解多工及重建裝置66會將該區塊解多 工成i個細塊。i個ρ/S轉換器68會將各個細塊轉 換成串列資料。一組多工器(MUX)/DEMUX 7 1將 各個P/S轉換器68耦接到i條線路44的相對應者。 在節點2 52處,另一組的多工器MUX/DEMUX 75 將線路44連接到一組s/Ρ轉換器72。該組S/P轉 換器72會將各細塊的所收串列資料轉換成為原始 傳送的細塊。所收細塊會被一資料區塊解多工及 重建裝置76重建成原始資料區塊,並輸出為所接 收的資料區塊。 對於從節點2 52傳送到節點1 50的各區塊, 該資料區塊解多工及重建裝置76會接收一資料區 塊。該區塊會被解多工成為各細塊,並將各細塊 傳送到一組P/S轉換器74。該P/S轉換器74會將 各細塊轉換成串列格式’以供跨於i條線路44傳 送。節點2組的MUX/DEMUX 75會將該等P/s轉 換器74柄接到i條線路4 4,而節點1組的 MUX/DEMUX 71會將線路44耦接到丨個s/p轉換 器70。該等S/Ρ轉換器70將所傳資料轉換成其原 始細塊。該資料區塊解多工及重建裝置66從^收 細塊重建出資料區塊,以輸出所接收的資料區塊。 既然一次只會在單一方向上傳送資料,這種實作 可按半雙工方式運作。 圖7係一雙向切換冤路的眘冼笃㈤ _ , 幻貫作間圖。該節點 p/S轉換器68的串列輸出會被絡 y θ做_入到一三觫式; 衝器78。該緩衝器78具有另—鉍χ 到一表示高狀態的電壓。該緩^二被耦- 夂w态7 8的輪屮孫 列資料,透過線路85被傳送到 _ ^ 、到一郎點2三態式, 9 1269171 衝器84。電阻86會被耦接於線路85與接地之間。 該節點2緩衝器84傳通該串列資料給一節點2 S/P 轉換器74。類似地,來自該節點2 P/S轉換器74 的串列輸出會被輸入到一三態式緩衝器72。該緩 衝器72也具有另一耦接於一高電壓的輸入。該緩 衝器82的串列輸出會透過線路85而傳送到節點1 三態式緩衝器80。該節點1缓衝器80會將該串列 資料傳通至一節點1 S/P轉換器70。 在另種實作裡,部分的i條線路44可在一方 向上傳送資料,而其他的i條線路44可在另一方 向上傳送資料。在節點1 5 0,會收到一資料區塊 以供傳送到節點2 52。根據該區塊所需之資料產 通速率以及另一方向上的話務需求而定,在此會 利用j條連線來傳送該區塊,其中該j值為1到i 之間。該區塊會被分成j個細塊,並利用i個P/S 轉換器68中的j個來轉換成j組串列資料。相對 應的j個節點2 S/P轉換器72,與節點2資料區塊 區別及重建裝置76會復原該資料區塊。在相反方 向上,會利用達i-j或k條線路以傳送該資料區塊。 在一用於增益控制匯流排之雙向式匯流排較 佳實作中,會在一方向上送出一增益控制值,並 送返一確認信號。或另者,在一方向上送出一增 益控制值,而在另一方向上送出一增益控制裝置 狀態信號。 一種混合平行/串列介面實作係於一同步系 統内,且可參如圖 8所說明者。在此,會利用一 同步時脈以同步各式元件的計時。為表述該資料 區塊傳送作業的起點,會送出一開始位元。即如 10 1269171 出一表示開始區持、在其正常零水準。然後會送 中,所有線路會送出=業的開始位元。在本例 條線路上送出開始位元開2位元,然實僅需在一 開始位元,像是_匕。如在任一條線路上送出 該區塊資料傳送作,右,接收節點會明瞭開始 路送出各個串列細ί。;:’會透過其相對應線 W ^ ^ ^ X ^ '鬼在傳送各細塊後,線路會 回返至彼專正常狀態,像是皆為低者。 在:貫作裡,也會利用開始位元做為待予 執仃之函數的表示器。這種實作方式可如目9說 ^而如圖1G所示者,如任—連線的第_位元為 1值,該接收節點會瞭解待予傳送區塊資料。即如 圖11之G C控制器實作的表格所列,利用三種開 始位元組合:01、10及11。〇〇表示尚未送出開始 位7G。各個組合代表一種函數。在本例中,Q1表 示應執行一相對減少函數,像是將該資料區塊值 減少1值。10表示應執行一相對增加函數,像是 將該資料區塊值增加丨值。丨丨表示應執行一絕對 值函數’此時該區塊會維持相同數值。為增加可 用函數的數目,可利用額外位元,例如,可將每 條線路2個開始位元映對到達七(7)項函數,或是 將1條線路的n個開始位元映對到達in+丨_ i種函 數。處理裝置86會依開始位元所述,對所收的資 料區塊執行函數。 ' 在如圖1 2所示的另款實作裡,開始位元表示 一目的地裝置。即如圖1 3所示,此為兩個目的地 裝置/兩條線路實作,開始位元的組合會關聯到對 所傳資料區塊之目的地裝置88-92。〇1表示裝置/ · 1 〇表不裝置2 ;而1 1表示裝置3。在收到該資料 1269171 區塊重建裝置48的開始位元後,所重建的區塊會 被送到相對應裝置8 8 - 9 2。為增加潛在目的地裝置 的數目,可利用額外的開始位元。對於在各i條線 路上的η個開始位元,可選定達個裝置。 即如圖14所示,可利用開始位元來表示函數 及目的地裝置兩者。圖1 4顯示一具有像是Rx及 TX GC兩個裝置的三條連線系統。在各條線路上 利用開始位元,圖中繪出兩個裝置的三種函數。 在本例中’線路1的開始位元代表該標的裝置, 「0」為裝置1,而「丨」為裝置2。連線2及'的 位元代表所執行函數。「Π」代表絕對值函數; 「1 0」代表相對增加函數;而「〇 i」代表相對減 少函數。所有三個開始位元為零,意即「〇 〇 〇」, 會是正常非資料傳送狀態,而在此並未使· 「001 J。可利用額外的位元以增加更多的函數或 裝置。對於在各i條線路上的η個開始位元,可選 定達in+ 1 -1個函數/裝置組合。 圖15係一實作表示函數及目的地裝置兩者之 開始位元的系統區塊圖。經復原的細塊會由該資 料區塊重建裝置48所接收。根據所收到的開始位 元,該處理裝置86會執行所述函数,而將所處理 區塊送到所述之目的地裝窠88_92。 即如圖1 6流程圖所系’會將表示該函數/目 的地的開始位元增入各個細塊内(94)。在此,會透 過這i條線路送出這些細塊(9 ) 利用開始位元, 會在資料區塊上執行適當轟數’資料區塊會被送 到適當目的地或兩者(98)。 為增加同步系統内的產通董’會利用時脈的 12 1269171 正(雙)及負(單)邊緣兩者來傳送區塊資料。其一實 作可如圖1 7所示。資料區塊解多工裝置1 〇 〇收到 貝料區塊,並將其解多工成兩個(雙及單)組丨個細 塊。在此’會將i個細塊的各組資料送到個別各組 的個P/S裝置102、1〇4。即如圖17所示,一組 的單ρ/s裝置102會具有i個p/s裝置,這會擁有 其經^置器11 8所反置的時脈信號。因此,經反 置的時脈信號會是經相對於該系統時脈而延遲的 半個時脈週期。一組i個Μυχ 1〇6會在該組雙p/s 裝置104與該組單p/s裝置1〇2之間,按兩倍於 脈速率而進行選定。在各連線上傳送的產獲 :^會是兩倍的時脈速率。在各連線的另一端是 ^對應的DEMUX 1〇8。這些demux ι〇8會循 112 Γ二倍時脈,率,將各條線路44輕接到一雙 一 士二早u〇緩衝器。各個緩衝器112、no接收 相對應的雙與單位元,並握 時脈週期。一雔116盘时,持該數值一個完整 ^ ^ ^ , 又 6〜早1 14組的S/P褒置會復肩 忒4雙與單細塊。一資料 衣直曰復屌 各個所僂細抬貝枓區塊重建裝置122會從 得、,,田塊重建該資料區塊。 圖1 8說明利用該正及負蚌 線路上進行的資料、n ’在-系統 路1上傳送的雙資料與單資料圖::係待予於線 者。即::亍2緣,而無斜楔部分則表示正 p如圖不,錢傳送速率會增加—倍。 之問Γ、、19係—用於一 GC控制器38及-…24 像^ ιΛ合元平^于面較佳實作。―資料區塊, 叫,會被從二= 多工裝置40。_資粗「盗38傳送給-資料區塊解 °亥貝科區塊會被解多工成為兩個細 13 1269171 二象疋兩個8位兀細塊。會對各個細塊增附一 開始位元,像是令為每個細塊9位元。在此,會 ,用兩個P/S轉換器42於兩條線路上傳送這兩個 當S/P轉換器4“貞剛到開始位元時就會將
::收細塊轉換為平行格式。該資料區塊重建裝 置會重建原始16位兀以控制Gc 124的增益。如 開始位元表述出一函數,即如圖丨丨所示,該AgC 1 24會在調整增益之前,先對所收區塊執行該項函 數0
圖2 0係於一混合平行/串列匯流排轉換器另 一較佳實作,此係位於GC控制器38及一 rx GC
3〇與TX GC 32間,並利用三(3)條線路。該GC 控制器38會按適當RX及TX增益值與開始位元, 即如圖14所示,送出一資料區塊給該GC 30、32。 如確採用按圖14的開始位元,裝置1為Rx GC 30 而裝置2為TX GC 32。該資料區塊解多工裝置4〇 會將該資料區塊解多工成為三個細塊,以供透過 這三條線路而傳送。利用三個P / S轉換器4 2及二 個S / P轉換4 6,各細塊會被串列地在各線路上傳 送,並轉換成原始細塊。該資料區塊重建裝置48 會重建原始資料區塊,並執行如開始位元所述之 函數,像是相對增加、相對減少及絕對值。所獲 資料會被送到如開始位元所述之RX或TX GC 30、 32 〇 【圖式簡單說明】 圖1係RX與TX GC和GC控制器圖式說明。 圖2係一混合平行/串列匯流排介面區塊圖。 圖3係利用混合平行/串列匯流排介面之資料區塊 傳送作業流程圖。 14 1269171 圖4說明將一區塊轉成最顯著及最小顯著細塊之 解多工作業。 圖5說明利用資料交錯處理對一區塊進行解多工 作業。 圖 6係一雙向混合平行/串列匯流排介面之區塊 圖。 圖7係一雙向線路實作圖式。 圖8係開始位元之計時圖。 圖9係一函數可控制性之混合平行/串列匯流排介 面的區塊圖。 圖1 0係一函數可控制性之混合平行/串列麗流排 介面的開始位元計時圖。 圖1 1係表示各項函數之開始位元實作列表。 圖1 2係目的地控制混合平行/串列匯流排介面之區 塊圖。 圖1 3係表示各項目的地之開始位元實作列表。 圖14係表示各項目的地/函數之開始位元實作列表 〇 圖1 5係目的地/函數控制混合平行/串列匯流排介 面之區塊圖。 圖16係表示各項目的地/函數之開始位元流程圖。 圖1 7係正及負時脈邊緣之混合平行/串列匯流排介 面區塊圖。 圖1 8係正及負時脈邊緣之混合平行/串列匯流排介 面計時圖。 圖19係一 2線式GC/GC控制器匯流排區塊圖。 15 1269171 圖20係一 3線式GC/GC控制器匯流排區塊圖。 〈圖式代表符號說明〉 30 接收增益控制器 32 傳送增益控制器 34 線路匯流排 36 線路匯流排 38 GC控制器 40 資料區塊解多工裝置 42 平行轉串列(P/S)轉換器 44 資料傳送線路 46 串列轉平行(S/P)轉換器 48 資料區塊重建裝置 50 節點1 52 節點2 66 資料區塊解多工及重建裝置 68 平行轉串列(P/S)轉換器 70 串列轉平行(S/P)轉換器 72 串列轉平行(S/P)轉換器 74 平行轉串列(P/S)轉換器 76 資料區塊解多工及重建裝置 1269171 78 緩衝器 80 緩衝器 82 緩衝器 84 緩衝器 85 線路 86 電阻 88 目的地裝置 90 目的地裝置 92 目的地裝置 100 資料區塊解多工裝置 102 單P/S裝置 104 雙P/S裝置 106 多工器 108 解多工器 110 緩衝器 112 緩衝器 114 單P/S裝置 116 雙P/S裝置 122 資料區塊重建裝置 124 增益控制器 17

Claims (1)

1269171拾、申請專利範圍
j 1 . 一種通過一介面而從一第一節點將資料區塊由傳輸 至一第二節點之方法,所述第一節點是一個基地台, 該方法包含: 該基站· 將該資料區塊解多工成併聯格式中的m組η個位 元; 對各該m組增附一開始位元,設定m個開始位元 中的一預定開始位元至一預定狀態以便估計各時脈的 各自需求;
將各組轉換成串聯格式; 透過包含各組的個別線路的該介面而由該第一 節點傳輸各該m組; 該第二節點: 接收各該傳輸之m組; 將由各線路的串聯資料轉換成併聯格式;以及 根據該m個開始位元使用該接收之m組。
2.如申請專利範圍第1項之方法,其中該預定開始位 元係為一 1狀態,且當該介面並未發送資料時,該個 別線路之所有開始位元係為一 0狀態。 3 .如申請專利範圍第1項之方法,其中該m個開始位 元更共集地代表一特定之函數。 4. 如申請專利範圍第1項之方法,其中該m個開始位 元所共集地代表之該函數係包含一相對增加、一相對 減少及一絕對值函數。 5. 如申請專利範圍第1項之方法,其中該m個開始位 元所共集地代表選定一特定目的地。 6. 如申請專利範圍第5項之方法,其中該m個開始位 元所共集地代表之該目的地係包含一 RX及TX增益控 18 多
1269171 制器。 7.如申請專利範圍第1項之方法’其中該m個開始位元 共雜地代表一特定函數及一特定目的地。 8 種由一基地台所使用之方法,其包含: 藉一增益控制(GC)控制器產生一資料區塊,該資 料區塊具有表示一增益值之N個位元; 將該N個位元分成i組,
透過i條線路中的一條線路將來自該GC控制器之 該i組中的各組位元以連縯的方式傳輪到該G C,其中 1 <i<N ; 於該G C接收該連續的i組位元; 組合該連續的i組位元以重現該資料區塊;以及 使用該資料區塊之該增益值調整該GC之一增益。 9.如申請專利範圍第8項之方法,其中包含附加一開 始位元至該i組位元中的各組位元。
1 0 ·如申請專利範圍第9項之方法,其中該開始位元指 示一數學函數。 1 1 .如申請專利範圍第1 〇項之方法,其中藉由該開始 位元所指示之該數學函數包括一相對增加、一相對減 少及一絕對值函數。 12·如申請專利範圍第9項之方法,其中該gc包括一 RX GC及一 TX GC ’且该開始位元指示該資料區塊是否 需被發送至一 RX GC或一 τχ GC。 i 3•如申請專利範圍第9項之方法,其中一預定的該開 19 1269171 / 始位元是設定在一特定狀態以便起始資料傳遞與估計 各時派的需要。
20
TW092128230A 2001-11-21 2002-11-21 Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface TWI269171B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/990,060 US7069464B2 (en) 2001-11-21 2001-11-21 Hybrid parallel/serial bus interface
US10/080,817 US6848018B2 (en) 2001-11-21 2002-02-22 Method employed by a base station for transferring data

Publications (2)

Publication Number Publication Date
TW200422836A TW200422836A (en) 2004-11-01
TWI269171B true TWI269171B (en) 2006-12-21

Family

ID=26763970

Family Applications (3)

Application Number Title Priority Date Filing Date
TW094140849A TWI287711B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and having a hybrid parallel/serial transmission function
TW092128230A TWI269171B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface
TW091134142A TWI269567B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW094140849A TWI287711B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and having a hybrid parallel/serial transmission function

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW091134142A TWI269567B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface

Country Status (14)

Country Link
US (3) US7107479B2 (zh)
EP (1) EP1446723B1 (zh)
JP (2) JP3951240B2 (zh)
CN (1) CN100346328C (zh)
AT (1) ATE367682T1 (zh)
AU (1) AU2002365548A1 (zh)
CA (1) CA2467844C (zh)
DE (1) DE60221271T2 (zh)
ES (1) ES2287360T3 (zh)
HK (1) HK1069906A1 (zh)
MX (1) MXPA04004788A (zh)
NO (1) NO20042467L (zh)
TW (3) TWI287711B (zh)
WO (1) WO2003046738A1 (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4257830B2 (ja) * 2003-03-11 2009-04-22 パナソニック株式会社 データ送受信装置
JP3780419B2 (ja) * 2004-03-09 2006-05-31 セイコーエプソン株式会社 データ転送制御装置及び電子機器
US8223899B2 (en) 2007-03-23 2012-07-17 Qualcomm Incorporated Methods and apparatus for initial acquisition gain control in a communication system
US7827433B1 (en) * 2007-05-16 2010-11-02 Altera Corporation Time-multiplexed routing for reducing pipelining registers
US8510487B2 (en) * 2010-02-11 2013-08-13 Silicon Image, Inc. Hybrid interface for serial and parallel communication
US8957763B2 (en) 2010-07-09 2015-02-17 Cypress Semiconductor Corporation RFID access method using an indirect memory pointer
US9092582B2 (en) 2010-07-09 2015-07-28 Cypress Semiconductor Corporation Low power, low pin count interface for an RFID transponder
US9846664B2 (en) 2010-07-09 2017-12-19 Cypress Semiconductor Corporation RFID interface and interrupt
US8723654B2 (en) 2010-07-09 2014-05-13 Cypress Semiconductor Corporation Interrupt generation and acknowledgment for RFID
US8686836B2 (en) 2010-07-09 2014-04-01 Cypress Semiconductor Corporation Fast block write using an indirect memory pointer
US9071243B2 (en) 2011-06-30 2015-06-30 Silicon Image, Inc. Single ended configurable multi-mode driver
US8599812B2 (en) * 2012-03-26 2013-12-03 Qualcomm Incorporated Encoded wireless data delivery in a WLAN positioning system
US9651755B2 (en) 2014-09-30 2017-05-16 Panduit Corp. Fiber optic interconnect systems and methods
US11137936B2 (en) * 2020-01-21 2021-10-05 Google Llc Data processing on memory controller

Family Cites Families (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4675861A (en) 1984-11-28 1987-06-23 Adc Telecommunications, Inc. Fiber optic multiplexer
US5018142A (en) 1988-03-04 1991-05-21 Digital Equipment Corporation Technique for organizing and coding serial binary data from a plurality of data lines for transmission over a single transmission line
CA2024809C (en) 1989-01-09 1994-11-01 Masanori Hiramoto Digital signal multiplexing apparatus and demultiplexing apparatus
US5138587A (en) * 1991-06-27 1992-08-11 The United States Of America As Represented By The Secretary Of The Navy Harbor approach-defense embedded system
JPH056335A (ja) 1991-06-27 1993-01-14 Nec Eng Ltd 装置間インタフエース方式
US5347268A (en) 1991-10-18 1994-09-13 Motorola, Inc. Data handler for handling data having multiple data formats
US5390041A (en) 1991-11-06 1995-02-14 Cray Research, Inc. Fiber optic channel extender interface method and apparatus
JPH05250316A (ja) 1992-03-05 1993-09-28 Nec Eng Ltd 装置間インタフェース方式
AU3936693A (en) 1992-03-25 1993-10-21 Encore Computer U.S., Inc. Fiber optic memory coupling system
US5327126A (en) 1992-06-26 1994-07-05 Hewlett-Packard Company Apparatus for and method of parallel justifying and dejustifying data in accordance with a predetermined mapping
EP0601172A1 (en) 1992-06-29 1994-06-15 Dade International Inc. High-speed time-multiplexed data transmission system
JP2732759B2 (ja) 1992-07-15 1998-03-30 沖電気工業株式会社 フレーム同期制御方式
JPH06334537A (ja) 1993-05-21 1994-12-02 Fujitsu Ltd 不確定性除去機能付きシリアル/パラレル変換回路
US5602780A (en) * 1993-10-20 1997-02-11 Texas Instruments Incorporated Serial to parallel and parallel to serial architecture for a RAM based FIFO memory
US5570089A (en) 1994-02-16 1996-10-29 International Business Machines Corporation Method and apparatus for providing data stream for cost effective transmission links
WO1996013902A1 (en) 1994-11-01 1996-05-09 Virtual Machine Works, Inc. Programmable multiplexing input/output port
US5635933A (en) 1995-06-30 1997-06-03 Quantum Corporation Rate 16/17 (d=0,G=6/I=7) modulation code for a magnetic recording channel
US5947578A (en) * 1995-10-24 1999-09-07 Nu-Tech & Engineering, Inc. Back lighting device
KR970056528A (ko) 1995-12-13 1997-07-31 배순훈 아날로그 버스/i^2c 버스 프로토콜 변환기
US5784003A (en) * 1996-03-25 1998-07-21 I-Cube, Inc. Network switch with broadcast support
US5926120A (en) 1996-03-28 1999-07-20 National Semiconductor Corporation Multi-channel parallel to serial and serial to parallel conversion using a RAM array
US5784033A (en) * 1996-06-07 1998-07-21 Hughes Electronics Corporation Plural frequency antenna feed
US5963638A (en) 1996-09-04 1999-10-05 Teltrend, Inc. Adjustable hybrid having improved biasing configuration
ES2119707B1 (es) 1996-11-19 1999-06-16 Telefonica Nacional Espana Co Circuito interfaz de linea para banda ancha.
US6167054A (en) * 1997-02-14 2000-12-26 Advanced Micro Devices, Inc. Method and apparatus providing programmable thresholds for full-duplex flow control in a network switch
US5812881A (en) * 1997-04-10 1998-09-22 International Business Machines Corporation Handshake minimizing serial to parallel bus interface in a data processing system
US5991282A (en) 1997-05-28 1999-11-23 Telefonaktiebolaget Lm Ericsson Radio communication system with diversity reception on a time-slot by time-slot basis
JPH11167548A (ja) 1997-08-28 1999-06-22 Canon Inc データ伝送システム
US6058106A (en) 1997-10-20 2000-05-02 Motorola, Inc. Network protocol method, access point device and peripheral devices for providing for an efficient centrally coordinated peer-to-peer wireless communications network
US6040792A (en) 1997-11-19 2000-03-21 In-System Design, Inc. Universal serial bus to parallel bus signal converter and method of conversion
US6081523A (en) 1997-12-05 2000-06-27 Advanced Micro Devices, Inc. Arrangement for transmitting packet data segments from a media access controller across multiple physical links
US6128244A (en) 1998-06-04 2000-10-03 Micron Technology, Inc. Method and apparatus for accessing one of a plurality of memory units within an electronic memory device
JP2000082982A (ja) * 1998-09-03 2000-03-21 Nec Corp アレーアンテナ受信装置
US6285960B1 (en) 1998-10-07 2001-09-04 Cisco Technology, Inc. Method and apparatus for a router line card with adaptive selectable gain control
JP2000200121A (ja) 1998-10-07 2000-07-18 Matsushita Electric Ind Co Ltd デ―タ処理装置
US6356374B1 (en) 1998-10-09 2002-03-12 Scientific-Atlanta, Inc. Digital optical transmitter
JP2000224229A (ja) 1999-01-29 2000-08-11 Victor Co Of Japan Ltd 伝送方法、送信装置及び受信装置
US6356369B1 (en) 1999-02-22 2002-03-12 Scientific-Atlanta, Inc. Digital optical transmitter for processing externally generated information in the reverse path
US6611217B2 (en) * 1999-06-11 2003-08-26 International Business Machines Corporation Initialization system for recovering bits and group of bits from a communications channel
JP4423707B2 (ja) 1999-07-22 2010-03-03 Tdk株式会社 積層セラミック電子部品の製造方法
US6792003B1 (en) * 1999-08-12 2004-09-14 Nortel Networks Limited Method and apparatus for transporting and aligning data across multiple serial data streams
TW444448B (en) 1999-10-07 2001-07-01 Chunghwa Telecom Lab CDMA base station system
US6572588B1 (en) * 2000-03-10 2003-06-03 Venetec International, Inc. Medical anchoring system
US6961347B1 (en) * 2000-06-20 2005-11-01 Hewlett-Packard Development Company, L.P. High-speed interconnection link having automated lane reordering
CA2467847A1 (en) * 2001-11-21 2003-06-05 Interdigital Technology Corporation Method of transferring data
US7069464B2 (en) 2001-11-21 2006-06-27 Interdigital Technology Corporation Hybrid parallel/serial bus interface

Also Published As

Publication number Publication date
MXPA04004788A (es) 2004-08-11
JP3951240B2 (ja) 2007-08-01
TWI269567B (en) 2006-12-21
US7475273B2 (en) 2009-01-06
CN1589438A (zh) 2005-03-02
EP1446723B1 (en) 2007-07-18
TWI287711B (en) 2007-10-01
TW200303674A (en) 2003-09-01
NO20042467L (no) 2004-06-14
EP1446723A4 (en) 2005-04-27
US7240233B2 (en) 2007-07-03
AU2002365548A1 (en) 2003-06-10
CA2467844C (en) 2008-04-01
JP2007164812A (ja) 2007-06-28
HK1069906A1 (en) 2005-06-03
EP1446723A1 (en) 2004-08-18
JP2005510801A (ja) 2005-04-21
US20050250461A1 (en) 2005-11-10
DE60221271D1 (de) 2007-08-30
ATE367682T1 (de) 2007-08-15
CN100346328C (zh) 2007-10-31
US7107479B2 (en) 2006-09-12
US20050105370A1 (en) 2005-05-19
JP4484888B2 (ja) 2010-06-16
CA2467844A1 (en) 2003-06-05
TW200641629A (en) 2006-12-01
TW200422836A (en) 2004-11-01
WO2003046738A1 (en) 2003-06-05
DE60221271T2 (de) 2008-04-10
US20070113117A1 (en) 2007-05-17
ES2287360T3 (es) 2007-12-16

Similar Documents

Publication Publication Date Title
TWI293415B (en) Base station having a hybrid parallel/serial bus interface
US7240233B2 (en) Hybrid parallel/serial bus interface
TWI285316B (en) Hybrid serial/parallel bus interface, hybrid serial/parallel interface device, bi-directional bus interface device and gain control device
JP4142584B2 (ja) ハイブリッド・パラレル/シリアル・バス・インタフェースを有する基地局
TW200304314A (en) Method employed by a user equipment (UE) for transferring data and base station/user equipment having a hybrid parallel/serial bus interface

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees