TWI287711B - Method employed by a base station for transferring data and having a hybrid parallel/serial transmission function - Google Patents

Method employed by a base station for transferring data and having a hybrid parallel/serial transmission function Download PDF

Info

Publication number
TWI287711B
TWI287711B TW094140849A TW94140849A TWI287711B TW I287711 B TWI287711 B TW I287711B TW 094140849 A TW094140849 A TW 094140849A TW 94140849 A TW94140849 A TW 94140849A TW I287711 B TWI287711 B TW I287711B
Authority
TW
Taiwan
Prior art keywords
block
data
fine
data block
serial
Prior art date
Application number
TW094140849A
Other languages
English (en)
Other versions
TW200641629A (en
Inventor
Joseph Gredone
Alfred Stufflet
Timothy A Axness
Original Assignee
Interdigital Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US09/990,060 external-priority patent/US7069464B2/en
Application filed by Interdigital Tech Corp filed Critical Interdigital Tech Corp
Publication of TW200641629A publication Critical patent/TW200641629A/zh
Application granted granted Critical
Publication of TWI287711B publication Critical patent/TWI287711B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/103Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers
    • G11C7/1033Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers using data registers of which only one stage is addressed for sequentially outputting data from a predetermined number of stages, e.g. nibble read-write mode
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/107Serial-parallel conversion of data or prefetch

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Information Transfer Systems (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Communication Control (AREA)
  • Dc Digital Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Small-Scale Networks (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

Ί287711 九、發明說明: 【發明所屬之技術領域】 本發明係關於匯流排資料傳送。特別是,本發明係為減 少傳送匯流排資料的線路。 【先前技術】 ^圖1所不者即為用於傳送資料之匯流排其一範例。圖1 係用於無線通況系統之接收與傳送增益控制器(㈤)%、 3田2 土及—GC控制器38說明圖。一通訊台,像是基地台或使 只二t Γ傳㈣丁取接收(RX)信號。為控制這些信號增 二』接收/傳送元件的運作範圍之間,Gc 30、32 會_RX及TX信號上的增益度。 即如圖為數,會利用- GC控制器%。 像疋16條線路匯流排34、如來 羊匕伽抓排, !益值,像是各者為人條線路。功 34信號的 雖可供允快速資料傳送, I難路34、36 制器%上許多接腳,或HGC 、32及該GC控 路⑽上沈30、32及Gc控制t用3^電路_)之積體電 排成:大量的接腳或連線或^ 合平料_輪,〜—資料區塊解 1287711 夕工裝置。該資料區塊解多工裝置具有一輸入,此者經組態設 定以接收一資料區塊,並將該資料區塊解多工成複數個細塊。 對於各個細塊,一平行轉串列轉換器可將該細塊轉化成串列資 料。一線路可傳送各個細塊的串列資料。一串列轉平行轉換器 可轉換各細塊的串列資料以復原該細塊。資料區塊重建裝置可 將各復原細塊合併成該資料區塊。一基地台(或使用者設備)具 有一增盈控制控制器。該增益控制控制器會產生一具有代表一 增益值之η位元的資料區塊。一資料區塊解多工裝置具有一輸 鲁 入,此者經組態設定以接收該資料區塊,並將該資料區塊解多 工成複數個細塊。各個細塊具有複數個位元。對於各個細塊, 一平行轉串列轉換器可將該細塊轉化成串列資料,一線路傳送 該細塊串列資料,而一串列轉平行轉換器可轉換該細塊串列資 料以復原该細塊。一資料區塊重建裝置可將該等經復原細塊合 併成該資料區塊。一增益控制器接收該資料區塊,並利用該資 料區塊的增益值以調整其增益。 ' 【實施方式】 籲 圖2所示者係-混合平行/串舰流排介面區塊圖,而圖 3為-混合平行/串顺流排介面f料傳送作業流程圖。一資料 區塊會被跨於該介面而從節點1 50傳送到節點2 52 (54)。'一 貝料區塊解多工裝置4〇接收該區塊,並將其解多工成為士個 細塊,以利於i條資料傳送線路44上傳送(S6)。該數值丨係根 據連線數目與傳送速度之間的取捨而定。一種決定丨值的方式 是首先決定-傳送該麵區塊所得承允之最大延遲。按照此最 大延遲,可決定出傳送該區塊所需要的最小線路數目。利用最 小數量的線路,用以傳送資料的線路會被選定為至少該最小值 1287711 里。線路44可為接腳,以及其在電路板上或於一 IC連接上的 相關連線。一種解多工成細塊的方式是將區塊切割成一最顯著 到一最小顯著細塊。為如圖4說明,於兩條線路上傳送一八位 ,區塊,該區塊會被解多工成一四位元最顯著細塊及一四位元 最小顯著細塊。 另一種方式則是將該區塊交錯跨於i個細塊。該區塊的前 1個位元會變成各i個細塊的第一位元。其次的丨個位元會變成 各1個細塊的第二位元,如此下去一直到該最後丨個位元。為 說明如圖5所示之在兩條連線上的一八位元區塊,第一個位元 會被映對到細塊1的第一位元。第二個位元會被映對到細塊2 的第一位元。第三個位元會被映對到細塊1的第二位元,如此 系k續下去,一直到將最後一個位元映對到細塊2的最後位元。 各個細塊會被送到i個平行轉串列(p/s)轉換器42之相對 應者(58),從平行位元轉換成串列位元,並於線路上串列循序 地傳送(60)。在各條線路的相對側會是一串列轉平行(s/p)轉換 裔46。各個S/P轉換器46會將所傳串列資料轉換成其原始細 塊(62)。弟i個經復原細塊會被一資料區塊重建裝置仙處理, 以重建该原始貢料區塊(64)。 另一方面,雙向方式,會利用丨條連線以按雙向方式傳送 資料,即如圖6。可按雙向傳送資訊資料,或是可按單一方向 傳送資訊而朝另一方向送返確認信號。在此,一資料區塊解多 工及重建裝置66會接收從節點丨50傳送到節點2 52的資料區 塊。該解多工及重建裝置66會將該區塊解多工成i個細塊。i 個P/S轉換器68會將各個細塊轉換成串列資料。一組多工器 7 1287711 (MUX)/DEMUX 71將各個Ρ/S轉換器68耦接到i條線路44 的相對應者。在節點2 2處,另一組的多工器muX/DEMUX 75將線路44連接到一組S/P轉換器72。該組S/P轉換器72 會將各細塊的所收-列資料轉換成為原始傳送的細塊。所收細 塊會被一資料區塊解多工及重建裝置76重建成原始資料區 魏,並輸出為所接收的資料區塊。 鲁 對於從節點2 52傳送到節點1 50的各區塊,該資料區塊 解多工及重建裝置76會接收一資料區塊。該區塊會被解多工 成為各細塊,並將各細塊傳送到一組P/S轉換器74。該P/S轉 換為74會將各細塊轉換成串列格式,以供跨於丨條線路44傳 送。節點2組的MUX/DEMUX 75會將該等P/S轉換器74耦 接到1條線路44,而節點1組的Μυχ/Ε)ΕΜυχ 71會將線路 44耦接到1個S/P轉換器70。該等s/p轉換器7〇將所傳資料 轉換成其原始細塊。該資料區塊解多卫及銳裝置66從所收 :塊Ϊ建出貧料區塊,以輸出所接收的資料區塊。既然一次只 ^在單-方向上傳送資料,這種實作可按半雙卫方式運作。 7係、雙向切換電路的實作簡圖。該節點1 P/S轉換器 有另一2輸出、會被輸人到—三態式緩衝器78。該緩衝器78具 78的會被触到—表示高狀態的電壓。該緩衝器 %的輸出係串列資料,透過 緩衝器84。電阻86备址j从 被傳迗到一即點2二悲式 緩衝哭、84 域於線路85與接地之間。該節點2 緩衝器82的串列輸出會_路==: 8 1287711 1 _ %會物賴_至一節點! 料,而在:實^ Γ分的i條線路44可在一方向上傳送資 5〇,會_-㈣區塊^上傳送資料。在節點1 之資料產通速率以及另一方t;r 2 52。根據該區塊所需 j條連線來傳送該區塊,Α中值=f求而定’在此會利用 分成j個細塊,並利用i個^換 之間。該區塊會被 上重3置76會復原_區塊。在相反方向 曰利用達η或k條線路以傳送該資料區塊。 合名在古^於^控制匯流排之雙向式匯流排較佳實作中, c-增益控制值,並送返-確認信號; -在扣上达出-增益控制值,而在另—方 益控制裝置狀態信號。 k出-增 如円=混合平行/㈣介面實作係於,且可來 ^ 8所制者。在此,會_同步時脈以同步各式元件的 构。為表述·龍塊傳送健的起點,會 =。即如圖8所示,各線路會在其正常零水準 ^ ^開始區塊傳送作業的開始位^。在本_,所^^ =路切出開始位凡,像是—j值,則接收節點會明瞭開 =區塊貧料傳送作業。在此’會透過其相對應線路送出各個 1,、田塊。在傳送各細塊後,線路會回返至彼等正常狀能,像 9 1287711 是皆為低者。 在其他實作裡,也會利用開始位元做為待予執行之求 的表示器。這種實作方式可如圖9說明。而如圖1〇所示=數 如任-連線的第—位元為〗值,該接收節點會雜 即:圖u之㈣制器實作的表格所列,利用:: 開始位讀合:(Π、1G及n。⑻表示尚未送出開始 函數。在本例中,01表示應執行一相物 =’像禮該資繼塊值減少〗值。1G表示應執行— 冒函數,像是將該龍區塊值增加1值。11表示應執扞— ^對值函數,此_區塊會維持相值。為增加可用函數的 對二遠用額外位元’例如’可將每條線路2個開始位元映 in+1-l種函ί函=二線路的"個開始位元映對到達 料區塊執行函數= 1始位元所述,對所收的資 置。所示㈣款實作裡,開始侃表示—目的地裝 : 所示,此為兩個目的地裝置/兩條線路實作,開 ;矣兀白壯組合會關聯到對所傳資料區塊之目的地裝置88-92。 資料110表示裝置2;❿11表示裝置3。在收到該 相對声事置8f置48的開始位元後’所重建的區塊會被送到 達机丨個㈣、/在Q 1條線路上的η烟錄元,可選定 即如圖14邮-κ · ^ τ-^ 下了利用開始位元來表示函數及目的地裝 ^回14顯示一具有像是RX及txgc兩個裝置的三條 10 *1287711 、一、’、系、”先在各條線路上利用開始位元,圖中緣出兩個裳置 =種函數。在本例中,線路丨的開始位元代表該標的 數’而]」為裝置2。連線2及3的位元代表所執行函 。」代表絕對值函數;「10」代表相對增加函數;而「 代表相對減少函數。所有三個開始位元為零,意、即「_,」 會是正常非資料傳送狀態,而在此並未使用「G01」。刊用 領外的位兀以增加更多的函數或裝置。對於在各^条線路上 11固開始位元,可選定達個函數/裝置組合。 、 ^圖15係一實作表示函數及目的地裝置兩者之開始位元的 〃、、、區塊圖。經復原的細塊會由該資料區塊重建裝置48所接 收。根據所_賴始位元,該處理裝置86會執行所述函數, 而將所處理區塊送到所述之目的地裝置88_92。 即如圖16流程圖所示,會將表示該函數的地的開始位 兀增入各個細塊内(94)。在此,會透過這i條線路送出這些細 塊(96)。、利_始位元,會在㈣區塊上執行適當函數,資料 區塊會被送到適當目的地或兩者(98)。 為增加同步系統内的產通量,會细時 料,塊解夕工裝置丨0 0收到資料區塊,並將其解多工成兩個(雙 及單)組i個細塊。在此’會將i個細塊的各組資料送到個別各 ,的!個P/S裝置102、104。即如圖17所示,一組的單p/s 衣置102會具有Hg]P/s裝置’這會擁有其經反置器⑽所反 脈信號。因此,經反置㈣脈信號會是經相對於該系統 日磁而延遲的半個時脈週期。一組Hg]MUx 1〇6會在該組雙 1287711 Ρ/S裝置104與該組單p/s裝置搬之間 率而進行選定。在各連線上傳送的產獲 ;= 率。在各連線的另-端是一相對應的卿 腦^應會猶序地按兩倍時脈速率,將各條 = 到一雙m與單110緩衝器。各個緩衝器112、i j 對應的雙與單位元,並握持該數值—個完整時脈週期。一雔 116與早114組的sπ裝置會復原該等雙與單細塊。—資= 塊重建裝置122會從各個所傳細塊重建該資料區塊。” 圖18說日_賴正及貞雜邊緣,在 貝^斜楔部分表示合併錢_㈣脈邊緣,而無斜模部分 4表不正者。即如圖示,資料傳送速率會增加一倍。 平一用於一Gc控制器38及一Gc 124之間的混合 糾1串,h,面較佳實作。一資料區塊,像是16位元的GC控 、、=料(8位το RX和8位元τχ),會被從該Gc控制器%傳 =一貧料區塊解多工裝置4〇。該資料區塊會被解多工成為 個細,’像是兩個8位元細塊。會對各個細塊增附-開始位 疋’像是令為每個細塊9位元。在此,會利用兩個P/S轉換器 $於兩條線路上傳送這兩個細塊。當s/p轉換器%侧到開 ^位騎就會將所接收細塊轉換為平行格式。該㈣區塊重建 二置會重建原始16位元以控制Gcm的增益。如開始位元表 =出函數’即如圖Π所示’該AGC 124會在調整增益之前, 先對所收區塊執行該項函數。 圖20係於一混合平行/串列匯流排轉換器另一較佳實 • 1287711 作,此係位於GC控制器38及一 RX GC 30與TX GC 32間, 並利用二(3)條線路。該gc控制器38會按適當rx及τχ增 ϋ值與開始位元,即如圖14所示,送出一資料區塊給該GC 30、32。如確採用按圖14的開始位元,裝置1為rx 3〇 而裝置2為TXGC 32。該資料區塊解多工裝置4〇會將該資料 區塊解多工成為三個細塊,以供透過這三條線路而傳送。利用 三個P/S轉換器42及三個S/P轉換46,各細塊會被串列地在 各線路上傳送,並轉換成原始細塊。該資料區塊重建裝置48 會重建原始資料區塊,並執行如開始位元所述之函數,像是相 對增加、相對減少及絕對值。所獲資料會被送到如開始位元所 述之 RX 或 TX GC 30、32。 [圖式簡單說明】 圖1係RX與TXGC和GC控制器圖式說明。 圖2係一混合平行/串列匯流排介面區塊圖。 圖3係利用混合平行/串列匯流排介面之資料區塊傳送作業流 轾圖。 圖4說明將一區塊轉成最顯著及最小顯著細塊之解多工作業。 圖5說明利用資料交錯處理對一區塊進行解多工作業。八 圖6係一雙向混合平行/串列匯流排介面之區塊圖。 圖7係一雙向線路實作圖式。 圖8係開始位元之計時圖。 β 9係一函數可控謝生之混合平行/串顺流排介面的區塊圖。 蘭10係-函數可控制性之混合平行/串歹撞流排介面
元計時圖。 D 圖Π係表示各項函數之開始位元實作列表。 13 1287711 圖12係目的地控制混合平行/串列匯流排介面之區塊圖。 圖13係表示各項目的地之開始位元實作列表。 圖14係表示各項目的地/函數之開始位元實作列表。 圖15係目的地/函數控制混合平行/串列匯流排介面之區塊圖。 圖16係表示各項目的地/函數之開始位元流程圖。 圖17係正及負時脈邊緣之混合平行/串列匯流排介面區塊圖。 圖18係正及負時脈邊緣之混合平行/串列匯流排介面計時圖。 圖19係一 2線式GC/GC控制器匯流排區塊圖。
圖20係一 3線式GC/GC控制器匯流排區塊圖。 【主要元件符號說明】 30 接收增益控制器 32 傳送增益控制器 34 線路匯流排 36 線路匯流排 38 GC控制器
40 資料區塊解多工裝置 42 平行轉串列(P/S)轉換器 44 資料傳送線路 46 串列轉平行(S/P)轉換器 48 資料區塊重建裝置 50 節點1 52 節點2 66 資料區塊解多工及重建裝置 68 平行轉串列(P/S)轉換器 14 1287711 70 串列轉平行(S/P)轉換器 72 串列轉平行(S/P)轉換器 74 平行轉串列(ρ/s)轉換器 76 資料區塊解多工及重建裝置 78 緩衝器 80 缓衝器 82 缓衝器 84 缓衝器 85 線路 86 電阻 88 目的地裝置 90 目的地裝置 92 目的地裝置 100 資料區塊解多工裝置 102 單Ρ/S裝置 104 雙Ρ/S裝置 106 多工器 108 解多工器 110 緩衝器 112 緩衝器 114 單Ρ/S裝置 116 雙Ρ/S裝置 122 貢料區塊重建裝置 124 增益控制器 15

Claims (1)

  1. 乜87711 十、申請專利範圍: L 一種具有混合平行/串列傳輸功能而應用於基地台傳輸資料 之方法,該方法包含: 提供一資料區塊; 將該資料區,解多工成複數細塊,各細塊具有複數位元; _將一給定狀態的一對開始位元供給各細塊,該開始位元共同 表示一給定函數; 將各該細塊及相關連的開始位元轉換成串列資料; 提供一線路且透過該線路傳輸該細塊串列資料; 將该細塊串列資料轉換成平行資料以便復原該細塊;以及 將該復原細塊合併成該資料區塊及該給定函數。 2·如申請專利範圍» 1項之方法,#中在一資料區塊内的位元 數目為N,線路數目為丨,而丨々^。 如申晴專利範圍帛i項之方法,其中在一細塊内的位元數目 為四,線路數目為二。 4· 一種具有混合平行/串列傳輸功能而應用於基地台傳輸資料 之方法,其包含: 一藉一增益控制控制器產生一資料區塊,該資料區塊具有表 示一增益值之N個位元; 將該資料區塊解多工成複數細塊,每個細塊用以透過線路 中的不同線路來傳輸;以及 增附一開始位元對至各細塊; 透過1條線路將該資料區塊從該增益控制控制器傳輸至一增 益控制裝置,其中1<i<N; 於该增益控制裝置接收該資料區塊 ;以及 組合該細塊成該資料區塊及該增益值。 5.如申晴專利範圍第4項之方法,其中該選擇的開始位元對指 16 U6/711
    示一數學函數。 6. 如申請專利範圍第$項 之該數學函數包括一相* '其中該等開始位元對所指示 7. 如申請專利範圍第4項曰加、、―相對減少及-絕對值函數。 接收增益控制裝置及—值之方法,其中該增益控制裝置包括一 示該資料d塊是增餘姆置,且始位元對指 益控制裝置。 至该接收增益控制裝置或該傳送增
TW094140849A 2001-11-21 2002-11-21 Method employed by a base station for transferring data and having a hybrid parallel/serial transmission function TWI287711B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/990,060 US7069464B2 (en) 2001-11-21 2001-11-21 Hybrid parallel/serial bus interface
US10/080,817 US6848018B2 (en) 2001-11-21 2002-02-22 Method employed by a base station for transferring data

Publications (2)

Publication Number Publication Date
TW200641629A TW200641629A (en) 2006-12-01
TWI287711B true TWI287711B (en) 2007-10-01

Family

ID=26763970

Family Applications (3)

Application Number Title Priority Date Filing Date
TW094140849A TWI287711B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and having a hybrid parallel/serial transmission function
TW092128230A TWI269171B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface
TW091134142A TWI269567B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW092128230A TWI269171B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface
TW091134142A TWI269567B (en) 2001-11-21 2002-11-21 Method employed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface

Country Status (14)

Country Link
US (3) US7107479B2 (zh)
EP (1) EP1446723B1 (zh)
JP (2) JP3951240B2 (zh)
CN (1) CN100346328C (zh)
AT (1) ATE367682T1 (zh)
AU (1) AU2002365548A1 (zh)
CA (1) CA2467844C (zh)
DE (1) DE60221271T2 (zh)
ES (1) ES2287360T3 (zh)
HK (1) HK1069906A1 (zh)
MX (1) MXPA04004788A (zh)
NO (1) NO20042467L (zh)
TW (3) TWI287711B (zh)
WO (1) WO2003046738A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI769567B (zh) * 2020-01-21 2022-07-01 美商谷歌有限責任公司 記憶體控制器上之資料處理

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4257830B2 (ja) * 2003-03-11 2009-04-22 パナソニック株式会社 データ送受信装置
JP3780419B2 (ja) * 2004-03-09 2006-05-31 セイコーエプソン株式会社 データ転送制御装置及び電子機器
US8223899B2 (en) 2007-03-23 2012-07-17 Qualcomm Incorporated Methods and apparatus for initial acquisition gain control in a communication system
US7827433B1 (en) * 2007-05-16 2010-11-02 Altera Corporation Time-multiplexed routing for reducing pipelining registers
US8510487B2 (en) * 2010-02-11 2013-08-13 Silicon Image, Inc. Hybrid interface for serial and parallel communication
US8957763B2 (en) 2010-07-09 2015-02-17 Cypress Semiconductor Corporation RFID access method using an indirect memory pointer
US9092582B2 (en) 2010-07-09 2015-07-28 Cypress Semiconductor Corporation Low power, low pin count interface for an RFID transponder
US9846664B2 (en) 2010-07-09 2017-12-19 Cypress Semiconductor Corporation RFID interface and interrupt
US8723654B2 (en) 2010-07-09 2014-05-13 Cypress Semiconductor Corporation Interrupt generation and acknowledgment for RFID
US8686836B2 (en) 2010-07-09 2014-04-01 Cypress Semiconductor Corporation Fast block write using an indirect memory pointer
US9071243B2 (en) 2011-06-30 2015-06-30 Silicon Image, Inc. Single ended configurable multi-mode driver
US8599812B2 (en) * 2012-03-26 2013-12-03 Qualcomm Incorporated Encoded wireless data delivery in a WLAN positioning system
US9651755B2 (en) 2014-09-30 2017-05-16 Panduit Corp. Fiber optic interconnect systems and methods

Family Cites Families (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4675861A (en) 1984-11-28 1987-06-23 Adc Telecommunications, Inc. Fiber optic multiplexer
US5018142A (en) 1988-03-04 1991-05-21 Digital Equipment Corporation Technique for organizing and coding serial binary data from a plurality of data lines for transmission over a single transmission line
CA2024809C (en) 1989-01-09 1994-11-01 Masanori Hiramoto Digital signal multiplexing apparatus and demultiplexing apparatus
US5138587A (en) * 1991-06-27 1992-08-11 The United States Of America As Represented By The Secretary Of The Navy Harbor approach-defense embedded system
JPH056335A (ja) 1991-06-27 1993-01-14 Nec Eng Ltd 装置間インタフエース方式
US5347268A (en) 1991-10-18 1994-09-13 Motorola, Inc. Data handler for handling data having multiple data formats
US5390041A (en) 1991-11-06 1995-02-14 Cray Research, Inc. Fiber optic channel extender interface method and apparatus
JPH05250316A (ja) 1992-03-05 1993-09-28 Nec Eng Ltd 装置間インタフェース方式
AU3936693A (en) 1992-03-25 1993-10-21 Encore Computer U.S., Inc. Fiber optic memory coupling system
US5327126A (en) 1992-06-26 1994-07-05 Hewlett-Packard Company Apparatus for and method of parallel justifying and dejustifying data in accordance with a predetermined mapping
EP0601172A1 (en) 1992-06-29 1994-06-15 Dade International Inc. High-speed time-multiplexed data transmission system
JP2732759B2 (ja) 1992-07-15 1998-03-30 沖電気工業株式会社 フレーム同期制御方式
JPH06334537A (ja) 1993-05-21 1994-12-02 Fujitsu Ltd 不確定性除去機能付きシリアル/パラレル変換回路
US5602780A (en) * 1993-10-20 1997-02-11 Texas Instruments Incorporated Serial to parallel and parallel to serial architecture for a RAM based FIFO memory
US5570089A (en) 1994-02-16 1996-10-29 International Business Machines Corporation Method and apparatus for providing data stream for cost effective transmission links
WO1996013902A1 (en) 1994-11-01 1996-05-09 Virtual Machine Works, Inc. Programmable multiplexing input/output port
US5635933A (en) 1995-06-30 1997-06-03 Quantum Corporation Rate 16/17 (d=0,G=6/I=7) modulation code for a magnetic recording channel
US5947578A (en) * 1995-10-24 1999-09-07 Nu-Tech & Engineering, Inc. Back lighting device
KR970056528A (ko) 1995-12-13 1997-07-31 배순훈 아날로그 버스/i^2c 버스 프로토콜 변환기
US5784003A (en) * 1996-03-25 1998-07-21 I-Cube, Inc. Network switch with broadcast support
US5926120A (en) 1996-03-28 1999-07-20 National Semiconductor Corporation Multi-channel parallel to serial and serial to parallel conversion using a RAM array
US5784033A (en) * 1996-06-07 1998-07-21 Hughes Electronics Corporation Plural frequency antenna feed
US5963638A (en) 1996-09-04 1999-10-05 Teltrend, Inc. Adjustable hybrid having improved biasing configuration
ES2119707B1 (es) 1996-11-19 1999-06-16 Telefonica Nacional Espana Co Circuito interfaz de linea para banda ancha.
US6167054A (en) * 1997-02-14 2000-12-26 Advanced Micro Devices, Inc. Method and apparatus providing programmable thresholds for full-duplex flow control in a network switch
US5812881A (en) * 1997-04-10 1998-09-22 International Business Machines Corporation Handshake minimizing serial to parallel bus interface in a data processing system
US5991282A (en) 1997-05-28 1999-11-23 Telefonaktiebolaget Lm Ericsson Radio communication system with diversity reception on a time-slot by time-slot basis
JPH11167548A (ja) 1997-08-28 1999-06-22 Canon Inc データ伝送システム
US6058106A (en) 1997-10-20 2000-05-02 Motorola, Inc. Network protocol method, access point device and peripheral devices for providing for an efficient centrally coordinated peer-to-peer wireless communications network
US6040792A (en) 1997-11-19 2000-03-21 In-System Design, Inc. Universal serial bus to parallel bus signal converter and method of conversion
US6081523A (en) 1997-12-05 2000-06-27 Advanced Micro Devices, Inc. Arrangement for transmitting packet data segments from a media access controller across multiple physical links
US6128244A (en) 1998-06-04 2000-10-03 Micron Technology, Inc. Method and apparatus for accessing one of a plurality of memory units within an electronic memory device
JP2000082982A (ja) * 1998-09-03 2000-03-21 Nec Corp アレーアンテナ受信装置
US6285960B1 (en) 1998-10-07 2001-09-04 Cisco Technology, Inc. Method and apparatus for a router line card with adaptive selectable gain control
JP2000200121A (ja) 1998-10-07 2000-07-18 Matsushita Electric Ind Co Ltd デ―タ処理装置
US6356374B1 (en) 1998-10-09 2002-03-12 Scientific-Atlanta, Inc. Digital optical transmitter
JP2000224229A (ja) 1999-01-29 2000-08-11 Victor Co Of Japan Ltd 伝送方法、送信装置及び受信装置
US6356369B1 (en) 1999-02-22 2002-03-12 Scientific-Atlanta, Inc. Digital optical transmitter for processing externally generated information in the reverse path
US6611217B2 (en) * 1999-06-11 2003-08-26 International Business Machines Corporation Initialization system for recovering bits and group of bits from a communications channel
JP4423707B2 (ja) 1999-07-22 2010-03-03 Tdk株式会社 積層セラミック電子部品の製造方法
US6792003B1 (en) * 1999-08-12 2004-09-14 Nortel Networks Limited Method and apparatus for transporting and aligning data across multiple serial data streams
TW444448B (en) 1999-10-07 2001-07-01 Chunghwa Telecom Lab CDMA base station system
US6572588B1 (en) * 2000-03-10 2003-06-03 Venetec International, Inc. Medical anchoring system
US6961347B1 (en) * 2000-06-20 2005-11-01 Hewlett-Packard Development Company, L.P. High-speed interconnection link having automated lane reordering
CA2467847A1 (en) * 2001-11-21 2003-06-05 Interdigital Technology Corporation Method of transferring data
US7069464B2 (en) 2001-11-21 2006-06-27 Interdigital Technology Corporation Hybrid parallel/serial bus interface

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI769567B (zh) * 2020-01-21 2022-07-01 美商谷歌有限責任公司 記憶體控制器上之資料處理
US11748028B2 (en) 2020-01-21 2023-09-05 Google Llc Data processing on memory controller

Also Published As

Publication number Publication date
MXPA04004788A (es) 2004-08-11
JP3951240B2 (ja) 2007-08-01
TWI269567B (en) 2006-12-21
US7475273B2 (en) 2009-01-06
CN1589438A (zh) 2005-03-02
EP1446723B1 (en) 2007-07-18
TW200303674A (en) 2003-09-01
NO20042467L (no) 2004-06-14
EP1446723A4 (en) 2005-04-27
TWI269171B (en) 2006-12-21
US7240233B2 (en) 2007-07-03
AU2002365548A1 (en) 2003-06-10
CA2467844C (en) 2008-04-01
JP2007164812A (ja) 2007-06-28
HK1069906A1 (en) 2005-06-03
EP1446723A1 (en) 2004-08-18
JP2005510801A (ja) 2005-04-21
US20050250461A1 (en) 2005-11-10
DE60221271D1 (de) 2007-08-30
ATE367682T1 (de) 2007-08-15
CN100346328C (zh) 2007-10-31
US7107479B2 (en) 2006-09-12
US20050105370A1 (en) 2005-05-19
JP4484888B2 (ja) 2010-06-16
CA2467844A1 (en) 2003-06-05
TW200641629A (en) 2006-12-01
TW200422836A (en) 2004-11-01
WO2003046738A1 (en) 2003-06-05
DE60221271T2 (de) 2008-04-10
US20070113117A1 (en) 2007-05-17
ES2287360T3 (es) 2007-12-16

Similar Documents

Publication Publication Date Title
TWI261758B (en) Hybrid parallel/serial bus interface device and base station/user equipment having the same
US7475273B2 (en) Hybrid parallel/serial bus interface
TWI285316B (en) Hybrid serial/parallel bus interface, hybrid serial/parallel interface device, bi-directional bus interface device and gain control device
TW200303673A (en) Base station/user equipment having a hybrid parallel/serial bus interface
TW200304314A (en) Method employed by a user equipment (UE) for transferring data and base station/user equipment having a hybrid parallel/serial bus interface

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees