TWI267045B - Drive circuit and plasma display device - Google Patents

Drive circuit and plasma display device Download PDF

Info

Publication number
TWI267045B
TWI267045B TW093124808A TW93124808A TWI267045B TW I267045 B TWI267045 B TW I267045B TW 093124808 A TW093124808 A TW 093124808A TW 93124808 A TW93124808 A TW 93124808A TW I267045 B TWI267045 B TW I267045B
Authority
TW
Taiwan
Prior art keywords
circuit
signal line
potential
voltage
driving circuit
Prior art date
Application number
TW093124808A
Other languages
English (en)
Other versions
TW200521920A (en
Inventor
Makoto Onozawa
Shigetoshi Tomio
Tetsuya Sakamoto
Katsumi Itoh
Original Assignee
Fujitsu Hitachi Plasma Display
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Hitachi Plasma Display filed Critical Fujitsu Hitachi Plasma Display
Publication of TW200521920A publication Critical patent/TW200521920A/zh
Application granted granted Critical
Publication of TWI267045B publication Critical patent/TWI267045B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

1267045 九、發明說明: 相關申請宰> ^ 月系之對照參考資料 申月案係基於並主張先前於2〇〇3年12月23曰提申的 曰本專利申請案第2003-425666號之優先權好處,苴整個内 5容於此被併入參考。 八 【發明所屬之技術領域】 發明領域 本毛月有關一種驅動電路與一種電漿顯示器裝置。 【先前技術】 10發明背景 在AC驅動型電漿顯示器面板(電漿顯示器面板:pDp) 其疋電漿顯示器裝置的一種中,有兩個電極型PDP其利用 兩個電極執行選擇性放電(位址放電)與維持放電、以及三個 電極型PDP其藉由利用一第三電極來執行位址放電。在上 15述三個電極型pDP中,存在該第三電極係形成在放置有執 行維持放電之第一電極與第二電極的基板之情況、以及該 苐二電極係形成在相對該基板的另一基板的情況。 因為上述類型之PDP裝置中的每一個係根據相同的操 作原理,以下將說明該PDP裝置之結構範例其中執行該維 20持放電之第一及第二電極係設在一第一基板,並且一第三 電極係分開設在一相對於該第一基板的一第二基板。 第13圖是一圖顯示一 AC驅動型PDP裝置的整個結構。 在弟13圖中’一AC驅動型PDP裝置1包令—面板Ρ:Μι且有夕 數個設置成一矩陣形式之晶胞以每一個晶胞作為一顯示今 1267045 像的一個像素。更明確地,一晶胞Cnm其是在該矩陣的第m 仃與第11列,如第13圖所示。該AC驅動型pDP裝置丨係設有 彼此平行之掃描電極Y1至Yn以與成在一第一基板的共用 電極X、以及形成在一相對於上述第一電極以便在一垂直於 5該等電極们至Yn&x方向的第二基板的位址電極…至
Am。該共用電極χ係設置接近個別對應的掃描電極丫^至 Yn、並通常彼此連接在一端。 該等上述共用電極X的共用端係連接至一χ側電路2的 一輸出端,並且該等掃描電極Y1至Yn係連接至一γ側電路3 H)的輸出端。該等位址電極…至細係連接至一位址側電糾 的輸出端。該X側電路2係由-重複一放電之電路所構成、 且Y側電路3係由一執行線連續掃描之電路與一重複一放電 之電路所構成,該位址側電路4係由一選擇要被顯示的一線 之電路所構成。 15 這些X側電路2、Y側電路3與位址側電路4係以供應自 一驅動控制電路5之控制信號來控制。即,該位址側電如 與在該Υ側電路3内部執行線連續掃描之電路決定哪些晶胞 是要被點亮的,並且該PDP裝置的顯示操作係藉由重複該乂 側電路2與該Υ側電路3的放電來執行。 20 言亥驅動控制電路$產生該等上述控制信號基於來自外 部的顯不貧料D、一表示該顯示資料D之讀取時序的時脈 CLK、一水平同步信號HS及一垂直同步信號vs、並將該等 控制信號供應至该X側電路2、該γ側電路3及該位址側電路 4。根據上述所不之結構,該Ac驅動型pDp裝置丨控制每一 1267045 晶胞的閃爍並能將一影像顯示在該面板p上。 此處,將說明第13圖所示之Ac驅動型pDp裝置丨的每一 晶胞結構。第14A至14C圖是顯示包含在第13圖所示之AC 驅動型PDP裝置1中的晶胞結構圖。第“A圖是一圖顯示作 5為一個在第i列與第j行之像素的晶胞Cij之橫結面結構。在 第14A圖中,一共用電極X與一掃描電極丫丨係形成在一前玻 璃基板11上,這是塗有一介電層12用以使該等電極與一放 電空間17隔離、並且結果該結構係進一部塗有一Mg〇(氧化 鎂)保護薄膜13。 10 同時,一位址電極Aj係形成在一與該前玻璃基板11相 反設置的背玻璃基板14上,並且該位址電極Aj係塗有一介 電層15,該介電層15係塗有螢光物質18。在該Mg〇保護薄 膜13與該介電層15之間的放電空間π係以Ne+Xe潘寧氣體 或此類者充電。 15 第14B圖是一圖用以說明該AC驅動型PDP裝置的電容
Cp。如第14B圖所示,在該AC驅動型PDP裝置中,電容元 件Ca,Cb與Cc分別存在於該共用與掃描電極X與γ之間的放 電空間17、以及於該前玻璃基板11,並且每一晶胞的電容 Cp晶胞(Cp晶胞=Ca+Cb+Cc)係由它們的和來決定。所有 20 晶胞的總電容Cp晶胞是該平板電容Cp。
第14C圖是一圖用以說明該AC驅動型PDP裝置的發 光。如第14C圖所示,在第14C圖中,紅色、藍色與綠色榮 光物質18被施加以便在每一顏色成條紋地被安排到一肋條 16之内表面上。該螢光物質18被一在該共用與掃描電極X 1267045 與Y之間的放電所激發以便放射光19。 接著,第13圖所示之AC驅動型PDP裝置1之操作將藉由 利用一波形圖來說明。 弟15圖是一波形圖顯示第13圖所示之AC驅動型PDP裝 5置1的操作,第丨5圖顯示於構成一個訊框的多數個子域當中 的一個子域之X、Υ與位址電極所施加的電壓波形範例。一 個子域被分成一由一完全寫入期間與一完全消除期間所構 成之重置期間、一定址期間及一維持放電(維持)期間。 首先,在該重置期間,施加至該共用電極χ之電壓從接 10地位準被降低到(_Vs/2)。另一方面,至於施加至該掃描電 極Y之電壓,加上該電壓Vw與電壓(Vs/2)之結果電壓的電壓 被施加至該等掃描電極γ。在此時,該電壓(Vs/2+Vw)隨著 一流逝時間逐漸上升。因此,該共用電極X與該掃描電極Y 之間的電位差變成(Vs+Vw) ’並且放電發生於每一顯示線 15之每一晶胞以產生壁電荷,不管先前的顯示狀態(完全寫 入)。 接著,在該等共用電極X與該等掃描電極丫之電壓係返 回p白地位準之後,〜加至該等共用電極⑽電壓係、從該接地 4準上升至(Vs/2),並且施加至該等掃描電極γ的電壓係下 降(s/2)因此’由於該等壁電荷本身的電壓超過每一晶 =的放電開始電壓,且開始放電。在此時,所儲存的壁 電荷係藉由如上述施加至該等共用電極故電麗來消除(完 全消除)。 接著’於該定址期間,位址放電係線連續地執行以便 20 1267045 根據該顯示資料來將每一晶胞打開/關閉。在此時,一電壓 (Vs/2)被施加至該等共用電極X。當一電壓被施加至對應某 一顯示線的掃描電極γ時,在(_Vs/2)位準的電壓被施加至被 線連續選擇的該等掃描電極γ,並且在接地位準之電壓被施 5 加至未被選擇之該等掃描電極γ。 在此時’ 一具有一電壓Va之位址脈衝被選擇性施加至 一對應一晶胞的位址電極Aj以便接受在該等位址電極A1s Am中的維持放電,即,被打開。因此,放電發生於被打開 的位址電極Aj與被線連續選擇的掃描電極γ之間。由於此係 10為事先準備(引導的),於該共用電極X與該掃描電極γ之間 的放電立即開始。關於使下一維持放電此一量下的壁電荷 被儲存在該選擇晶胞之共用電極χ與掃描電極γ上的Mg〇 保護薄膜之表面上。 之後,於該維持放電期間,該等共用電極χ的電壓藉由 15稍後將說明之電源恢復電路的操作逐漸上升。隨後,在上 升最高_近,該制電極χ的電壓被箝侧(Vs/2)。 接著,該等掃描電極Y之電壓逐漸下降。在此時,該電 源恢i复電路恢復部分的電荷。該電源恢復電路之操作猶後 將被》兒月纟下降最低點附近,該等掃描電極Y之電壓被籍 制到(Vs/2)。同樣地,當施加至該等共用電極χ與該等掃描 電極^之電壓係從該電壓(姻)升高至接地位準時,所施加 的電㈣逐漸增加。在該等掃描電極γ中,該電屋(Vs㈣X) 僅當最初施加高電壓時被施加。該電壓Vx是該增加的電麼 以產生對於維持放電所必要的電M,其是加了於第^圖所 1267045 示之定址期間所產生之該等壁電荷的電壓。 當施加至該等共用電極X與該等掃描電極γ之電壓係 從該電壓(Vs/2)降低至接地位準_時,所施家的電壓被逐 漸降低並且儲存於該等晶胞的部分電荷被恢復到該電源恢 5 復電路。 於是,在該維持放電期間中,在極性上彼此不同的電 £(+Vs/2 ’ _Vs/2)被輪流地施加至每—顯示線巾的該等共用 電極與該等掃描電極γ,並且—個子域的影像被顯示。該輪 流施加之操作被稱作-維持操作,並且詳細之操作將藉由 10利用稍後將說明的第18圖來說明。 在該AC雜型PDP裝置的每—晶.胞巾,料電容元件 分別存在於每個晶胞在該共用與掃描電極之間的放 電空間、以及該前玻璃基板中,並且每一個晶胞的電容係 由它們的總和來決定。該紅色、藍色與綠色的榮光物質被 15施加呈為以每一顏色之線條安排到該AC驅動型PDP裝置之 晶胞的内表面上。該等螢光物質被該共用與掃描電極乂與¥ 之間的放電激發來發光。 然而,該上述X側電路2與該γ側電路3(之後,稱作驅 動電路)是用以輸出Μ電屬之信號以產生在該等晶胞内 20部放電之電路,並且因此構成該等驅動電路的每一元件需 要高電壓電阻,其導致在製造成本上的增加。於是,提出 有藉由降低包含於該等上述驅動電路之每一元件的對抗電 壓來簡化該電路結構與降低製造成本之技藝。提供有一種 驅動電路其藉由利用該等電極之間的電位差,例如,夢由 1267045 將一正電壓施加至一個電極且將一負電壓施加至另一電 極,來執行該等電極間之放電(例如,以下專利文件丨)。此 電路被稱作-TERES(Techn〇l〇gy of Recipr〇cal Sustainer) 電路。 5 卩下將說_上述TERES電路的概要結構與操作。 苐16圖疋一圖顯示第13圖所示之ac驅動型ρρρ裝置1 的一驅動電路之概要結構(僅該义側電路2被顯示,該γ側電 路被省略因為具有相同的結構與操作)。 在第16圖中,一電容性負载2〇(之後,稱作“負載,,) 10疋形成在一個共用電極X與一個掃描電極Y之間的晶胞 Cmn的總電容。該制電極χ與該掃描電極丫係形成於該負 載20。此處,該掃描電極γ亦未在多數個掃描電極丫丨至^^ 中的一隨意掃描電極γ。 首先,在該共用電極Χ側中,開關SW1及SW2係串聯連 15接在一自一電源所供應之電壓(W2)的電源供應線與接地 (GND)之間。一電谷器ci的一端係連接至上述兩個開關 SW1與SW2的-互相連接點,並且一開關係連接在該 電容器ci的另-端與接地之間。—連接至該電容器ci之該 端的信號線被設為一第一信號線〇UTA,且一連接至該電容 20 之另一端的信號線被設為一第二信號線0UTB。 開關SW4與SW5係串聯連接至上述電容器€1的兩端, 該兩個開關SW4與SW5的一互相連接點係經由一輸出線 0UTC連接至該負載2G的共用電極χ、並同樣地係連接至一 電源恢復電路21。該電源恢復電路21包含連接至該負載2〇 1267045 的兩個線圈L1與L2、一串聯連接至該個線圈乙丨的開關 SW6、及一串聯連接至另一線圈L2的開關SW7。另外,該 電源恢復電路21包含一連接在該上述兩個開關SW6及SW7 的一互相連接點與該第二信號線OUTB之間的電容器C2。 5 一種兩個系統串聯共用電極X振電路係由上述電容性 負載20以及連接至該電容負載2〇的個別線圈li與以所構 成。即,此電源恢復電路21具有一兩個系統L_c共振電路、 並恢復由於該線圈L2與該負載20之共振的該等電荷,其藉 由該線圈L1與該負載20被供應至該面板p。 1〇 上述開關8界1至3界7係藉由分別自第13圖所示之驅動 控制電路5所供應的控制信號來控制。如以上所述,該驅動 控制電路5係藉由利用一邏輯電路與此類者所構成、根據供 應自外部的顯示資料D、該時脈CLK、該水平同步信號HS、 該垂直同步信號VS與此類者來產生上述該等控制信號、並 15將該等控制信號供應置該等開關SW1至SW7。如以上所 述’該晶胞中該共用電極X與該掃描電極¥放電的期間被稱 作該維持放電期間。 第18圖疋-日守序圖顯示關於如同於上述第^圖所構成 之AC驅動型PDP裝置i的驅動電路之維持放電期間的一驅 2〇 動波形。 在該維持放電期間中,於該共用電極X側,該等開關 剛、swmsw5首先被打開、且剩下的開關則、綱 二W6被關掉。在此時,該第—信號線⑽的電壓(第一 電位)變成(+W2),而且該第二信號線〇UTB的電麼與該輸 12 1267045 出線OUTC的電壓變成接地位準(tl)。 接著,藉由打開該電源恢復電路21中的開關SW6, L_C 共振隨著線圈L1與該負載20的電容而產生,並且該電容器 C2中所恢復之電荷經由該開關SW6與該線圈L1被供應至該 5負載20(t2)。藉由此一電流的流動,被施加至該共用電極X 之輸出線OUTC的電壓逐漸升高如第18圖中的時間t2至t3所 示。該開關SW5在時間t2被關掉。 接著,藉由於發生在該共振時間之最高點電壓附近打 開該開關SW4,被施加至該共用電極X的輸出線QUTC電壓 10被箝制到(Vs/2) (t3)。在時間t3,該開關SW6被關掉。 當被施加至該共用電極X的輸出線OUTC電壓從(Vs/2) 被降低至接地位準(0V)時,該開關SW7先被打開,並且該 開關SW4被關掉(t4)。因此,L_C共振隨著該線圈L2與該負 載20之電容而產生,且儲存於該負載2〇之部分電荷經由該 15 線圈L2與該開關SW7被恢復到該電源恢復電路21中的電容 器C2。藉由此一電流流動,被施加至該共用電極X的輸出 線OUTC電壓逐漸降低如第18圖中的時間t4到t5所示。 接著,藉由於發生在該共振時間之最高點電壓(在負方 向的最高點)附近打開該開關SW5,被施加至該共用電極X 20的輸出線〇UTC電壓被箝制到(-Vs/2) (t5)。該開關SW7在時 間t5被關掉。 接著,該等開關SW1、SW3與SW5被關掉,且該等開 關SW2與SW4被打開。在此時,該等開關SW6與SW7係保 持關閉。因此,該第一信號線OUTA之電壓變成接地位準, 13 1267045 且該第二信號線OUTB之電壓與該輸出線OUTC之電壓變 成(-Vs/2) (t6)。 接著,藉由打開該電源恢復電路21中的開關SW7, L-C 共振隨著線圈L2與該負載20的電容而產生,並且該電容器 5 C2中所恢復之電荷(負側)經由該開關SW7與該線圈L2被供 應至該負載20(t7)。藉由此一電流的流動,被施加至該共用 電極X之輸出線OUTC的電壓逐漸降低如第18圖中的時間t7 至t8所示。該開關SW4在時間t7被關掉。 接著,藉由於發生在該共振時間之最高點電壓(在負方 1〇 向的最高點)附近打開該開關SW5,被施加至該共用電極X 的輸出線OUTC電壓被箝制到(-Vs/2) (t8)。在時間t8,該開 關SW7被關掉。 當被施加至該共用電極X的輸出線OUTC電壓從(-Vs/2) 被升高至接地位準(0V)時,該開關SW6先被打開,並且該 15開關SW5被關掉(t9)。因此,L-C共振隨著該線圈L1與該負 載20之電容而產生,且儲存於該負載2〇之部分電荷經由該 線圈L1與該開關SW6被恢復到該電源恢復電路21内部的電 容器C2。藉由此一電流流動,被施加至該共用電極X的輸 出線OUTC電壓逐漸升高如第18圖中的時間t9到tlO所示。 20 接著,藉由於發生在該共振時間之最高點電壓(在負方 向的最咼點)附近打開該開關SW4,被施加至該共用電極X 的輸出線OUTC電壓被箝制到接地位準⑴〇)。該開關sw6 在時間tlO被關掉。藉由如上述之操作,第16圖所示之驅動 電路,於該維持放電期間,將從-Vs/2變化至Vs/2的電壓施 14 ί267〇45 一該/、用私極又。具有和供應至上述共用電極又之電壓不 生的電壓(+Vs/2,_Vs/2)被輪流地施加至每—顯示線中 的知把電極Y。從以上看出,該AC驅動型PDP裝置1能執行 $維持放電。於該維持放電期間,具有一不同極性以使得維 持放電有可能之如此量的壁電荷被儲存在該共用電極X與 該知描電極Υ的保護薄膜表面上。當放電被完成在該共用電 極X與該掃描電極γ之間時,在該晶胞中之制電極χ與掃 描電極Υ上的壁電荷變成具有和目前為止所具有之該等壁 電何之極性相反之極性的壁電荷、並聚集該放電。在此時, 移動該4壁電%需要時間,並且該時間係由該電壓+Vs/2或 該電壓-Vs/2被施加至該共用電極χ期間的時間來決定。 依照第16圖所示之電路的特定範例,能構想出第17圖 中的電路。第17圖顯示一電路圖其中一功率M〇SFET(或者 IGBT可被使用)係用來作為第16圖所示之電路中該等開關 15元件SW1SSW5中的每一個。在第17圖中,亦顯示驅動各 個開關SW1至SW5的驅動電路。第17圖中,驅動電路Ml, M2,M3N與M3P係藉由利用驅動電路ΜΑ所構成。該驅動 電路ΜΑ係藉由利用一波形處理電路8〇2、一高位準轉移電 路803及一輸出放大電路804所構成。 20 一自一輸入信號端輸入的信號ΙΝ1經由該高位準轉移 電路803被轉換成一具有作為一參考的一輸出參考電壓端 Vss之電壓的信號。該高位準轉移電路803的輸出電壓經由 該輸出放大電路804被放大、並被施加至該開關元件SW1作 為該開關元件SW1的驅動脈衝。該輸出放大電路804的電源 15 1267045 5 10 m ι源供應電壓Ve經由—二極體de被供應至 該驅動電路M1的-輸出電源供應端%。在該第-信號線 有接地電壓的期間中(第18圖中關训,該開關元 件SW2是開的期間),上述二極體de被打開、且電荷被充電 於-電容HCE。該等電荷,在第18圖中從师6(下一個週 』之相同時序)的期間,經由上述的輸出放大電路8〇4被供 應至該開關元件剛的-㈣猶為驅動脈衝。 第17圖中,驅動電路M4,M5,M^M7係藉由利用驅 動電路MB所構成’該驅動電路㈣係藉由利用—閘極耗合 器其是-光學傳送元件所構成。該閘極搞合器是一種元件 其中-光輕合器與-放大電路二者係、包含在一個封裝中、 並能夠直接驅動-功率M〇SFET、IGBT與此類者的閘極 端。取代該閘極耦合器,_光耦合器與—放大電路的組合 可被利用。 15 藉由上述閘極耦合器M4至M7的作用,該等開關SW4 至SW7旎被根據自該等輸入端輸入具有作為參考之接地電 壓的彳曰號IN4至IN7所驅動。在上述驅動電路mb中,一輸入 部與一輸出部係由光來分開,並且因此能執行穩定的驅 動,即使该輸入部與該輸出部的參考電壓不同。利用一光 20子傳送元件之teres電路的驅動方法係說明於以下專利文 件2 〇 [專利文件1 ]歐洲專利申請公開案第丨06565〇號(日本 專利第3201603號) [專利文件2]美國專利申請公開案第2〇〇2_〇〇972〇3號 16 1267045 (曰本專利申請早期公開案第2002-215087號) 【發明内容】 發明概要 本發明之一目的係提供具有小電路尺寸與高可靠度的 5 一種驅動電路以及一種電漿顯示器裝置。 根據本發明的一個觀點,提供有一種用於一矩陣型顯 示器裝置為了將一預定電壓施加至是一顯示器之電容性負 載的驅動電路,包含有一用以供應一電位至該電容性負載 的一端之第一信號線、一用以供應一第一電位至上述第一 10 信號線的第一開關元件、一用以驅動上述第一開關元件的 第一驅動電路、一用以供應一第三電位至上述第一信號線 的第二開關元件、一,用以供應一不同於該第一電位之第 二電位至該電容性負載之該端的第二信號線、一連接在該 第一信號線與該第二信號線之間並能夠供應一低於該第一 15 與第三電位的電位至上述第一信號線之第一電容器、一用 以供應該第三電位至上述第二信號線的第三開關元件、一 用以將上述第一信號線連接至該電容性負載之該端的第四 開關元件、一用以將上述第二信號線連接至該電容性負載 之該端的第五開關元件、一連接在上述第一信號線及上述 20 第二信號線中的至少一個與一用以供應該第三電位之供應 線之間的線圈電路、及一用以將具有上述第一信號線之電 位的電源供應電壓作為一參考供應至上述第一驅動電路的 浮動電源供應電路。 根據本發明的另一觀點,提供有一種用於一矩陣型顯 17 1267045 示器袭置為了將預定電壓施加至是一顯示器之電容性負載 、二動電路’包含有-用以供應—電位至該電容性負載的 端之第-信號線、-用以供應—第_電位至上述第一信 “、!的第開關元件、—用以驅動上述第_開關元件的第 5 ?驅動電路、一用以供應一第三電位至上述第一信號線的 第二開關元件、一用以供應一不同於該第一電位之第二電 4至該電谷性負載之該端的第二信號線、一連接在上述第 -㈣線與上述第二信號線之間並能夠供應一低於該第一 與第三電位的電位至上述第-信號線之第-電容器、一用 乂么、應該第二電位至上述第二信號線的第三開關元件、一 用以將上述第一信號線連接至該電容性負載之該端的第四 1關元件、一用以將上述第二信號線連接至該電容性負載 之的第五開關元件、一連接在上述第一信號線及上述 第一“唬線中的至少一個與一用以供應該第三電位之供應 15線之間的線圈電路、及一與該第一開關元件並聯連接、並 田電源供應被打開將該第一電容器充電時進入導通的驅 動開始開關電路。 圖式簡單說明 第1圖是一圖顯示一AC驅動型PDP裝置之一驅動 20的概要結構範例; 第2圖是一圖顯示一驅動電路其中第丨圖所示之線圈電 路A及B係以具體電路來取代的概要結構; 第3圖是一波形圖顯示第2圖所示之驅動電路的操作; 弟4圖疋一圖顯示一應用第2圖所示之驅動電路的電漿 18 1267045 顯示器裝置; 第5圖是一圖顯示本發明的一第一實施例; 第6圖是一圖顯示本發明的一第二實施例; 第7圖是一圖顯示本發明的一第三實施例; 5 第8圖是一圖顯示本發明的一第四實施例; 第9圖是一圖顯示本發明的一第五實施例; 第10圖是一圖顯示本發明的一第六實施例; 第11圖是一圖顯示一輸出放大電路之一高位準轉移電 路之電路構造範例; 10 第12圖是一圖顯示一輸入信號範例以及第11圖所示之 電路的一輸出信號範例; 第13圖是一整個電漿顯示器裝置的方塊圖; 第14A、14B及14C圖係顯示一電漿顯示器裝置的範例 圖, 15 第15圖是一圖顯示該電漿顯示器裝置的驅動波形; 第16圖是一 TERES型驅動電路的原理圖; 第17圖是一圖顯示第16圖所示之電路的應用範例;及 第18圖是第16圖所示之電路的一操作波形圖。 【實施方式】 20 較佳實施例之詳細說明 本發明之實施例將藉由利用圖式來說明在下。
本發明的該等實施例利用第13圖至第15圖所示之一種 電漿顯示器裝置(矩陣型面板顯示器裝置),第13圖至第15 圖及其說明係同於上述。為了進一步減少有關上述TERES 19 1267045 電路的電路元件,日本專利申請案第2002-290535號係由相 同於本發明之申請人所提申(尚未公開)。第1圖顯示於曰本 專利申請案第2002-290535號所說明之電路的一原理圖,第 2圖是一圖顯示第1圖所示之原理圖的一電路範例,第3圖顯 5不第2圖中的一操作波形圖,第4圖顯示一範例其中上述第2 圖所示之電路係應用至該電漿顯示器裝置的一X電極驅動 電路與一Y電極驅動電路。 第1圖是一圖顯示一根據本發明實施例一種AC驅動型 PDP(電漿顯示器面板)裝置之驅動電路的概要結構範例。於 1〇第1圖所示之實施例的驅動電路能被應用至第13圖所示之 整個結構的一AC驅動型PDP裝置(顯示器裝置)丨、並且例如 其晶胞結構係顯示於第14圖。該驅動電路亦能隨著第15圖 所示之重置期間與定址期間之操作來處理,該驅動電路亦 忐對應在第15圖所示之維持放電期間於該掃描電極γ中的 15初始電壓Vx的相加操作。在第1圖中,凡給予相同參考數字 與付唬者如同第16圖中的參考數字與符號具有相同功能。 在苐1圖中,僅該X侧電路的概要構造係顯示如第16圖中 的,並且該Y側電路的構造被省略因為具有相同如該χ側電 路之構造與操作。該X側電路與γ側電路二者料細電路範 2〇 例稍後將被說明。 在第1圖中,一電容性負載20(之後,稱作“負載”)是 形成在一個共用電極乂與一個掃描電極γ之間的一晶胞之 總電容。該共用電極Χ與該掃描電極γ係形成於該負載2〇。 此處,該掃描電極γ意謂在錄娜描電極YbYn中的一 20 1267045 任意個掃描電極。 首先,開關S W1與S W2係串聯連接於自一電源供應器 所供應之電壓(Vs/2)的一電源供應線(第一電源供應線)與 接地之間。一電容器C1的一端係連接至上述兩個開關SW1 5與SW2的一互相連接點、且一開關SW3係連接在該電容器 ci的另一端與接地之間。一連接至該電容器C1該端的信號 線被設定為一第一信號線OUTA、且連接至另一端的一信號 線被設為一第二信號線OUTB。 另外,一線圈電路A係連接在該上述兩個開關SW1與 10 SW2的互相連接點與接地之間。一線圈電路B的兩端係並聯 連接至該開關SW3的兩端。換言之,該顯圈電路a係連接在 該第一信號線OUTA與接地之間、且該線圈電路6係連接在 該第二信號線OUTB與接地之間。該等線圈電路八與6是包 含至少線圈的電路,並且該等線圈係構成來產生與該負載 15經由開關814與8界5的Lc共振。即,該等線圈電路A與B以 及該負載20構成一電源恢復電路。 被串聯連接的該等開關SW4與SW5係連接至上述電容 器ci的兩端,這兩個開關SW4與SW5的一互相連接點係經 由一輸出線OUTC連接至該負載2〇的共用電極χ,雖然未示 20出,相似的電路意被連接至該負載20的掃描電極γ。 該等上述開關8貿1至8|5,例如,係藉由分別自第13 圖所不的一驅動控制電路5所供應之控制信號來控制。如上 述,該驅動控制電路5係藉由利用一賴電路與此類者所構 成、根據自外部所供應之顯示資料D、一時脈CLK、一水平 21 1267045 同步《HS'-垂直同步信號VS與此類者來產生該等上述 控制信號、並將該等控制信號供應至該等開關_至 SW5。根據上述構造’第1圖中的驅動電路執行維持放電在 -維持放電期間其是該晶胞中的制電極χ與掃描電極γ 5 完成放電的期間。 此處,藉由以具體電路取代上述線圈電路八與6,上述 驅動電路之操作將被說明。 第2圖是驅動電路的概要結構其中第旧所示之線圈電 路Α及Β被具體電路所取代。如第2圖所示,該線圈電路a包 10含-二極體DA與-線圈LA,並且該線圈電路B包含一二極 體DB與-線圈LB。該二極體以的一陰極端係連接至該等 開關SW1與SW2的互相連接點,在其它的表示下,該二極 體DA的陰極端係連接至該第一信號線〇Uta,該二極體以 的一陽極端係經由該線圈LAi%接至地。該二極體DB的—陰 15極端係經由該線圈LB連接至地,該二極體μ的一陽極端^ 連接至該電容HC1與該開關SW3的—互相連接點,在其它 表不下該一極體DB的陽極端係連接至該第二信號線 OUTB。 依照上述二極體DA的前面方向顯示的,該線圈電路A 20是-放電電路用以經由該開關测將電荷供應至該負載 20。依照上述二極的前面方向顯示的,該線圈電路b 疋放電電路用以經由該開關SW5將電荷供應至該負載 2 〇。該負載2 0的電源恢復處理係藉由控制由該線圈電路a、 該開關電路SW4與該負載20所構成之放電電路的放電處 22 1267045 理、以及由該線圈電路B、該開關SW5與該負載騎構成之 放電電路的放電處理之時序來實現。在第2财,該線圈電 路A與B的其它構造係相同於以圖所示的構造,並且說明 將被省略。 5 接著,第2圖所示之驅動電路的操作將被說明。 第3圖是-波形圖顯示第2圖所示之驅動電路的操作。 在第3圖中’該第-信號線〇UTA、該第二信號線ο·與 該輸出線OUTC的該等電壓波形係—起顯示。此處,該等電 壓波形的垂直軸對應該輸出線〇UTC的電壓值。該第一传號 H)線OUTA的電壓波形被升高一點,同時該第二信號線 的電壓波形被降低-點以至於為了方便參考它們不重㈣ 輸出線OUTC的輸出波形。 當該開關S W 4首先於該第一信號線〇 u τ A是在接地的 狀態下被打開時,該第二信號線OUTB與該輸出線〇UTC是 15在_Vs/2、且該等開關SW1至SW5是關閉的,儲存於該負載 20的電壓-Vs/2經由該開關SW4被傳送至該第一信號線 OUTA ’該弟一信號線OUTA的電壓變成_vs/2、且該電壓被 施加至該電容|§C1的一個電極。因此,在該電容器ci另一 端的電位改變成- Vs、且該第二信號線OUTB的電壓也變成 20 -Vs(tll)。 立即在時間til之後,LC共振經由該開關SW4發生在該 線圈LA與該負載20之電容之間,並且因此該等電荷從接地 經由該線圈LA與該開關SW4被供應至該負載2〇。因此,該 第一線號線OUTA與該輸出線OUTC的電位從-Vs/2上升到 23 1267045 +Vs/2附近經過該接地位準的電位。藉由此電流流動,該輸 出線OUTC的電壓,其被施加至該共用電極X,逐漸上升如 第3圖中的時間til至tl2所示。 接著,該等開關SW1與SW3在共振時所產生之峰點電 5壓附近被打開,藉此該輸出信OUTC的電壓,其被施加至該 共用電極X,被箝制至Vs/2 (tl2)。接著,該等開關SW1、 SW3與SW4被關閉(tl3)。接著,該開關SW5被打開(tl4)。 因此,儲存於該負載20之電壓Vs/2經由該開關SW5被施加 至該第二信號線OUTB、且該第二信號線〇uTB的電壓變成 10 Vs/2。因此,該第一信號線〇υτΑ的電壓上升到Vs。 立即在時間tl4之後,LC共振經由該開關SW5發生在該 線圈LB與該負載20之電容之間,並且因此該負載2〇經由該 線圈LB與開關SW5將該等電荷放電至地。因此,該第二線 號線OUTB與該輸出線QUTC的電位從+Vs/2下降到-Vs/2附 15近經過該接地位準的電位。藉由此電流流動,該輸出線 outc的電壓,其被施加至該共用電極X,逐漸降低如第3 圖中的時間tl4至tl5所示。 接著,該4開關SW2在共振時所產生之峰點電壓附近 被打開,並且因此該輸出信0UTC的電壓,其被施加至該共 20用電極X,被箝制至-Vs/2 (tl5)。從上述操作看來,第2圖所 示之驅動電路於該維持放電期間將自_Vs/2改變至Vs/2的電 壓施加到該共用電極X。具有一不同於施加至上述共用電極 X電壓之極性的電壓(+Vs/2,Ws/幻被輪流地施加至每一顯 示線中的掃描電極γ。從以上看出,該AC驅動型pDp裝置 24 1267045 能執行維持放電。 10 广第3圖所示,#與第18圖,其是傳統技藝之波形圖, 比較第關所示之接地位準的期間τ不存在於第 的輸出線OUTC的電壓波形。即,t維持操作係隨著同 期來執行時’與傳統技藝比較下,此實闕之驅動電路能 增加維持有轉持放電脈衝的_頂寬或__底寬之電壓W 或電壓-Vs/2的時間。在該維躲電期間,料壁電荷移動 的時間係必要的如以上所述,並且為此之時間因此能可靠 地被保證。另外,相同於傳統技藝的維持時間被確保,並 且該維持放電能更穩定地被執行於此實施例的驅動電路, 而且亦能期望操作邊際的擴張、面板P發光性的提高、及此 類者。 另外,比較第16圖所示之傳統驅動電路之電路構造與 第2圖所示知此實施例驅動電路的電路構造,當第16圖中的 15開關SW6與SW7不存在於第2圖時,'開關的數量是減少的。 於是,開關控制的複雜性被降低。另外,插置用來執行控 制第16圖中該等開關S W 6與S W 7之控制信號的位準轉移之 電路、或藉由利用一光耦合器或此類者於該控制信號電路 與該等開關SW6及SW7之間之控制信號的傳送路徑來電性 2〇 分開該傳送路徑係不必要的、並且因此元件數量能被減 少。在第2圖中的驅動電路中,第16圖中之驅動電路所包含 的電容器C2亦能被刪除。於是,未示於第16圖之電路,其 監視被施加至該電容器C2的電壓,係不必要的,因為該電 容器C2不存在。因此,元件數量進一步被減少。 25 1267045 接著,第2圖所示之驅動電路的具體電路範例(包含該 掃描電極γ側)將藉由顯示該圖式來說明。 第4圖是一圖顯示第2圖所示之驅動電路的具體電路範 例。在第4圖中,該負載20是形成在一個共用電極χ與一個 5掃描電極¥之間之晶胞的總電容。在該負載20中,該共用電 極X與該掃描電極γ被形成。此處,該掃描電極γ意謂第 圖所示之該等掃描電極Y1至γη中的任意一個掃描電極。 首先,於該共用電極X側,開關SW1與SW2係串聯連接 在一用於自一未示的電源供應器所供應之電壓(Vs/2)的電 10源供應線與接地之間。一電容器C1的一端係連接至上述兩 個開關SW1與SW2的-互相連接點,並且開關SW3係連接 在該電容器C1的另一端與接地之間。一電容器(^係並聯連 接至該電容器C1。 被串聯連接的開關SW4與SW5係連接至上述電容器C1 15的兩端,這兩個開關8界4與815的互相連接點經由該輸出 線OUTC被連接至該負載20的共用電極X。 如同於第2圖,該線圈電路a包含二極體DA與線圈 LA、且該線圈電路b包含二極體DB與線圈LB。該二極體da 的陰極端係連接至開關SW1與SW2的互相連接點,該二極 20體DA的陽極端係經由該線LA連接至地,該二極體DB的陰 極端係經由該線圈LB與一開關SW10連接至地。 該開關SW10是一用來於上述重置期間與定址期間防 止被施加至該第二信號線OUTB之電壓(Vs/2+Vw)與 (Vs/2+Vx)直接流到地的開關。該二極體DB的陽極端被連接 26 1267045 至該電容器Cl與該開關SW3的互相連接點,一二極體1)2的 陽極端係連接至該二極體DB的陰極端,該二極體D2的陰極 端係連接至該二極體DB的陽極端,該二極體DB的陰極端係 經由該線圈LB連接至地。 5 於該掃描電極Y側,開關SW1,與SW2,係串聯連接在 一用於自一未示的電源供應器所供應之電壓(V s / 2)的電源 供應線與接地之間。一電容器C4的一端係連接至這兩個開 關SW1’與SW2’的一互相連接點,並且一開關SW3,係連接 在該電容器C4的另一端與接地之間。一電容器(^係並聯連 10 接至該電容器C4。 被串聯連接的開關SW4,與SW5,係連接至上述電容器 C4的兩端’這兩個開關SW4,與SW5,的互相連接點經由^輸 出線OUTC’被聯接至該負載2〇的掃描電極γ。該等開關 SW4’與SW5’構成一掃描驅動器SD,該掃描驅動器8£)於定 15址期間在一掃描時間輸出掃描脈衝(見第15圖)並執行對於 每一線之掃描電極γ的選擇操作。一用以連接該開關SW4, 與該電容器C4之該端的連接線被設為一第三信號線 OUTA’,並且一用以連接該開關SW5,與該電容器c4之另一 端的連接線被設為一第四信號線OUTB,。 20 另外,一包含一電阻器R1與一 npn電晶體TY1的開關 SW8係連接再第四信號線〇υτΒ,與用以產生一寫入電壓 Vw之電源供應線之間(見第15圖)。一包含η通道MOS場效電 晶體(FET)Tr2與Tr3的開關SW9係連接在該第四信號線 OUTB’與產生一電壓Vx的電源供應線(見第15圖)。 27 1267045 該第三信號線OUTA’係經由一線圈電路A,連接至地, 該第四信號線0UTB,係經由一線圈電路B,連接至地,該線 圈電路A,包含一二極體DA,與一線圈匕八,,並且該線圈電路 B’包含一二極體DB,與一線圈LB,。該二極體DA,的一陰極 5端係連接至該等開關SW1,與SW2,的一互相連接點,該二極 體DA’的一陽極端係經由該線圈LA,連接至地。 該二極體DB’的一陰極端係經由該線圈lb,與一開關 SW10連接至地,該開關SW10是一用來於上述重置期間與 定址期間防止被施加至該第四信號線〇UTB,之電壓 1〇 (Vs/2+Vw)與(Vs/2+Vx)直接流到地的開關。該二極體db, 的一陽極端被連接至該電容器C4與該開關SW3,的一互相 連接點,一二極體D2’的陽極端係連接至該二極體DB,的陰 極端,該二極體D2’的陰極端係連接至該二極體DB,的陽極 端。 15 上述開關 SW1 至SW5、SW8至SW10、SW1,至SW5,與 電曰b體Trl至Tr3係藉由分別自第13圖所示之驅動控制電路 5所供應之控制信號來控制。 根據上述構造,從-Vs/2改變至Vs/2的電壓於該維持放 電期間被施加至該共用電極X。具有一不同於供應至上述共 20用電極X之電壓的極性的電壓(+Vs/2,-Vs/2)被輪流地施加 至每一顯示線中的掃描電極γ。 在第17圖所示的電路中,被供應至構成該開關SW1的 電晶體QSW1(由功率撾〇817^1、IGBT與此類者所構成)之驅 動脈衝係藉由該驅動電路M1來形成。第17圖中的驅動電路 28 1267045
Ml利用由該波形處理電路802、該高位準轉移電路803與該 輸出放大電路804所構成之驅動電路MA。該驅動電路MA含 有該高位準轉移電路803其以作為參考之接地電壓執行該 信號至比該接地電壓更高電壓的位準轉移。於是,當對應 5 該輸出參考電漿顯示器裝置壓之該電晶體QSW1的輸出端 (例如,該功率MOSFET的源極端)是高於該接地電壓時, 一正常操作能被執行。 另一方面,於第4圖所示之電路中,一低於該接地電聚 顯示器裝置位址電極A之負電壓被產生於該第一信號線 10 OUTA(於第3圖從til至tl2的期間)。於是,第17圖所示該驅 動電路Ml(驅動電路MA)的該輸出參考電壓(在該電晶體 QSW1之輸出端(該功率MOSFET中的源極端、該IGBT中的 射極端)所產生的電壓)亦變成負電壓。該驅動電路Ma的高 位準轉移電路803僅具有執行對於所輸入信號至高電壓側 15的位準轉移,並因此當該輸入參考電壓端Vss是在負電壓 時,有可能性是該信號不能被正常傳送。當上述驅動電路 MA係由一PN揍面型冗所形成時,該基板被設定在接地電 漿顯示器裝置壓。當上述輸出參考電壓端Vss變成負電壓 時’比施加至上述基板之電壓(接地電壓)更低的電壓產生於 20該1C,並且因此由可能性是該1C是毀損的因為一不正常電 流流進該1C中的寄生二極體、以及此類者。 第4圖所示之開關SW1必須保持導通同時該電容器 當該電源供應|§打開時被充電漿顯示器裝置,對於該電☆ 恭Cl被充電所需之時間是長於該維持時間。即,當該電容 29 1267045 器Cl在第15圖中之維持放電期間的開始時間未被充電時, 一大量的電流在該維持放電期間的開始時間經由該電晶體 QSW1(第17圖)流進該電容器C1。因此,有必要使得該電晶 體QSW1的電流容量大、或者有可能性係該電晶體QSW!是 5毀損的。因此,當該電源供應器被打開以便電容器C1充電 時,有必要將經由該開關SW1該電壓Vs/2供應至該電容器 C1 〇 用以驅動第4圖所示之開關swi的驅動電路Ml甚至當 上述輸出參考電壓端Vss變成負電壓時必須能夠正常送信 10號、且能夠供應驅動脈衝,其在打開該電源供應器時將該 電容器C1充電係必要,一段長時間之功能。一包含具有上 述兩個於第1圖至第4圖之方法放入實際使用的重要功能之 驅動電路之後將被說明。 -第一實施例- 15 第5圖顯示一根據本發明的一第一實施例於第2圖之驅 動電路的詳細電路範例。 驅動電路M2N,M2P,M3N與M3P係藉由利用該驅動 電路MA所構成,該驅動電路MA係藉由利用該波形處理電 路8〇2、該高位準轉移電路8〇3與該輸出放大電路8〇4所構 2〇成,該波形處理電路802執行阻抗轉換,該高位準轉移電路 803執行對於一具有作為一參考之接地電壓的信號至一高 於忒接地電壓之電壓的位準轉移,該驅動電路MA具有一輸 入電源供應端VI、一輸入信號端V2、一輸入參考電壓端 V3、一輸出電源供應端Vc、一輸出信號端v〇及一輸出參考 30 1267045 電壓端Vss。一電壓Vcc(例如,5V)係供應至該輸入電源供 應端VI,該輸入參考電壓端V3係連接至地,該驅動電路“八 將一被輸入至該輸入信號端V2具有該接地參考的信號轉換 成一具有該輸出參考電壓端Vss之電位作為一參考的信號。 5 驅動電路Ml,M4與M5係藉由利用驅動電路MB所構 成,該驅動電路MB具有該輸入信號端V2、該輸入參考電壓 端V3、該輸出電壓端Vc、該輸出信號端該輸出參考電 壓端Vss、並且係藉由利用是一光學傳送元件的閘極耦合器 所構成。該閘極耦合器是一元件其中一光耦合器與一放大 10電路二者被包含在一個封裝之中、並能直接驅動一功率 MOSFET、IGBT或此類者的一閘極端。代替該閘極耦合器, 可利用-光麵合器與-用以放大該光耗合器之輸出電壓的 放大電路之組合。因為該輸入部與該輸出部係被驅動電路 MB中的光將彼此分開,並且因此甚至當該輸入部與該輸出 15部之參考電壓不同時,穩定驅動能被執行、並且於是,如 在該驅動電路MA中的相同參考電壓轉換能被執行。 一輸入信號端IN1係經由一電阻器連接至該驅動電路 Ml的輸入信號端V2,該驅動電路奶是一閘極耦合器、並 具有該輸人信號端V2、該輸人參考電壓端V3、該輸出電源 20供應端Vc、該輸出信號端Vo及該輸出參考電壓端Vss。一電 容器CE係連接在該輸出電源供應端Vc與該輸出參考電壓 端Vss之間,電壓Ve(例如,15v)端係經由一開關swe與一 二極體DE連接至該輸出電源供應端ye。 該開關swi具有一n通道M0SFET QSW1與一二極體 31 1267045 DSWl ’該閘極係連接至該輸出信號端¥〇,該汲極係連接至 該電壓Vs/2(例如,90V)端,且該源極係連接至該輸出參考 電壓端Vss與該二極體DSW1的陽極。該二極體DSW1的陰 極係連接至該信號線OUTA,該電晶體QSW1隨著該輸出參 5考電壓端Vss作為參考來操作,此輸出參考電壓端Vss係經 由該二極體DSW1連接至該信號線0UTA、並因此它的電位 隨一流逝時間變化(見第3圖)。因此,該驅動電路mi將該輸 入信號端IN1的接地參考的一信號轉換成一具有作為參考 的輸出參考電壓端Vss之電位的信號。 10 該開關SW2具有開關SW2N與SW2P,該開關SW2N係 由一η通道MQSFET與一二極體所構成、且被一驅動電路 Μ2Ν所驅動,該開關SW2P係由一ρ通道MOSFET與一二極 體所構成、且被一驅動電路Μ2Ρ所驅動。 該開關SW3具有開關SW3N與SW3P,該開關SW3N係 15由一η通道MOSFET與一二極體所構成、且被一驅動電路 Μ3Ν所驅動,該開關SW3P係由一 ρ通道MOSFET與一二極 體所構成、且被一驅動電路M3P所驅動。 該開關SW4係由一η通道MOSFET所構成、且被該驅動 電路M4所驅動,該開關SW5係由一η通道MOSFET所構成、 2〇 且被該驅動電路M5所驅動。 如上述,依照驅動該電晶體QSW1的驅動電路Ml,該 驅動電路MB被利用。該驅動電路MB係藉由利用一是光學 傳送元件的閘極耦合器所構成,該閘極耦合器是一元件其 中一光耦合器與一放大電路二者被包含在一個封裝之中、 32 1267045 並能直接驅動一功率MOSFET、IGBT或此類者的一問極 端。代替該閘極搞合裔’可利用一光柄合器與一放大電路 之組合。该驅動電路能猎由利用該光學傳送元件來正常地 傳送一信號,甚至當該信號線0UTA變成一負電壓如第3圖 5 所示。 根據上述閘極耦合器之操作,該開關SW1能被驅動是 根據具有作為參考之接地電位的信號,其係自該輸入信號 端IN1輸入。在上述驅動電路MB中,該輸入部與該輸出部 被光分開,並且因此穩定驅動能被執行甚至當該輸入部與 10 該輸出部之參考電壓是不同時。 在第5圖所示之電路中,該浮動電源供應電路係藉由利 用該開關SWE、該二極體DE與該電容器CE所構成。在此浮 動電源供應電路中,該開關S W E當該信號線〇 U T A是在接地 電壓(第3圖中tl3至tl6)時被打開、並且電荷被儲存於該電 15容器CE。該開關SWE總是保持關著,除了當該信號線〇υτΑ 是在該接地電壓。該浮動電源供應電路將具有作為參考的 該信號線OUTA電位(Vss)之電源供應電壓供應至該驅動電 路Ml的電於供應端Vc。 儲存於上述電容器C E的電荷係作為該驅動脈衝供應 2〇 至該電晶體QSW1的閘極端於第3圖的tl2至tl3。因此,該電 晶體QSW1被打開,並且該信號線OUTA的電漿顯示器裝置 壓被提高至l/2Vs。 當電源供應器被打開時,經由該電晶體QSW1逐漸將該 充電電流供應至該電容器C1係必要的。當該電容器C1在該 33 1267045 電源供應器被打開時未充電時,有一可能性係該電源供應 器被打開的同時,-大量電流從該電源供應電壓l/2Vs側經 由該電晶體QSW1流動,而且它超過該電晶體吸^的電流 率以致毀損該電晶體QSW1。為了解決此問題,在該電源供 5應器被打開時該電源供應電壓l/2Vs上升的時間期間,該電 晶體QSW1被被帶入導通以至於充電電流逐漸流進該電容 器C卜 為了在該電源供應器被打開時逐漸將上述電容器〇充 電毁顯不器裝置,必要的是,在比較上一長段時間中(當與 10該維持期間比較)其中該充電電流流進上述電容器C1,該驅 動電路Ml持續該驅動脈衝的高位準。因此,在上述浮動電 源供應電路中,被供應至該驅動電路訄丨之電源供應器的電 容器CE電容被設在一充分大的值,以至於維持該電晶體 QSW1導通一長段時間所必要的電荷量能被儲存。 15 特別是當一適合於該電漿顯示器裝置之維持電路的高 速閘極耦合器被用來作為上述驅動電路“丨時,增加經過該 閘極耦合器的一光學被動元件的偏壓電流是必要的,並且 因此對於上述電容器CE有必要利用一大電容的電容器。依 照實驗結果,發現出電容器CE需要1〇〇/zF或更大的電容。 ί〇 在第5圖所示之電路中,甚至當該信號線〇UTA變成一 負電壓時,藉由由上述驅動電路Ml、該開關SWE、該二極 體DE及該電容器CE所構成之浮動電源供應電路的操作,穩 定的驅動脈衝能被供應至該電晶體QSW1。該電容器(^在 該電源供應器被打開時能被逐漸充電、並且能確保上述驅 34 1267045 動電路操作的安全。 ''弟一實施例* 接著,本發明的一第二實施例將藉由利用第6圖來說 明。在該第二實施例中,另一浮動電源供應電路(DC/DC轉 5 換器DC1)被用來代替該第一實施例(第5圖)中的浮動電源 供應電路(該開關SWE、該二極體DE)。 在第6圖所示的電路中,一浮動電源供應器係藉由利用 一DC/DC轉換器DC1與該電容器CE所構成。該DC/DC轉換 器DC1係藉由利用一變壓器T200、一控制電路CT200、二極 10 體D200,D2(H、及電容器C200及C201所構成。在該DC/DC 轉換器DC1中,輸入自一輸入端200的脈衝被該二極體D201 與該電容器C201整流、並因此該輸入DC電壓被形成。在上 述DC/DC轉換器DC1中,該輸出DC電壓被供應至該電容器 CE的兩端,且該參考電壓是產生在該電晶體qSW1的源極 15端(輸出端)之電壓。因此,一穩定的電於供應電壓能被供應 至該驅動電路Ml。相同於第5圖的驅動電路MB(由一閘極耦 合器及此類者所構成)被用於該驅動電路M1。 在第6圖所不之電路中,被供應至該驅動電路m的浮 動電源供應電壓能藉由不因該維持週期或此類所影響的獨 20立電路來構成。因此,甚至當該電源供應器被打開或此類 時,該電源供應電壓能保持穩定—長段期間(該穩定的輸出 DC電壓總能根據該DC/DC轉換器⑽的振蓋頻率來供 應)。於是,連接至該驅動電路M1之電容ce的電容值能被 做小。依&該f Λ &例的’該驅動電路組能正常傳送一 35 1267045 信號藉由利用一光學傳送元件,甚至當該信號線OUTA變成 一負電壓如第3圖所示。 -第三實施例- 第7圖是一圖顯示本發明的一第三實施例。在該第三實 5 施例中,一驅動開始開關電路701被加至該第一實施例的電 路(第5圖)。該驅動開始開關電路701係由一 ρ通道功率 MOSFET QSW1P、一 ηρη雙極性電晶體Q1P、一二極體 DSW1P、電阻器R1(H,R102R與1〇3所構成。 在第7圖所示之電路中,在打開該電源供應器時,一輸 1〇入信號ΙΝ1Ρ被設在一高位準、該驅動開始開關電路701中的 電晶體Q1P被帶入導通、該電晶體QSW1P(藉由利用一ρ通 道MOSFET所構成)進一步被帶入導通、且該電容器C1逐漸 被充電。該驅動開始開關電路7〇1係藉由DC耦合所構成, 並因此該驅動開始開關電路701能保持在一開狀態持續一 15長時間在該輸入信號IN1P的電壓位準。該驅動開始開關電 路701係與該開關SW1並聯連接、且是導通持續一段時間期 間直到該信號線0UTA從在打開該電源供應器的時間之接 地電位變成一預定電位、並將該電容器C1充電。 另一方面,在一大量電流係經過一短期間諸如該電漿 20顯不器裝置中的維持期間的期間中,該開關SW1被打開, 且該驅動開始開關電路701被關閉。在此方式下,在一短期 間諸如該維持期間需要一大量電流的電路(開關SW1)、與係 以一小量電流導通一長時間期間之電路(驅動開始開關電 路701)被分開,並且因此他們二者能被最佳地設計。 36 1267045 當如第7圖所示之電路被使用時,是不必要來維持該開 關SW1導通持續一長時間期間,並且因此,具有小電容之 電容器能被用於構成該浮動電源供應電路之電容器CE。 -第四實施例- 5 第8圖是一圖顯示本發明的一第四實施例。該第四實施 例基本上是相同於該第一實施例(第5圖),而不同於該第一 實施例之處僅在於該驅動電路MA當該驅動電路M1與一低 位準轉移電路801被增加時被應用。一浮動電壓pve(例如, 15V)被供應至該驅動電路Ml的輸入電源供應端vi。 10 在第8圖所示之電路中,該低位準轉移電路801、該波 形處理電路802、該高位準轉移電路803與該輸出放大電路 804被用來形成該電晶體QSW1的驅動脈衝。該低位準轉移 電路801係由一pnp雙極性電晶體Qll〇、以及電阻器, R112與R113所構成。該波形處理電路8〇2、該高位準轉移電 15路803與該輸出放大電路804具有相同於第5圖所示之驅動 電路MA的構造。第8圖中,該浮動電源供應電路係藉由利 用該開關SWE、該二極體DE與該電容器CE所構成。第8圖 中’該4號線OUTA的隶低電壓係藉由一由一二極體ρ3〇〇 與一電谷器C300所構成整流電路來整流,並且經由該整流 20電路所得到的一電壓SUB1被供應至連接該波形處理電路 802的輸入參考電壓端V3。例如,該電壓811]61變成保持第3 圖中該信號線OUTA之最低電壓(_Vs/2)的電壓。 該低位準轉移電路801執行對於具有作為參考之接地 電壓的輸入信號IN1的參考電位到負側的位準轉移,該高位 37 1267045 準轉移電路803執行執行該低位準轉移電路8〇1之輸出信號 之參考電位到正側的位準轉移,該輸出放大電路8〇4將該高 位準轉移電路803的輸出信號放大。 在第8圖所示之電路中,具有作為參考之接地電位的信 5號1N1經由該低位準轉移電路801被轉換成一具有一作為表 考之低位準參考電壓SUB1的信號。該低位準參考電壓 SUB1係藉由整流該信號線0UTA之最低電壓(例如,於第13 圖中自til至tl2期間所產生的負脈衝)而獲得。因此,該低 位準參考電壓SUB1被設成該輸出參考電壓(該電晶體 ίο Qswi的源極電壓)其被輸入到該輸出放大電路8〇4的參考 端Vss、或設成更低。因此,由該波形處理電路⑽2、該高 位準轉移電路803與該輸出放大電路804所構成之驅動電路 MA所傳送之信號具有高於該低位準電壓81^丨的電壓。於 是,在第17圖所示之電路中(未使用該低位準轉移電路的電 15路),問題是當該信號線〇UTA是在一負電壓時該信號不能 被傳送的問題能被解決。當上述實施例被使用時,該基板 電壓能做到最低電壓(低位準參考電壓)其產生在内部甚至 當該PN接面型1C被用來作為上述驅動電路μα,並且因此 未發生不正常電流在該1C内部流動並損毁該。 20 在第8圖中,由該開關SWE、該二極體DE與該電容器 CE所構成之浮動電源供應電路的基本操作係相同於第5圖 所示之電路。同時在第5圖所示之電路中,該驅動電路Μβ 被用來作為該驅動電路Ml,該驅動電路ΜΑ被用來作為第8 圖所示之實施例中的驅動電路Ml。為了使該驅動電路Μβ 38 1267045 在间速下麵作,有必要一大量偏壓電流通過到該驅動電路 mb中的光學被動元件(閘_合器)。另_方面,該驅動電 路隐不而如此多的偏壓電流因為該驅動電路MA不用該光 被動元件在第5圖所不之電路中,一大電容的電容器對 於該電谷bCE係必要的其中該_電路的電源供應電壓被 諸存□為該電晶體qSW1在打開該電源供應器時被保持導 通持續-段長時間期間,以至於該電容器α逐漸被充電。 方面在第8圖所示之電路中,該驅動電路MA中所消 耗的電荷量是小的,並且因此能將該電容器CE的電容做小。 第U圖疋圖顯示第8圖所示之該低位準轉移電路 801該间位準轉移電路8〇3與該輸出放大電路刪的一電路 構造範例。該波形處理電路802可被刪除。 首先,該低位準轉移電路801的構造將被說明。在該 NPN迅a日體QUO中,一基極端經由該電阻器R111被連接至 15該輸入仏5虎1N1端,並且一射極端經由該電阻器R112被連接 至一電壓Vcl(例如,5V),而且一集極端經由該 電阻器R113 被連接至該低位準參考電壓81;扪端。該集極端輸出一信號 VLSI至該咼位準轉移電路8〇3、並被連接至一叩n電晶體q4 的一基極端。 20 如第11圖所示,該高位準轉移電路803係由該ηρη電晶 體Q4、一ρηρ電晶體q5及電阻器尺3與尺4所構成。此處,該 ηρη電晶體Q4的射極端經由該電阻器尺3被連接至該低位準 參考電位SUB1端,該ηρη電晶體q4的集極端被連接至該ρηρ 電晶體Q5的一集極端,該ρηρ電晶體Q5的一基極端被連接 39 1267045 至一pnp電晶體Q6的一基極端。該npn電晶體Q4之集極端與 該pnp電晶體Q5之集極端的一互相連接點被連接至該pnp電 晶體Q5的一基極端與該pnp電晶體q6的一基極端的一互相 連接點。於是,該高位準轉移電路803輸出一傳送信號 5 VLS2。該PnP電晶體Q5的一射極端經由該電阻器R4被連接 至該電源供應端Vc。 接著,該輸出放大電路804的一電路構造將被說明。如 第11圖所示,該輸出放大電路804包含電阻器R5與R6、該 pnp電晶體Q6、一反相器INV、一η通道MOSFET Q7及η通 10道MOSFET Q8。該pnp電漿顯示器裝置晶體Q6的一射極端 經由該電阻器R5被連接至該電源供應端Vc,該pnp電晶體 Q6的一集極端經由該電阻器R6被連接至該參考電端Vss, 該pnp電晶體Q6的集極端與該電阻器R6的一互相連接點被 連接至該反相器INV的一輸入端與該η通道MOSFET Q7的 15 一閘極端。 該η通道MOSFET Q7的一汲極端被連接至該電源供應 端Vc,該n通道MOSFET Q7的一源極端被連接至該η通道 MOSFET Q8的一汲極端,該η通道MOSFET Q8的一閘極端 被連接至該反相器INV的一輸出端,該η通道MOSFET Q8 2〇 的一源極端被連接至該參考電壓端Vss,該n通道MOSFET Q7之源極端與該n通道MOSFET Q8之汲極端的一互相連接 點被連接至該輸出端Vo、並輸出一信號Vg用以驅動該開關 SW1。根據以上所示之構造,該傳送信號VLS2被放大以便 將該驅動信號Vg輸出至該開關SW1的閘極端。 40 1267045 第12圖是一時序圖顯示第11圖所示之電路操作。該輸 入信號IN1是一藉由邏輯上將該開關SW1之控制信號反相 所作成的信號。即,於脈衝VA與VB,該開關SW1被打開。 該h號IN 1係可藉由利用該反相器來邏輯上反相,該輸入信 5號1N1具有在接地(GND)的參考電位、並具有該脈衝va與該 脈衝VB(例如,振幅是5V)。該參考電壓端Vss對應第3圖中 的信號線OUTA、並從-Vs/2(例如,_90V)改變成Vs/2(例如, 90V)。為簡化該說明,該參考電壓端vss的波形被簡化來顯 示0 10 此處,該參考電壓端Vss執行第12圖所示之變化的目的 將被說明。在上述第15圖所示之顯示器裝置的驅動波形 中,有必要藉由輪流地將具有彼此不同極性之電壓 (+Vs/2 ’ -Vs/2)施加至每一顯示線中的共用電極X與掃描電 極Υ來執行。因此,該正電壓+Vs/2與該負電壓-Vs/2輪流地 15被施加至該負載20的共用電極X。於是,該開關SW1的參考 電壓Vss從-Vs/2被改變成Vs/2。 首先,當在時間tl下Vss=0時,該SUB1其是第8圖所示 之整流電路(該二極體D300與該電容器C300)之輸出為 SUB1=0、並根據第8圖所示之電容器ce,Vc=Ve。因為該 20 輸入信號在時間tl時INV=5V,該pnp電晶體QUO保持關。 因此,該低位準轉移電路801的輸出信號VLSI是 VLS1==0V。因此,該npn電晶體Q4是關的,且該pnp電晶體 Q5亦是關的。因此,該高位準轉移電路8〇3的輸出信號VLS2 是VLS2~Vc^Ve。 41 1267045 因為該"ίέ號VLS2 f Vc ’所以該pnp電晶體Q6是關的。 因此,該pnp電晶體Q6之輸出信號Q6V係在相同於Vss的電 位址電極A。從此可知,該η通道MOSFETQ7被關閉,且該 η通道MOSFETQ8被打開,藉此該輸出放大電路804的輸出 5 信號Vg變成Vg=0。 接著,當Vss在時間t2變成Vss=-Vs/2時,隨著該電壓變 成-Vs/2的電荷被充電於第8圖中該整流電路的電容器 C300、並確立SUB1与Vs/2,該Vc=Ve-Vs/2被確立。在時間 t2時,該輸入信號保持在IN1=5V的狀態,該pnp電晶體Q110 1〇 亦保持關。因此,該低位準轉移電路801的輸出信號VLSI 具有相同於該SUB1的電壓。同樣地,該npn電晶體Q4被暫 時打開以使得該npn電晶體Q4的集極端具有幾乎相同於該 SUB1的電壓,並且該npn電晶體Q4被關閉。 接著,該pnp電晶體Q5的基極端電位變成SUB1与 15 Vs/2,並由於來自該pnp電晶體Q5之射極端電位Vc=Ve-Vs/2 的電位差,該pnp電晶體Q5暫時被打開。然後,在該pnp電 晶體Q5之基極端電位幾乎變成Vc=Ve-Vs/2的時間點上它被 關閉。因此,該高位準轉移電路803的輸出係號VLS2變成 VLS2 = Ve-Vs/2。接著,因為該信號VLS2 = Ve_Vs/2被確 20 立,該PnP電晶體Q6是關的。因此,該pnp電晶體Q6的輸出 信號Q6V是在相同於該Vss的電位-Vs/2。從上述可知,該η 通道MOSFET Q7被關閉同時該η通道MOSFET Q8被打開, 並且因此該輸出放大電路804的輸出信號Vg變成Vg=-Vs/2。 接著,當該輸入信號IN1在時間t3時由於該脈衝VA變成 42 1267045 〇V時,該pnp電晶體Q110被打開。因此,該低位準轉移電 路801之輸出信號VLSI的電壓值改變成是在該SUB1與該 Vcl之間的電壓值且被施加至該電阻器R113的電壓值、ϋ 形成該脈衝VA1(開始信號)。 5 接著,該ηρη電晶體Q4被打開,藉此該pnp電晶體Q5亦 被打開。由於上述結果,該高位準轉移電路803的輸出信號 VLS2變成是在該SUB 1與該Vc(-Vs/2至Ve-Vs/2)之間的電壓 值並被施加至該電阻器R3的電壓值、並輸出該脈衝VA2(開 始信號)。接著,該pnp電晶體Q5被打開,藉此該pnp電晶體 10 Q6亦被打開。因此,該pnp電晶體Q6之輸出信號Q6V改變 成在該SUB1與該Vc(-Vs/2至Ve-Vs/2)之間的電壓值並且由 該電阻器R5與該電阻器R6所劃分之電壓值形成該脈衝 VA3 〇 依上述結果,該η通道MOSFETQ7被打開,同時該η通 15道M0SFET Q8被關閉,並且因此該輸出放大電路804的輸 出信號Vg被改變成Vg=Ve-Vs/2、並形成該脈衝V4。當該脈 衝VA終止時(IN1變成5V),該等脈衝VA1至VA4中的每一個 終止、並且情況係返回置在前述時間〖2與該時間〇之間的狀 20 接著’在時間t4,當該Vss係返回至vss=0時,該電漿 顯示器裝置容器C300之電壓藉由第8圖中整流電路的二極 體D300之操作被保持在_Vs/2、並保持SUB1g_Vs/2。在時 間t4,Vc=Ve被確立。該輸入信號mi在時間M保持為 IN1 -5V,並且因此該pnp電晶體qu〇保持關。因此,該低 43 1267045 位準轉移電路801之輸出係號VLSI的電壓值保持SUB1与 -Vs/2。同樣地,該npn電晶體Q4亦保持關。 接著,該pnp電晶體Q5暫時被打開由於在該電位 Vc=Ve,其被施加至射極端,與該電位Ve_Vs/2,其被施加 5至基極端’之間的電位差。然後,在該pnp電晶體Q5之基極 端電位變成幾近Vc=Ve的時間點,該pnp電晶體Q5被關閉。 因此,該高位準轉移電路803的輸出信號VLS2与V3。接著, 因為該傳送信號VLS2与Ve,所以該pnp電晶體Q6是關的。 因此,該pnp電晶體Q6之輸出信號QV6是在相同於該Vss的 10 電位0V。由於此結果,該n通道MOSFETQ7被關閉同時該η 通道MOSFET Q8被打開,並且因此該輸出放大電路8〇4的 輸出係號Vg變成Vg=0V。 如以上所說明,甚至當該輸入信號IN1之參考電漿顯示 器裝置位址電極AGND與該參考電位址電極Avss(OUTA)再 15 驅動該開關SW1時是不同的電位、並且該參考電位vss是在 負電壓值時,過量的電流被防止流進一產生在供應一作為 該基板電位之低位準參考電位之基板與該電晶體之間的寄 生二極體、並且一穩定操作能被執行,藉由利用該低位準 轉移電路801、該高位準轉移電路803與該輸出放大電路 20 804。 -第五實施例- 第9圖是一圖顯示本發明的一第五實施例。當與第8圖 比較時,第9圖不同之處在於相同於第6圖的DC/DC轉換器 DC1被用來作為該浮動電源供應電路代替該開關SWE與該 44 1267045 二極體DE。因此,該電容器CE之電容與第8圖比較下能做 到更小。 -弟六實施例_ 第10圖是一圖顯示本發明的一第六實施例。當與第9 5圖比杈時,第10圖不同之處在於構成該浮動電源供應電路 的DC/DC轉換器DC1被改變成一DC/DC轉換器DC2。該 DC/DC轉換器DC2不同於該DC/DC轉換器DC i之處在於該 低位準參考電壓SUB1係藉由增加接線!^^、一二極體D4〇〇 與一電容器C400到該變壓器L400而形成。一低位準轉移電 10路8〇1根據由該DC/DC轉換器DC2所產生之低位準參考電 壓SUB1來執行位準轉移。在第1〇圖所示之電路中,被供應 至該電容器CE之該驅動電路的電壓與上述低位準參考電壓 SUB1係藉由利用相同的DC/DC轉換器DC2來產生,而它們 係可分別藉由利用分開的DC/DC轉換器來產生。由上述浮 15動電源供應電路所產生之低位準參考電壓SUB1被設定在 比發生在該信號線0UTA之最低電壓一更低的電壓(例如, 比產生於在第3圖中從tl至tl2期間的負脈衝更低的電壓)。 因此,用以驅動該電晶體QSW1的驅動脈衝係能根據該 輸入信號IN1來供應。甚至當該PN接面型IC被用來作為由 20該波形處理電路802、該高位準轉移電路803與該輸出放大 電路804所構成之驅動電路MA時,無任何因上述不正常電 流或此類者之破壞的可能性。 在一保護二極體D401令,該陽極係連接至由該dc/dc 轉換器DC2所產生之低位準參考電·_端,並且該陰極 45 1267045 係連接至該驅動電路Ml的參考端vss。即,該陰極經由該 二極體DSW1被連接至該輸出信號線〇UTA。該保護二極體 D401被連接至第10圖所示之電路,以至於該低位準參考電 壓SUB1不會變成低於該輸出參考電壓(該電晶體QSWl的 5源極電壓)並且不會導致在轉變時諸如打開該電源供應器 的時間、及切斷該電源供應器的時間的故障。 如以上所述,根據該第一至第六實施例,甚至當該輪 出參考電壓Vss於該驅動電路變成負電壓時如第丨圖至第4 圖所示,該驅動電路Ml中為了將該第一電位¥8/2供應至該 ίο第一信號線outa來驅動該第一開關SW1的信號傳送能被 可靠地執行用以。對於逐漸在打開該電源供應器之時將連 接在該第一信號線OUTA與該第二信號線〇UTB之間的電 谷器C1充電所必要的驅動脈衝能被供應。 該電漿顯示器裝置被說明於以下說明,而除此以外本 15發明能被應用至矩陣型面板顯示器裝置。第1圖與第2圖中 的線圈電路A與B係分別設於該信號線〇171八與〇11丁8,而該 等線圈電路並不限於此,且僅一個線圈電路可被提供。若 僅該線圈電路被連接在該等信號線〇171八與〇111^中的至 少一個與該接地電位之間是適合的。 2〇 甚至當遠第一^號線變成負電壓時,該第一驅動電路 能可靠地驅動該第一開關元件。被連接在該第一信號線與 該第一化號線之間的第一電容器在打開該電源供應器之時 能逐漸被充電。因此,在該電聚顯示器裝置的情況中,能 防止一大量電流在該維持放電期間開始之時流進該第一開 46 1267045 關元件。 本實施例係在依照說明的所有觀點下考量且無任何限 制,並且因此意圖將發生在該等專利申請範圍之等效意義 與範圍中的所有變化包含於其中。本發明在不脫離其精神 5或主要特徵下可被實施成其他特定形式。 【圖式簡單說明】 第1圖是一圖顯示一AC驅動型PDP裝置之一驅動電路 的概要結構範例; 第2圖是一圖顯示一驅動電路其中第1圖所示之線圈電 10路A及B係以具體電路來取代的概要結構; 第3圖是一波形圖顯示第2圖所示之驅動電路的操作; 第4圖是一圖顯示一應用第2圖所示之驅動電路的電漿 顯示器裝置; 第5圖是一圖顯示本發明的一第一實施例; 15 第6圖是一圖顯示本發明的一第二實施例; 第7圖是一圖顯示本發明的一第三實施例; 第8圖是一圖顯示本發明的一第四實施例; 第9圖是’圖顯示本發明的一第五實施例; 第10圖是一圖顯示本發明的一第六實施例; 20 第11圖是一圖顯示一輸出放大電路之一高位準轉移電 路之電路構造範例; 苐12圖是一圖顯示_輸入信號範例以及第11圖所示之 電路的一輸出信號範例; 第13圖是一整個電漿顯示器裝置的方塊圖; 47 1267045 第14A、14B及14C圖係顯示一電漿顯示器裝置的範例 圖, 第15圖是一圖顯示該電漿顯示器裝置的驅動波形; 第16圖是一 TERES型驅動電路的原理圖; 5 第17圖是一圖顯示第16圖所示之電路的應用範例;及 第18圖是第16圖所示之電路的一操作波形圖。
48 1267045 【主要元件符號說明】 1.. .AC驅動型PDP裝置 2.. .X側電路 3.. .Y側電路 4.. .位址側電路 5.. .(驅動)控制電路 11.. .前玻璃基板 12.. .介電層 13.. .MgO保護薄膜 14…背玻璃基板 15.. .介電層 16.. .肋條 17.. .放電空間 18…螢光物質 19···光 20.. .電容性負載 21.. .電源恢復電路 801…低位準轉移電路 802.. .波形處理電路 803.. .高位準轉移電路 804.. .輸出放大電路 P...面板
Cnm...晶胞 Yl-Yn...掃描電極 X...共用電極 A1-Am…位址電極 Ca,Cb,Cc.··電容元件 D…顯示資料 CLK".時脈 HS...水平同步信號 VS...垂直同步信號 (:1,€2,04...電容器 SW1-SW10.··開關 SW1’-SW5’.._ 開關 L1,L2...線圈 OUTA...第一信號線 OUTB…第二信號線 OUTA’.··第三信號線 OUTB’···第四信號線 OUTC,OUTC’···輸出線 Ml^M^VCNA^R · ·穩電路 ΜΑ...驅動電路 Μ4-Μ7...驅動電路 MB…驅動電路 DE...二極體 CE...電容器 A,B...線圈電路 49 1267045 A’,B ’...線圈電路 DA,DB...二極體 D2...二極體 LA,LB...線圈 Cx,Cy...電容器 SD.··掃描驅動器 Trl...npn電晶體 Tr2,Tr3 …η 通道 MOSFET QSW1...電晶體 VI...輸入電源供應端 V2...輸入信號端 V3...輸入參考電壓端 Vc...輸出電源供應端 Vo...輸出信號端 Vss...輸出參考電壓端 200...輸入端 DC1,DC2...DC/DC 轉換器 Τ200/Γ400...變壓器 CT200…控制電路 D200,D201...二極體 C200,C201···電容器 701...驅動開始開關電路 QSW1P...P 通道功率 MOSFET Q1P…npn雙極性電晶體 DSW1P...二極體 R101-R103...電阻器 R111-R113...電阻器 Q4... npn雙極性電晶體 Q5,Q6...pnp雙極性電晶體 Q110...pnp雙極性電晶體 D300...二極體 C300...電容器 INV...反相器 Q7,Q8...n 通道 MOSFET L400...接線 D400,D401.··二極體 C400...電容器
50

Claims (1)

1267045 铺 十、申請專利範圍: 第93124808號申請案申請專利範圍修正本 95.05.03. 1.一種用於矩陣型顯示器裝置供施加預定電壓至電容性負 載的驅動電路,該負載為一顯示器,該驅動電路包含有: 5 —第一信號線,用以供應一電位至該電容性負載的一 端; 一第一開關元件,用以供應一第一電位至該第一信號
線; 一第一驅動電路,用以驅動該第一開關元件; 10 —第二開關元件,用以供應一第三電位至該第一信號 線; 一第二信號線,用以供應一不同於該第一電位之第二 電位至該電容性負載之該端; 一第一電容器,係連接在該第一信號線與該第二信號 15 線之間並能夠供應一低於該第一與第三電位的電位至該
第一信號線; 一第三開關元件,用以供應該第三電位至該第二信號 線; 一第四開關元件,用以將該第一信號線連接至該電容 20 性負載之該端; 一第五開關元件,用以將該第二信號線連接至該電容 性負載之該端; 一線圈電路,係連接在該第一信號線及該第二信號線 中的至少一個與一用以供應該第三電位之供應線之間; 51 1267045 及 一浮動電源供應電路,用以將具有該第一信號線之電 位的電源供應電壓作為一參考供應至該第一驅動電路。 2. 如申請專利範圍第1項所述之驅動電路,其中該浮動電 5 源供應電路係藉由利用一電源供應開關元件、一二極 體、及一第二電容器所構成。 3. 如申請專利範圍第2項所述之驅動電路,其中該第二電 容器是100 //F或更大。 4. 如申請專利範圍第2項所述之驅動電路,其中當該第一 10 信號線是該第三電位時,該電源供應開關元件係進入導 通。 5. 如申請專利範圍第2項所述之驅動電路,其中該第一驅 動電路係藉由利用一光學傳送元件所構成。 6. 如申請專利範圍弟5項所述之驅動電路,其中該第一驅 15 動電路係藉由利用一閘極麵合器。 7. 如申請專利範圍第5項所述之驅動電路,其中該第一驅 動電路係藉由利用一光耦合器以及一用以將該光耦合器 之輸出電壓放大的放大電路所構成。 8. 如申請專利範圍第1項所述之驅動電路,其中該浮動電 20 源供應電路係藉由利用一直流對直流(DC/DC)轉換器所 構成。 9. 如申請專利範圍第8項所述之驅動電路,其中該第一開 關元件係藉由利用一第一電晶體與一第一二極體所構 成,並且該DC/DC轉換器的一參考電壓是出現在該第一 52 1267045 y ;ϊ, ^:;, 電晶體的一輸出端之電壓。 10. 如申請專利範圍第8項所述之驅動電路,其中該DC/DC 轉換器係藉由利用一變壓器所構成。 11. 一種用於矩陣型顯示器裝置供施加預定電壓至電容性負 5 載的驅動電路,該負載為一顯示器,該驅動電路包含有: 一第一信號線,用以供應一電位至該電容性負載的一 端, 一第一開關元件,用以供應一第一電位至該第一信號 線; 10 一第一驅動電路,用以驅動該第一開關元件; 一第二開關元件,用以供應一第三電位至該第一信號 線; 一第二信號線,用以供應一不同於該第一電位之第二 電位至該電容性負載之該端; 15 —第一電容器,係連接在該第一信號線與該第二信號 線之間並能夠供應一低於該第一與第三電位的電位至該 第一信號線; 一第三開關元件,用以供應該第三電位至該第二信號 線; 20 一第四開關元件,用以將該第一信號線連接至該電容 性負載之該端; 一第五開關元件,用以將該第二信號線連接至該電容 性負載之該端; 一線圈電路,係連接在該第一信號線及該第二信號線 53 1267045 中的至少一個與一用以供應該第三電位之供應線之間; 及 一驅動開始開關電路,係與該第一開關元件並聯連 接、並當一電源供應被打開將該第一電容器充電時進入 5 導通。 12. 如申請專利範圍第11項所述之驅動電路,其中該驅動開 始開關電路係導通在該第一信號線之電位從一接地電位 變成一預定電位之期間。 13. 如申請專利範圍第11項所述之驅動電路,其中該驅動開 10 始開關電路係藉由利用一 p通道金屬氧化物半導體(MOS) 場效電晶體所構成。 14. 如申請專利範圍第1項所述之驅動電路,其中該第一驅 動電路包含: 一低位準轉移電路,用以執行以該接地電位作為一參 15 考一輸入信號之參考電位到一負側的位準轉移, 一高位準轉移電路,用以執行該低位準轉移電路的一 輸出信號之操考電位到一正側的位準轉移,及 一輸出放大電路,用以放大該高位準轉移電路的一輸 出信號。 20 15.如申請專利範圍第14項所述之驅動電路,其中該低位 準轉移電路執行該輸入信號之參考電位到一最低電位或 低於存在該第一信號線的位準轉移。 16.如申請專利範圍第14項所述之驅動電路,其中該低位 準轉移電路根據起因於整流存在該第一信號線之電壓的 54 ^ i] 1267045 電壓來執行位準轉移。 17.如申請專利範圍第14項所述之驅動電路,其中該浮動 電源供應電路具有一電源供應開關元件、一二極體、及 一電容器。 5 18.如申請專利範圍第17項所述之驅動電路,其中當該第 一信號線之電位是該第三電位時,該電源供應開關元件 係進入導通。 19.如申請專利範圍第14項所述之驅動電路,其中該浮動 電源供應電路係藉由利用一 DC/DC轉換器所構成。 10 20.如申請專利範圍第19項所述之驅動電路, 其中該第一開關元件係藉由利用一第一電晶體與一 第一二極體所構成;及 其中該DC/DC轉換器的參考電壓是發生於該第一電 晶體之輸出端的電壓。 15 21.如申請專利範圍第19項所述之驅動電路,其中該DC/DC 轉換器係藉由利用一變壓器所構成。 22.如申請專利範圍第14項所述之驅動電路,其中該低位 準轉移電路根據由一 DC/DC轉換器所產生之低位準參考 電壓來執行位準轉移。 20 23.如申請專利範圍第22項所述之驅動電路,更包含一保 護二極體,其具有一陽極係連接至一供應有該低位準參 考電壓之低位準參考電壓端、及一陰極係連接至該第一 信號線。 24.—種電漿顯示器裝置,包含有: 55 1267045 多數個X電極; 多數個Υ電極,係與該等多數個X電極平行設置以 產生與該等多數個X電極與該等多數個γ電極之間的放 電; 5 一 X電極驅動電路,用以將放電電壓施加至該等多 數個X電極;及 一 Υ電極驅動電路,用以將放電電壓施加至該等多 數個Υ電極, 其中至少該X電極驅動電路或該Υ電極驅動電路利 10 用根據申請專利範圍弟1項的驅動電路。 56
TW093124808A 2003-12-22 2004-08-18 Drive circuit and plasma display device TWI267045B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003425666A JP2005181890A (ja) 2003-12-22 2003-12-22 駆動回路及びプラズマディスプレイ装置

Publications (2)

Publication Number Publication Date
TW200521920A TW200521920A (en) 2005-07-01
TWI267045B true TWI267045B (en) 2006-11-21

Family

ID=34567551

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093124808A TWI267045B (en) 2003-12-22 2004-08-18 Drive circuit and plasma display device

Country Status (6)

Country Link
US (1) US7274342B2 (zh)
EP (1) EP1550995A2 (zh)
JP (1) JP2005181890A (zh)
KR (1) KR100579024B1 (zh)
CN (1) CN100397454C (zh)
TW (1) TWI267045B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9136754B2 (en) 2009-08-18 2015-09-15 Samsung Display Co., Ltd. Power supply device, display device including the power supply device, and driving method using the same

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003262013A1 (en) * 2002-10-02 2004-04-23 Fujitsu Hitachi Plasma Display Limited Drive circuit and drive method
KR100536224B1 (ko) * 2004-03-04 2005-12-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그의 구동 방법
EP1632928A3 (en) * 2004-09-07 2006-10-11 LG Electronic Inc. Energy recovery apparatus and method for a plasma display panel
JP4538354B2 (ja) * 2005-03-25 2010-09-08 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置
KR100619417B1 (ko) * 2005-03-29 2006-09-06 엘지전자 주식회사 플라즈마 디스플레이 패널의 스캔 구동시스템
US7733304B2 (en) * 2005-08-02 2010-06-08 Samsung Sdi Co., Ltd. Plasma display and plasma display driver and method of driving plasma display
KR100774915B1 (ko) 2005-12-12 2007-11-09 엘지전자 주식회사 플라즈마 디스플레이 장치
JP2007218971A (ja) * 2006-02-14 2007-08-30 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
KR100784520B1 (ko) * 2006-02-17 2007-12-11 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100796686B1 (ko) * 2006-03-29 2008-01-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
JP4825568B2 (ja) * 2006-04-11 2011-11-30 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置
KR100938063B1 (ko) * 2008-05-27 2010-01-21 삼성에스디아이 주식회사 플라즈마 디스플레이 장치 및 그 구동 방법
KR101125644B1 (ko) * 2010-08-09 2012-03-28 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치
US8624818B2 (en) * 2011-03-03 2014-01-07 Integrated Device Technology, Inc. Apparatuses and methods for reducing power in driving display panels
TWI708951B (zh) * 2019-06-14 2020-11-01 友達光電股份有限公司 檢測電路與顯示面板

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2287045B (en) * 1994-03-04 1997-05-14 Joseph Michael Programmable materials
JP3364066B2 (ja) * 1995-10-02 2003-01-08 富士通株式会社 Ac型プラズマディスプレイ装置及びその駆動回路
JP3582964B2 (ja) * 1997-08-29 2004-10-27 パイオニア株式会社 プラズマディスプレイパネルの駆動装置
JP3365324B2 (ja) * 1998-10-27 2003-01-08 日本電気株式会社 プラズマディスプレイ及びその駆動方法
JP3201603B1 (ja) * 1999-06-30 2001-08-27 富士通株式会社 駆動装置、駆動方法およびプラズマディスプレイパネルの駆動回路
JP4827040B2 (ja) * 1999-06-30 2011-11-30 株式会社日立プラズマパテントライセンシング プラズマディスプレイ装置
JP2002215087A (ja) 2001-01-19 2002-07-31 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置およびその制御方法
KR100458571B1 (ko) * 2002-07-02 2004-12-03 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9136754B2 (en) 2009-08-18 2015-09-15 Samsung Display Co., Ltd. Power supply device, display device including the power supply device, and driving method using the same

Also Published As

Publication number Publication date
JP2005181890A (ja) 2005-07-07
KR100579024B1 (ko) 2006-05-12
TW200521920A (en) 2005-07-01
CN100397454C (zh) 2008-06-25
KR20050063664A (ko) 2005-06-28
US7274342B2 (en) 2007-09-25
EP1550995A2 (en) 2005-07-06
US20050134531A1 (en) 2005-06-23
CN1637802A (zh) 2005-07-13

Similar Documents

Publication Publication Date Title
TW535130B (en) Circuit for driving flat display device
TWI267045B (en) Drive circuit and plasma display device
US7102598B2 (en) Predrive circuit, drive circuit and display device
TWI278807B (en) Drive circuit and drive method
JP2002215087A (ja) プラズマディスプレイ装置およびその制御方法
JP4538354B2 (ja) プラズマディスプレイ装置
JP2001013917A (ja) ディスプレイ装置
JP2746792B2 (ja) 交流駆動型プラズマディスプレイパネル用ドライバ及びその制御方法
EP0899709A2 (en) Row electrode driving apparatus of plasma display panel
US7307603B2 (en) Driving circuit, driving method, and plasma display device
JP2776298B2 (ja) 容量性負荷の駆動回路及び駆動方法
JP2003318716A (ja) プリドライブ回路、ドライブ回路および表示装置
JP3947438B2 (ja) プリドライブ回路および表示装置
JP2005326675A (ja) 駆動回路及びプラズマディスプレイ装置
JP5170147B2 (ja) プラズマディスプレイ装置
JP3609823B2 (ja) プラズマディスプレイ装置およびその制御方法
JP5168257B2 (ja) プラズマディスプレイ装置
JPH1074059A (ja) プラズマディスプレイの駆動装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees