TWI260496B - Mapping data masks in hardware by controller programming - Google Patents

Mapping data masks in hardware by controller programming Download PDF

Info

Publication number
TWI260496B
TWI260496B TW092106035A TW92106035A TWI260496B TW I260496 B TWI260496 B TW I260496B TW 092106035 A TW092106035 A TW 092106035A TW 92106035 A TW92106035 A TW 92106035A TW I260496 B TWI260496 B TW I260496B
Authority
TW
Taiwan
Prior art keywords
data
memory
data mask
mapping
mask
Prior art date
Application number
TW092106035A
Other languages
English (en)
Other versions
TW200404204A (en
Inventor
Robert J Riesenman
James M Dodd
Michael W Williams
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200404204A publication Critical patent/TW200404204A/zh
Application granted granted Critical
Publication of TWI260496B publication Critical patent/TWI260496B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Stored Programmes (AREA)
  • Storage Device Security (AREA)
  • Image Processing (AREA)
  • Memory System (AREA)
  • Read Only Memory (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Description

1260496 坎、發明說明: 所屬之技術領域: ·— ^ 1 ^ 本發明通常係關於電腦記憶體之領域。更特定言之,本 發明係關於記憶體資料遮罩之領域。 典型的電腦系統包含記憶體。記憶體係用來儲存程式碼 與程式碼所需之資料。記憶體可以包含於一個或更多個積 體電路板上。通常記憶體與一記憶體控制器耦合。記情體 控制器與記憶體經由針腳連接,在資料匯流排上通訊。 資料遮罩係用來避免所選擇之資料在記憶體被覆寫。因 此,記憶體控制器可以使用資料遮罩來遮罩特定資料,以 允弄部分寫入記憶體。資料遮罩位元可以與一個或更多個 資料位元關聯。所關聯之資料遮罩區塊寫入特定之記情髀 位置,並允許寫人其他特定之記憶體位置。當執行記憶= 寫入時,記憶體中所選擇之遮罩的資料仍保持於記情2 中,而所選擇之無遮罩的資料,則被新資料取代。 憶體控制器不使用資料遮罩,則部分資料寫入可能°要: :二例來說’記憶體控制器可以藉由讀取整個記‘ 域來挺擬部分寫人’將新資料併人1後寫回整個記情娜 區域。 、_ 單獨的針 。增加的 ,增加晶 ,操法以 目前,記憶體晶片對資料遮罩位元與資料使用 腳來執行記憶體資料遮罩。這大大地增加針腳數 針腳數增加成本’封裝尺寸,以及在某些情況中 片尺寸。對資料遮罩位元與資料使用單獨的針腳 84232 1260496 這些對映,提供暫存器之程式化。 發明内宏.♦ 一種可以用資料遮安二、 其他裝置。心触m <記憶體控制器或 。己丨思體控制器中的選擇裝置, 資料遮罩之門〜、欠^ J以使用貝料與 、皁〈間的資料遮罩對映來設定 中,可以白入以丄 仕具隨貫施例 3一鍺存裝置,並且以資料遮罩 化該儲存裝置。 旱對映万案程式 實施方式^ 一在下列敘述中’ #出許多特定細節以提供本發明之具蝴 實施例的通盤了解。可是, j疋應X解的疋可以實現本發明之 具體實施例’而不需要這些特定細節。在其他情況中,目4 不評細顯示熟知之電路,結構,與技術,以不模糊本發明 之具體貫施例。 在各種具體實施例中,本發明可以包含可程式化之儲存 裝置,如暫存器,以將資料遮罩位元與資料組(data ch^k) 之間的對映包含於記憶體控制器中,其中資料組可以是任 何明確數量的資料。 圖1沆明可仿效之系統1 〇〇,其係根據本發明之一具體實 知例,該系統100包括一控制器102,一處理器1Q4,一記憶 體108,與一記憶體匯流排11〇,其中記憶體匯流排11〇可以 包含一個或更多個資料線,其上並整合資料遮罩。雖然以 系統100來敘述,但本發明可以在包括任何一個或更多個積 體電路之任何系統中實現。 舉例來說,控制器102可以是晶片組174之一部份,其中 84232 1260496 該晶片組174亦包括輸入/輸出控制集線器(I/O controller hub,ICH)140與韌體集線器(FWH)170。控制器 102,ICH 140 與FWH 170每一個可以包括任何適當之電路,而在另一具 體貫施例做成分開的積體電路晶片。另一具體貫施例之晶 片組1 74可以包括任何適當之一個或更多個積體電路裝置。 控制器102可以包括任何適當之控制器結構。在各種不同 之具體實施例中,系統100可以包括一個或更多個控制器, 任何一個控制器可以提供根據本發明之具體實施例的介 面。控制器102可以包括任何適當之介面控制器,以提供任 何適當之連結,給記憶體匯流排110以及/或與控制器102通 訊之任何適當的裝置或元件。一具體實施例之控制器102可 以為每一介面,提供適當之調解,緩衝,與相關性管理。 控制器102可以與處理器匯流排122耦合,以於處理器匯 流排122上,提供介面給處理器104。處理器104可以包括任 何適當之處理器結構。在各種不同之具體實施例中,電腦 系統100可以包括一個或更多個處理器104,而其中任何一 個可以執行一組指令,而該等指令係根據本發明之一具體 實施例。一個或更多個處理器104可以與控制器102結合成 為一個單晶片。 在一具體實施例中,控制器102可以與ICH 140耦合,以 經由集線器介面,提供對ICH 140之存取。ICH 140可以提供 介面給一個或更多個電腦系統100之I/O裝置或周邊元件。 ICH 140可以包括任何適當之介面控制器,以提供任何適當 之連結,給記憶體控制器102,以及/或與ICH 140通訊之任 84232 1260496 何田的裝置或元件。一具體實施例之〗CH ι4〇為每一介面 提供適當之調解與緩衝。 八把男施例之ICH 140可以經由一超級I/O控制器15〇, 提供介面給鍵盤151,滑鼠152,麥克風156,指示筆丨57, 、、二由個4更夕個平行埠1 5 3,提供介面給一個或更多個適 田之裝置,舉例來說,如印表機,經由一個或更多個序列 埠1 ,提供介面給一個或更多個適當之裝置,以及軟碟機 15 5其他的具體實施例可以提供比所顯示的更多,更少, 或不同的裝置與介面。 ICH 140也可以與fWH 17〇耦合,以提供介面給FWH 17〇。 FWH 170可以包括任何適當之介面控制器,以提供對ich 140之任何適當的通訊連結。一具體實施例之fwh i7〇至少 可以分旱ICH 140與超級ι/〇控制器15〇之間的一部分介面。 FWH 170可以包括基本輸入/輸出系統(BI〇s)記憶體172,以 儲存適當之系統與/或視頻BI〇s軟體。BI〇s記憶體172可以 包括任何適當之非揮發性記憶體,舉例來說,快閃記憶 體。其他具體實施例可以提供比所顯示的更多,更少,或 不同的裝置與介面。 控制器102也可以耦合並提供一介面給記憶體1〇8。舉例 來說,記憶體108可以儲存資料,以及/或與電腦系統丨〇〇使 用之代碼。記憶體108可以包括任何適當之記憶體,舉例來 說,動態隨機存·取記憶體(RAM),或其衍生物,或循序記 憶體。控制器102可以經由記憶體匯流排u 〇與記憶體耦 合。記憶體匯流排110可以包括一匯流排,其可以包含資料 84232 1260496 、、泉位址、、泉,控制線,或此等線之多重組合。整合於資料 匯溉排上的資料遮罩,彳以消除專屬資料遮罩匯流排的需 求,但未必消除耦合裝置上資料遮罩針腳的需求。資料遮 罩位元與針腳上資料組(data chunks)的結合,可以減少所需 足匯机排線數目。而且,為了將轉移之資料遮罩位元對映 土轉私之貝料組,可以完全關聯或不完全關聯地實現資料 遮罩對映。 在具體貫施例中,規則可以允許較簡短的資料遮罩對 映組°舉例來說’—已知系統之規収,特定之遮罩位元 將仗不對映至另—已知之資料位元。因此,藉由排除該可 能性,可以使該系統之資料遮罩對映或資料遮罩對映組變 y。另一貫例是,資料遮罩對映可以併入資料遮罩與資料 、、且(data Chunk)<間存在一對一對應的規則,以保持資料完 正可以併入資料遮罩對映或資料遮罩對映組的另一規 」疋任何使用 < 資料遮罩對映,皆為控制器與目標(記憶 te )所知如所不,可以經由施加於記憶體供應商或其施加 (限制’簡化資料遮罩對映,然而,沒有這些記憶體供應 商的限制,也可以實現本發明之具體實施例。 在一具體實施例中,控制器1〇2包含一共同區域112。舉 例來況’共同區域112可以是-電路,其中來自多重來源的 私路連接緩衝态。轉送裝置,如處理器104,ICH 140, 或眉似之裝置,可能需要根據資料遮罩對映或資料遮罩對 映、且重新格式化的資料。從處理器丨〇4送到共同區域112的 訊息,可以要求可程式化的對映邏輯,如轉譯邏輯ιι4與處 84232 1260496 理备介面116。轉譯邏輯118與1/〇介面12〇可以貢獻資訊的轉 澤與中介,其中該資訊將從共同區域i丨2送到ICH i 4〇或經 其送出。 在圖1之說明的具體實施例中,轉譯邏輯1丨4與轉譯邏輯 11 8係描缯^成系統1 〇〇中分開的單元。分開的轉譯邏輯114與 轉譯邏輯118單元,可以是完全相同的單元或不同的單元。 在另一具體實施例中,轉譯邏輯114與轉譯邏輯118可以是 與處理器104與ICH 140耦合之單一的轉譯單元。在又另一 具體實施例中,轉譯邏輯114與轉譯邏輯ι18也可以多路傳 送到共同區域112 ’並重新對映。轉譯邏輯丨丨8中的1/〇格式 可以與轉譯邏輯114中的CPU格式不同。轉譯邏輯114或轉譯 邏輯118至共同區域112的輸出,可以是相同的記憶體格 式,如動態隨機存取記憶體(DRAM)格式或類似之格式。 如圖2與4所進一步解說的,轉譯邏輯114與/或轉譯邏輯 118可以包含一資料遮罩對映或資料遮罩對映組。資料遮罩 對映或資料遮罩對映組可以與記憶體108中的資料遮罩對映 或資料遮罩對映組匹配。在圖1說明的具體實施例中,記憶 體108可以包含資料對映124,舉例來說,其可以儲存於記 憶體,如SPD 106之SPD區域中。在其他具體實施例中,對 映可以儲存於BIOS或物件代碼中。控制器1〇2也可以包含更 少或更多之元件,以及/或不同於上述元件之配置。 本發明之具體實施例可以在硬體,勃體與軟體之一或其 結合中實現。本發明之具體實施例也可以做成指令,儲存 於機器可讀取之媒體,而由至少一個處理器讀取或執行, 84232 -11 - 1260496 以執行其中所敘述之操作。機器可讀取之媒體包含儲存或 傳送資訊之任何機制,其中該資訊為機器(如,電腦)可讀取 之形式。舉例來說,機器可讀取之媒體可以包含唯讀記憶 體(R0M);動態隨機存取記憶體(RAM);磁性磁碟儲存媒 體;光學儲存媒體;快閃記憶體裝置;電子,光學,音響 或其他形式之傳播信號(如,載波,紅外線信號,數位传 號,等等)’或其他裝置。在某些具體實施例中,系統1〇〇 可以比圖1所示包含更多元件,而在其他具體實施例則可以 包含更少。 圖2說明轉譯邏輯2〇1之一實例的方塊圖,其係根據本發 明炙一具體實施例。轉譯邏輯2〇丨可以是轉譯邏輯114或是 轉譯邏輯118或轉譯邏輯114與118兩者的具體實施例。轉譯 邏輯201之輸出可送到共同區域112或記憶體匯流排ιι〇,取 決於共同區域112是否已包含於具體實施例中。 轉譯邏輯201可以包含資料至資料遮罩之對映與資料遮罩 土貝料《對映其中之_或兩者。此—訊息可以鍺存於對映 暫存器203或其他能與可程式選擇裝置204輕合之裝置,舉 例來說、,其可以包含一個或更多個多工器。如果資料遮二 對映或資料遮罩對映組是硬體實現成—個或更多個對選擇 裝置崩的輸入,則可能不需要對映暫存器203。對-變數 或可程^化對映’也可以使用對映暫存器2G3,並當作記憶 體控制器10 2中的—伽$否夕击6 + 、 0個或更多個暫存器。資料至資料遮罩或 貝料遮罩至資料之對映的房私难 勺原也來/原,可能是SPD 106或記憶 體模組之其他儲存區域,BI0S,犏从t L A BIOS ’物件代碼,或其他儲存區 84232 -12- 1260496 域。在另一具體實施例中,對映暫存器203可以位於記憶體 108中,舉例來說,位於可抹除可程式化唯讀記憶體(epr〇m) 或其類似之記憶體珠,以包含暫存器對映方程式。在此一 具體實施例中,可以程式化記憶體10 8,以調制記憶體控制 器 102。 選擇裝置204也可以用來重新安排資料遮罩位元或資料位 元。舉例來說,選擇裝置204可以使用對映暫存器2〇3中的 資料遮罩對映或資料遮罩對映組。在一具體實施例中,對 映暫存器203之輸出可以與選擇裝置204耦合。如此,設計 時’並不需要知道資料遮罩對映。 圖3說明資料遮罩整合於資料線之寫入轉移中的波形,其 係根據本發明之一具體實施例。這可以當作資料組(data chunk)的實例,而資料遮罩則在相同的針腳上傳送。在說明 貝料組,以及資料遮罩在相同針腳上傳送時,圖3也說明資 料遮罩對映,以及資料分割成n塊。在圖3之實例中,傳送 資料遮罩字組的時間以S〇-Sx表示,而傳送資料字組的時間 以SO-Sy表示。一個字組表示可以在單一操作中,從儲存器 移到處理器暫存器的資料單元。資料遮罩以DM〇_DMx表 示,資料以DO-Dy表示。因此,圖3中的資料組(如仏仏仙匕) 以C0-Cn表示。資料可以分割成任意大小的組(―),舉 例來說,如單一位元一樣小,或如待送出之資料的全部傳 送一樣大。資料組(data chunk)的大小,舉例來說,一個字 、,且,可月匕取決於系、统;舉例來說,在64位元匯流排的系統 中,資料逖罩字組與資料字組可以選擇以⑷立元傳送。組 84232 -13 - 1260496 (chunk)的大小係定義為實現資料遮罩的間隔尺寸;舉例來 說’一個資料遮罩位元可以遮罩一位元組(8包元)的資料; 在此一情況中,組(chunk)是一位元組資料。在此〆具體實 施例中,既然每一組(chunk)是一位元組資料,則64位元的 資料字組可以由8組(chunk)組成。在某些具體實施例中,資 料遮罩位元可以遮罩資料組(chunks)。在一具體實施例中, 資料組(chunks)可以平行地連接不同的裝置,而資料遮罩則 可以遮罩接收資料組(chunks)的裝置。 圖3進一步說明資料遮罩對映的一個實例。資料遮罩位元 與資料之間的對映,可以是任意方向的,只要記憶體控制 器與目標(如記憶體裝置)允許對映;圖3之資料遮罩對映方 案可以當作某些資料遮罩位元至資料之對映的實例。 在寫入轉移期間,資料遮罩可以沿著資料,以任意次序 傳送。既然資料遮罩是在與傳送資料相同的資料線上實 現’資料遮罩與資料組(chunks)之間,不需要特定的計時關 係。舉例來說,可以在資料之前,之間,或之後,傳送資 料遮罩。如圖3所示,在資料之前傳送資料遮罩,允許記憶 體裝置於對映邏輯作用在接收之資料之前,配置對映邏 輯。如果資料遮罩在資料之後傳送,則在寫入結束時有一 延遲,因為資料必須儲存於暫存器中,以等待資料遮罩資 訊。 在一系統中,所需之資料遮罩轉移數目是固定的,並取 決於所用的技術。在一具體實施例中,資料遮罩轉移的最 大數目’等於育料轉移除以每一轉移中資料組(chunks)的數 84232 -14- 1260496 目。此一關係假設每一資料轉移具有相同數目的組;可 在些具體實施例中’此一假設對本發明是不必要 的’且也不是一個限制。 窝入轉移中的資料遮罩字組數目,取決於寫入轉移中的 貝科+組數目或組(chunk)的大小。舉例來說,如果組的大 J疋 k元組貧料,而且在一個寫入轉移中需要§資料字 組’則如果字組是64位元,寫入轉移中全部有64組(chunks)。 如果一個資料遮罩位元遮罩一個組(chunk),寫入轉移將需 要64貝料遮罩位元。既然在一些系統中,料資料遮罩位元 可以包括一個資料遮罩字組,在那些系統中,寫入轉移將 需要一個資料遮罩字組。在以上實例中,寫入轉移將有8資 料字組(D0-D8)與1資料遮罩字組(DM0)。 在某些情況中,寫入轉移中需要超過一個資料遮罩字 、、且舉例來況’如果組(chunk)的大小是兩位元,而且寫入 轉移中舄要8貝料字組,則如果字組是6 4位元,寫入轉移中 全部將有256組。如果一個資料遮罩位元遮罩一組(chunk), 則寫入轉移中將需要256資料遮罩位元。如果在此一具體實 施例中,64資料遮罩位元構成一資料遮罩字組,則寫入轉 移需要4資料遮罩字組。在以上實例中,寫入轉移將具有8 資料字組與4資料遮罩字組。 在前段之實例中,組(chunk)的大小是兩位元,字組中的 資料組(chunks)數目是32·’因此,在圖3中,資料組(chunks) 可以編號成C0-C31。寫入轉移中的4資料遮罩字組可以編號 成DM0-DM3,而寫入轉移中的8資料字組可以編號成do- 84232 -15 - 1260496
D7。在圖3中,使用可仿效之資料 nun、W /、竹返罩万法,DM0〈棋盤狀 貝料遮罩位元遮罩D 0之資料会且f r l、丨λ ^ /、种、,、且(chunk)Cn。DM0之點資料遮 罩位元遮罩D1之C〇,而DM1之對角化平方的資料遮罩位元 則遮罩D2之C2。 對映方案具有-對-的關係、,以指示一個資料遮罩位元 與一組(chunk)關聯。既然有n資料遮罩位元可以對映到11資 料組(chunks),其導致全部η2種可能的對映方案。舉例來 說,如果具有64資料組(chunks)之8資料字組轉移需要料資 料遮罩位元,則存在4,096種可能的對映方案。記憶體階層 是與相同晶片選擇耦合之一個或更多個記憶體區塊之一, 其可以具有特有之對映方案,而記憶體模組則可以具有一 個或更多個記憶體階層。因此,需要一個或更多個對映方 案’以於每一記憶體模組中’執行正確的資料遮罩對映。 圖4說明流程圖400,其以控制器提供處理器與記慎體之 間介面的方法為例,其中資料與資料遮罩使用相同的腳 位,以與記憶體通訊,其係根據本發明之一具體實施例。 方塊402開始此一方法。其次’在方塊404中,控制器可以 從處理器或從I/O接收資料與資料遮罩。處理器或1/〇可以提 供控制器資訊,其中該資訊之格式為記憶體所需之格式。 控制器可以具有資料遮罩對資料之内部對映;因此,在方 塊406中,控制器可以根據其資料至資料遮罩之對映,轉換 資料之格式。在一具體實施例中’控制器可以將資料格式 轉換成具有整合之資料遮罩的資料線。接著,在方塊408 中,控制器可以將具有整合之資料遮罩的資料線寫入記憶 84232 -16- 1260496 體。最後,在方塊410中,控制器便結束此一方法。為了將 貝料與/或資料遮罩’從記憶體轉移到處理器或1/〇,反向的 過程包含從資料遮罩位元與資料組(chunks)之整合的線到兩 條線的轉換’而不是資料與資料遮罩之兩條線到一條線的 轉換。 圖5說明使用轉澤邏輯201整合一個或更多個資料遮罩位 元之資料遮罩串流504與一個或更多個資料組(chunks)之資 料組(chunk)串流5 06,其結合本發明之具體實施例的一個或 更多個態樣。舉例來說,在圖5左邊,處理器可以在相同的 時間,傳送資料遮罩串流504與資料組串流5〇6。轉譯邏輯 201能夠將資料遮罩串流504與資料組串流5〇6,格式化成記 憶體可識別的格式。SO-Sy表示系統計時。依據圖3,資料 組(chunk)串流506包含分成一個或更多組D〇-Dy的資料。資 料遮罩串流504可以包含一個或更多個與一個或更多個資料 組D0-Dy有關的資料遮罩位元M0_My。資料組(chunk)串流 506與資料遮罩串流504可以經由不同的線,如資料遮罩線 510與資料組(chunk)線512,饋入轉譯邏輯201。 圖5之轉譯邏輯201的輸出可以是資料與資料遮罩串流 508 ’與整合之資料遮罩有關的資料組(chunk)串流。資料組 (chunks)與資料遮罩被送到輸出資料線524的次序,在不同 具體實施例中可以不同。在一些具體實施例中,傳送資料 遮罩首先降低儲存的成本,因為當資料抵達時,可以依據 資料遮罩,處理資料組(chunks)。在此一具體實施例中,資 料遮罩在計時s〇_sx期間,是第一個傳送;接著,在計時S〇- 84232 -17- 1260496 月間,傳送資料組(chunks)。在一具體實施例中,資料可 匕在控制器102與記憶體1〇8之間,以資料與資料遮罩串流 的t式行傳送’因為本發明之具體實施例可以消除控制 2轉记丨思體1 〇 8之間,一個或更多個資料遮罩線的需 要而在控制器102與處理器104或控制器102與ICH 104之 間,貝料可以以資料組(chunk)線5〇6與資料遮罩線5〇4的組 合傳送。 圖6說明轉譯邏輯2〇1改變資料遮罩至資料組(chunks)之對 映實例的方塊圖,其結合本發明之一具體實施例的一個或 更多個態樣。如對轉譯邏輯201之輸入所示,資料遮罩 DM〇Cn-DM〇c〇係與時間s〇=s〇期間之資料組(chunks)D〇^_ D〇co有關,資料遮罩DMlCn-DMlc〇係與時間Si = si期間之資 料組(chunks)DlCn-Dlc〇有關,資料遮罩DMxCn-DMxc〇係與時 間sx=Sy期間之資料組(chunks)DyCn-DyC()有關。轉譯邏輯2〇1 也可改變資料遮罩與資料組(chunks)之間的關聯。在所說明 之具體實施例中,轉譯邏輯201能夠,反轉與計時s0期間之 呶料遮罩DM〇cn-DMOc〇有關之資料組(chunks)的順序。如轉 譯邏輯201之輸出所示,資料遮罩DMOCn-DMOc〇係與時間 s0 = S0期間之資料組(chunks)DOCn-DOc〇有關,資料遮罩 DMlCn-DMlC0 係與時間 sl = Sl 期間之資料組(chunks:)Dl(:n_ Dlco有關,而貧料遮罩DMxcn-DMxc〇貝ll與時間sx=Sy期間之 資料組(chunks)DyCn-Dyc〇有關。有很多關聯資料遮罩位元與 資料組的可能性。 轉譯邏輯可以包含多工器或其他重新安排資訊的方法, 84232 -18- 1260496 遮罩資料或—個位元組的兩個文數(alphanumerics)。也可以 使用其他資料遮罩位元對資料的配置。在列δ〇8,行δ〇4 中’資料遮罩位元之最低四位元可以是「A」,其二進位是 「101〇」,這意味著對資料組(chunks)「DE」與「BE」確 證資料遮罩位元。在列810,行8〇4中,資料遮罩位元是 1」,或「0001」,其遮罩資料組(chunks)「CE」。在列 812,行804中,資料遮罩位元是3,或「⑻u」,其遮罩資 料組(chunks)「45」與「67」。在列814,行8〇4中,資料遮 罩位元「2」,或「〇〇1〇」,其遮罩資料組(chunks)「cD」。 在列816,行804中,資料遮罩位元是「6」,或「〇11 , 其遮罩資料組(chunks)「46」與「8A」。在列818,行8〇4 中,資料遮罩位元是「F」,或r 1U1」,其遮罩資料組 (ChunkS)「13」,「57」,γ9Β」與「DF」。在列 82〇,行 8〇4 中,資料遮罩位元是「0」,其沒有遮罩資料組(chunks)。 在列820,行804中,資料遮罩位元是「4」,或「〇1〇〇」, 其遮罩資料組(chunk)「AA」。 在此一實例中,資料轉移是4位元組長,而資料組(chunks) 則是1位元组長。資料組的大小與所選擇之資料元素與線的 順序可以不同,並且仍然可以達到傳送資料組(chunks)與其 各自整合於相同線上之資料遮罩的目的。這些線將準備好 傳送的值,從記憶體控制器轉移到記憶體。在線824上,資 料元素與資料遮罩接在相同的線上傳送。在此一實例中傳 送的資料元素,是來自列806_822,行8〇2之每一資料組的第 一個位元組。然而,首先在線824上傳送的是資料遮罩位元 84232 -20- 1260496 832。所選擇之資料遮罩位元與資料組(chunks)的順序也可 以變化,而且仍然達到本發明之具體實施例的目的,但是 為了方便,已經選擇一個顯示於附圖中。在線824上傳送的 遮罩位元是十六進位的「21」,或是二進位的 「00100001」。在分別對應裝置D2,D1,與do的其他三個 資料線826,828,與830上,則傳送來自行8〇2之資料的第 二,第三,與第四個位元組。在此一具體實施例中,其各 自的資料遮罩位元834,836,與838等於「B0」,「3D」, 與「26」,或「10110000」,「00111101」,與「〇〇1〇〇11〇」。如列 808-822,行802與804所指示的,以上傳送的遮罩位元可以對 應於遮罩位元組值「13」,「DE」,「AA」,「57」, 「46」,「9B」,「8A」,rCD」,「45」,「BE」,「DF」, 「67」,輿「CE」。 在1己憶體連接的具體實施例中,如圖丨之記憶體匯流排 110中,可以使用資料線824,826,828,830。記憶體11〇之 可能的實現,包括一個或更多個多工器的電路,其輸出可 以與每一輸出裝置槁合一位元。圖9說明多工器選擇元素以 將多重位元傳送到裝置的兩個實例電路,其係根據本發明 之具骨豆貫施例。電路900說明經由線D0.0,將位元〇輸出 至裝置0的電路,其中線D00對應於圖8之裝置D〇的位元〇。 在此一具體實施例中,有32位元的全部資料遮罩位元要傳 送,但是在其他具體實施例中,數目可以變化。資料遮罩 位元〇至31連接多工器9〇2。多工器選擇9〇4可以依據資料遮 罩位元至资料組(Chunks)的對映,指示哪一個資料遮罩位元 84232 -21 - 1260496 適口傳迗。在此一具體實施例中,多工器選擇904對應於裝 置D0,位兀資料遮罩位元與資料組之間的對 映,並且等於十六進位的⑻或二進位的00000000。多工器 選擇9〇4可以硬體實現以指示該值。在一具體實施例中,二 C位〇可以接地,而二進位丨則連接到電源,以硬體實現豐子 映。在另一具體實施例中,多工器選擇904可以連接到—暫 存器,如圖2之對映暫存器203。 P白層夕工备906可以選擇將資料寫入哪一個記憶體階層。 如果在任何元憶體層中,對映是等價的,則記憶體階層也 可以減少電路中需要選擇的數目。多工器9〇8可以控制哪一 個資料組或資料遮罩位元可以在線〇〇·〇上轉移。一個輸入 夕工詻908的資料是資料輸入910。存在許多其他具體實施 例’以選擇待轉移之資料組(chunk),資料遮罩,階層,以 及與其類似之物。電路901類似於電路9〇〇,而多工器912, 916,918與線914,920分別對應於多工器902,906,908與 線904,910,其例外為目標資料輸出可以連接到線D〇. i上 的裝置DO位元1。如圖10所進一步描述的,包含電路9〇〇與 910之電路,以及額外裝置之選擇性的額外電路,使一系列 的多工器能夠載入相同線上之至少一個資料遮罩位元與至 少一個資料組(chunk),以提供給記憶體。 圖1 〇說明包括多工器以選擇資料遮罩位元與資料組 (chunks)之間對映的陣列1〇〇〇,其係根據本發明之一具體實 施例。在一具體實施例中,這些多工器係位於控制器102 中。輸入可以是資料遮罩位元;而輸出則是資料遮罩位 84232 -22- 1260496 元’其係根據可用之資料遮罩對映,選自輸入資料遮罩位 兀。符號dmr[N]指示所選擇之輸出資料遮罩位元;r指示階 層’ N指示哪一個位元位於資料遮罩中。圖10顯示多重多工 處理器陣列,因為每一記憶體層具有不同的對映,並由不 同的陣列控制。如果每一個階層具有相同的對映,則在一 具體實施例中,N: 1多工器的數目可以比記憶體階層的全部 數目少。不是每一個位元都需具有N: 1的多工器,以一個具 有N:1輸出的多工器與額外的厂丨多工器,來選擇存取哪一個 階層就夠了。雖然圖1〇中未顯示,資料遮罩位元至資料組 (chunks)的對映,能不能推測預期的是哪一個記憶體位置。 在一具體實施例中,該映射指明記憶體的位置,而另一晶 片則可以接收資料組(chunks),以及該裝置之對映位置。如 果使用另一晶片,則可以以修改的規則,或以用來提供記 憶體位置方法的其他輸入,最小化對映,儲存,與/或衍生 邏輯。 在以上具體實施例中,圖9與圖10之電路已經顯示記憶體 控制芬可以經由多工器選擇連接,以資料遮罩對映或資料 遮罩對映組來程式化。程式化記憶體控制器順序之一具體 實施例,是將多工器選擇選擇接地與/或連接電源,其中多 工器選擇如多工器選擇904或多工器選擇914。以資料遮罩 對映或資料遮罩對映組程式化記憶體控制器的另一個具體 實施例,是從記憶體位置接收資料遮罩對映的資料,並使 用軟體演算法以提供資料遮罩對映或資料遮罩對映組。 圖11說明從記憶體模組之SPD 106獲得資料遮罩對映之方 84232 -23 - 1260496 法的流程圖’其係根據本發明之—具體實施可 以包含儲存於電子可抹除可程式化唯讀記憶體晶片中的 麵資訊,以擴取諸如模組大小,資料寬度,速度或電壓 等資訊,其中該晶片位於同步動態隨機存取記憶體模組 上:因為聰可以使用此-資訊’以適當地將記憶體配置 成最大可靠性與性能,所以BI〇s也可以從儲存於卿1〇6, 用來程式化記憶體控制器的資料遮罩對映或資料遮罩對映 組中獲s。此-具體實施例之SPD⑽可以包含—儲存區 域,以於記憶體之-區域中,容納資料遮罩對映或資料遮 罩對映組,其中儲存區域如圖丨之資料對映1 24。 圖11之方法1100可以從程序方塊11〇2之一個或更多個記憶 體模組中,獲得資料遮罩對映資訊開始。系統中的每一個 記憶體模組可以包括一個或更多個記憶體階層,而每一個 圮fe體階層可以有不同的資料遮罩對映方案。 可以彳之私序方塊1104之資料遮罩對映資訊,決定模組之 記憶體階層的資料遮罩對映方案。在一具體實施例中,資 料遮罩對映資訊是每一記憶體階層之資料遮罩對映方案。 在另一具體實施例中,從記憶體模組獲得之資料遮罩對映 頁訊,包括每一記憶體模組之對映方案的指示器。對映方案 的指不器可以是一個字組,如「Vendor A」或一數字,如 4865」。字組或數字可以與記憶體模組之對映方案有 關;因此,當接收每一指示器時,其可以指示記憶體模組 之每一記憶體階層的資料遮罩對映方案。舉例來說,接收 「Vendor A」指示具有對映方案χ之記憶體模組的一個記憶 84232 -24- l26〇496
:階層’具有對映方案Y之同一模组的另一個記憶體階層, L及具有對映方案2之同—記憶體模組的另-個記憶體階 2獲得資料遮罩心方案之後,可以用對映方案程式化記 广體控制器。從SPD丨崎得資料遮罩對映資訊,可以提供 :己憶體供應商定義其特有之對映的彈性,❼簡化其檢測方 法與版面設計限制。記憶體製造商可以依據與供應商之SPD 資訊相符之發行的對映’而不用考慮⑽iQ6中明確的記憶 體對映資訊。 除了硬體實現與記憶體位置擴取,$ 一個以資料遮罩對 ,或資料遮罩對映組程式化記憶體控制器之具體實施例, 疋使用叙體演算法研究記憶體供應商之記憶體特性,以推 响Λ料遮罩對映或組。圖12說明決定每一個記憶體模組之 記憶體階層資料遮罩對映的流程圖,其係根據本發明之一 具體實施例。決定資料遮罩對映或資料遮罩對映組的每一 個方法有不同的具體實施例;因此,下列具體實施例係當 作一個万法的實例。每一個記憶體模組可以包括一個或更 多個记fe體階層,而且每一個記憶體階層可以有不同的資 料遮罩對映或資料遮罩對映組,·因此,需要檢查每一個記 憶體楔組 < 每一個記憶體階層,以決定資料遮罩對映或 在程序方塊1202,藉由選擇記憶體模組之第一記憶體階 層,開始圖12之方法12〇〇。在程序方塊12〇4中確證所有資 料遮罩位元’並執行第一寫入轉移,以於程序方塊丨2〇6, 84232 -25- 1260496 以第一個已知之資料圖案,填滿選擇之記憶體階層的記憶 體範圍。舉例來說,可以用都是1的資料圖案,執行最大資 料轉移大小寬度的寫入轉移,而且因為所確證之資料遮罩 位元指示其關聯之資料組(chunk)是沒有遮罩的,而以1之圖 案填滿記憶體範圍。依據慣例,有時非確證之資料遮罩位 元指示其關聯之資料組是遮罩的。該演算法可以採取任一 慣例,而在本具體實施例中,確證之資料遮罩位元指示其 關聯之資料組(chunk)是沒有遮罩的,或非確證資料遮罩位 元則指示其關聯之資料組(chunk)是遮罩的。 可以在私序方塊12 0 8中,寫入包含確證之資料遮罩位元 的檢驗資料遮罩圖案。可以執行第二個寫入轉移,以於程 序方塊1210中,以第二個已知之資料圖案,填滿選擇之記 fe體1¾層中的$己丨思體範圍。舉例來說,可以用都是〇的資料 圖案’執行最大資料轉移大小寬度的寫入轉移,而且既然 確證一個資料遮罩位元,則可以用〇之圖案,填滿一個組 (chunk)的記憶體範圍,而剩下的組(chunks)則被遮罩,因此 將保持1。在以上實例中,〇之已知圖案當作「標籤(Ug)」, 以識別記憶體範圍中修改的組(chunk)。在一具體實施例 中,可以在程序方塊1210中,寫入第二個檢驗的資料圖 案。 「知:臧(taS)」可以用來識別資料組(chunk)與哪一個確, 之資料遮罩位元有關。確證之資料組(chunk)可以用幾種方 法識別,下列是一具體實施例之實例。記憶體範圍中的資 料讀取要求,可以在方塊12丨1中執行。藉由比較讀取資料 84232 -26- 1260496 之組(chunks)與在程序方塊1206中寫入之第一個已知資料圖 案的組(chunks) ’可以決定資料圖案中修改組(Chunk)的位 置;在前例中,寫入所有1的圖案。當不相符發生時,便辨 別修改之資料組(chunk)的位置。 選用來比較讀取資料之組(chunks)與在程序方塊1206中寫 入之第一個已知資料圖案的組的方法,取決於所使用的資 料圖案。一個方法是以在程序方塊1206中寫入之第一個已 知的資料圖案’ XOR讀取之資料。邏輯地以組(chunk)的大 小移動XOR操作的結果,直到該組與程序方塊12〇8中使用 之「標籤(tag)」相符。 當識別修改之組(chunk)的位置’便知道在程序方塊1208 中選擇之資料遮罩位元的對映。舉例來說,如果選擇之資 料遮罩位元是在程序方塊1208中使用之資料遮罩位元的第 一個資料遮罩位元,而且如果修改的組是讀取資料之第五 組(chunk),則第一個資料遮罩位元遮罩第五個資料組 (chunk)。在程序方塊1210中,可以記錄程序方塊12〇8中選 擇之資料遮罩位元的對映。其他資料遮罩位元之對映,可 以用類似的方法’藉由循環方塊12 0 4 -121 6,直到使用最後 一個資料組來決定,如方塊1214所決定的。接著,可以使 用方塊121 8與1220來重複剩下階層的程序。如在方塊1218 中所決定的,處理完最後一個階層,程序便於方塊1222結 束。因此,如先前所述,所決定之對映方案可以儲存於控 制器102中。 前面的敘述在所有態樣中僅是當作說明,而不是本發明 84232 -27- 1260496 之具體實施例範圍的限制。對熟諳此藝之士來說,可有各 種又化本發明可以用其他特殊形式來實作,而不脫離其 精神與核心特徵。所有來自申請專利範圍之意義與等價範 圍的改變,將包含於本發明之範圍。變化傾向於包含在本 發明之具體實施例巾,而僅受限於延伸申請專利範圍之精 神與範圍。 显式簡單說明二 參考以上說明與下列附圖,可以徹底了解本發明之具體 實施例,其中附圖說明此等具體實施例。為了更完整了解 本發明之具體實施例,與其優點,以上敘述係結合下列附 圖,其中: 圖1說明包含一控制器之可仿效的系統,其係根據本發明 之一具體實施例。 圖2說明轉譯邏輯之具體實施例的方塊圖,其係根據本發 明之一具體實施例。 圖3說明資料遮罩整合於資料線之寫入轉移的波形,其係 根據本發明之一具體實施例。 圖4說明提供處理器與記憶體之間介面之方法的流程圖, 其係根據本發明之一具體實施例。 圖5說明轉譯邏輯將資料遮罩線整合到資料組線(d_ chunk line)之方塊圖,其係根據本發明之一具體實施例。 圖6說明轉譯邏輯改變資料對映至資料組(如“ chunk〇之 方塊圖,其係根據本發明之一具體實施例。 圖7說明記憶體控制器程式化其本身之方法的流程圖,其 84232 -28- 1260496 係根據本發明之一具體實施例。 圖8說明資料遮罩位元之重要實例的表與方塊圖,其令兮 貝料遮罩位7C遮罩特定資料組(心ehunks),其係根據 明之一具體實施例。 又 圖9說明夕工态之兩個實例電路,該電路選擇元件以傳芙 夕重4元i裝置’其係根據本發明之—具體實施例。 圖1 Μ明包括多工器以選擇資料遮罩位元與資料遮 罩記:體之序列呈現偵測電路(SPD)獲得資料遮 映K万法的流程圖,其係根據本發 施例。 心具體實 圖丨2說明決定記憶體模組每一記
方安、、 ,u π具矸返罩S 木又万法的流程圖,其係根據本發 圖式λ 士 > 〜 月足只施例 符號說明 1〇〇 1〇2 1〇4 1〇8 110 174 14〇 17〇 122 15〇 系統 控制器 處理器 記憶體 記憶體匯流排 晶片組 輸入/輸出控制集線器 勃體集線器 處理器匯流排 超級輸入/輸出控制器 84232 29- 1260496 151 152 156 157 153 154 155 172 112 114,118,201 116 120 124 203 204 504,508 506 510 512 524 802,804 806,808,810,812, 814,816,818,820,822 键盤 滑鼠 麥克風 指示筆 平行埠 序列埠 軟碟機 基本輸入/輸出系統記憶 體 共同區域 轉譯邏輯 處理器介面 輸入/輸出介面 資料對映 對映暫存器 選擇裝置 資料遮罩串流 資料組串流 資料遮罩線 資料組線 輸出資料線 行 列 84232 -30- 1260496 824,826,828,830 832,834,836,838 900,901 902,908,912,916,918 904 906 910 914,920 1000 -31 - 資料線 資料遮罩位元 電路 多工器 多工器選擇 階層多工器 資料輸入 線 陣列 84232

Claims (1)

120〇^§自06035號專利申請案 中文申請專利範圍替換本(94年8月) 曰·.喊)正本 包括: 拾、申請專利範圍: 1 · 一種對映一資料遮罩之裝f 可程式化對映邏輯,以包含一資料遮罩對映方案,並 能夠與一記憶體搞合;及 一儲存裝置,其耦合到該可程式化對映邏輯,該儲存 裝置指示一資料組(chunk)與一資料遮罩位元之間的資料 遮罩對映。 2·如申請專利範圍第1項之裝置,其中該可程式化對映邏 輯包含耦合到該儲存裝置之一轉譯單元。 3·如申請專利範圍第1項之裝置,其中該可程式化對映邏 輯包含耦合到該儲存裝置之一可程式化選擇裝置,該可 程式化選擇裝置係以該資料遮罩對映程式化。 4·如申請專利範圍第3項之裝置,其中可程式化選擇裝置 包含一個或更多個多工器。 5·如申請專利範圍第1項之裝置,其中資料遮罩對映方案 包含於一資料組(chunk)與一資料遮罩位元之間的一對一 關聯。 6.如申請專利範圍第5項之裝置,其中該資料組係對映到 該資料遮罩位元。 7·如申請專利範圍第5項之裝置,其中該資料遮罩位元係 對映到該資料組。 8 · —種對映一資料遮罩之方法,包括·· 讀取一數值; 程式化一記憶體控制器,反應該數值,以將一資料遮 84232-940811.doc 1260496 罩位元對映到一資料組。 9·如申請專利範圍第8項之方法,其中該程式化記憶體控 制器包含程式化在该記憶體控制器中的一轉譯單元。 10·如申請專利範圍第8項之方法,其中程式化該記憶體控 制器包含載入在該記憶體控制器中的一儲存裝置。 11. 如申請專利範圍第8項之方法,其中該程式化記憶體控 制器包含以該資料遮罩位元與該資料組之一對一關聯, 載入該記憶體控制器。 12. —種提供指令之機器可讀取媒體,當由一機器執行指令 時’使該機器執行操作,其包括: 讀取一數值; 程式化一記憶體控制器,反應該數值,以將一資料遮 罩位元對映到一資料組。 13. 如申請專利範圍第12項之機器可讀取媒體,其中該程式 化記憶體控制器包含程式化在該記憶體控制器中的一轉 # 口口 早兀。 I4·如申請專利範圍第12項之機器可讀取媒體,其中該程式 化記憶體控制器包含載入在該記憶體控制器中的一儲存 裝置。 1 5 ·如申請專利範圍第12項之機器可讀取媒體,其中程式化 記憶體控制器包含以該資料遮罩位元與該資料組之一對 一關聯,載入該記憶體控制器。 16·—種對映一資料遮罩之系統,包括: 一處理器; 84232-940811.doc 1260496 一 €丨思體控制器,其耦合至該處理器,並由至少一種 記憶體資料遮罩對映方案程式化,該記憶體控制器可以 耦合至一記憶體模組。 17. 18. 19. 20. 21. 22. 如申請專利範圍第16項之系統,其中該記憶體控制器包 含一個或更多個多工器,以選擇至少一個記憶體資料遮 罩對映方案的其中之一。 如申請專利範圍第17項之系統,其中一個或更多個多工 器中的一個或更多個是完全關聯的。 如申請專利範圍第16項之系統,其中該記憶體模組包含 一第一與一第二記憶體階層(rank),以使用該至少一個 資料遮罩對映方案的其中之一。 如申請專利範圍第19項之系統,其中該第一記憶體階層 使用不同於該第二記憶體階層之資料遮罩對映方案。 如申請專利範圍第19項之系統,其中該第一記憶體階層 使用與該第二記憶體階層相同之資料遮罩對映方案。 如申請專利範圍第17項之系統,其中該記憶體元素包含 一個或更多個記憶體階層,該電腦系統進一步包括一個 階層多工器,以分別地從/個或更多個多工器中,選擇 階層多工器輸入。 84232-94081l.doc
TW092106035A 2002-03-22 2003-03-19 Mapping data masks in hardware by controller programming TWI260496B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/104,412 US6957307B2 (en) 2002-03-22 2002-03-22 Mapping data masks in hardware by controller programming

Publications (2)

Publication Number Publication Date
TW200404204A TW200404204A (en) 2004-03-16
TWI260496B true TWI260496B (en) 2006-08-21

Family

ID=28040583

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092106035A TWI260496B (en) 2002-03-22 2003-03-19 Mapping data masks in hardware by controller programming

Country Status (11)

Country Link
US (1) US6957307B2 (zh)
EP (1) EP1488322B1 (zh)
JP (1) JP2006507555A (zh)
KR (1) KR100647160B1 (zh)
CN (1) CN1653435B (zh)
AT (1) ATE442626T1 (zh)
AU (1) AU2003218166A1 (zh)
DE (1) DE60329172D1 (zh)
HK (1) HK1068971A1 (zh)
TW (1) TWI260496B (zh)
WO (1) WO2003083664A2 (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6826663B2 (en) 2003-01-13 2004-11-30 Rambus Inc. Coded write masking
JP4717798B2 (ja) * 2003-01-13 2011-07-06 ラムバス・インコーポレーテッド 符号化書き込みマスキング
KR100546387B1 (ko) * 2003-10-13 2006-01-26 삼성전자주식회사 마스크 비트 전송방법 및 장치
US7610417B2 (en) 2005-11-30 2009-10-27 Rambus Inc. Data-width translator coupled between variable-width and fixed-width data ports and supporting multiple data-width configurations
JP5103823B2 (ja) * 2006-08-18 2012-12-19 富士通株式会社 情報処理装置および入出力要求制御方法
US8275972B2 (en) 2006-08-23 2012-09-25 Ati Technologies, Inc. Write data mask method and system
US8006033B2 (en) * 2008-09-09 2011-08-23 Intel Corporation Systems, methods, and apparatuses for in-band data mask bit transmission
CN101488920B (zh) * 2009-02-23 2011-12-28 北京星网锐捷网络技术有限公司 交换机、生成硬件表项匹配域的方法及系统
US8433950B2 (en) * 2009-03-17 2013-04-30 International Business Machines Corporation System to determine fault tolerance in an integrated circuit and associated methods
US9489294B2 (en) * 2013-06-19 2016-11-08 Sandisk Technologies Llc Data encoding for non-volatile memory
US9489299B2 (en) 2013-06-19 2016-11-08 Sandisk Technologies Llc Data encoding for non-volatile memory
US9489300B2 (en) 2013-06-19 2016-11-08 Sandisk Technologies Llc Data encoding for non-volatile memory
JP6187841B2 (ja) * 2013-09-27 2017-08-30 インテル・コーポレーション デバイス、システム、方法、および装置
US9390008B2 (en) 2013-12-11 2016-07-12 Sandisk Technologies Llc Data encoding for non-volatile memory
US9792965B2 (en) 2014-06-17 2017-10-17 Rambus Inc. Memory module and system supporting parallel and serial access modes
KR102456582B1 (ko) * 2017-12-19 2022-10-20 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작 방법

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4473878A (en) * 1981-11-23 1984-09-25 Motorola, Inc. Memory management unit
JPS61159686A (ja) * 1985-01-07 1986-07-19 株式会社日立製作所 画像表示装置
US5907512A (en) * 1989-08-14 1999-05-25 Micron Technology, Inc. Mask write enablement for memory devices which permits selective masked enablement of plural segments
US5491806A (en) * 1990-06-26 1996-02-13 Lsi Logic Corporation Optimized translation lookaside buffer slice having stored mask bits
US5526504A (en) * 1993-12-15 1996-06-11 Silicon Graphics, Inc. Variable page size translation lookaside buffer
US5627991A (en) 1993-12-28 1997-05-06 Intel Corporation Cache memory having a multiplexor assembly for ordering output on a data chunk basis
US6348978B1 (en) 1997-07-24 2002-02-19 Electronics For Imaging, Inc. Method and system for image format conversion
US6223268B1 (en) * 1999-01-08 2001-04-24 Sony Corporation System and method for writing specific bytes in a wide-word memory
FR2798217B1 (fr) * 1999-09-08 2002-03-29 Nortel Matra Cellular Circuit de commande d'une memoire synchrone
TW518701B (en) * 2000-04-19 2003-01-21 Samsung Electronics Co Ltd Interface board and method for testing semiconductor integrated circuit device by using the interface board
US6418068B1 (en) * 2001-01-19 2002-07-09 Hewlett-Packard Co. Self-healing memory
US6523104B2 (en) * 2001-07-13 2003-02-18 Mips Technologies, Inc. Mechanism for programmable modification of memory mapping granularity
US6771553B2 (en) * 2001-10-18 2004-08-03 Micron Technology, Inc. Low power auto-refresh circuit and method for dynamic random access memories

Also Published As

Publication number Publication date
CN1653435A (zh) 2005-08-10
KR20040106302A (ko) 2004-12-17
WO2003083664A3 (en) 2003-12-04
TW200404204A (en) 2004-03-16
ATE442626T1 (de) 2009-09-15
US6957307B2 (en) 2005-10-18
CN1653435B (zh) 2010-05-26
EP1488322A2 (en) 2004-12-22
AU2003218166A1 (en) 2003-10-13
JP2006507555A (ja) 2006-03-02
US20030182519A1 (en) 2003-09-25
WO2003083664A2 (en) 2003-10-09
EP1488322B1 (en) 2009-09-09
DE60329172D1 (de) 2009-10-22
HK1068971A1 (en) 2005-05-06
KR100647160B1 (ko) 2006-11-23
AU2003218166A8 (en) 2003-10-13

Similar Documents

Publication Publication Date Title
TWI260496B (en) Mapping data masks in hardware by controller programming
US6801459B2 (en) Obtaining data mask mapping information
KR100633828B1 (ko) 프리페치 길이보다 짧은 버스트 길이를 갖는 메모리 시스템
KR101425957B1 (ko) 이씨씨 제어 회로 및 그것을 포함하는 멀티채널 메모리시스템
US7567471B2 (en) High speed fanned out system architecture and input/output circuits for non-volatile memory
US5369651A (en) Multiplexed byte enable bus for partial word writes to ECC protected memory
US20100115172A1 (en) Bridge device having a virtual page buffer
JP2015164090A (ja) 複数の独立したシリアルリンクメモリ
WO2003085676A1 (fr) Dispositif de stockage non volatil
JP2010092506A (ja) 複数のデバイスへ同時書き込み操作を行うことにより高まるフラッシュメモリデバイスにおけるメモリ性能
JP2004139503A (ja) 記憶装置及びその制御方法
JP2019121370A (ja) メモリ装置
JP4460967B2 (ja) メモリカード、不揮発性半導体メモリ、及び半導体メモリの制御方法
JP4254932B2 (ja) メモリコントローラ及びフラッシュメモリシステム
TW202238391A (zh) 資料平行寫入方法與資料儲存系統
JP2007066119A (ja) メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法
JP2003296199A (ja) 記憶装置、データ処理方法及びデータ処理プログラム
TW202410034A (zh) 資料儲存裝置、以及非揮發式記憶體控制方法
JP2020077451A (ja) 非順次的ページ連続リード
JPH05127984A (ja) 質的に等価な複数のアドレス空間を保持可能な集積回路マイクロプロセツサ

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees