TW578132B - Drive circuit for liquid crystal display cell - Google Patents
Drive circuit for liquid crystal display cell Download PDFInfo
- Publication number
- TW578132B TW578132B TW089123502A TW89123502A TW578132B TW 578132 B TW578132 B TW 578132B TW 089123502 A TW089123502 A TW 089123502A TW 89123502 A TW89123502 A TW 89123502A TW 578132 B TW578132 B TW 578132B
- Authority
- TW
- Taiwan
- Prior art keywords
- patent application
- driving circuit
- switching device
- item
- selection
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3659—Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Description
578m._ 修正
B __ 8912_ 五、發産(ώ 本赉明有關一種視訊顯示用 器圖素的電路構造。 裡使用於液日日顯不 列5 Γ 成中。’一典型液晶顯示器由圖像元素,或圖素13陣 -擇電晶體15組成,用以將-行線以合至 由習液晶21係配置平行於儲存電容器19。 事實上,雷二二图施加於液晶21之電位將分別對其測定。 用;Λ 1乾圍轉換成液晶21的灰階層。因此,適者庫 y加於陣列U中所有圖素13的特定電位,可產生;:/ 由内5 =:特定列内所有的圖素13,㈣定列係
電位於仃線1 7上。所要的電位通常俜在 二疋電壓範圍内。致動選擇電晶體15,將—行線二J 要電別的儲存電容器19與液晶21的並聯組合。當所 與液=電:ί致;電晶體15。儲存電容器19 載。 、σ電今里,可保持所的電位直至下個影像負 加已揭不有圖1基本架構的數種變化。如圖2示,另一液晶 木構:較完整的揭示於汕“丨仏美國專利號碼4, "ο,用以 改良施加於液晶以的平均RMS電位。所有圖2與圖i相似的 元件皆以同樣參考文字說明如上。 ,2各圖素1 3能在顯示其電流内含的同時,一起接收一 新資料影像。此係藉一另外的切換,即置於儲存電容器i g
5戰 修正
,液0曰2 1之間的負載電晶體2 9而完成。在工作時,選擇電 二體1 5與負載電晶體2 9之功能如同一水桶隊,將電荷先自 =線1 7轉移至儲存電容器丨9,然後再自儲存電容器丨g至液 曰曰2 1。換句話說,選擇電晶體丨5在第一階段的工作先將行 線的電位轉移至儲存電容器。在此工作階段時,電晶體 29係保持不導通,將儲存電容器丨9自液晶21加以隔離。一 田新 > 料已負載儲存電容器j 9準備顯示時,第二階段工作 即開始,此時選擇電晶體丨5不導通。此時,負載電晶體29 導通,將儲存電容器19耦合至液晶21。在儲存電容器19上 的電荷重新分配於儲存電容器丨9與液晶2丨的並聯組合上。 當分配電荷建立起一新電位於液晶21上時,第二階段工作 停止,此時負載電晶體29成為不導通。在負載電晶體29不 導通及液晶2 1保持其目前電位的同時,選擇電晶體丨5致 動’並將新資料自行線1 7轉移至儲存電容器丨9。
Shields專利說明為了改善施加於陣列丨丨的平均RMS電厣 值,須控制施加至液晶21的參考電壓vtp,並同時更新列& 11圖素。參考電壓Vtp係耦合至所有液晶21參考板。適合 的將參考電壓Vtp自一電源轨移至另一個,可增加施加二 陣列11的平均電壓大小。 ' 此處負載電晶體29係全由共同同步信號3丨所控制。在 載電晶體29不導通及液晶21保持其目前電位的同時,儲 電容器1 9正接收新資料。當整個陣列丨丨已收到新資料,致 動同步線31,一起導通陣列η所有圖素13的全部負載電晶 體2 9。因而使液晶21整個陣列11同時獲得更新。
\\Α326\專利案件總檔、89\89123502\89123502(替換)-1 .ptc第 7 頁
57^mr 丨 92. Z 2( _號 89123502 Λ_3 曰 修正 , 一 圖3係另一陣列架構,如圖示與圖 目似元件使用如上述之相同參考文字。圖3架圖構= f不於WllUamS美國專利號碼5,66 6,130,與圖2正的 :同的申請權人。圖3構造與圖2 一樣以 圈2巧與 整個圖素1 3陣列》 j w㈣4更新 J與圖2構造不同的是’圖3無法在顯示一 =另::°Willi_解釋傳統類型須將圖素驅動= 佳广,'適用於特定的顯示幕,即使用液晶顯示器電路最 ‘以^ ί明自所使用之液晶類型,將圖素驅動電路八 ^最佳化,使一種驅動電路可供多種類型的顯以開 為達成此目的,W彳11 ;。τη A Μ ^ 收”存影像於其分別之儲』陣列η在接 電谷盗19與其液晶隔離。此種方式可使各;辛】呆持儲存 儲存像素最佳化,即個別之儲 =素13驅動電路 液晶2 1無關。一曰者爭傻 今态1 9電位與所使用之 眭杜产1 一田衫像儲存於陣列的儲存電容哭〗q μ 時,儲存電容器19即可耦合至任一 尾谷卯19上 影像電壓即可轉移至顯示幕的液d” ’且其内含 驅動電路功能與不同液晶類型::2,1。了確,化的 :::像之前’液晶21與儲存電容器示 地條件。因此,目前影像必須 員為已知參考接 地,然後才能接收—新影像。、^" p陣列11須先接 圖3圖素1 3與圖2相似,但為έ #n 加有-接地電晶體31。接地w ^29與液晶21之間 电ύ 1係響應再啟始信號 C: \專利案件_案\89\8細_91細麵).1._ ^ 578,_
將儲存電容器19與液晶21接地,準備接收—新影
Re I n i t 像0 在儲存電容 且圖素1 3已準 一列選擇電晶 視訊盒2 3與行 旦當新資料已 儲存電容器1 9 通狀態。在液 2 9保持致動的 電容器1 9與液 影像。 器1 9與液晶2 1 備好接收新電 體1 5來致動圖 線1 7的新電壓 置於儲存電容 至液晶2 1。此 晶2 1顯示影像 同時,導通接 晶2 1返回一已 妖吧傻,接 壓資料。列 素1 3列。選 資訊轉移至 器1 9上時, 時接地電晶 一預定期間 地電晶體29 知接地狀態 地電晶體1 5去致動 選擇盒25透過致動 擇電晶體1 5然後將 儲存電容器1 9。一 負載電晶體29耦合 體3 1仍保持於不導 後’在負載電晶體 。此再次啟動儲存 ’準備載入下一個 W11 11 ams說明在併用一高階多餘備用於陣列丨丨的驅動電 路中’會更加強其陣列。圖4中,w i 1 1 i a m s在每一液晶2 1 搞合兩個並聯的驅動電路。圖4中與圖3相似的所有元件皆 使用上述相似的參考文字。W i 1 1丨a m s的驅動電路包括同時 響應共用列線2 7之兩選擇電晶體1 5 a與1 5 b,兩負載電晶體 2 9a與29b同時響應共用負載線33,及兩接地電晶體3 la與 31b響應同一ReInit線35。但每一選擇電晶體15a與15b充 電其本身個別的儲存電容器丨9a與丨9b。Wi 11 iams專利每一 圖素13有兩個儲存電容器19a與丨9b,二者聯合工作。若一 半驅動電路由元件15a,19a,29a及31a確認失效,則多餘 備用驅動電路15b,19b,29b及31b即可該圖素13繼續工 作0
C:\ 專利案件總檔案\89\89〗23502\89123502(替換)-l.ptc
/ 〇l L·
五、發明說明(5) 本發明目的在提供—插彳此& θ & _ 示影像的同時能接收另一影像曰,曰並:二使用之圖素’在顯 器時的劣化減至最少。 、’轉移電位至液晶顯示 本發明另一目的在提供一種有 器。 m ’夕種變化構造的液晶顯示 本發明另一目的在梧供 列的号彡像資1 π ni Φ f 種液日日陣列,一列一列更新陣 像貝汛,同時更新聯合陣列的所有列。 顯亍=I t已可由獨立控制的圖素細胞格構造達成。液晶 顯不裔使用之圖素細胞格,1 :以成 點,:V以;固組加以覆蓋寫…^ 細胞柊顯干第、、存取至多個儲存電容器。在圖素 存電容器的内含。麸德,阁吝,队从Α 乂更改弟一儲 切換至直第-:户:ί 胞格自其第-儲存電容器 的同時,可以更改Μ 一健六ί:: f第一儲存電容器内含 結構上,圖音 :、存電谷态的内含,依此類推。 σ 圖素係女排成一列與行的陣列。 容器圖素的情況,每一杆,访甘&〜Α 在有兩儲存電 丁視其所貫轭的實施例,可由一 第二盘第二致=綠各列係由一第一與第二字元線配對及一 二第;mr'來界定。每一字元線配對的每-第
BB :別圖素細胞格内第一及第二儲存電容器之一 一第一及第二致能線選擇性轉移個別第一 ,之-的内含至圖素細胞袼的輸出反射板,以 C:\專利案件總檔案\89\891235〇2\89]235〇2(替換卜】阶第1〇頁 578132 盡號 89123509 五\發明說明(:〇 母 圖素細胞格之第一與 共用預疋電壓。每一第一與 至個別字元選擇通過裝置及 選擇通過裝置係響應字元線 含轉移至其對應的儲存電容 致能線配對内的個別致別線 容器的内含至圖素細胞格的 別的字元線與致能線係互為 合至個別圖素的儲存電容器 由於此控制的多樣性,本 路構造即可加以延伸。在第 胞格可顯示第一儲存電容器 存電谷器接收一第二組資料 個別的字元線與致能線,該 格的兩儲存電容器加以隔離 移至液晶,圖素細胞格的兩 此可允許兩儲存電容器在接 不其第一組資料。作用上, 前影像的同時進行緩衝下兩 各圖素内含的改變速度。因 時不致影響目前顯示中的影 【本發明之最佳實施狀態】 曰 修正 第二儲存電容 第二儲存電容 至一致能選擇 配對内的字元 器。致能選擇 ,並選擇地轉 輸出反射板。 獨立’液晶在 之一 0 發明功能性無 恭之下板耦合於 器之頂板則耦合 通過裝置。字元 線’將位元線内 通過裝置係響應 移其對應儲存電 由於各配對中個 任何時間皆係耦 一較佳 的一組 。在第 個別圖 °因此 儲存電 收第二 圖素細 個影像 此,在 像。 實施例 資料, 二實施 素可將 5 .— 合 田 容器即 與第三 胞袼陣 。以此 開始寫 需改 中, 同時 例中 液晶 第一 可與 組資 列可 種方 入下 變其 本發 由其 ,適 與圖 組資 液晶 料的 在顯 式, 個影 基本電 圖素細 第二儲 當操作 素細月包 料已轉 分離。 同時顯 示一目 可增加 像的同 圖5中’根據本發明液晶顯示一 列4 1,一第一列選擇器4 5,一楚 ^ 圖像細胞袼4 3陣 第一列選擇器47 , —參考電
578132
=a生器51及較佳之單視訊信號產生器49。圖像細胞格43 ,、女排成2列與m行。第一列選擇器45可藉由r—1,A至 η,A範圍内第_組列選擇線獨立控制任一n列。同樣, f :列選擇器47可藉由R J,Β至R—η,Β範圍内第二組選 擇線列獨立控制相同的η列。
'乜號產生電路4 9輸出ra視訊信號於行線上,其範圍 1至視5孔k號宜在電壓範圍0V至Vmax之内,以 較佳。圖/象細胞袼43各行藉對應行線,即cli加以選 二所有在選擇行内的圖像細胞格43有-輸入節點52耦合 =應的共用仃線’即CL1。但在行線CLl上的視訊信號 ^不為同一行内所有圖像細胞格43所接受。而是只有由第 二45 ΐ ί二47列選擇器之一的列選擇線致動之圖像細胞格 3,才曰將視訊信號資料閂鎖於其分別之行線,cU _ CLm 〇
陣列41中每-列可由多數獨立的列選擇器45與^之一 以選擇。不宜以兩列選擇器45,47同時選擇同二列。但; :列:由多列選擇器45,47加以依序選擇。例如,實:< 中,第一列選擇器45可致動列選擇線!^一i,A選擇陣列“ =二列,並將視訊信號產生電路49的影像資訊載入圖像; 胞格43的第一列。此時沒有其他選擇,即第二列選擇器 47 ’可進出第一列。一旦當第一列選擇器仏放棄使用“ 列,另一列選擇器’即第二列選擇器47,即可致動適當; 選擇線,即R —1,B而重獲第一列的控制。 ‘ 各圖像細胞格43包括-液晶PXL及相伴的驅動電路。驅
578132 , 修正
-1 號 89123502 ~五…發明說明(8) pH路H性轉移視訊信號’自儲存展置π及G2至液晶 佳實施如&見圖^號1由對應行線CL1 —CL讀取。在較 =例:’ -圖像細胞格43可在儲存多視訊信 ;言號。要達成此點,圖像細胞格43内的每一 多電壓儲存裝置係以第一儲存電容器= = : ’ C2實施。允許在圖像細胞 ^ ^ ^谷為 儲存電容器,即口時,顯示一儲;4=貝=存;另- 合併另外的儲存電容哭來儲在3 π,谷杰,即C1。須知可 ^ σσ木儲存另外的影像資訊。 母一圖像細胞袼43的輸入節點5 2可雁八 晶㈣與S2,選擇性搞合至儲存電容=刀擇電 選擇電晶體31與82可由對應'列選擇線「 '、:2二一。=一 加以控制,其中對應列選擇線R j 5 ~~ 人了 ,來 列選擇器45及47所控制。同樣,圖人,B係由對應 每一致能電晶體E1與E2係由獨立致A 口至,、液日日。 ^加以控帝卜致能信號^二^丨^—1,1·— 所有第-儲存電容器C1耦合;::圖像細胞格43列内 此,每一列係響應獨立控制各^包格個別液晶PXL。因 晶體的一組致能信號EN —1,丨/EN、、田2胞格43内分離致能電 在圖5的較佳具體例中,陣列4 ^二1。 對,範圍自ΕΝ—1,1 /EN—2,1至E曰應11組此種致能信號 但在此較佳具體例中,陣列41内的』’η/ΕΝ—2 ’η。 係由共用第一致能信號控制及有第一致能電晶體E1 叮有弟二致能電晶體E2係由
578132 , , !
(Η / V J號 8912350? 曰 修正
Sr、-發明說明(g)f 第二共用致能信號控制。以此種 内第一C1與第二C2儲存電容器 ,陣列41各細胞格43 液晶PXL。 s可聯合轉移至其個別 另外,在此較佳具體例中,僅 任一時間控制陣列41。如, 1 &擇器45或47可在 獨一的控制及開始依序將第擇器45取得陣歹⑷ -次-列載入至整個陣列41。在二:=號產生電路49 第一影像之後,放棄陣列41的控:J、擇裔45完成載入 -當第二列選擇器47取得陣歹-列選擇’即口。 影像至陳列41的鉍女u 的控制,即開始轉移第二 3 Ϊ 有列。在第二列選擇器”控制陣歹⑷的 主:Γ能:圖像細胞格43的第-致能電晶體si Ϊ = Ίΐΐ 能電晶體52為不主動的狀態 下,將第一儲存電容器C1耦合至液晶Ρ)α。 由白知技藝中知’施加至液晶px L的電位改變直反射 率。適當應用此加至陣列液晶PXL的電位,可形成一影 像。在本具體例中’視訊信號產生電路49沿行脱i 施加電位至所要的儲存電容器01或以。由於在較佳具體例 中的視訊信號會在0V與Vmax為16V之間變化,若其下板接 地’則可能造成在儲存電容器C1與C2上有高電壓應力。因
此在本較佳具體例中係將儲存電容器C1與C 2接於供應〇 V 與Vmax之間電位的參考電壓產生電路51。參考電壓^電 路5 1宜供應視訊信號產生電路4 9兩極端電壓擺動中間的電 位。目前此裝置之參考電壓產生電路51係供應Vraax/2, 或8V至陣列41所有儲存電容器的下板。因此,雖然選擇電 C:\專利案件總檔案\89\89123502\89]23502(替換)-].ptc 第 14 頁 578132 •Λ / 案號891235⑽_年月日 修正_ 丨…ill明説邊(1Θ) S1與S2可能僅轉移小至0V大至16v至儲存電容器C1與以, 但儲存電容器C1與C2上的電壓降仍保持在8V電壓的擺動 内。結果,可將儲存電容器C1與以製造成較其他為小及速 度更快。
在圖6本發明第二具體例中,所有圖6與圖5相似的元件 皆使用上述相似的參考文字。在圖6中,所有陣列4丨中的 圖像細胞袼43共用一共用致能信號ENBL,選擇性將儲存電 容器C1與C2之一耦合至液晶PXL。要達成此點,各圖像細 胞格43内之致能電晶體e與E —B相反地響應致能信號ENBL 的邏輯狀態。第一致能電晶體E係一NM〇s電晶體,藉耦合 · 第一儲存電容器C1至液晶PXL響應信號ENBL之邏輯高位。 相反的’第二致能電晶體E —B係一PMOS電晶體,藉將C2自 PXL·隔離,響應ENBL邏輯高位,及藉耦合第二儲存電容器 C2至PXL ’響應ENBL邏輯低位。因此,液晶pXL係由致能信 號ENBL測定而永久地耦合至ci與C2之一。 圖6之具體例係圖5的特別變化。在圖6第二具體例中, 列選擇器45與47 —次僅一個可控制陣列41。例如,若第一
列選擇器4 5進出陣列4 1,則第二列選擇器u必須等待直至 第一列選擇器45完成載入新影像至所有的陣列4丨,一次一 列。如上所述’第一列選擇器4 5,藉同時致動圖像細胞格 列内的第一選擇電晶體S1而進出圖像細胞格43列第一儲存 電谷器C1。在第一列選擇器4 5載入影像資料至陣列4 1中 時,致能信號ENBL宜為邏輯低位及將所有圖像細胞格的第 一儲存電容器C1與其個別的液晶pxl隔離。致能信號ENBL
C:\專利案件總檔案\89\89]23502\89123502(替換)-l.ptc第丨5頁 132 132
五 士案號 89l2^n? 發明說明(11) pU合曰广故曰各各圈儲存電容器C2至其個別液盖 …,同時接收圖其第 -當第-列選擇至其弟-儲存電容器C1。 像即可準備顯*,致f入新影像至陣列41時,新景 入於第-儲存電容:广之上動第二致能切換E -卜新載 PXI顧+。pi # 影像資訊即耦合至其個別液晶 拄” 守,將第二儲存電容器C2與液晶ML不連接❶ ΐ取得二1:;=準備接收新資料及第二列選擇叫
圖7本發明第三具體例中,所有圖7與圖5相似的元件皆 以上述相似參考文字說明。圖7之具體例說明多視訊信號 產生電路49A /49Β及宜包括各列選擇器45與47分別之一信 唬產生電路49A /49B。各信號產生電路49a與49B有其分 之行線組CL1,A—CLm,A及CL1,B_CLm,B,由此各有獨 立進出至陣列4 1内圖像細胞袼4 3之任一行。即各圖像細胞 格43每一行線CL1,A/CL1,B分別包括一分離輸入節點 52A /52B。一分離致能信號EN—;[,} /EN—2,i獨立控制 圖像細胞格43各列獨立電晶體El與E2,其方式同圖5第二 具體例。 在圖7中,多列選擇器45與47同時可進出陣列41,如圖5 第一具體例。但與圖5構造不同的是圖7允許,在多列選擇 器45與47進出同一圖像細胞格43列的同時,保持其個別儲 存電容器C1與C2的獨立定址。例如,若液晶PXL本身有足
18¾ 條j
夠電容量保持其目前影像資料,且要寫至儲存電容器c丨與 C2 一者,則兩致能信號εν — 1,i與^^ — 2,}須設定為邏輯 低位。此將造成兩致能電晶體£1與£2去致動,並使以與。 一者與分別之液晶PXL隔離。須知若圖像細胞格43包括一 第三儲存電容器、’則在第一C1與第二C2儲存電容器接收新 資料的同時,液晶PXL可保持麵合至第三儲存電容哭。 1,Α及因而致動第-選擇電晶體S1。即可叙合第一-CL1 ’ A ’自帛-視訊信號產生電路m至第容 C1。同樣,在C2與液晶PXL隔離的同時, 2電夺裔 可致動列線R —1,B及因而到動第一、g :列&擇斋47 分離之行線CL1,A與CL1 【元件編號說明 11 13 15 15a 、 19a 15b 、 19b 、 29b 、 31b 17 行線 19 儲存電容器 19a、19b 儲存電容器 21 液晶 者可同時接收新資料 二儲存電容器C2。由於兩儲存電:=^路_至第 ............. 與C2係分別耦合至 陣列 圖素 » 選擇電晶體 2 9 a、3 1 a 驅動電路元件 ^ ' 多餘備用驅動電路
C:\專利案件總檔案\89\89123502\89123502(替換)-l.ptc 第”頁^、---------- -- 5¾8¾修』 % 案號 89123502 A_3. 曰 修正 五、_發明說明」(13) 27 列 線 29 負 載 電 晶 體 25 列 選 擇 盒 31 接 地 電 晶 體 41 圖 像 控 制 陣 列 43 細 胞 格 45 ^ 47 列 選 擇 器 49 視 訊 信 號 產 生電路 49A 、49B 信 號 產 生 電 路 52 入 即 點 52A/52B 分 離 輸 入 Λ/Γ 即 點 C:\專利案件總檔案\89\89123502\89123502(替換)-l.ptc 第 18 頁 _國
C:\ 專利案件總檔案\89\89]23502\89123502(替換 H.ptc 第19頁
Claims (1)
- 57^132^ -^^891235½ 」多正 六、申請專利II圍 "~-----~ 至^f用於液晶顯示之驅動電跤 ^" 量r Ϊ =不界定圖素之區域,兮s去該驅動電路係耦合 里,该驅動電路包含: 亥圖素具有—圖素雷Γ 複數個選擇切換裝置,各 " 獨;’各選擇切換裝i 置係獨立響應- 效選擇“:r第各;切換裝置響應其;=;:;點與 獨-選擇切換裝置對換裝置形成-具有該 一第二輸入節點及一第二輸出^點母7致能切換裝置具有 應一致能信號,有效選擇性耦人1 该致能切換裝置響 輸出節點,各該一對一配 S二f ,入節點至其第二 點係在一耦合點接合一起. ^出節點與第二輸入節 電壓裝置與各該-對-配對結合,“獨 與一參考電壓輸入之間; -對之该耦合點 所有该第二輸出節點係與該區域電氣連通。 2·如申請專利範圍第丨項之驅動 1 切換裝置係單獨響應一獨一致能信I /、中各该致能 3 ·如申請專利範圍第1項驅動電路 致能切換裝置包含一第一致二動換電;^及其:—數個 歧如#够, 致月匕切換裝置及一第二致能切換 f i ^ 能切換震置係一N M 0 s電晶體及該第二致能 切換裝置係一 PM0S電晶體,該致能信號 月匕 NOMS與PMOS電晶體二者。 口乂&制》玄 c:\專利案件總檔案\89\89123502\89123502(替換)-l.ptc 第 2〇 頁 578132 life 8912^09 年_六_、.申.請專和範圍 4.如申請專利範圍第3項之驅動電路,苴所有該第 一輸入節點係一起耦合以接收一視訊作號、。 5·如申請專利範圍第3項之驅動電路…,至少雨個 該選置之輸入節點係麵合至不同輸入視㈣ 6·如申印專利範圍第1項之驅動電路,直中,所有該第 一輸入節點係一起耦合以接收一視訊信號、。 7·如申請專利範圍第1項之驅動電路,1中,至少兩個 吞亥選擇切換裝置之輪入銘點你說人 铷入即點係耦合至不同輸入視訊馆5虎。 8. 如申Μ專利範圍第〗項之驅動電路,苴中,所有第二 輸出節點係單獨耦合至彼此及至該區域/、 9. 如申咕專利範圍第丨項之驅動電路,其中,該視訊信 ΐΖίίΚί壓範圍内變化,1玄參考電壓輸入具有一實 質為該預疋電壓範圍中間的值。 10. 如申請專利範圍第丨項之驅動電路,其中,該區域係 透過該致能切換裝置之一 ’在任何時間皆保持耦合至至少 一該獨一電壓儲存裝置。 11 ·如申請專利範圍第丨項之驅動電路,其中,僅一該致 能切換裝置可在任一時間致動。 1 2 ·如申凊專利範圍第1項之驅動電路,其中,該電壓儲 存裝置係電容器。 1 3 ·如申請專利範圍第1項之驅動電路,其中,該選擇切 換裝置與致能切換裝置係電晶體。 1 4 ·如申请專利範圍第1 3項之驅動電路,其中,該電係 為BJT電晶體,M0S電晶體及JFET電晶體之一。C:\專利案件總檔案\89\89123502\89]23502(替換)-l.ptc 第 21 頁 :^132 :^132 曰 修正 -申請 1 5 ~ 能切換如/Λ專在之驅動電路,其中,所有該致 1 6如夏』在相同時間開啟。 1僅項之㈣電路’其中,該選擇切 封一配對申可^專利—纯圍第1項之驅動電路,其中,僅一該— 置。 時間關閉其選擇切換裝置與致能切換裝 至該液二使用二液晶顯示之驅動電路,該驅動電係耦人 窃 日日顯不界定圖去夕f®主 取/电1尔祸σ 1’該驅動電路包含y °"素具有一圖素電容 切換裝置$:2:裴置響應-第-選擇信號,㉟第-選擇 切換裝置i #今莖一輸入節點與一第一輸出節點,該第一 入節點至=信號,有效選擇性麵合該第一輪 切換裝置裝置響應-第二選擇信號,㉟第二選擇 切換裝置^ 二輸入節點與一第二輸出節點,該第二 入節點至;ί:::;,,有效選擇性麵合該第二輪 輸以置’該第一致能切換裝置具有-第三 切换#、第一輯狀態與第二邏輯狀態之間,哕笛致& 切換裝置響應該第— 4第一致月匕 該第三輸入節點至該第-狀態之該致能信號,可有效耦合 一第二致能切換裳置出節點; w第二致能切換裝置具有一第四57^132 ;, '—I • _k號89123502_年月曰 修正_ ,I 、 " :..„六」、申請專利範圍 輸入節點與第四輸出節點及響應該致能輸入信號,該第二 致能切換裝置響應該第二邏輯狀態之該致能信號,可有效 耦合該第四輸入節點至該該第四輸出節點; 一第一電壓儲存裝置及一第二電壓儲存裝置; 該第一輸入節點係耦合至該第二輸入節點,以接收一視 訊信號; 該第一輸出節點係耦合至該第三輸入節點,該第一電壓 儲存裝置係耦合於該第一輸出節點與參考電壓節點之間; 該第二輸出節點係耦合至該第四輸入節點,該第二電壓 儲存裝置係耦合於該第二輸出節點與該參考電壓節點之 間; 該第三輸出節點與該第四輸出節點係耦合至該區域。 1 9.如申請專利範圍第1 8項之驅動電路,其中,該第三 與第四輸出節點係單獨耦合至彼此及至該區域。 2 0 ·如申請專利範圍第1 8項之驅動電路,其中,該視訊 信號可在一預定電壓範圍内變化,該參考電壓節點具有一 實質為該預定電壓範圍中間值。 2 1.如申請專利範圍第1 8項之驅動電路,其中,該第一 與第二電壓儲存裝置係電容器。 2 2.如申請專利範圍第1 8項之驅動電路,其中,該第一 致能切換裝係NMOS電晶體及該第二致能切換裝置係PMOS電 晶體。 2 3.如申請專利範圍第1 8項之驅動電路,其中,該第一 與第二選擇切換裝置一次僅關閉一個。C:\專利案件總檔案\89\89123502\89123502(替換)-l.ptc 第 23 頁 5 爾 132、) 案號 89123502_年月日__ ——m專利li圍 2 4 ·如申請專利範圍第1 8項之驅動電路,其中,該第一 選擇切換裝置與該第一致能切換裝置不可同時處於關閉狀 態。 2 5. —種液晶顯示器,包含: 一為列與行的陣列之圖素驅動電路,該驅動電路響應第 一選擇信號,有效耦合第一視訊信號至第一儲存裝置,及 響應第二選擇信號有效耦合第二視訊信號至第二儲存裝 置,各該驅動電路另具有一耦合至該液晶顯示之預定區域 之輸出節點,各該區域界定一圖素; 一第一列解碼器,用以產生該第一選擇信號; 一第二列解碼器,用以產生該第二選擇信號; 一致能控制輸入,用以選擇性耦合該第一與第二儲存裝 置之一,自至少一個該驅動電路至其個別輸出節點。 2 6.如申請專利範圍第2 5項之液晶顯示器,其中,各該 驅動電路有一耦合至一行線之輸入節點,及該第一選擇信 號可有效將該第一視訊信號自該行線載入至第一列個別驅 動電路之該第一儲存裝置,該第二選擇信號另可有效將該 第二視訊信號自該行線載入至第二列個別驅動電路之該第 二儲存裝置。 2 7.如申請專利範圍第2 5項之液晶顯示器,其中,各該 第一選擇信號控制該驅動電路第一選擇切換裝置,該第一 選擇切換裝置可有效耦合第一行線至該第一儲存裝置,各 該第二選擇信號另控制該驅動電路第二選擇切換裝置,該 第二選擇切換裝置可有效耦合第二行線至該第二儲存裝C:\專利案件總檔案\89\891235〇2\89〗235〇2(替換pi.ptc第24頁 _〜 案號89123502_年月曰 修正_ 天τψιι*"專妨藏圍 置。 2 8.如申請專利範圍第2 5項之液晶顯示器,其中,該第 一列解碼器在該二列解碼器同時選擇該驅動電路第二列 時,另可有效選擇該驅動電路第一列。 2 9.如申請專利範圍第2 5項之液晶顯示器,其中,該第 一列解碼器及該第二列解碼器可同時有效選擇該驅動電路 同一歹|J 。 3 0.如申請專利範圍第2 5項之液晶顯示器,其中,各該 圖素有一圖素電容量。 3 1.如申請專利範圍第2 5項之液晶顯示器,另具有一多 數該致能控制輸入,各該致能控制輸入可有效獨立控制該 驅動電路列的個別一列。 3 2.如申請專利範圍第2 5項之液晶顯示器,其中,各該 驅動電路另包括一第一切換裝置,選擇性耦合其第一儲存 裝置至其輸出節點,及有一第二切換裝置選擇性耦合其第 二儲存裝置至其輸出節點。 3 3.如申請專利範圍第3 2項之液晶顯示器,其中,該第 一切換裝置係一NMOS裝置及該第二切換裝置係一PMOS裝 置。 3 4.如申請專利範圍第32項之液晶顯示器,其中,該第 一及第二切換裝置係響應分離致能控制輸入。 I 11 _ 111 II 1 111 1111 lilil 1 \\A326\專利案件總檔\89\89123502\89123502(替換)-l.ptc第 25 頁
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/436,064 US6476785B1 (en) | 1999-11-08 | 1999-11-08 | Drive circuit for liquid crystal display cell |
Publications (1)
Publication Number | Publication Date |
---|---|
TW578132B true TW578132B (en) | 2004-03-01 |
Family
ID=23730953
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW089123502A TW578132B (en) | 1999-11-08 | 2000-11-07 | Drive circuit for liquid crystal display cell |
Country Status (11)
Country | Link |
---|---|
US (1) | US6476785B1 (zh) |
EP (1) | EP1234299A1 (zh) |
JP (1) | JP2003514258A (zh) |
KR (1) | KR20020060223A (zh) |
CN (2) | CN1725283A (zh) |
CA (1) | CA2387749A1 (zh) |
HK (1) | HK1049908B (zh) |
MY (1) | MY135943A (zh) |
NO (1) | NO20022216L (zh) |
TW (1) | TW578132B (zh) |
WO (1) | WO2001035384A1 (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3873139B2 (ja) * | 2000-06-09 | 2007-01-24 | 株式会社日立製作所 | 表示装置 |
US20040027321A1 (en) * | 2001-11-29 | 2004-02-12 | O'donnell Eugene Murphy | Switched amplifier drive circuit for liquid crystal displays |
EP1388842B1 (en) * | 2002-08-09 | 2013-10-02 | Semiconductor Energy Laboratory Co., Ltd. | Multi-window display device and method of driving the same |
KR100923350B1 (ko) * | 2002-12-20 | 2009-10-22 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 구동방법 |
JP4424946B2 (ja) * | 2003-09-03 | 2010-03-03 | 三菱電機株式会社 | 表示装置 |
FR2866465A1 (fr) * | 2004-02-18 | 2005-08-19 | Thomson Licensing Sa | Dispositif d'affichage avec valve lcos de taille reduite |
TW200614143A (en) * | 2004-10-19 | 2006-05-01 | Ind Tech Res Inst | Pixel equivalent circuit and method for improving the hold type of pixels |
CN100454378C (zh) * | 2004-11-19 | 2009-01-21 | 统宝光电股份有限公司 | 显示器的扫瞄线驱动装置及其显示装置 |
KR101031667B1 (ko) * | 2004-12-29 | 2011-04-29 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN100449599C (zh) * | 2005-06-03 | 2009-01-07 | 宏齐科技股份有限公司 | 显示器的驱动电路及其驱动方法 |
JP4954548B2 (ja) * | 2005-12-28 | 2012-06-20 | ティーピーオー、ホンコン、ホールディング、リミテッド | 液晶表示装置およびその制御方法 |
CN100464215C (zh) * | 2006-06-09 | 2009-02-25 | 群康科技(深圳)有限公司 | 液晶显示器 |
JP2010281993A (ja) * | 2009-06-04 | 2010-12-16 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
US9013562B2 (en) * | 2010-06-18 | 2015-04-21 | Honeywell International Inc. | Methods and systems for presenting sequential video frames |
JP5679172B2 (ja) * | 2010-10-29 | 2015-03-04 | 株式会社ジャパンディスプレイ | 液晶表示装置 |
WO2014008292A2 (en) * | 2012-07-02 | 2014-01-09 | Skyworks Solutions, Inc. | Systems and methods for providing high and low enable modes for controlling radio-frequency amplifiers |
CN110827748B (zh) * | 2019-11-08 | 2020-12-25 | 四川遂宁市利普芯微电子有限公司 | 一种led显示屏驱动芯片的预充电电路 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4870396A (en) | 1987-08-27 | 1989-09-26 | Hughes Aircraft Company | AC activated liquid crystal display cell employing dual switching devices |
US5459495A (en) | 1992-05-14 | 1995-10-17 | In Focus Systems, Inc. | Gray level addressing for LCDs |
EP0535954B1 (en) * | 1991-10-04 | 1998-04-15 | Kabushiki Kaisha Toshiba | Liquid crystal display device |
KR0159123B1 (ko) * | 1992-07-15 | 1999-01-15 | 사토 후미오 | 액정표시장치 |
GB9223697D0 (en) | 1992-11-12 | 1992-12-23 | Philips Electronics Uk Ltd | Active matrix display devices |
FR2702286B1 (fr) * | 1993-03-04 | 1998-01-30 | Samsung Electronics Co Ltd | Affichage à cristaux liquides et procédé pour le fabriquer. |
JP2626451B2 (ja) | 1993-03-23 | 1997-07-02 | 日本電気株式会社 | 液晶表示装置の駆動方法 |
US5666130A (en) | 1994-08-10 | 1997-09-09 | Hughes Aircraft Company | Point addressable display assembly, method of operating same, and method of fabricating same |
US5701166A (en) | 1994-09-26 | 1997-12-23 | Lg Electronics Inc. | Active matrix liquid crystal display having first and second display electrodes capacitively couple to second and first data buses, respectively |
US5959598A (en) * | 1995-07-20 | 1999-09-28 | The Regents Of The University Of Colorado | Pixel buffer circuits for implementing improved methods of displaying grey-scale or color images |
JP3485229B2 (ja) * | 1995-11-30 | 2004-01-13 | 株式会社東芝 | 表示装置 |
JPH09329806A (ja) * | 1996-06-11 | 1997-12-22 | Toshiba Corp | 液晶表示装置 |
US5903250A (en) * | 1996-10-17 | 1999-05-11 | Prime View International Co. | Sample and hold circuit for drivers of an active matrix display |
KR100235590B1 (ko) * | 1997-01-08 | 1999-12-15 | 구본준 | 박막트랜지스터 액정표시장치의 구동방법 |
GB9807184D0 (en) | 1998-04-04 | 1998-06-03 | Philips Electronics Nv | Active matrix liquid crystal display devices |
-
1999
- 1999-11-08 US US09/436,064 patent/US6476785B1/en not_active Expired - Lifetime
-
2000
- 2000-09-19 CN CNA2004100286378A patent/CN1725283A/zh active Pending
- 2000-09-19 WO PCT/US2000/025714 patent/WO2001035384A1/en active Application Filing
- 2000-09-19 CA CA002387749A patent/CA2387749A1/en not_active Abandoned
- 2000-09-19 CN CNB008153256A patent/CN1171197C/zh not_active Expired - Fee Related
- 2000-09-19 KR KR1020027005905A patent/KR20020060223A/ko not_active Application Discontinuation
- 2000-09-19 JP JP2001537041A patent/JP2003514258A/ja active Pending
- 2000-09-19 EP EP00963636A patent/EP1234299A1/en not_active Withdrawn
- 2000-10-04 MY MYPI20004638A patent/MY135943A/en unknown
- 2000-11-07 TW TW089123502A patent/TW578132B/zh not_active IP Right Cessation
-
2002
- 2002-05-08 NO NO20022216A patent/NO20022216L/no not_active Application Discontinuation
-
2003
- 2003-03-14 HK HK03101890.6A patent/HK1049908B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
WO2001035384A1 (en) | 2001-05-17 |
CA2387749A1 (en) | 2001-05-17 |
HK1049908B (zh) | 2005-03-18 |
NO20022216D0 (no) | 2002-05-08 |
CN1171197C (zh) | 2004-10-13 |
CN1387662A (zh) | 2002-12-25 |
US6476785B1 (en) | 2002-11-05 |
NO20022216L (no) | 2002-05-08 |
JP2003514258A (ja) | 2003-04-15 |
MY135943A (en) | 2008-07-31 |
KR20020060223A (ko) | 2002-07-16 |
EP1234299A1 (en) | 2002-08-28 |
CN1725283A (zh) | 2006-01-25 |
HK1049908A1 (en) | 2003-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW578132B (en) | Drive circuit for liquid crystal display cell | |
CN109712563B (zh) | Oled显示面板和oled显示装置 | |
TWI226034B (en) | Bi-directional driving circuit of flat panel display device and method for driving the same | |
US5237346A (en) | Integrated thin film transistor electrographic writing head | |
TW395126B (en) | Semiconductor device of detecting the physical quantity distribution driving method and manufacturing method thereof | |
US7903104B2 (en) | Spatial modulator display system using two memories and display time slices having differing times | |
JP5224241B2 (ja) | 双方向シフトレジスタ、それを用いた表示装置 | |
KR20080111233A (ko) | 액정 표시 장치의 구동 장치와 이를 포함하는 액정 표시장치 | |
TW306001B (zh) | ||
CN107808625A (zh) | 具有多个扫描模式的显示器 | |
CN103718237B (zh) | 用于有源存储像素反转的像素电路、显示电路和显示装置以及驱动像素电路的方法 | |
TWI282539B (en) | A control circuit for a common line | |
TW201037683A (en) | Liquid crystal display panel and electronic device | |
CN209357443U (zh) | 源极驱动器及包括源极驱动器的显示设备 | |
TW301749B (zh) | ||
KR100266714B1 (ko) | 반도체 기억장치 | |
JPH10507843A (ja) | ディスプレイアーキテクチャ | |
WO2004102515A1 (ja) | アクティブマトリクス型表示装置 | |
TW550582B (en) | Integrated circuit memory devices with per-bit redundancy and methods of operation thereof | |
TW523725B (en) | Active matrix display device | |
JPH0529990B2 (zh) | ||
JP2004523003A (ja) | アクティブマトリックスディスプレイデバイス | |
JPH08501178A (ja) | 冗長性を有するメモリ回路 | |
JPH06214531A (ja) | ディスプレイスクリーンの列を制御するための回路 | |
US20070040762A1 (en) | Planar display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |