TW539939B - Method and apparatus to enhance processor power management - Google Patents

Method and apparatus to enhance processor power management Download PDF

Info

Publication number
TW539939B
TW539939B TW090124172A TW90124172A TW539939B TW 539939 B TW539939 B TW 539939B TW 090124172 A TW090124172 A TW 090124172A TW 90124172 A TW90124172 A TW 90124172A TW 539939 B TW539939 B TW 539939B
Authority
TW
Taiwan
Prior art keywords
component
patent application
scope
item
setting
Prior art date
Application number
TW090124172A
Other languages
English (en)
Inventor
Xia Dai
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Application granted granted Critical
Publication of TW539939B publication Critical patent/TW539939B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Description

539939 A7 B7 五、發明説明(1 ) 發明範圍 本發明關於包括微處理器之處•理器。特別關於管理處理 器之等待時間。 發明背景 裝 行動系統如行動電腦已日漸流行以取代桌上電腦。一行 動系統,在未接外部電源時,仰賴電池爲其外電源,如 AC出口。因電池壽命有限,系統中電力消耗之降低,多 仰賴降低核心供應電壓及處理器之核心時脈頻率。因此, 行動系統在由外電源供電時,以高性能狀態作業,以電池 供電時,以低性能狀態作業。 在某些行動系統中,二狀態間之轉換以靜態發生,例如 ,以再設定或再啓動。Intel公司之Geyserville™處理器技 術有能力在二狀態間作動態轉換,即不需處理器再設定。 Geyserville技術爲一項技術上之改進,此一改進靜態改變 性能狀態,因其可迅速及無缝轉換,而無需用户參與。 即使動態Geyserville技術亦需500微秒以上,以調整處 理器之核心供應電壓及核心時脈頻率。此等待時間係由於 處理器在全部轉換期間,被置於睡眠模式(ACPI構型C3 ) 之結果。A C P I構型代表先進之構型及功率介面構型,修 正版2.0,2000,6,27公布。額外之等待時間引起再啓 動系統時脈輸入至處理器,以使其在轉換後退出_深度睡 與Geyserville相關之高處理器等待時間甚不理想,因爲 其浪費時間及使系統作業緩慢。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 539939 A7 B7 五、發明説明(2 ) 圖式簡略説明 本發明以舉例方式而非限制説明伴隨之圖式,其中相同 之號碼代表相似原件。 圖1爲一實施例之轉換圖。 圖2爲一實施例之系統之方塊圖。 圖3爲圖2之系統中功率管理控制邏輯之方塊圖。 圖4爲一實施例之功率管理之流程圖。 圖5爲另一實施例之功率管理模組之流程圖。 本發明概述 本發明以降低與Geyserville相關之處理器等待時間,以 改進Geyserville技術。處理器之功率消耗1核心時脈頻率 及核心洞應電壓之平方成正比。當核尋時脈頻率降低時, 所需之最小核心供應電壓位準亦降低,因此,動態降低處 理器之功率消耗。視系統之理想功率消耗而定,系統可設 定於一複數個性能狀態。例如,如系統僅由電池供電(如 系統作爲行動單元遙控使用,而無至外部電源存取),系 統被置於低功率狀態以節省功率。但如系統由外電源供電 (如交流電流或AC出口),系統則置於高性能狀態。 在此説明中,系統可能爲一行動電腦,一手持電子裝置 ,及相似物。核心時脈頻率與處理器時脈頻率爲同義字。 此外,核心供應電壓及處理器供應電壓亦爲同義字_。此外 ,保證説明係指二性能狀態,低功率及高功率,轉換即在 其間實施。 圖1顯示二狀態間之轉換之圖形。在一實施例中,轉換 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 裝 訂
539939 A7 B7 五、發明説明(3 ) ,可由或多層(包括軟體,固件或硬件)構成之控制器實施 ,在二不同階段實施。第一階段,核心供應電壓位準加以 調整。第二階段,核心時脈頻率位準調整。 在低功率至高性能狀態之轉換期間,第二階段跟隨第一 階段。首先升高核心供應電壓位準,俾其爲所需之最小電 壓位準以支撑第二階段之升高之核心時脈頻率。
裝 在第一階段期間,處理器保留爲主動模式(例如,ACPI 規格CO模式),因爲處理器可在升高之核心電壓位準下 適當地繼續地執行其功能。 處理器爲主動模式時執行第一階段爲本發明之一主要特 性,因爲其可降低與Geyserville相關之處理器等待時間。 •第二階段期間,處理器被置於睡眠模式。在一實施例中 ,睡眠模式並非ACPI構型之任何C0-C3模式。睡眠模式 最終段用户爲不可見。在睡眠模式期間,核心時脈(鎖相 迴路電路)及系統時脈保留爲主動,但處理器不執行邏輯 功能。 對終端用户似乎爲深度睡眠(C3)模式。一實施例中,因 其拒絕處理自其他系統組件之要求。當自處理器内部觀之 ,處理器似乎爲快啓動(例如ACPI構型C2 )模式,因爲核 心時脈保留爲主動,系統時脈輸入至處理器保留爲主動。 當處理器爲睡眠模式時,實施階段2爲本發明之另一主 要特性。在睡眠模式而非在深度睡眠(C3)實施階段2可降 低等待時間,以在第2階段完成後,再啓動系統時脈輸入 至處理器。在本發明之一實施例中,階段2小於5微秒。 在本發明之一實施例中,自低功率至高性能之全部轉換 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 539939 五、發明説明(4 可在小於5微秒之等待時間内實施。 在阿1*生把至低功率轉換間,階段i跟隨階段2。處理器 時脈頻率首先降低,俾當處理器供應電壓位準隨後在階段 ^間P牛低時’降低之處理器核心電壓位準足以支援。階 段2以與低功率至高性能轉換之相同方式實施,核心頻率 準P牛低而非升③則除外。階段i亦以與低功率至高性能 轉換相同万式實施,但核心電壓位準降低而非升高除外。 f述之二性能狀態轉換均可無縫達成,相當迅速而動能 用户之參與。雖然此説明係指-處理器,其他組;; 二’ ^以調整,亦可取代。此種組件之例如特定声用 =電路(繼),可程式問陣列(pGA)及圖形子系统1 fe肢子系統或匯流排或分立積體裝置。 .、 :二圖根據本發明一實施例之系統!。,包括一處 一。。~”接收—外部時脈BCLK(自時脈產生哭 一供應電壓(自電壓調節器52)。電壓調節 生器50均可栌制,/ ° 2及時脈產 &制以在處理器12調節核心 心時脈頻率,如下所述。 %壓位準及核 ’f、統10心王要電源供應由電源供應電路 合至電池60或外電源出口 58 β /、怎’ A轉 自外電源出口 58移除時,產生:中=未示出)插入或 调)以通知系統軟體,外電源之插 ^統管理中斯 系統1〇停放在基本單元亦代表電源Ί ^此外,將 中,裝置驅動器可經由功率及即插即用L 口作^實施例 記,而偵出電源之轉換及停放事件。因匕業系統之登 否由内電源供電(即電池-),或外電源:即:八?,是 本纸張尺細中 褐a至外電源 539939 A7 B7 五、發明説明(5 ) 出口 58 ),系統10可設定爲適當性能狀態。例如,當耦合 外電源時,系統10可操作於高性能狀態;如耦合至内電 源時,系統10可操作於低功率狀態。 再者,電腦系統10可提供圖形用户介面,經由該介面 ,用户可指定系統之性能狀態。 處理器12可耦合至快取記憶體14及主橋路18,其包括 一記憶體控制器以控制記憶體16。主橋路18尚耦合至系 統匯流排22,在此實施例中可能爲一周邊組件内接(PCI) 匯流排,如PCI本地匯流排構型,生產版,修正2.1 , 1995, 6, 1出版。系統匯流排22可耦合至其它組件,包括 視頻控制器24其耦合至顯示器26及外間隙28。 •次級或擴展匯流排46由一系統橋路34耦合至系統匯流 排22。系統橋路34包括介面電路至不同埠,包括環球串 列匯流排(USB)埠3 6 (如1996,1 ,公布之環球串列匯流 排構型,修正版1.0),及可耦合至大儲存記憶體如硬碟驅 動機(CD),或數位磁碟(DVD)驅動機等埠。 可耦合至次級匯流排之其它組件包括輸入/輸出(I/O)電 路40,耦合至一並聯埠,串聯埠,磁碟驅動器,及介面 埠。供儲存基本輸入/輸出系統(BIOS)之非易失記憶體32 可位於匯流排46爲一键盤裝置42及一音頻控制裝置44。 應瞭解,系統10中之所有組件係説明目的,並不構成本 發明範圍之限制。 不同軟體或固件層(構成模組或常式),包括應用,作業 系統模組,裝置驅動器,BIOS模組及中斷處理器,均可 儲存於一或多個系統中之儲存媒體中。此儲存媒體包括硬 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 五、發明説明(6 碟驅動器,CD或DVd 體,及系統記憶體1存人碟驅動器,非易失記憶 其他層,包本尸人/於储存媒體中之模組,常式,或 作。 一,執行時可使系、统H)實施已程式動 存=Γ:Γ以不同方式載負於…。例如,儲 據機t ’硬碟’或經網路介面卡,數 並〇蝴/、他介面機構輸送之代碼段,可載入系統10, 亚如軟體或固件芦勃 之資料作载入或輸送程序中,嵌入載波 線’網路線,無線鏈路,電纜及相似 物)可舲代碼段與系統10通信。 々下〈况明中,參考特殊信號,電路及事件順序,應瞭 二本發明不限於説明之實施例之範圍。 >考圖頌示一控制核心時脈頻率及核心電壓位準之 本發明-貫施例之功率管理控制邏輯。在説明之實施例 中’控制邏輯可與第-部份100及第二部Ϊ分102分離。但 控制邏輯可統合於'组件中。第一控制邏輯部#⑽可包 括万、王橋路18 ι中,第二控制邏輯部们〇2彳包括於系統 橋=j4中。或者,第一及第二控制邏輯部份可以獨立晶 片兴她。再者,如圖2所説明,此電路需與主系統橋路18 及配置’而疋可以一記憶體中樞(包括處理器及系統記 憶體足介面)實施,及一輸入/輸出(1/〇)中樞(包括介面至 系統匯流排及次級匯流排)。在其它構型中,控制邏輯1〇〇 及102可在一 1己憶體中樞中實施。以記憶體及17〇中樞, 可利用訊息而非信號,提供與控制邏輯1〇〇, 1〇2之相同 功能。或者’可利用串列鏈路與電壓調節器52及時脈產 -9- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公着)""" ' '一"一 539939 A7 B7 五、發明説明(7 ) 生器50通信。 功率管理控制邏輯(1〇〇,1〇2)提供控制信號至電壓調節器 52,以調節其供應電壓位準,及至處理器12以調整核心 時脈頻率。再者,功率管理控制邏輯(1〇〇,1〇2)負責使處理 器12進入睡眠模式,以完成轉換順序之階段2。 在一實施例中,處理器12包括一時脈產生器,此爲一 相鎖迴路(PLL)電路。此PLL電路頻率根據暫存器儲存之 資料之算法變化。在一實施例中,該資料爲匯流排比値。 該匯流排比値爲PLL電路時脈與系統時脈BCLK的頻率之 間的比値。在一實施例中,系統時脈之頻率可保持不變, 而PLL電路時脈頻率則改變。在另一實施例中,匯流排比 値設定可儲存於處理器中之可程式之裝置中,包括熔絲庫 或非易失記憶體中。 以下爲功率管理控制邏輯(100,102.)與系統其他组件間之 介面信號之簡短説明。一信號VR_LO/HI#由控制邏輯部份 100提供,以指出電壓調節器52所需之核心供應電壓。 由控制邏輯部份100提供至處理器12之信號LO/HI#,決 定核心時脈頻率是否設定爲高或低位準。例如,核心時脈 頻率可爲350MHZ或450MHZ,視LO/HI#是否爲主動而定 。應注意,可信號調節核心時脈頻率爲高於二位準。同理 ,可用VR—LO/HI#以外之信號以控制電壓調節器52提供之 電壓。在説明之實施例中,自系統橋路34之信號 G-LO/HI#指出理想之系統狀態,.及控制 LO/HI#及 VRJLO/HI#之狀態。額外信號可用以限定多於二系統狀 態。 -10- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X297公釐) 539939 A7 B7 五、發明説明(8 ) 根據本發明之一實施例,當電壓調節器ON信號(VR_ON) 爲主動(系統啓動時爲眞),電壓調節器52穩定於由 VR_L〇/HI# (低位準或高位準)所選之輸出。例如,低供應 電壓位準可能爲1.3V,而高供應電壓位準約爲1.8V。 圖4説明一利用圖3之功率管理邏輯之功率管理模組, 以在圖2之系統10中,實施低功率至高性能動態轉換之 流程圖。功率管理模組可能以系統固件中之一軟體模組實 施(即系統bios或SMI處理器),作爲作業系統之一部份, 作爲裝置驅動器,或以上之组合。功率管理模組決定(在 E1 )原爲電池作業之系統,現爲插入AC出口。其次,功率 管理模組指出處理器性能狀態位準之改變。此可以被執行 ,例如藉由寫入一預定値至一暫存器以指示該處理器12 的新效能狀態位準,控制暫存器可限定於記憶體中或I/O 位址空間。再者,暫存器之程式化可在ACPI規格下限 定。 在一實施例中,可建立一或多個ACPI目標,以指示作 業系統,指示作業系統10有能力在二性能狀態間轉換, 及要求此等資源系統已可實施轉換。控制暫存器之位置及 結構可在ACPI目標下被限定。一或多個ACPI可限定在每 一性能狀態下,所用之核心時脈頻率及供應核心電壓位準 ,在每一性能狀態中所希望之功率消耗及其他資料。 其次,功率管理模組要求輸入輸出控制中樞(ICH)準備 及協助性能狀態轉換(E2)。其次,控制邏輯100指出電壓 調節器52,該電壓調節器52輸出應爲高性能狀態核心供 應電壓位準。在一實施例中,電壓調節器52包括 -11- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 539939 A7 B7 五、發明説明(9 )
Geyseryille應用特定積體電路(GASIC),以升高電壓調節器 52之輸出,輸出並具有25MV-50MV步進型式(E3)之控制 斜波率。GASIC根據VID電壓位準表升高電壓調節器52之 輸出。當電壓調節器52之輸出到達VID表(E4)之峰値電壓 位準時,高性能狀態核心供應電壓即可建立。其次,功率 管理模組將處理器12置於快速啓動模式(C2)(E5)。其次, 功率管理模組通知工作台組件,處理器已無法處理其要 求,因爲,其將進入睡眠狀態(E6)。接著,輸入輸出控制 中樞(ICH)探聽以確保記憶體核心一貫性,例如,在L1現 金,L2現金及DRAM(E7)。其次,功率管理模組將處理器 置於睡眠狀態(E8)。其次,功率管理模組調整核心時脈頻 率至高性能位準(E9)。在一實施例中,一鎖相迴路(PLL)將 新匯流排比値再鎖住。其次,功率管理模組將處理器12 自睡眠狀態(E10)移除。最後,功率管理模組將處理器自 快速啓動(C2)狀態(El 1)移除。 圖5説明利用圖3之功率管理控制邏輯之功率管理模組 之流程圖。以執行圖2中系統10之高性能至低功率動態 性能狀態轉換。功率管理模組決定(在E21 )原來插入AC 出口之系統,現在以電池操作。其次,功率管理模組指出 處理器12之性能狀態位準之向下轉換。其次,功率管理 模組要求輸入輸出控制中樞(ICH)準備及協助性能狀態轉 換(在E22 )。接著,功率管理模組將處理器12置於快物啓 動模式(C2)(E23)。其次,功率管理模組通知工作台組件, 關於處理器已不能處理彼等之要求,因爲其將進入睡眠狀 _-12-_ 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
裝 % 539939 A7 B7 五、發明説明(10 )
裝 態(E24)。其次,輸入輸出控制中樞(ICH)探知以保証記憶 體一貫性,例如在L1現金(CASH),L2現金及DRAM(E25) 。接著,功率管理模組將處理器置於睡眠狀態(E 2 6 )。其 次,功率管理模組調整核心時脈頻率爲低功率位準(E27) 。在一實施例中,一鎖相迴路(PLL)將新匯流排比値再鎖 住。其次,功率管理模組將處理器12自睡眠狀態移除(E28) 。其次、,功率管理模組將處理器自快速啓動(C2)狀態(E29) 移除。其次,控制邏輯100指示電壓調節器52,該電壓調 節器52輸出應爲低功率狀態核心供應電壓位準。在一實 施例中,電壓調節器52包括Geyserville應用特定積體電路 (GASIC)降低電壓調節器52輸出,其輸出具有在25MV-50MV步進型式(E30)之控制率。GASIC根據VID電壓位準 表降低電壓調節器5 2輸出。當電壓調節器52輸出到達 VID表中(E3 1)之底部電壓位準時,低功率狀態核心供應電 壓即可建立。 在上述規格中,本發明已參考特殊範例實施例予以説明 。但,不同修改及改變如不悖離本發明申請專利範圍中之 廣泛精神及範疇,當屬可行並甚爲明顯。規格及圖示準此 應被視爲説明性而非限制性。 - 此外,上述之方法可儲存於電腦系統之記憶體中,作爲 一組有待執行之指令。再者,上述執行各方法指本亦可儲 存於電腦可讀媒體之其他型式中,包括磁碟及光碟。例如 ,本發明之方法可儲存於電腦可讀媒體上,如可經由磁碟 機(電腦可讀媒體驅動器)存取之磁碟或光碟。 -13- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)

Claims (1)

  1. A8 B8 C8
    1· 一種雙功率模式系統,包含 第090124172號專利中請案 中文申請專利範圍替換本(92年4月)
    一組件; 一偵測器以偵測功率管理事件;及 一控制益,以響應功率管理事件,自第一性能模式 之組件之第一設定轉換至第二性能模式, 控制器將組件轉換為降低活動狀態,及改變組件之 第二設定自第一性能模式為第二性能模式。 2·如申叫專利範圍第1項之系統,其中組件為處理器。 3. 如申請專利範圍帛丨項之系統,其中,組件之第—設 足 < 改變包括改變核心處理器供應電壓位準自第一電 壓位準至第二較高電壓位準。 4. 如申請專利範圍帛丨項之系統,其中降低之活動狀態 包括睡眠狀態。 5. 如申請專利範圍_丨項之系統,其中改變組件之第二 V*又足匕括改灸核心處理器時脈頻率自第一頻率位準至 第二較高頻率位準。 6. 如申請專利範圍帛i項之系統,其中核心處理器時 脈,在睡眠狀態期間保留為主動。 7·如申叫專利範圍帛1 貝之系、统,其中,在睡眠狀態期 間,系統時脈輸入至處理器保留為主動。 8.如申請專利範圍第1項之系統,其中之功率管理事件 包括改變系統電源,自内部電源為外部電源。 9·如申請專利範圍第i項之系統,其中改變組件之第一 設定需少於500微秒。
    、申請專利範圍 其中改變組件之第 10·如申請專利範圍第1項之系統 設定需少於5微秒。 U· ~種雙功率模式系統,包含: 一組件; 一偵測器以偵測出功率管理事件; 一控制器,響應功率管理事件,轉換組件以降低活 動狀態, 控制器改變組件之第一設定自第一性能模式至第二 性能模式, 裝 控制器轉換組件離開降低之活動狀態,及轉換組件 之第二設定自第一性能模式為第二性能模式。 12.如申請專利範圍第^項之系統,其中之組件為處理 13·如申請專利範圍第^項之系統,其中之降低之活動狀 態包括睡眠狀態。 14·如申請專利範圍第u項之系統,其中之改變組件之第 一設定包括,改變核心時脈頻率自第一頻率為第二較 低頻率。 15·如申請專利範圍第n項之系統,其中之改變組件之第 一設定包括,改變核心處理器供應電壓位準自第一兩 壓位準為第二電壓位準。 16·如申請專利範圍第u項之系統,其中處理器之一系統 時脈輸入,在睡眠狀態保持為主動。 17·如申請專利範圍第U項之系統,其中之核心處理器時 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) ''-------- 539939 8 8 8 8 A B c D 、申請專利範圍 厂 :二1 ^ ^ [....: 脈在睡眠狀態時,保持為主動。 ·……… J Λ 1 18. 如申請專利範圍第.11項之系統,其中之功率管理事件 包括一改變系統電源,自外電源為内電源。 19. 如申請專利範圍第12項之系統,其中之改變組件之第 一設定,需要少於5微秒。 20. 如申請專利範圍第11項之系統,其中之改變組件之第 二設定需要500微秒。 21. —種電腦可讀之媒體,具有儲存其中之一組指令,以 轉換為指令,該組指令,在處理器執行時可使處理器 實施一方法,含: 偵測出一功率管理事件; 轉換組件之第一設定自第一性能模式為第二性能模 式,以響應功率管理事件, 轉換組件為降低之活動狀態及改變組件之第二設定 自第一性能狀態為第二性能模式, 如功率管理事件包括系統電源自内部電源轉換為外 部電源;及 轉換控制器至一降低之活動狀態以響應功率管理事 件, 改變組件之第二設定自第二性能狀態為第一性能狀 態, 轉換組件離開.降低之活動狀態,及轉換組件之第二 設定自第二性能狀態為第一性能狀態, 如功率管理事件包括系統電源自一外部電源切換為 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 8 8 8 8 A B c D
    539939 六、申請專利範圍 内部電源。 22. 如申請專利範圍第21項之電腦可讀媒體,其中組件之 第一設定包括核心處理器電壓位準。 23. 如申請專利範圍第21項之電腦可讀媒體,其中之組件 為處理器。 24. 如申請專利範圍第22項之電腦可讀媒體,其中之第二 性能模式包括較第一性能模式為高之電壓位準。 25. 如申請專利範圍第21項之電腦可讀媒體,其中之降低 活動狀態包括睡眠狀態。 26. 如申請專利範圍第21項之電腦可讀媒體,其中之核心 處理器時脈在睡眠期間保留為主動。 27. 如申請專利範圍第21項之電腦可讀媒體,其中組件之 第二設定包括核心處理器時脈速度。 28. 如申請專利範圍第27項之電腦可讀媒體,其中第二性 能模式包括較第一性能模式為高之頻率位準。 29. 如申請專利範圍第21項之電腦可讀媒體,其中至處理 器之系統時脈輸入,在睡眠期間保持為主動。 30. 如申請專利範圍第21項之電腦可讀媒體,其中,改變 組件之第二設定需要500微秒。 31. —種雙功率模式裝置,含: 一偵測器以接收在系統中改變功率狀態之指示;及 一控制器以響應一指示,轉換組件之功率供應電壓 自第一位準為第二較高位準, 此控制器以轉換組件至一低活動狀態,及在組件為 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
    539939
    申清專利祀圍 丨 丨 低活動狀熊睡抑樹 tju ^ , ., , *7 — ·… ---------:」 4吁,改,交一核心組件時脈頻率自第一位準 至第二較高位準。 32.如申請專利範圍帛31項之裝置,其中之核心組件時脈 及輸入土組件之系統輸入,在低活動狀態時保留 動。 、、 33.如申請專利範目31項之裝置,其中產生一示以響應系 統中自内部電源轉換為外部電源之改變。 34· —種雙功率模式裝置,包括: 一偵測器以接收一改變系統中功率狀態之指示;及 一控制器以轉換組件為一低活動狀態,以響應此指 示 5 此控制器以改變組件核心時脈頻率,當組件為低活 動模式狀態,自第一位準至第二,低位準, 此控制器轉換離開降低之活動狀態,及轉換組件之 功率電源供應位準自第一位準至第二較低位準。 35·如申請專利範圍第34項之裝置,其中之核心組件時 脈’及至組件之系統時脈輸入在低活動狀態時保持主 動。 36·如申請專利範圍第34項之裝置,其中,產生一指示以 響應系統中自外電源轉換為内電源之電源改變。 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公董)
TW090124172A 2000-09-30 2001-09-28 Method and apparatus to enhance processor power management TW539939B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/677,263 US6941480B1 (en) 2000-09-30 2000-09-30 Method and apparatus for transitioning a processor state from a first performance mode to a second performance mode

Publications (1)

Publication Number Publication Date
TW539939B true TW539939B (en) 2003-07-01

Family

ID=24717982

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090124172A TW539939B (en) 2000-09-30 2001-09-28 Method and apparatus to enhance processor power management

Country Status (8)

Country Link
US (2) US6941480B1 (zh)
EP (1) EP1325402B1 (zh)
KR (1) KR100518376B1 (zh)
AT (1) ATE315803T1 (zh)
AU (1) AU2001293141A1 (zh)
DE (1) DE60116650T2 (zh)
TW (1) TW539939B (zh)
WO (1) WO2002029535A2 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI399639B (zh) * 2007-01-10 2013-06-21 Ibm 用於資訊處理系統內處理器中功率調節的方法及裝置
TWI463397B (zh) * 2010-04-01 2014-12-01 Intel Corp 用於中斷功率管理之方法與裝置

Families Citing this family (109)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7100061B2 (en) 2000-01-18 2006-08-29 Transmeta Corporation Adaptive power control
US6968469B1 (en) 2000-06-16 2005-11-22 Transmeta Corporation System and method for preserving internal processor context when the processor is powered down and restoring the internal processor context when processor is restored
US6941480B1 (en) 2000-09-30 2005-09-06 Intel Corporation Method and apparatus for transitioning a processor state from a first performance mode to a second performance mode
US7085944B1 (en) 2000-09-30 2006-08-01 Intel Corporation Power management by transmitting single multiplexed signal to multiple system components to change settings of internal performance registers in response to change in power source
US7260731B1 (en) 2000-10-23 2007-08-21 Transmeta Corporation Saving power when in or transitioning to a static mode of a processor
EP1329798A1 (en) * 2002-01-18 2003-07-23 Hewlett-Packard Company, A Delaware Corporation Power management method and apparatus
EP1329809B1 (en) * 2002-01-18 2008-08-06 Hewlett-Packard Company, A Delaware Corporation Distributed computing system and method
US7941675B2 (en) 2002-12-31 2011-05-10 Burr James B Adaptive power control
US7112978B1 (en) 2002-04-16 2006-09-26 Transmeta Corporation Frequency specific closed loop feedback control of integrated circuits
US7336090B1 (en) 2002-04-16 2008-02-26 Transmeta Corporation Frequency specific closed loop feedback control of integrated circuits
US7013406B2 (en) 2002-10-14 2006-03-14 Intel Corporation Method and apparatus to dynamically change an operating frequency and operating voltage of an electronic device
US7076672B2 (en) * 2002-10-14 2006-07-11 Intel Corporation Method and apparatus for performance effective power throttling
TW575803B (en) * 2002-10-17 2004-02-11 Uniwill Comp Corp The method of managing portable computer power cord
US7886164B1 (en) 2002-11-14 2011-02-08 Nvidia Corporation Processor temperature adjustment system and method
US7882369B1 (en) 2002-11-14 2011-02-01 Nvidia Corporation Processor performance adjustment system and method
US7849332B1 (en) 2002-11-14 2010-12-07 Nvidia Corporation Processor voltage adjustment system and method
US6996730B2 (en) * 2002-11-25 2006-02-07 Texas Instruments Incorporated Adjusting voltage supplied to a processor in response to clock frequency
US7146822B2 (en) * 2002-12-30 2006-12-12 Intel Corporation Centrifugal liquid pump with perimeter magnetic drive
US7444524B2 (en) * 2002-12-30 2008-10-28 Intel Corporation Dynamic voltage transitions
US7228242B2 (en) 2002-12-31 2007-06-05 Transmeta Corporation Adaptive power control based on pre package characterization of integrated circuits
US7205758B1 (en) * 2004-02-02 2007-04-17 Transmeta Corporation Systems and methods for adjusting threshold voltage
US7949864B1 (en) 2002-12-31 2011-05-24 Vjekoslav Svilan Balanced adaptive body bias control
US7642835B1 (en) * 2003-11-12 2010-01-05 Robert Fu System for substrate potential regulation during power-up in integrated circuits
US7786756B1 (en) 2002-12-31 2010-08-31 Vjekoslav Svilan Method and system for latchup suppression
US7953990B2 (en) * 2002-12-31 2011-05-31 Stewart Thomas E Adaptive power control based on post package characterization of integrated circuits
KR100498487B1 (ko) * 2003-02-08 2005-07-01 삼성전자주식회사 고속제어회로 및 저속·저전력 제어회로를 구비하는프로세서
JP4133459B2 (ja) 2003-03-06 2008-08-13 シャープ株式会社 集線装置,ネットワーク対応装置,通信システム
US7299370B2 (en) * 2003-06-10 2007-11-20 Intel Corporation Method and apparatus for improved reliability and reduced power in a processor by automatic voltage control during processor idle states
US7134031B2 (en) * 2003-08-04 2006-11-07 Arm Limited Performance control within a multi-processor system
US7392099B2 (en) * 2003-12-12 2008-06-24 Hewlett-Packard Development Company, L.P. System and method for power management when an operating voltage is between two thresholds
US7692477B1 (en) 2003-12-23 2010-04-06 Tien-Min Chen Precise control component for a substrate potential regulation circuit
US7129771B1 (en) 2003-12-23 2006-10-31 Transmeta Corporation Servo loop for well bias voltage source
US7649402B1 (en) 2003-12-23 2010-01-19 Tien-Min Chen Feedback-controlled body-bias voltage source
US7012461B1 (en) 2003-12-23 2006-03-14 Transmeta Corporation Stabilization component for a substrate potential regulation circuit
US7816742B1 (en) 2004-09-30 2010-10-19 Koniaris Kleanthes G Systems and methods for integrated circuits comprising multiple body biasing domains
US7859062B1 (en) * 2004-02-02 2010-12-28 Koniaris Kleanthes G Systems and methods for integrated circuits comprising multiple body biasing domains
JP4316399B2 (ja) * 2004-02-18 2009-08-19 インターナショナル・ビジネス・マシーンズ・コーポレーション プログラム、記録媒体、制御方法、及び情報処理装置
US7698575B2 (en) 2004-03-30 2010-04-13 Intel Corporation Managing power consumption by requesting an adjustment to an operating point of a processor
KR100716730B1 (ko) * 2004-06-11 2007-05-14 삼성전자주식회사 중앙 처리 장치의 아이들 상태에서의 시스템 전력 소모절감을 위한 방법 및 그 방법을 적용한 모바일 장치
US7562233B1 (en) 2004-06-22 2009-07-14 Transmeta Corporation Adaptive control of operating and body bias voltages
US7774625B1 (en) 2004-06-22 2010-08-10 Eric Chien-Li Sheng Adaptive voltage control by accessing information stored within and specific to a microprocessor
US7343502B2 (en) 2004-07-26 2008-03-11 Intel Corporation Method and apparatus for dynamic DLL powerdown and memory self-refresh
US7451333B2 (en) * 2004-09-03 2008-11-11 Intel Corporation Coordinating idle state transitions in multi-core processors
US7966511B2 (en) * 2004-07-27 2011-06-21 Intel Corporation Power management coordination in multi-core processors
US7664970B2 (en) * 2005-12-30 2010-02-16 Intel Corporation Method and apparatus for a zero voltage processor sleep state
US7739531B1 (en) 2005-03-04 2010-06-15 Nvidia Corporation Dynamic voltage scaling
US20070094435A1 (en) * 2005-10-25 2007-04-26 Fry Walter G Computer docking system and method
US7350010B2 (en) * 2005-10-28 2008-03-25 Hewlett-Packard Development Company, L.P. Method and an apparatus for switching root cells for a computer system without requiring the computer system to be re-booted
KR100806284B1 (ko) * 2005-12-08 2008-02-22 한국전자통신연구원 동적 전압 스케일링을 적용한 고효율 프로세서
TW200825705A (en) * 2006-04-26 2008-06-16 Nxp Bv Method and system for power-state transition controllers
US7747881B2 (en) * 2006-08-14 2010-06-29 Globalfoundries Inc. System and method for limiting processor performance
US7536570B2 (en) * 2006-10-02 2009-05-19 Silicon Laboratories Inc. Microcontroller unit (MCU) with suspend mode
US9134782B2 (en) 2007-05-07 2015-09-15 Nvidia Corporation Maintaining optimum voltage supply to match performance of an integrated circuit
US8065537B2 (en) * 2007-06-12 2011-11-22 Hewlett-Packard Development Company, L.P. Adjusting cap settings of electronic devices according to measured workloads
US7895421B2 (en) 2007-07-12 2011-02-22 Globalfoundries Inc. Mechanism for using performance counters to identify reasons and delay times for instructions that are stalled during retirement
KR101429674B1 (ko) 2007-09-11 2014-08-13 삼성전자주식회사 시스템 온 칩에서 전력 소모를 감소시키기 위한 장치 및방법
US8166326B2 (en) * 2007-11-08 2012-04-24 International Business Machines Corporation Managing power consumption in a computer
US20090132842A1 (en) * 2007-11-15 2009-05-21 International Business Machines Corporation Managing Computer Power Consumption In A Computer Equipment Rack
US8041521B2 (en) * 2007-11-28 2011-10-18 International Business Machines Corporation Estimating power consumption of computing components configured in a computing system
US8370663B2 (en) 2008-02-11 2013-02-05 Nvidia Corporation Power management with dynamic frequency adjustments
US8078901B1 (en) 2008-06-16 2011-12-13 Western Digital Technologies, Inc. Method for increasing a processor operating frequency when other subsystem demands are low
US8307220B2 (en) 2008-06-25 2012-11-06 International Business Machines Corporation Managing power consumption of a computer
US8103884B2 (en) * 2008-06-25 2012-01-24 International Business Machines Corporation Managing power consumption of a computer
US8255010B2 (en) * 2008-09-17 2012-08-28 Qualcomm Incorporated Methods and systems for state-driven power savings for WiMAX
US8041976B2 (en) * 2008-10-01 2011-10-18 International Business Machines Corporation Power management for clusters of computers
US8514215B2 (en) 2008-11-12 2013-08-20 International Business Machines Corporation Dynamically managing power consumption of a computer with graphics adapter configurations
US9082419B1 (en) 2009-06-08 2015-07-14 Western Digitial Technologies, Inc. Disk drive configuring power mode of disk drive relative to servo gate
US8239697B2 (en) * 2009-10-30 2012-08-07 Dell Products L.P. Processor performance state control system
US20110145612A1 (en) 2009-12-16 2011-06-16 International Business Machines Corporation Method and System to Determine and Optimize Energy Consumption of Computer Systems
US9256265B2 (en) 2009-12-30 2016-02-09 Nvidia Corporation Method and system for artificially and dynamically limiting the framerate of a graphics processing unit
US9830889B2 (en) 2009-12-31 2017-11-28 Nvidia Corporation Methods and system for artifically and dynamically limiting the display resolution of an application
US8352759B2 (en) 2010-01-11 2013-01-08 Qualcomm Incorporated System and method of monitoring a central processing unit in real time
US8489906B2 (en) 2010-05-25 2013-07-16 Freescale Semiconductor, Inc. Data processor having multiple low power modes
US8839006B2 (en) 2010-05-28 2014-09-16 Nvidia Corporation Power consumption reduction systems and methods
WO2012030329A1 (en) * 2010-08-31 2012-03-08 Integrated Device Technology, Inc. Systems, apparatuses and methods for dynamic voltage and frequency control of components used in a computer system
US8732495B2 (en) 2010-08-31 2014-05-20 Integrated Device Technology, Inc. Systems, apparatuses and methods for dynamic voltage and frequency control of components used in a computer system
KR20120030779A (ko) * 2010-09-20 2012-03-29 삼성전자주식회사 저장 장치의 동작 모드 제어 방법, 이를 적용한 저장 장치, 컴퓨터 시스템 및 저장매체
US8710916B2 (en) 2011-02-03 2014-04-29 Freescale Semiconductor, Inc. Electronic circuit having shared leakage current reduction circuits
US8537625B2 (en) 2011-03-10 2013-09-17 Freescale Semiconductor, Inc. Memory voltage regulator with leakage current voltage control
US9035629B2 (en) 2011-04-29 2015-05-19 Freescale Semiconductor, Inc. Voltage regulator with different inverting gain stages
TWI557546B (zh) * 2012-01-11 2016-11-11 技嘉科技股份有限公司 一體式電腦及其電源管理方法
KR20130087853A (ko) * 2012-01-30 2013-08-07 삼성전자주식회사 파워 컨트롤 시스템 및 그 동작 방법
US20140122916A1 (en) * 2012-10-31 2014-05-01 Guadalupe J. Garcia Reducing the overhead associated with frequency changes in processors
US9218044B2 (en) 2012-11-27 2015-12-22 International Business Machines Corporation Computing system frequency target monitor
US9323300B2 (en) 2012-11-27 2016-04-26 International Business Machines Corporation Computing system voltage control
US9348402B2 (en) 2013-02-19 2016-05-24 Qualcomm Incorporated Multiple critical paths having different threshold voltages in a single processor core
US20140281622A1 (en) * 2013-03-15 2014-09-18 Mahesh Wagh Method, apparatus, and system for improving resume times for root ports and root port integrated endpoints
US9195293B1 (en) 2013-05-03 2015-11-24 Western Digital Technologies, Inc. User controlled data storage device power and performance settings
US8884683B1 (en) * 2013-07-08 2014-11-11 Samsung Electronics Co., Ltd. Semiconductor integrated circuit and operating method of semiconductor integrated circuit
US20150241944A1 (en) 2014-02-25 2015-08-27 International Business Machines Corporation Distributed power management with performance and power boundaries
US9746909B2 (en) 2014-02-25 2017-08-29 International Business Machines Corporation Computer program product and a node implementing power management by associated power management controllers based on distributed node power consumption and priority data
US10359833B2 (en) 2016-06-20 2019-07-23 Qualcomm Incorporated Active-core-based performance boost
US10290289B2 (en) * 2017-04-01 2019-05-14 Intel Corporation Adaptive multibit bus for energy optimization
US11537375B2 (en) * 2019-08-23 2022-12-27 Intel Corporation Digitally coordinated dynamically adaptable clock and voltage supply apparatus and method
US11476722B2 (en) 2020-04-30 2022-10-18 Nucurrent, Inc. Precision power level control for extended range wireless power transfer
US11239709B2 (en) 2020-04-30 2022-02-01 Nucurrent, Inc. Operating frequency based power level altering in extended range wireless power transmitters
US11482890B2 (en) 2020-04-30 2022-10-25 Nucurrent, Inc. Surface mountable wireless power transmitter for transmission at extended range
US11757311B2 (en) 2020-12-23 2023-09-12 Nucurrent, Inc. Wireless power transmitters and associated base stations for transmitting power at extended separation distances
US11637459B2 (en) 2020-12-23 2023-04-25 Nucurrent, Inc. Wireless power transmitters for transmitting power at extended separation distances utilizing T-Core shielding
US11476711B2 (en) 2020-12-23 2022-10-18 Nucurrent, Inc. Wireless power transmitters and associated base stations for through-structure charging
US11387684B1 (en) 2020-12-23 2022-07-12 Nucurrent, Inc. Wireless power transmitters and associated base stations for transmitting power at extended separation distances
US11387674B1 (en) 2020-12-23 2022-07-12 Nucurrent, Inc. Wireless power transmitters for transmitting power at extended separation distances utilizing concave shielding
US11482891B1 (en) 2021-04-20 2022-10-25 Nucurrent, Inc. Timing verification in precision power level control systems for wireless power transmission
US11942799B2 (en) 2021-04-30 2024-03-26 Nucurrent, Inc. False notification suppression in wireless power transfer system
US11791667B2 (en) * 2021-04-30 2023-10-17 Nucurrent, Inc. Power capability detection for wireless power transmission based on receiver power request
US11539247B2 (en) 2021-04-30 2022-12-27 Nucurrent, Inc. Power capability detection in precision power level control systems for wireless power transmission
US11532956B2 (en) 2021-04-30 2022-12-20 Nucurrent, Inc. Power capability detection with verification load in power level control systems for wireless power transmission
US11967830B2 (en) 2021-10-12 2024-04-23 Nucurrent, Inc. Wireless power transmitters for transmitting power at extended separation distances with magnetic connectors
US11637448B1 (en) 2021-10-12 2023-04-25 Nucurrent, Inc. Wireless power transmitter with removable magnetic connector panel for vehicular use

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US562412A (en) * 1896-06-23 Thomas george mcewen
US5153535A (en) 1989-06-30 1992-10-06 Poget Computer Corporation Power supply and oscillator for a computer system providing automatic selection of supply voltage and frequency
US5021679A (en) 1989-06-30 1991-06-04 Poqet Computer Corporation Power supply and oscillator for a computer system providing automatic selection of supply voltage and frequency
US5175706A (en) 1989-12-07 1992-12-29 Sgs-Thomson Microelectronics S.A. Programming voltage generator circuit for programmable memory
US5752011A (en) 1994-06-20 1998-05-12 Thomas; C. Douglas Method and system for controlling a processor's clock frequency in accordance with the processor's temperature
US5457407A (en) 1994-07-06 1995-10-10 Sony Electronics Inc. Binary weighted reference circuit for a variable impedance output buffer
US5734585A (en) 1994-11-07 1998-03-31 Norand Corporation Method and apparatus for sequencing power delivery in mixed supply computer systems
US6035407A (en) 1995-08-14 2000-03-07 Compaq Computer Corporation Accomodating components
US5787294A (en) 1995-10-13 1998-07-28 Vlsi Technology, Inc. System for reducing the power consumption of a computer system and method therefor
US5760636A (en) * 1996-06-28 1998-06-02 Intel Corporation Adjusting clock frequency and voltage supplied to a processor in a computer system
JPH1111565A (ja) 1997-06-24 1999-01-19 Nisshin:Kk カバー
JP3541623B2 (ja) * 1997-06-27 2004-07-14 松下電器産業株式会社 データ処理装置
JPH11161385A (ja) 1997-11-28 1999-06-18 Toshiba Corp コンピュータシステムおよびそのシステムステート制御方法
US6040845A (en) 1997-12-22 2000-03-21 Compaq Computer Corp. Device and method for reducing power consumption within an accelerated graphics port target
US6085330A (en) 1998-04-07 2000-07-04 Advanced Micro Devices, Inc. Control circuit for switching a processor between multiple low power states to allow cache snoops
US6460106B1 (en) 1998-10-20 2002-10-01 Compaq Information Technologies Group, L.P. Bus bridge for hot docking in a portable computer system
US6118306A (en) * 1998-12-03 2000-09-12 Intel Corporation Changing clock frequency
US6311281B1 (en) * 1999-03-02 2001-10-30 Edwin H. Taylor Apparatus and method for changing processor clock ratio settings
US6564329B1 (en) 1999-03-16 2003-05-13 Linkup Systems Corporation System and method for dynamic clock generation
US6418535B1 (en) 1999-04-28 2002-07-09 International Business Machines Corporation Bi-level power saver method for portable or laptop computer
US6425086B1 (en) * 1999-04-30 2002-07-23 Intel Corporation Method and apparatus for dynamic power control of a low power processor
US6941480B1 (en) * 2000-09-30 2005-09-06 Intel Corporation Method and apparatus for transitioning a processor state from a first performance mode to a second performance mode
US6715089B2 (en) 2001-01-22 2004-03-30 Ati International Srl Reducing power consumption by estimating engine load and reducing engine clock speed

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI399639B (zh) * 2007-01-10 2013-06-21 Ibm 用於資訊處理系統內處理器中功率調節的方法及裝置
TWI463397B (zh) * 2010-04-01 2014-12-01 Intel Corp 用於中斷功率管理之方法與裝置

Also Published As

Publication number Publication date
DE60116650D1 (de) 2006-04-06
KR100518376B1 (ko) 2005-10-05
KR20030041142A (ko) 2003-05-23
EP1325402B1 (en) 2006-01-11
US20020083356A1 (en) 2002-06-27
EP1325402A2 (en) 2003-07-09
US7155621B2 (en) 2006-12-26
DE60116650T2 (de) 2006-07-27
US6941480B1 (en) 2005-09-06
WO2002029535A3 (en) 2003-03-27
WO2002029535A2 (en) 2002-04-11
ATE315803T1 (de) 2006-02-15
AU2001293141A1 (en) 2002-04-15

Similar Documents

Publication Publication Date Title
TW539939B (en) Method and apparatus to enhance processor power management
TWI506559B (zh) 可動態和選擇性停用核心以及重新設定之多核心微處理器及其方法
TWI484329B (zh) 動態核心切換
JP4515093B2 (ja) Cpuのパワーダウン方法及びそのための装置
TW573242B (en) Method and apparatus to provide deterministic power-on voltage in a system having processor-controlled voltage level
JP2003195989A (ja) コンピュータ装置、電源供給制御方法、およびプログラム
TWI570548B (zh) 包括執行指令集架構之不同部分之多個相異處理器核心之處理器
US8607080B2 (en) Optimizing voltage on a power plane using a host control unit to control a networked voltage regulation module array
US6963986B1 (en) Device enumeration current reduction
EP3759713B1 (en) Dynamic memory power management
TW200422819A (en) Method and apparatus for controlling a data processing system during debug
JP2005235223A (ja) ダイナミック電圧スケーリングによる低消費電力集積回路装置
JP5885881B2 (ja) コンピューティングデバイスにおける電源オフ状態の実施
TW505860B (en) Portable computer system and control method thereof
BR112017007876B1 (pt) Sistema de processamento de processador múltiplo, aparelho, método de comutação de uma pluralidade de processadores entre um modo de processamento múltiplo simétrico (smp) e um modo de processamento múltiplo assimétrico (asmp), e método de processamento em um sistema de processador múltiplo que tem uma pluralidade de processadores
US11625084B2 (en) Method of optimizing device power and efficiency based on host-controlled hints prior to low-power entry for blocks and components on a PCI express device
TWI553549B (zh) 包括多個不同處理器核心之處理器
CN103197933A (zh) 计算机及其快速启动方法
CN102141920A (zh) 一种动态配置C-State方法和通信设备
CN110096224B (zh) 存储器子系统中的功率控制
TWI502333B (zh) 用於節省功率和節省面積計算的異構性多處理器設計
JP3769541B2 (ja) コンピュータ装置、miniPCIカード、自動電源オン回路、および自動立ち上げ方法
JP5764114B2 (ja) 携帯式コンピュータを省電力状態からレジュームさせる方法、パワー・ステートの制御方法および携帯式コンピュータ
TW201025023A (en) Mother-board with power saving expansion slot and control method thereof
TW527538B (en) Adapting system for access control mode of DRAM module slot

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees