TW493079B - Checking alignment manner of printed circuit board - Google Patents

Checking alignment manner of printed circuit board Download PDF

Info

Publication number
TW493079B
TW493079B TW089119425A TW89119425A TW493079B TW 493079 B TW493079 B TW 493079B TW 089119425 A TW089119425 A TW 089119425A TW 89119425 A TW89119425 A TW 89119425A TW 493079 B TW493079 B TW 493079B
Authority
TW
Taiwan
Prior art keywords
blank
substrate
circuit board
wires
scope
Prior art date
Application number
TW089119425A
Other languages
English (en)
Inventor
Jian-You Hung
Original Assignee
Hannstar Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hannstar Display Corp filed Critical Hannstar Display Corp
Priority to TW089119425A priority Critical patent/TW493079B/zh
Priority to US09/912,839 priority patent/US6458608B1/en
Application granted granted Critical
Publication of TW493079B publication Critical patent/TW493079B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0268Marks, test patterns or identification means for electrical inspection or testing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09781Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/16Inspection; Monitoring; Aligning
    • H05K2203/166Alignment or registration; Control of registration

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
  • Liquid Crystal (AREA)

Description

493079 五、發明說明(1) 5 - 1發明領域: 本發明係有關於一種印刷電路板的對位檢查方法,特 別是有關於一種在液晶顯示器中印刷電路板的對位檢查方 法0 5-2發明背景: 液晶顯示器應用在電子設備上已有近二十年的歷史, 隨著技術不斷的提昇,液晶顯示器的顯示功能有明顯的進 步,尤其本身具有輕巧、薄型化、低耗電的特長,創造出 許多影像管無法替代的新市場。近年來液晶顯示器更是朝 著大尺寸、高晝質的目標前進。 昔知液晶顯示器面板和驅動積體電路(I C)之裝構方 式是使用晶片黏著板(ch i ρ οn b〇 a r d,C 0 B)技術,是將 積體電路之晶片以含銀的環氧樹脂膠直接貼合在黏著在電 路板上,並經由引腳之打線後再加以適當抗垂流性的環氧 樹脂或碎烧樹脂將晶片黏者板區予以密封。隨後以軟板( flexible printed circuit,FPC)將電路板與顯示器面板 連接起來。目前液晶顯示器面板和驅動積體電路(I C)之裝 構方式則多使用捲帶自動結合(tape automated bonding ,TAB )技術,採聚氬醯胺之捲帶及所附銅箔蝕成的内外引
第4頁 493079 五、發明說明(2) 腳當成載體,讓晶片先黏著在其上,之後液晶顯示器面板 和印刷電路板再進行結合而完成組裝,如此可節省積體電 路事先封裝的成本。無論使用何種構裝方式,在液晶顯示 器面板和印刷電路板結合後都要進行組裝測試,若顯示器 面板面板無法動作,則必須找出問題所在,因此雜定對位 是否正確是很重要的課題。 目前使用捲帶自動結合技術在進行接合時,檢查捲帶 與顯示器基板或是捲帶與印刷電路板的對位是否正確的方 法有兩種。第一種方式是以外引腳接合(〇 u t e r 1 e a d bonding,OLB)技術將捲帶與顯示器基板結合之後用外引 腳接合測試法(0 L B t e s t e r)確認對位是否正確。然後, 再進行捲帶與印刷電路板的接合,最後再進行產品動作的 測試。但是由於液晶顯示器的晝質品質不斷提昇,晝素( p i X e 1 )相對地提高,積集度增加,所需金屬引腳間的間距 越來越小,已經不利於使用外腳接合測試法,故衍生出第 二種方式,即是在以外引腳接合捲帶與顯示器基板之後直 接進行捲帶與印刷電路板的接合,再進行最後產品動作的 測試。 第一種方法在外引腳接合測試法確認對位時,由於金 屬引腳間的間距過小,容易對位不準,導致增加判定上的 困難,且在捲帶與印刷電路板的接合之後仍需再次判定是 否對位準確。第二種方式在捲帶與顯示器基板和捲帶與印
第5頁 493079 五、發明說明(3) 刷電路板的接合後才進行測試,若測試發現失效時,無法 有效判定是印刷電路板的問題5或是捲帶和顯不為基板對 位問題,亦或是捲帶和印刷電路板間的對位問題。若是顯 示器基板或印刷電路板對位有問題時需要用顯微鏡或放大 鏡仔細確定問題點,相當費時。而且若是兩個以上捲帶對 位有問題且前一個捲帶影響到傳送給下一級捲帶的訊號時 ,並無法判定之後的捲帶對位是否有問題。 上述兩種對位檢查的方式多使用人工以放大鏡檢查接 合情形或是以自動電子攝影裝置進行對位檢查再輔以訊號 測試,費時費工又無法快速地找出對位缺陷的所在位置。 對於液晶顯示器量產的生產流程是相當不利的,如何找出 簡單快速又不影響製程的對位檢查方法是一相當迫切的需 求。 參照第一圖,此為液晶顯示器使用昔知捲帶自動結合 技術以多數個捲帶1 2 0接合一顯示器基板1 0 0和一印刷電路 板1 3 0的示意圖。此顯示器基板1 0 0係至少包含以下的材料 。玻璃基板,用來提供顯示圖案及線路。間隙球,用來控 制上下玻璃基板灌注液晶所需間隙。液晶,用來控制所需 之光學特性提供顯示效果。偏光膜,用來控制光線之偏振 方向並提供需要的顯示特性。配向層,用來控制液晶之排 列方向並提供不同液晶顯示器結構所需之預傾腳( p r e t i 11 a n g 1 e )。彩色滤光片,用來使液晶顯示器色彩化
第6頁 493079 五、發明說明(4) ^~______ 。任一捲帶1 20的兩端分別對準連接 電路板1 3 0。 ·、/、為基板1 0 0和印刷 目前的技術要找出哪一個捲帶接合 大鏡以人工找出對位不良的捲帶,兩士 =良’須靠放 為昂貴,而若是兩個以上捲帶對位有$ :間較長且花費較 響到傳送給下一級的訊號時,並無法判,且前一個捲帶影 是否有問題。顯示器無法動作時更益 ^之後的捲帶對位 成的或者是因為印刷電路板不良所^成的j斷是對位不良造 5 - 3發明目的及概述: 鑒於上述之發明背景中,僂 T T 1寻統的印刷Φ狄_!, 方法所產生的諸多缺點,本發明的主要目^路巧對位檢查 的方法進行對位檢查,並找出對位不良、在提供一簡單 了能在原有製程中有效及快速的進行^立=方。本方法除 化傳統的對位檢查方式。 ’ 檢查外,並可簡 以此檢查線路來^ 本發明的另一目的是將原本在 的空白導線加以連接成一檢查線路 對位是否正確。 493079 五、發明說明(5) ~ 以上連接捲帶的對位,並可快速釐清發生問題的對仅位置 本發明的又一目的是本發明的方法完全使用 有的設備及技術,且簡化傳統的對位檢查方式,^纟=中= 程的人力、時間及節省成本。 ,短臬 根據以 對位檢查的 表面上係包 線係連接於 ’此印刷電 且此等電路 的 連接邊 基板空白導 數個捲帶將 的表面上係 導線係分別 捲帶空白導 白導線並且 等電路板空 路板空白導 。最後,對 上所述 方法。 含複數 基板的 路板的 板空白 界,及 線。下 印刷電 包含複 連接於 線係對 對準接 白導線 線與此 此迴路 之目的, 本方法至 個基板空 一連接邊 表面上係 導線係連 每一電路 —步)進 路板與基 數個捲帶 每一捲帶 應於每一 合。然後 ’使全部 等捲帶空 進行一迴 +散明提供了 一種印 一基板, 少包括提供 白導線,並 界。接著, 包含複數個 接於印刷電 板空白導線 行一捲帶自 板接合起來 空白導線, 相應的兩側 基板空白導 ’連接此等 的此等基板 白導線連接 路檢測。 刷電路板 此基板的 且此等基板空白導 刷電路板 白導線, 提供一印 電路板空 路板與基 分別相對應於每一 動接合程序,以複 。其中,此等捲帶 並且每一捲帶空白 連接端,並且每一 線及每一電路板空 基板空白導線和此 空白導線和此等電 在一起形成一迴路 板相對應
493079
本發明 技術領域中 明以一較佳 士應有的舌忍 些一般的替 明的一些實 ,本發明還 圍不受限定 本發明 技術接合後 有的一些空 檢查。 的對位 ,並可 貫施例 知是許 換無疑 施例會 可以廣 ’及其 是在液 ’將液 白導線 利用許多不同的工當m多組裝轾八 來說明本發明方,材料製作,當本ς 多的步驟可以改變;^材=知此領織的又 地亦不脫離本於^才料也可替換,t 詳細描述如下1的^神及範嘴。束, =在其他的實施例施:了::福塊外 之後的專利範圍為準/丁 |發明的範 =示器面板與印 日日顯示器面板、印 板以捲帶轾合 加以連接形成一;:板和捲帶上$ “迴路用來作為對: 參照第二圖,此為 ^ 一液晶顯示 合技術以複數個捲帶20與一印刷雷=土板1 0以捲帶自動結 此顯示器基板1〇係至少包含以下1:; 30接f的示意圖。 的材料。複數個外引胳ρ Γ outer lead bonding’ OLB)的破螭基板,用來提供顯示^ 案及線路。一間隙球,用來控制上下玻璃基板灌注液晶; 需之間隙。一液晶,用來控制所需之光學特性並提供顯示 效果。一偏光膜,用來控制光線之偏振方向並提供需要^
五、發明說明(7) 顯示特性。一配向層,用來拎 同液晶顯示器結構所需之預^ 色濾光片,用來使液晶顯示器 制液晶之排列方向並提供不 角(pretilt angle)。 一彩 色彩化。 顯 表面上 是作為 dummy 接在顯 3 0上也 而剩 稱 垂 為電 直的 邊界 若是 上增加 白導線 個捲帶 1 2和電 接 示器基 ,除了 預備線 lines: 示器基 有非常 餘的導 路板空 連接在 上。捲 設計時 數條導 2 2係連 空白導 路板空 板10上 提供給 或不具 >。這些 板1 0的 多的導 線通常 白導線 印刷電 帶2 0上 並無預 線,在 接於每 線2 2的 白導線 有非常多 特定的電 意義的, 基板空白 一連接邊 線在其上 也是作為 Μ。這些 路板3 0與 除了驅動 留這些導 此稱為捲 一捲帶相 兩端是相 32〇 的外引腳(OLB) 路功能外,其餘 在此稱為基板空 導線1 2係獨立 界上。此外,在 提供給定的電子 預備線或不具意 電路板空白導線 顯示器基板1 0相 I C外亦是有許多 線’以目前技術 帶空白導線2 2。 應的兩側連接端 對應於每一個基板空白導線 導線分佈在 的導線通常 白導線1 2 ( 且垂直的連 印刷電路板 元件或電路 義的,在此 3 2係獨立且 對應的一連 剩餘的導線 很容易在其 這些捲帶空 ,並且每一 因此,當進行線路設計時定義出各個模組間欲連接位 空=同時使捲帶空白導線22,基板空白導線12和電路板 ^ JRI V線3 2三者相對應。當顯示器基板1 〇,捲帶2 〇,以及 包路板3 0三者結合對位正確時,捲帶空白導線2 2會將
第10頁 五、發明說明(8) ^板空白導線1 2和電路板空白 ”、 即為短路(s h 〇 r t)線路。 =及印刷電路板3 0對位不良時 綠基板空白導線1 2和電路板空 7即為開路(open)線路。 導線3 2連接起來成一連續導 若顯示器基板1 0,捲帶2 0, ’則捲帶空白導線2 2無法對 白導線3 2,而形成不連續導 參知、第三圖,接下來慨 和電路板空白導線M、車垃Λ、捲V空白導線22,空白導線1 2 加以連接,並串讲 成的各個連續導線利用連接線3 3 連接程序就可以達成。告^ _王個迴路,只要藉由簡單的 刷電路板30三者結合對二基板10,捲帶20,以及印 板空白導線12和電路板*捲帶空白導線22會將基 ,而在由簡單的連接程^ V線32連接起來成一連續導線 路。接著進行迴路檢;,二2這些連續導線形成一整個迴 試,若通電測試是短路(、測試點3 4和測試點3 6兩點測 測試是開路(0pen)時,s ou)時’則對位正確。若通電 個測試點可以是對個別捲^對位不良。迴路檢測所選的兩 帶作對位測試。更仔細的二,對位測試,也可以對多個捲 檢查,或是對印刷電路叔^針對顯不為面板和捲帶作對位 和捲帶作對位檢查。
以往的對位檢查方式,#义 一級捲帶的訊號時,並^法一個捲帶影響到傳送給下 題。而本發明的方法進^垴故f之後的捲帶對位是否有問 以對整個迴路作測試外,^路杈測的通電測試時,除了可 可以針對一個捲帶作通電測試
第11頁 493079 五、發明說明(9) 。因此,當整個迴路檢測異常也就是開路時,只要任選兩 個側試點加以測試,可逐步地找出對位異常的捲帶位置, 甚至當迴路檢測正常時亦可以釐清液晶顯示器的動作異常 是來自於印刷電路板的異常而非對位不良。 本方法所需的只要將導線連接起來以及進行通路測試 ,這兩個步驟在原本的液晶顯示器製程中都是已有的程序 ,只須猶加變化即可運用在對位檢查。因此,並不用增加 額外的程序,而且更進一步整合簡化了原有的程序。 以上所述僅為本發明之較佳實施例而已,並非用以限 定本發明之申請專利範圍;凡其它未脫離本發明所揭示之 精神下所完成之等效改變或修飾,均應包含在下述之申請 專利範圍内。
第12頁 493079 圖式簡單說明 第一圖昔知液晶顯示器使用捲帶自動緒合技術接合顯 不裔基板和印刷電路板的不意圖 第二圖係根據本發明方法所揭露對位檢查方法的示意 圖。 第三圖係根據本發明方法所揭露對位檢查方法的示意 圖。 主要部分之代表符號: 10基板 1 2基板空白導線 2 0捲帶 2 2捲帶空白導線 3 0印刷電路板 3 2電路板空白導線 3 3連接線 3 4測試點 3 6測試點 1 0 0液晶顯不裔面板 12 0捲帶 1 3 0印刷電路板
第13頁

Claims (1)

  1. 493079 六、申請專利範圍 -^- 1 · 一種印刷電路板對位檢查的方法,該方法至少包括: 提供一基板,該基板的表面上係包含複數個基板空白 導線(diinuny lines),並且該等基板空白導線係連接於該 基板的一連接邊界; 提供一印刷電路板,該印刷電路板的表面上係包含複 數個電路板空白導線,且該等電路板空白導線係連接於該 印刷電路板與該基板相對應的一連接邊界,及每一該電路 板空白導線分別相對應於每一該基板空白導線; 進行一捲帶自動接合(tape automated bonding)程 序’以複數個捲帶將該印刷電路板與該基材接合起來,其 中該等捲帶的表面上係包含複數個捲帶空白導線,並且每 一 f捲帶空白導線係分別連接於每一該捲帶相應的兩側連 ,鳊’並且每一該捲帶空白導線係對應於每一該基板空白 導線及每一該電路板空白導線並且對準接合; 部的ί ί ΐ f基板空白導線和該等電路板空白導線,使全 六占=荨土板空白導線和該等電路板空白導線與該等捲帶 工白‘線形成一迴路;以及 對該迴路進行一迴路檢測。 ^如申請專利範圍第丨項之方法,其中上述之基板係 液晶顯示器面板。 如申清專利範圍第!項之方法,其中上述之複數個捲 係至少為一個捲帶。
    第14頁 493079 六、申請專利範圍 4. 如申請專利範圍第1項之方法,其中上述每一該捲帶表 面上的該等捲帶空白導線係至少為一個捲帶空白導線。 5. 如申請專利範圍第1項之方法,係使用一連接方式以數 個連接線連接上述該等基板空白導線和該等電路板空白導 線。 6. 如申請專利範圍第1項之方法,其中上述之迴路檢測係 包含在該迴路中對至少通過一個該等捲帶的部分該迴路作 一通電測試。 7. 如申請專利範圍第6項之方法,其中上述之通電測試為 一短路(s h 〇 r t)則表示對位正碟。 8. 如申請專利範圍第6項之方法,其中上述之通電測試為 一開路(open)則表示對位不良。 9. 如申請專利範圍第1項之方法,其中上述之迴路檢測係 包含在該迴路中對通過兩個以上該等捲帶的整個該迴路作 一通電測試。 1 0 .如申請專利範圍第9項之方法,其中上述之通電測試為 一短路(s h 〇 r t)則表示對位正確。
    第15頁 六 、申請專利範圍 丄1門如A請專利範圍 '第9項之方法,#中上14之通電測試為 開路(open)則表示對位不良。 1 2 · 一種在 方法’該方 提供一 包含複數個 空白導線係 提供一 數個電路板 印刷電路板 板空白導線 進行一 :,以複數 '該等捲帶 -該捲帶空 接端,並且 導線及每一 連接該 部的該等基 空白導線形 對該迴 液 法至少 液晶顯 基板空 連接於 印刷電 空白導 與該基 分別相 捲帶自 個捲帶 的表面 白導線 每〜該 該電路 等基板 板窆白 成〜迴 路%行 顯示器 包括: 示器面 白導線 该基板 路板,線,且 板相對 對應於 動接合 將該印 上係包 係分別 捲帶空 板空白 空白導 導線和 路;以 一迴路 製造中印刷電路板對位檢查的 板為一基板,該基 (dummy lines), 的一連接邊界; 該印刷電路板的表 該等電路板空白導 應的一連接邊界, 每一該基板空白導 (tape automatec 刷電路板與該基材 含複數個捲帶空白 連接於每一該捲帶 白導線係對應於每 導線迷且對準接合 、線和誘等電路板空 該等電路板空白導 及 檢;則。 板的表面上係 並且該等基板 面上係包含複 線係連接於該 及每一該電路 線; [bonding)程 接合起來,其 導線,並且每 相應的兩側連 一該基板空白 y 白導線,使全 線與該等捲帶
    493079 六、申請專利範圍 1 3.如申請專利範圍第1 2項之方法,其中上述之複數個捲 帶係至少為一個捲帶。 1 4.如申請專利範圍第1 2項之方法,其中上述每一該捲帶 表面上的該等捲帶空白導線係至少為一個捲帶空白導線。 1 5.如申請專利範圍第1 2項之方法,係使用一連焊接方式 以數個連接線連接上述該等基板空白導線和該等電路板空 白導線。 1 6.如申請專利範圍第1 2項之方法,其中上述之迴路檢測 係包含在該迴路中對至少通過一個該等捲帶的部分該迴路 作一通電測試。 1 7.如申請專利範圍第1 6項之方法,其中上述之通電測試 為一短路(s h 〇 r t)則表示對位正確。 1 8.如申請專利範圍第1 6項之方法,其中上述之通電測試 為一開路(open)則表示對位不良。 1 9.如申請專利範圍第1 2項之方法,其中上述之迴路檢測 係包含在該迴路中對通過兩個以上的該等捲帶的整個該迴 路作一通電測試。
    第17頁 493079 六、申請專利範圍 20·如申請專利範圍第1 9項之方法,其中上述之通電測 為一短路(s h 〇 r t)則表示對位正確。 ^ 21·如申請專利範圍第19項之方法,其中上述之通電測 為一開路(〇 p e η)則表示對位不良。' 2 2 · —種在一液晶顯示器製造中一印刷電路板對位檢查的 方法,該方法至少包括: —' 提供一液晶顯示器面板為一基板’該基板的表面上係 包含複數個基板空白導線(dummy 1 ines),並且該等基板 空白導線係連接於該基板的一連接邊界; 數彳固ί供#一印刷電路板,該印刷電路板的表面上係包含複 印咧2路板空白導線,且該等電路板空白導線係連接於該 杈突電路板與該基板相對應的一連接邊界,及每一該電路 白導線分別相對應於每一該基板空白導線; 摩,电行一捲帶自動接合(tape automated bonding)程 中蟑^複數個捲帶將該印刷電路板與該基材接合起來’其 〜^等捲帶的表面上係包含複數個捲帶空白導線,並且每 槔ΐ掩帶空白導線係分別連接於每一該捲帶相應的兩側連 導% 並且每—該捲帶空白導線係對應於每一該基板空白 戈每一該電路板空白導線並且對準接合; 和蟑^仃一連接程序以數個連接線連接該等基板空白導線 緣電趿兒路板空白導線,使全部的該等基板空白導線和該 板空白導線與戎專捲帶空白導線形成一迴路;以及
    493079 六、申請專利範圍 對該迴路進行一迴路檢測,該迴路檢測係包含在該迴 路中對通過兩個以上該等捲帶的該迴路作一通電測試。 2 3 .如申請專利範圍第2 2項之方法,其中上述之其中上述 之複數個捲帶係至少為一個捲帶。 2 4 .如申請專利範圍第2 2項之方法,其中上述之其中上述 每一該捲帶表面上的該等捲帶空白導線係至少為一個捲帶 空白導線。 2 5 .如申請專利範圍第2 2項之方法,其中上述之其中上述 之通電測試為一短路(s h 〇 r t)則表示對位正確。 第( 圍路 範開 利一 專為 請試 申測 如帝®? .通 6 2 之 2 2項之方法,其中上述之其中上述 open)則表示對位不良。 2 7 .如申請專利範圍第2 2項之方法,其中上述之迴路檢測 亦係包含在該迴路中對通過一個該等捲帶的部分該迴路作 一通電測試。 2 8 ·如申請專利範圍第2 7項之方法,其中上述之通電測試 為一短路(s h 〇 r t)則表示對位正確。 2 9 ·如申請專利範圍第2 7項之方法,其中上述之其中上述
    第19頁 493079 六、申請專利範圍 之通電測試為一開路(〇Pen)則表示對位不良。 3 〇 · —種印刷電路板對位檢查的裝置,該裝置至少包括: 一基板’該基板的表面上係包含複數個基板空白導線 (duinm y 1 i n e s),並且該等基板空白導線係連接於該基板 的一連接邊界; 一印刷電路板,該印刷 電路板空白導線,且該等電 電路板與該基板相對應的一 白導線分別相對應於每^一該 複數個捲帶,係用以將 來,其中該等捲帶的表面上 並且每一該捲帶空白導線係 兩側連接端,並且每一該捲 板空白導線及每一該電路板 該等基板空白導線和該等電 基板空白導線和該等電路板 形成一迴路並對該迴路進行 電路板的表面上係包含複數個 路板空白導線係連接於該印刷 連接邊界,及每一該電路板空 基板空白導線;以及 該印刷電路板與該基材接合起 係包含複數個捲帶空白導線, 分別連接於每一該捲帶相應的 帶空白導線係對應於每一該基 空白導線並且對準接合,連接 路板空白導線,使全部的該等 空白導線與該等捲帶空白導線 一迴路檢測。
    3 1 ·如申請專利範圍第3 〇項之裝置 一液晶顯示器面板。 其中上述之基板係為
    其中上述之複數個捲 3 2 ·如中請專利範圍第3 0項之裝置 帶係至少為一個捲帶。 &
    第20頁 493079 六、申請專利範圍 3 3 .如申請專利範圍第3 0項之裝置,其中上述每一該捲帶 表面上的該等捲帶空白導線係至少為一個捲帶空白導線。 3 4.如申請專利範圍第3 0項之裝置,係使用一連接方式以 數個連接線連接上述該等基板空白導線和該等電路板空白 導線。 3 5 .如申請專利範圍第3 0項之裝置,其中上述之迴路檢測 係包含在該迴路中對至少通過一個該等捲帶的部分該迴路 作一通電測試。 3 6 .如申請專利範圍第3 5項之裝置,其中上述之通電測試 為一短路(s h 〇 r t)則表示對位正確。 3 7 .如申請專利範圍第3 5項之裝置,其中上述之通電測試 為一開路(open)則表示對位不良。 3 8 .如申請專利範圍第3 0項之裝置,其中上述之迴路檢測 係包含在該迴路中對通過兩個以上該等捲帶的整個該迴路 作一通電測試。 3 9 .如申請專利範圍第3 8項之裝置,其中上述之通電測試 為一短路(s h 〇 r t)則表示對位正媒。
    第21頁 493079
    第22頁
TW089119425A 2000-09-21 2000-09-21 Checking alignment manner of printed circuit board TW493079B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW089119425A TW493079B (en) 2000-09-21 2000-09-21 Checking alignment manner of printed circuit board
US09/912,839 US6458608B1 (en) 2000-09-21 2001-07-25 Alignment check method on printed circuit board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW089119425A TW493079B (en) 2000-09-21 2000-09-21 Checking alignment manner of printed circuit board

Publications (1)

Publication Number Publication Date
TW493079B true TW493079B (en) 2002-07-01

Family

ID=21661250

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089119425A TW493079B (en) 2000-09-21 2000-09-21 Checking alignment manner of printed circuit board

Country Status (2)

Country Link
US (1) US6458608B1 (zh)
TW (1) TW493079B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105188281A (zh) * 2015-08-28 2015-12-23 涟水县苏杭科技有限公司 一种假双面pcb板制备方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2473104C2 (ru) * 2008-08-06 2013-01-20 Шарп Кабушики Каиша Жидкокристаллический дисплей и способ его проверки
CN103839907B (zh) 2012-11-21 2016-08-31 瀚宇彩晶股份有限公司 主动元件阵列基板及其电路堆叠结构
CN105301476B (zh) * 2015-10-14 2018-06-22 京东方科技集团股份有限公司 用于印刷电路板的信号测试装置
CN107271826B (zh) * 2016-04-06 2019-11-15 无锡华润华晶微电子有限公司 一种针对编带上器件的测试系统

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3616046C2 (de) * 1985-05-13 1996-04-25 Ricoh Kk Flüssigkristall-Anzeigevorrichtung mit einer Leiterplatte
US5709576A (en) * 1996-04-01 1998-01-20 Delco Electronics Corporation LCD connector alignment with printed wiring board
US6162064A (en) * 1997-10-27 2000-12-19 Motorola Method and apparatus for elastomer connection between a bonding shelf and a substrate
US6118081A (en) * 1998-06-29 2000-09-12 Motorola, Inc. Component to substrate connection by runners and pads

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105188281A (zh) * 2015-08-28 2015-12-23 涟水县苏杭科技有限公司 一种假双面pcb板制备方法

Also Published As

Publication number Publication date
US20020045281A1 (en) 2002-04-18
US6458608B1 (en) 2002-10-01

Similar Documents

Publication Publication Date Title
CN110444135B (zh) 一种显示装置及其检测方法和覆晶薄膜
US10616997B2 (en) Circuit board structure, binding test method and display device
US7605904B2 (en) Liquid crystal display panel having a cell test structure and method for making the same
US20080050982A1 (en) Electronic module and method of manufacturing electronic module
CN105632382A (zh) 显示装置及其检测绑定区域绑定情况的方法
US6937004B2 (en) Test mark and electronic device incorporating the same
CN104360509A (zh) 点灯测试方法及装置
TWI405989B (zh) 液晶顯示裝置之自動驗證設備及方法
US7129718B2 (en) Method and structure for measuring a bonding resistance
TW493079B (en) Checking alignment manner of printed circuit board
CN113066410B (zh) 线路检测设备及其线路检测方法
WO2021232185A1 (zh) 显示装置、显示装置的制作方法和电子设备
CN100419438C (zh) 接合阻抗测量方法与测量电路
US6714275B2 (en) Liquid crystal display apparatus method for checking the joining accuracy thereof
US6299713B1 (en) Optical radiation conducting zones and associated bonding and alignment systems
JP2012173598A (ja) 液晶表示装置
KR20110071271A (ko) 구동아이씨칩 테스트장비
KR20070120385A (ko) 어레이 기판, 이를 이용한 액정표시장치 및 어레이 기판의제조방법
CN109073695A (zh) 基板的配线路径的检查方法及检查系统
KR100954329B1 (ko) 액정 표시 장치
CN112859401B (zh) 显示基板及其检测方法、显示装置
CN109239999A (zh) 软性电路板、显示面板及显示装置
KR20100092400A (ko) 탭 아이씨 직접 컨텍 타입의 프로브 유니트
TW200947645A (en) Semiconductor chip, liquid crystal panel, liquid crystal module, connection method therefore, and connection checking method therefore
JP7363332B2 (ja) 電気光学装置、電子機器および実装状態評価方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees