TW473876B - High cell density power rectifier - Google Patents

High cell density power rectifier Download PDF

Info

Publication number
TW473876B
TW473876B TW089110270A TW89110270A TW473876B TW 473876 B TW473876 B TW 473876B TW 089110270 A TW089110270 A TW 089110270A TW 89110270 A TW89110270 A TW 89110270A TW 473876 B TW473876 B TW 473876B
Authority
TW
Taiwan
Prior art keywords
patent application
layer
gate
rectifier device
item
Prior art date
Application number
TW089110270A
Other languages
English (en)
Inventor
Wayne Y W Hsueh
Vladimir Rodov
Paul Chang
Michael Chern
Original Assignee
Advanced Power Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Power Devices Inc filed Critical Advanced Power Devices Inc
Application granted granted Critical
Publication of TW473876B publication Critical patent/TW473876B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/0814Diodes only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/095Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being Schottky barrier gate field-effect transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

473876 A7 B7 五、發明說明( 發明背景 1.發明領域 本發明有關分立之半導體裝置且尤其有關功率半導體裝 置;更特別地,本發明有關含有半導體二極體,肖特基二 極體及同步整流器之功率整流器。 2 .發明背景 功率整流器具有各種應用,例如此等整流器之重要應用 係在用於個人電腦之D C (直流)至d C (直流)電壓轉換器及 %源供應器以及其他電子裝置及系統。在此等應用中,重 要的是提供快速恢復時間以用於半導體整流器及低順向壓, 降橫跨於整流器(Vf)。 最常用之整流器係半導體二極體,亦即,採用p n半導體 二極體接面以用於整流之二極體。雖可調整二極體接面之 性質來增加二極體之恢復速率或降低二極體之Vf,但典型 地無法同時地降低橫跨於二極體之壓降且同時減少二極體 之恢復時間。在電腦應用中,通常作成有利於快速恢復時 間之協議。 在功率整流器之其他應用中,v f或速率之此一協議並非 可行,例如目前高性能之PCs (個人電腦)正到達GHz範圍中 之時脈速率;同時,在前緣中之邏輯準位,PCs會操作於 例如2伏特或甚至1伏特之低電壓處,因此,在此種目前高 性能PCs之主機板上的匯流排線路及時脈線路會承載GHz信 號於1或2伏特之準位,該等時脈之邊緣及匯流排線路將因 此輻射出射頻(RF frequency)而潛在地產生各種干擾問題。 -4 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
I II 訂---------、 經濟部智慧財產局員工消費合作社印製 473876 A7 B7_ 五、發明說明(2 ) 一種阻遏此問題之方法係屏蔽該輻射源,典型地涉及屏蔽 整個主機板以爲了避免任何射頻洩漏,此不僅添加成本於 該PC之製造而且會產生不希求之重量,特別不企望於手提 式電腦。 對於來自高性能PCs之此等RF輻射問題之最企望的解決 方式-係利用功率整流器來箝位該匯流排及時脈線路於接 地;然而,對於GHz頻率及2伏特之下的電壓準位而言,二 極體整流器無法同時提供所需之速率及極低之Vf而作用爲 箝位整流器。 對於功率整流之其他方式亦無法符合此需求,例如肖特 基二極體提供若干優點凌駕於半導體二極體,因爲肖特基 二極體具有比半導體二極體更低的Vf以用於給定之恢復時 間。然而,此肖特基二極體整流器會遭受諸如高漏電流及 反向功率消散之問題。同時,該等問題會隨溫度而增加, 造成電源供應器應用之可靠性問題。同時,由於產能之問 題,肖特基二極體典型地會比半導體接面二極體更筇貴。 經濟部智慧財產局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 同步整流器亦已設計用於高速率低電壓之應用,其避免 相關於肖特基二極體及P N接面二極體兩者之若干問題。對 於同步整流器用於高性能整流器應用之此方式的電流狀態 係揭示於例如Bob Christiansen等人之ff同步整流”, PCIM,1998年8月中。然而,目前市售之同步整流器亦無 法提供所需之速率及低Vf準位以用於此GHz,低/壓之箝位 應用。 •鑑於上述,將理解的是,並無現有商用可實行之功率整 -5- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 473876 A7 B7 五、發明說明(3 ) 流器可提供其中需極低Vf及極快速恢復之應用所需的所有 希求的特性以用於諸如高性能PCs中之低壓GHz箝位應用或 極高頻低壓DC至DC電壓轉換器應用。因此,目前存在有 一種功率整流器之需求,該功率整流器需具有低導通電 阻,低的V f,高速率切換能力,以及可控制之裝置特性; 此外-,將理解的是,目前存在有此種裝置之需求,該裝置 係不會過度地複雜,其係可立即相容於現有之積體電路處 理技術且其可低成本地生產。 發明概述 本發明提供一種功率整流器,其具有低導通電阻,快速 恢復時間及極低之順向壓降;本發明尚提供一種用以製造 此一整流器裝置之方法,該方法可相容於現有之半導體技 術’可提供高度可靠性於裝置特性中以及可以以降低之成 本來提供該等裝置。 在較佳實施例中,本發明提供分立之功率整流器裝置, 其採用垂直裝置結構,亦即,具有電流流動於分立裝置之 主要表面之間,該裝置採用大量並聯連接之單元,各單元 包含具有閘極至汲極經由共同導電層短路之MOSFET結 構,精確控制之本體佈植及極淺之汲極區會界定窄的通道 區,金屬矽化物汲極接點併入於汲極區及提供低電阻電氣 接點,此組合會提供低的Vf路徑穿過MOSFET單元之通道 區到積體電路另一側上之源極區,此組合亦允許^極高的單 元渣度以及含有閘極臨限電壓及快速切換速率之可控制的 裝置特性。 -6- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) .ϋ m, * n n n n i i n » —I n n ϋ —1 1 n 經濟部智慧財產局員工消費合作社印製 473876 A7 B7 4 五、發明說明( 經濟部智慧財產局員工消費合作社印製 在進一步之觀點,本發明提供一種製造高單元密度整流 器裝置之方法·,該方法採用相當少的光罩步驟且可以相當 低成本地實行。在較佳實施例中,該方法採用形成大量之 座台於半導體基板的頂部表面上,而使用座台來對齊形成 主動單元之結構;薄的閘極氧化物層形成於座台側壁及毗 鄰於_座台之基板上;接著,較佳地係多晶矽之第一間隔物 形成於毗鄰座台侧壁之閘極氧化之上;緊隨著第一佈植於 半導體基板内而形成本體區,而該佈植係藉第一間隔物所 界足’然後’去除弟一間隔物·,接著,形成薄的金屬閘極 層於閘極氧化物之頂部上;較佳地亦係多晶矽之第二較厚 的間隔物形成眺鄰於座台側壁;在該等間隔物間之金屬及 氧化物層則接著蝕刻至矽基板;接著,形成第二金屬層於 第二間隔物及所暴露之基板上,而緊隨著藉第二間隔物所 橫向界定之第二導電型摻雜物的第二佈植於第二金屬層之 内;然後,採用熱處理步驟來擴散掺雜物於基板内而形成 淺汲極區及形成於該淺汲極區相合併之金屬矽化物没極接 點,毗鄰座台及在閘極氧化物下方的淺通道區係藉淺及極 區及本體佈植予以界定;然後’形成第一及第二電氣接點 金屬層於基板的頂部及底部表面上以產生具有電流流動路 徑於該等表面間之垂直裝置結構。因爲該等通道區係以自 行對齊方式利用有關座台側壁之兩間隔物予以界定,且由 於極淺汲極及金屬矽化物汲極接點,故通道尺寸及掺雜物 準位可精確地控制,除非是無法避免之製程變化。同時, 僅需兩個光罩步驟而提供了有效之成本優點。選用之第二 473876 五 ___ 經濟部智慧財產局員工消費合作社印製 A7 B7 發明說明() 光罩步驟可採用來形成保護環及柱塞區。 在本發明之進一步觀點中,箝位電路係配置於電腦主機 板或其他應用中之南頻時脈或匯流排線路。如上述,極快 速之低vf整流器係使用來箝位時脈或匯流排線路以接地於 其中該等線路傾向於以高頻RF信號發出輻射之點;尤其, 该箝_位電路係配置於時脈或匯流排線路之端點處,典型地 在此種RF輻射會產生之電路板的邊緣處,此箝位電路會實 質地消除RF輻射而減少屏蔽之需求及降低成本及重量。 本發明之進一步特性及優點將藉檢閱本發明之下文詳細 説明而理解。 圖式簡單説明 第1 A圖係本發明功率整流器裝置之部分頂視圖; 第1 B圖係本發明功率整流器裝置之部分側面剖視圖; 第1C圖係第1B圖中所示結構之擴大圖; 第1 D圖係第1 B圖中所示之結構圖,福纟會穿過裝置之頂 部的電流流動路徑; 第2A圖係本發明功率整流器裝置之替換性實施例的概略 圖; 第2 B圖係第2 A圖中所示之功率整流器裝置之部分側面剖 視圖; 第2C圖係第2B圖中所示之結構圖,描繪穿過裝置之頂部 的電流流動路徑; , 第3圖係電氣概略圖,描繪採用第一及2圖之功率整流器 装置的電壓轉換器; -8- 適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) > n 1 · n n n ϋ ·1 n u n n 473876 五 經濟部智慧財產局員工消費合作社印製 Α7 Β7 發明說明(6 ) 第4A至4N圖係剖面概略圖,描繪製造第1A至ID圖及第 2 A至2 C圖中所.示之功率整流器裝置的較佳方法; 第5 A及5 B圖分別係本發明整流器装置之積體電路晶片的 邊緣部分的側面剖視圖及頂視圖,描繪毗鄰接點墊之保護 環結構; 第$ A及6 B圖分別係本發明進一步觀點中描繪柱塞區之整 流器裝置中央部分的側面剖視圖及頂視圖,·以及 第7圖係概略圖,顯示採用根據本發明箝位電路之電腦主 機板。 發明之詳細説明 參閱第1A及1 B圖,分別以頂部及側面剖視圖來描繪本發 明之功率整流器裝置1 〇之結構,本發明之整流器係具有電 流流動於積體電路(1C)之頂部與底部主要表面間的垂直裝 置而提供諸如箝位電路,電塵轉換器及電源供應器之應用 所需之所希求的高電流容量,所以電流流動係在第1 B圖中 所不之積體電路基板1 1之底部表面上所建構的源極接點i 2 與在基板之頂部主要表面上所建構之汲極接點14之間。 孩裝置10含有複數並聯連接之主動區或單元15,顯示於 第1A圖中,其形成重複圖案而實質地覆蓋該裝置之所有頂 邵表面(例如8 0 %或更多),較佳地配置極大量的獨立單元 15 ’例如可提供極少數到數百萬之單元。在本發明較佳實 施例中,提供直到每平方公分100萬個單元,該筹單元15 具有矩形形狀且以交錯配對設置,例如各單元可具有大約 ί·0至1.5微米之長度尺寸^及大約〇 25至〇 5〇微米之寬度 -9 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 χ 297公釐) (請先閱讀背面之注音心事項再填寫本頁) „^-------^訂·1 473876 A7 B7 五、發明說明(7 ) d 2 (所標7F之距離表示單元之内部通道邊界間之距離)。雖 然大量之獨立單元1 5係目前較佳的,但在若干實例中可企 望於放大個別單元之面積以形成具有較少單元之不同幾何 形狀,例如可提供具有大大地放大之長度方向d ^之拉長的 矩形單元而伸展於晶片頂部表面之寬度或長度的實際部分 上。同時’將理解的是,可採用含有種種多邊形狀之單元 的替換之幾何形狀。在任一例中,可企望使個別單元1 5間 4距離d3最小化而使電流承載區最大化,例如根據該裝置 1 0之目前較佳實施例,單元間之距離d3係0.25微米之大小 (此距離係在毗鄰單元之内部通道邊界間)。大致地,距離 d 3係企望低於1微米。 較佳地’主動區15係形成於位在更重掺雜之半導體基板 11上方之磊晶層13之中。如第ία,1B及1C圖中所示,各 單元15含有通道區16,該通道區具有寬度w,通道寬度較 佳地很窄,例如大約200至1500埃(人)。電流流自汲極接點 14到汲極區2 2而通過環狀通道區16,磊晶區13,基板11 且最後穿過源極接點1 2。閘極氧化物1 8及閘極愈極2 〇係 建構在各通道區1 6之上,閘極電極2 〇控制電流流過通道 1 6。如第1 B及1C圖中所示,閘極2 0係短路於汲極接點 1 4 ’ $亥 >及極接點1 4形成於没極區2 2之上,至少一部分没 極接點1 4包含金屬矽化物,該金屬矽化物係由接觸於下方 碎基板之没極接點金屬的熱處理而形成,如下,文將詳述 者。此提供了極有效之接觸於汲極接點1 4與没極區2 2之 間;同時,汲極區係較佳地極淺之高掺雜區,透過及極接 -10- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ^ n ' · i n- n n ϋ n m 一一I n n ϋ n n ϋ - 經濟部智慧財產局員工消費合作社印製 473876 A7 B7 -------------------- — 五、發明說明(8 ) 點1 4而佈植及/或擴散進入基板1 3内。同時如圖所示,埋 入之本體區24係配置於該汲極接觸區22之下。 因此,將理解的是,各單元之大致裝置結構可視爲 MOSFET ’具有短路之閘極至没極及具有大致水平雪流洋 過通道區1 6,僅總垂直電流流動,如第1 d圖中所示。在本 項技術中主動驅動以扮演整流器之MOSFET結構係稱爲主 動同步整流器而採用閘極至没極短路之MOSFET裝置則可 稱爲π被動同步整流器",因此,本發明裝置就·其操作之大 致電氣模式而言,可視爲”被動”同步整流器;雖然該裝置 係描繪爲Ν通道裝置,但亦可配置爲ρ通道裝置,而適合之 Ν至Ρ的取代將理解於該等圖式中以用於此一 ρ通道實施 例;同時,該整流器裝置可配置爲增強或空乏模式裝置, 在後者之情況中會需要額外之離子佈植步驟以用於相對應 之臨限値調整。 例如可最佳地理解自第1 C圖,通道1 6之寬度w係藉没極 區22及Ρ型本體區24而界定在閘極氧化物ig下方;由於極 淺的汲極區2 2,該通道之外緣係有效地藉金屬矽化物汲極 接點1 4的邊緣所界定,此允許極精確及窄的通道1 6。同 時,在第1C圖中之所示係金屬之殘留區21,其並未轉換爲 矽化物,因其在金屬閘極2 0之頂部。 例如將進一步地從第1 C圖之檢視理解的是,本發明採用 薄的閘極,尤其在本發明較佳實施例中,該閘極/2 〇可形成 自具有100至250埃厚度之薄金屬層,該金屬層可選擇自習 知之閘極金屬,例如鈦係目前較佳的,但亦可採用鉬或鎳 -11 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
I 訂------- 經濟部智慧財產局員工消费合作社印製 473876 A7 五、發明說明( 以及熟知於本項技術中之其他金屬。區32依序地係使用來 界定裝置之通道區的自行對齊之雙重間隔物過程的加工品 且包含摻雜及佈植之多晶矽層以提供良好之電氣接觸於閘 極20與汲極接觸層14之間。同時,如上述及下文更詳細所 述,至少邵分之汲極接點14包含形成自接觸層14之金屬及 汲極-區22中之下方矽的矽化物,此矽化物亦部分地透入多 晶矽區32而增強與閘極20之電氣接觸,提供了良好的接 觸,即使是用於極薄的閘極結構。替換性地,可去除多晶 碎區3 2而提供直接接觸於閘極2 〇與金屬丨4之間。 整成器裝置1 0亦可含有許多肖特基二極體區2 6,與 MOSFET單元1 5並聯。在此一實施例中,較佳地,肖特基 二極體區26係配置於各單元15,該等提供並聯之電流流動 路徑,由第1 D圖之斷續箭頭所描緣。如第J B圖中所最佳 地顯示,肖特基二極體接面係自接觸基板丨3之肖特基金屬 層2 8所形成。如第1 A圖中所示,複數之肖特基二極體區 2 6係建構於環狀通道區1 6之内且因此一部分之肖特基二極 體區係》比鄰於各MOSFET單元之N型蟲晶區13與P型區24 間的邊界所形成之寄生本體二極體。在區26中所形成之肖 特基一極體接面的障壁高度係小的,因此並聯之肖特基結 構會降低由毗鄰通道區之寄生二極體所射入之載子而降低 了裝置之恢復時間,此使得本發明整流器之恢復時間有如 肖特基二極體整流器一樣地低,例如約1 〇奈秒(# s )。儘管 如此,將避免肖特基二極體之不利特性,因爲主要之電流 流動路徑係經由MOSFET單元。該等MOSFET單元1 5之恢 -12- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) . · 經濟部智慧財產局員工消費合作社印製 473876 Α7 Β7 10 五、發明說明() 復速率可接近或凌駕於肖特基二極體之恢復速率,然而在 该例中可較佳地免除肖特基區2 6,此一實施例描述如下。 參閲第2 A至2 C圖,描繪本發明功率整流器裝置之替換性 實施例。第2A至2.C圖之實施例提供相同於上述實施例中 之MOSFET單元結構,但以在環狀通道區16内部之中央座 台區_42取代並聯之肖特基二極體結構,該等座台42可包含 二氧化矽(SiOJ層,該等二氧化矽層作用爲界定及隔離裝 置之主動區,尤其,該等座台可採用於如下文所述之裝置 的自仃對齊之製造方法中,該方法允許使用最少數目之光 罩步騍(此自行對齊之製造方法亦可使用於第1A至id圖之 裝置’如下文將描述者)。因爲第2a至2c圖中所描繪之裝 置結構相同於所採用之先前描述之相同符號,同時在正常 操作期間,流過MOSFET單元之電流相同於先前所描述之 貝施例中,如第2 C圖中所大致描繪,故缺少並聯之肖特基 一極體結構係兩實施例間的唯一電氣差異,且由於減少裝 置40<處理步驟可具有成本優點而使得有利於採用 第2A至 2 C圖 < 實施例,其中單元密度及大小會提供相等於肖特基 二極體之速率。 經濟部智慧財產局員工消費合作社印製 如在第2A圖中之所描繪,座台區42係距離〇所分隔開, 例如在本發明較佳實施例中約〇25至1〇微米。然而,將理 解的疋,在處理技術中此距離D可進一步地降低。例如在 上述實施例中,通道區之重複圖案亦可藉拉長冬單元或以 其他幾何形狀來取代。 因此,將理解的是,如所描繪之本發明將提供一種低導 -13- 本紙張尺度適財關家標準(CNS)A4規格( χ挪公、--------- 473876 A7 B7 五、發明說明(11 ) 通電阻’快速且低vf之功率整流器,該功率整流器係易於 製造且在其私氣特性中具有高度可靠性,除非是不經意之 製私交化。描緣於第1 A至1 D圖中之裝置的進一步優點將 從下文所述之其較佳之製造方法而理解。 參閱第3圖,描繪採用上述功率整流器之電壓轉換器的電 氣概略圖,咸轉換器接收輸入電壓且從v ^提供典型具 有降低之電壓的輸出電壓VQut,例如5伏特之輸入電壓可提 供於Vin處而3.5伏特或1伏特之輸出電壓提供於从_處,因 為電壓轉換器係特別地適用於低電壓應用。第3圖中所播 繪之電壓轉換器可為DC至DC轉換器或AC至DC轉換器, 在DC至DC轉換器之情況中,切換電路係配置於輸入電譽 端以提供切換之V, n,亦可採用根據該特定應用之额外電 路,例如可結合電壓調整器來提供調整之電壓到V i n。 仍參閱第3圖,該電壓調整器採用分別含有所選擇之第一 及第二繞線52,54之變壓器而提供所要之電壓轉換。該第 二繞線5 4之A C輸出係透過第一及第二整流器1 〇,4 〇而提 供D C輸出VQUt。如參考符號1 〇及4 0之所示,該等整流器 可較佳地相對應於上述第1 A至1 D及2 A至2 C圖之整流器裝 置;如第3圖中之符號所示,該整流器丨〇可電氣地表示為 M OSFET 56而具有短路之閘極至沒極且建構並聯於肖特基 二極體5 8,在MOSFET中之寄生二極體亦描繪為參考符號 6 0於第3圖中;類似地,整流器4 0係電氣地表示為閘極到 汲極短路的MOSFET而具有指示於62處之寄生二極體。本 體層2 4之摻雜物濃度之適當準位會提供整流器4 〇所要之電 -14- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂—--- 經濟部智慧財產局員工消費合作社印製 473876 A7 B7 五、發明說明(12 ) 氣特性。同時,如第3圖中所描繪,含有電感器64及電容 器66之LC電路·可予以配置使整流器i 〇,4〇之輸出平滑。 (請先閱讀背面之注意事項再填寫本頁) 鑑於整流器1 〇及4 0之操作的上述解説,將理解的是,第 3圖中所描繪之電壓轉換器電路在種種應用中具有凌駕於 習知技術之有效優點,尤其在用於電子裝置之低壓電源供 應器及D C至D C轉換器應用中,例如,如上述,整流器i 〇 及4 0具有低V f及低的導通電阻而提供所要之優點於有關低 壓之應用中,尤其,對於第3圖之電路,從二極體1〇及4〇 所產生之熱量以及透過此熱量產生所損耗之功率將大致地 比結合習知技術分立二極體之習知技術裝置更少;同時, 整流器1 0含有結合爲部分之相同於整流器之積體電路的並 聯肖特基二極體58而提供上述之速率優點。第3圖之電壓 轉換器電路的進一步特性及優點將由該等熟習於本項技術 者所理解。 經濟部智慧財產局員工消费合作社印製 雖然第3圖之概略圖描繪二極體40爲空乏模式N通道裝 置,但將理解的是該整流器40亦可實施爲增強模式裝置或 爲空乏模式裝置,此等實施可較佳地用於特定應用之所 需。因此’弟3圖之概略圖應視爲結合各該等整流器之替 換性實施例;同時,該整流器1 0可在電路中使用於所有整 流器或整流器4 0可使用於所有整流器。 參閲第4 A至4 L圖,係以串列之概略剖視圖來描緣用於根 據本發明製造功率整流器装置之方法之較佳實施例之方法 流程,第4A至4K圖描續*所處理晶圓之一部分,大致地所 描繪之部分相對應於第1 B及2 B圖中所描繪之單一裝置的 -15- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 473876 A7 B7 13 五、發明說明( 小部分。當然地,將理解的是,實際上如該等圖中所示之 (請先閱讀背面之注意事項再填寫本頁) 結構係在晶圓的表面上重複許多次,其中多個晶粒係一起 處理。 先參閱第4 A圖,磊晶區i 3係以習知方式形成於基板^ i 之上’該方法流程將描繪用於N通道裝置,且因而磊晶區 13顯-示爲具有例如1〇h至1〇!6 cm-3範圍之濃度的^^型;若 企望P通道裝置時,則摻雜物將爲p型以取,且此處 知理解的疋,所有该等掺雜區可單純地從N轉換爲p及從ρ 轉換爲N以產生P通道裝置且此係包含用於各下列方法步 驟。 更咼濃度之選用的N型區15亦可提供來配合通道區之臨 限電蜃,區15可佈植以增加摻雜物濃度準位或所增加之換 雜物可在磊晶層1 3之最後成長之期間導入以提供所希求之 增加的濃度準位,尤其區1 5可企望於是否該裝置係操作於 空乏區。爲描繪之方便性,區15將刪除於其餘圖式中,但 將理解的是,在適當之情況中,層丨5可顯示爲磊晶區丨3之 上方層。 經濟部智慧財產局員工消費合作社印製 參閲第4B圖,在該製程之下一階段中,複數之座台區42 係形成於磊晶層13之表面上,座台42形成基本布局(圖,童) 以用於主動區(或單元)且具有相對應於上述相關於第丨八及 2 A圖之所希求單元布局之重複結構。該等座台之圖案的形 成代表第一必要之光罩步驟於本發明方法流程中(在下文所 述之選用實施例中,可採用習知之光罩步驟以布局保護環 及柱塞區於該晶片之邊緣及内部區)。較佳地,座台4 2可 -16- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 473876 Α7 Β7 14 五、發明說明() 由一般使用於1C製造之任何電氣絕緣材料所形成(例如 Si〇2,SisN4,CVD氧化物等)且可以以習知方式沉積,座 台係分隔開距離d ’距離d可例如爲大約〇. 2 5至0.5微米且在 本發明較佳實施例中約爲0.25微米。將理解的是,此距離 可根據單元之布局幾何形狀而更大或更小,且亦可降低於 當未來技術增進允許產生更小尺寸之半導體結構時而維持 裝置特性之所希求妁控制。座台具有高度Η,例如η可爲大 約0·25至1.5微米或在本發明較佳實施例中約爲众25微米, 然而’该南度可根據特定之實施過程,裝置之特定應用, 及/或所採用之半導體技術及儀器而變化在此範圍之外。 參閱第4C圖,氧化物層70係形成於基板及座台之表面 上’一邵分之氧化物層將最終地成爲上述之閘極氧化物 1 8。較佳地,採用薄的氧化物層以允許該裝置之臨限電壓 的更精確控制,例如雖可根據所希求之整個裝置特性來採 用範圍自大約2 5至500埃之氧化物層厚度,但目前較佳地 係大約5 0埃。 參閲第4 D及4 Ε圖,描繪方法流程中之下一階段。如第 4 D圖中所示,層7 6係沉積於氧化物層7 〇頂部(在第4 〇圖 中座口 Ε 4 2頂邵之氧化物層7 〇係刪除,因其功能性無異 於下方座台區之功能性);接著,採用異方向性蝕刻來去除 部分之層7 6而僅留下邵分7 7於座台之側壁之上,如第4 ε 圖中所示;如該等熟練於本項技術者所理解的是,,此係標 準之間隔物形成方法·,接著,執行空處之硼佈植以形成ρ 型本體區24(或利用η型佈植以形成η型區於ρ通道裝置之例 -17- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 農 訂------- 經濟部智慧財產局員工消费合作社印製 473876 A7 ________ 丫 ^ Z —---- 五、發明說明(5) 中);間隔物77係使用來界定p型本體區24之佈植而無需使 用任何光罩,間隔物7 7係佈植之後去除,且因此製成該等 間隔物當中的材料係選擇將適合於與所希求之方法流程相 容t單純沉積及隨後蝕刻去除,例如間隔物7 7可爲透過習 知方法所沉積之多晶矽間隔物,間隔物7 7之厚度係選擇來 界定P佈植物之邊緣及主動通道之一邊緣,例如在本發明 較佳實施例中,間隔物77可大約地爲5〇〇至1〇〇〇埃,或特 走地約500埃;P型本體區之佈植可範圍自大約_丨〇 15至8 cnT3之諸如硼之合適的p型摻雜物(或在p通道裝置中之 本體區之例中,諸如砷之N型摻雜物)。同時,若干斜面將 必然地存在於間隔物7 7之側壁中,且因此無法精確地控制 P佈植之邊緣的橫向定位,因而間隔物7 7係選擇允許此種 不確定於P型本體區之邊緣的橫向定位中。 可理解的是,在此佈植之後所產生之p_n接面形狀並非適 用於使崩潰電壓最大化,在此例中變成必須採用額外的步 驟來重定形該接面輪廓,此任務可藉多重佈植以不同能量 於間隔物已界定之後而達成或藉引進一或更多”中間”間隔 物以用於額外之佈植而達成。在該等例中,總劑量將確定 表面處之p濃度的峰値及因而產生之V臨限値。 , 參閱第4 F圖,方法流程係描繪於第一間隔物7 7已去除之 後。如圖示,P型本體區2 4係稍微地移位自座台4 2之邊 緣,因此,通道區之邊緣將同樣地位移自此區而^提供無關 於座台或間隔物側壁形成中不可避免變化之裝置特性的較 佳控制。 -18- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注音?事項再填寫本頁) 訂---------· 經濟部智慧財產局員Η消費合作社印製 473876 A7 五、發明說明( 經濟部智慧財產局員工消费合作社印製 參閲第4 G圖’在方法泥程之下一步驟處,導電層7 2係形 成於氧化層70之頂部’較佳地導電層”係諸如鈥,翻或錄 之若干適用金屬之任一的薄金屬層且可以以習知方式沉 積’孩導電層72之—部分最後將成爲…請圖及心 2C圖之實施例中所描述之閘極區2(^在本料較佳實施例 中’金屬層72係相當薄’例如從大約⑽至25〇埃,此薄開 極層允許小的單元幾何形狀維持著而不會損失間極臨限値 之控制。 參閲第4關,在方法流程之下_步驟處,第二_係沉 積於導%層72之上,層78可爲沉積至一控制厚度丁〗之多晶 矽,由層78之異方向性蝕刻所產生之間隔物厚度、係大於 Ti,且確保沒有干擾於相對應於p型本體區以之表面?濃 度與没極區中高濃度之N掺雜物之間。尤其,在本發明較 佳實施例中,第二層78之厚度L可大約爲5〇〇至2〇〇〇埃。 參閲第41圖,該方法流程中之下一階段係描繪相對應於 層78之反應離子蝕刻及其他適用之異方向性蝕刻以形^來 自間隔物20及3 2之複合間隔物,此間隔物之形成蝕刻較佳 地盡可能地向下進行以暴露如第41圖中所示之部分p型 體區24上之下方矽表面,殘餘之第二間隔物係指示於^處 參閲第4 J圖,描繪方法流程中之下階段。在此步驟中 沉積薄的金屬層80,該金屬層8〇可含有鈦,鉬,鎳或其 熟知於本項技術中之適用金屬以形成具有所要電/氣時性 矽化物。層8 0可以以熟知於本項技術中之習知方式予以 積0 19 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 丨袭--------訂i 本 之 沉 473876 A7 B7 17 五、發明說明() 參閲第4 K圖,金屬層8 〇係佈植如第4 K圖中之垂直線所 示,例如在N型汲極之例中,砷可佈植於大約丨〇 1 9至1〇2 i cnT3之範圍中(在P通道裝置之例中,同樣高濃度之例如爛 之P型佈植物將提供於金屬層gQ之中)。 參閱第4 L圖,顯示本發明方法流程之下一步驟,該方法 以快速熱處理步驟進行而轉換任何與矽接觸之金屬層8 〇爲 矽化物(例如TiSi),例如快速熱處理(rTP)步驟可短週期地 進行於大約600至700 C以便完成轉換過程,所產生之轉換 金屬係在第4 L圖中顯示爲可完全地或部分地轉換爲矽化物 之汲極接點1 4 ;同時,在矽化物形成期間,一部分下方汲 極接點1 4轉換爲形成積體之基板/矽化物接點之矽化物; 此外’ RTP處理會使摻雜物擴散進入形成淺汲極區22之基 板内,此極淺之汲極區提供通道區之邊緣的極精確之界 定,該通道區例如具有從大約200至1500埃之寬度W。 該方法流程會根據所製造之整流器裝置而相異於此點, 亦即,根據是否第1A至1D圖中所描繪之裝置或第2八至2匸 圖之裝置將藉所描繪之方法來製造。用於裝置4〇之處理, 該方法係以例如形成TiNi之障壁金屬層3〇在層14之頂部上 的習知步骤而進行如第4 Μ圖中所示;接著,殘餘之裝置 4 0係藉含有用於個別晶片接點金屬化的光罩步驟,基板丄^ 之薄化,及源極接點1 2之形成的習知方法而形成。 根據裝置1 0心製造方法流程,在層8 〇之RTp處,理之後, 該方法會進行到第4M圖中所描繪的步驟。在RTp步驟期 間,座台42之開放頂部部分具有抑制TlSl,成之所暴露之 -20- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) I I n II II 一-aJ1 i f m an ·ϋ ▲ 經濟部智慧財產局員工消費合作社印製 473876 A7 "" ----—_1 __ 五、發明朗(18) --- 厓口的Si〇2表面;接著,在座台區42上之部分金屬層8〇, :並士轉換爲矽化鈦之鈦係蝕刻掉而暴露下方之⑽2 f 口;接著藉例如HF之選擇性⑽姓刻而向下姓刻她座 2到蘇阳層丨3之下方矽,所生成之結構現具有向下開放 下方夕之則座台區與自汲極及閘極金屬層丨4所覆蓋之殘 餘物(亦即,TlSl層80之殘餘部分)。 八接著,孩万法流程進行到如第4N圖中所示之肖特基障壁 =屬層28之沉積,金屬層28係選擇提供所要之肖特基障壁 私壓例如可由鉬,鋁,鉑等所組成,或選擇提供所要之 ,有矽又障壁高度的金屬組合,如熟知於本項技術者。肖 持基障壁金屬層2 8之沉積緊隨著第二熱處理步驟,例如快 速熱處理步驟而形成肖特基障壁於開放座台區(亦即,第 1A圖中所描繪之區26)之底部。接著,該方法流程進行沉 積έ知之TiNi層或其他障壁層(未圖示)於層28之上且以習 知之金屬化及鈍化步驟進行;接著,緊隨著晶片金屬化光 罩及沉積步驟,薄化該基板丨丨及形成源極接點丨2,如裝置 4 0之形成例之中。 將由孩等熟練於本項技術者理解的是,上述之方法流程 提供了主要的優點於整個製程之成本及所製成裝置之成 本。尤其,所描述之方法流程僅需兩個光罩步驟,亦即, 用於座台區42之形成及用於晶片金屬化而提供有效成本之 優點於同步整流器應用中所使用之功率M〇SFEl>裝置之形 成所採用之多重步驟過程之上,該方法亦確保裝置特徵之 童複性及良好的產能。此外,將理解的是,如所述之方法 -21 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) Λ · 經濟部智慧財產局員工消費合作社印製 473876 A7 B7 19 五、發明說明( 曰挺供配置極小通道寬度之能力及允許大香>、 A <王動單元在 裝置表面之上.,因爲次微米裝置通道之幾何 q 1T形狀可配置使 (請先閱讀背面之注意事項再填寫本頁) 其提供直到100百萬主動區/平方公分於積體電路晶片之 上,此提供了低的vf及低的導通電阻,例如可姐糾 』捉供約0 1至 0.5伏特之Vf,^方法之進-步優點冑由該等熟練於本項 技術-者所理解。 參閱第5A及5B圖,本發明之進一步觀點係描繪相對應於 圍繞電氣接觸螯於積體電路晶片之保護環組態,描儉於第 5A及5B圖中之積體電路之地區會相對應於積體電路之邊 緣部分。根據用於整流器之特殊應用的特定電壓及電流範 圍,該保護環會是必要的。 經濟部智慧財產局員工消費合作社印製 參閱第5A及5B圖,更特別地係形成環形保護環,例如該 保護環100可爲圓形,方形或矩形環狀形狀。大致地如第 5B圖中所示,該保護環100係大致地定尺寸大於裝置之主 動部分的個別單元且例如可爲沿著保護環之一側約爲3至 10微米,例如約5微米係本發明較佳的。保護環1〇〇係較佳 地由在N通道主動裝置之例中相當深之p區1〇4(在p通道主 動裝置之例中的N區)所形成,例如可採用具有2〇〇〇至 10,000埃之深度之大约“卜至切“咖-3的硼摻雜物。更淺 t P +接觸區106係形成於p -區1 〇4之頂部上以提供具有金屬 層之良好歐姆接觸,例如該P +接觸區1〇6可包含具有濃度 約1018至l〇i9 cnf3之硼摻雜物。 , 如第5B圖中所進一步描繪者,保護環佈植物1〇4及1〇6較 佳地眺鄰抵頂著鄰近單元1 5之本體區使得該保護環有效地 -22- 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 297公釐) 473876 經濟部智慧財產局員工消费合作社印製 A7 -—_ B7 ____ 20 五、發明說明() 提供該等單元之本體區24之延伸。在此方式中,相對之擴 散區104會提供低的場阻擋接面於毗鄰積體電路晶片及接 點102之邊緣部分之磊晶區1 3,該磊晶區丨3係最容易崩潰 的。所以將理解的是,第5 A及5 B圖中所描繪之保護環結 構會以降低存在於本發明功率整流器之主動單元中之寄生 二極體之所不希求的崩潰提供有效之優點。 參閲第6A及6B圖,本發明進一步觀點係描繪採用複數之 柱塞區120 ’結合於裝置之整個上方表面。該柱塞區丨2〇係 提供以確保功率整流器之單元的主動本體區2 4係電氣地相 同於N型區之電位,使其不會”浮動”。例如在本項技術中 熟知的是,此等浮動區之存在會造成不利及無法預測之效 應,諸如在切換速率中之變化或甚至單元不良於關閉或開 啓。因爲裝置之整個表面的大部分係使用爲主動區,故較 佳地係大約均勻地分佈此等柱塞12〇於整個表面上。此一 分佈提供用於電荷流動之相類似電阻性路徑而防止形成浮 動電位區之形成,例如該等柱塞區12〇可包含裝置之總表 面面積約1至10%,且定位於如第6B圖中所示,使得柱塞 區120之外部周邊由許多主動單元i 5所包圍。雖然若干個 別單疋1 5係描繪包圍在單一柱塞區12〇之周邊,但此描繪 並非意謂定出尺寸,而是例如100個主動單元或更多單元 可建構於個別柱塞區120周圍。例如,本發明較佳之柱塞 區120之側邊尺寸可約爲3 0微米;同時,雖然方形柱塞區 120係描繪於第6B圖之中,但亦可採用其他的幾何形狀, 例如拉長之矩形區或其他多邊之柱塞區12〇亦可採用。 -23- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公餐) ί----------1--------訂- (請先閱讀背面之注意事項再填寫本頁) 473876 A7 B7 五、發明說明(21 ) 較佳地,該等柱塞區120可包含相當深的p -區122及淺的 P+區124,類似於上述有關第5A及5 B圖之保護環結構之兩 區,例如該P-區122可包含約ΙΟ15-1〇 16 cnT3之2〇〇〇至 10000埃深之硼佈植物以用於N通道裝置區,而淺的P4_區 124可包含約1 〇 18 _丨〇 1 9 crrT3之淺的硼佈植。例如顯示以用 於柱塞區120之P +佈植物較佳地係整合於毗鄰主動單元之p 型本體區24以及接觸區22而確保所有該等地區係保持於相 同電位以防止絕緣區浮動爲相異之電氣電位。 較佳地,柱塞區120及保護環1〇〇係配置有單一光軍步驟 以界定P -及P +佈植物而光罩及佈植步騍係在上述有關第 4B圖中之座台形成步驟之前,用於柱塞區及保護環二者之 此單一光罩步驟會提供有效之成本節省於裝置之製造中, 因其免除了增加該光法之總光步驟3至4個光罩步驟。因爲 光罩形成係製造裝置之成本的主要比率,將理解的是,此 提供了有效的成本節省,例如幾乎製造該裝置之成本的 2 0 - 2 5 % ;同時,因爲額外之光罩步驟將需要額外的時 間,該方法的處理量將增加而減慢了用於給定批次之晶圓 的總處理時間。 經濟部智慧財產局員工消費合作社印製 因此,將理解的是,本發明提供一種功率整流器裝置及 該功率整流器裝置之製造方法,其提供凌駕於習知技術之 有效優點’尤其此等優點含有低導通電阻,低順向電譽 V f,快的恢復時間,以及良好的可靠性於該裝置之電氣特 徵及良好的產能之中。 •參閱第7圖,描繪根據本發明進一步觀點之採用箝位電路 -24- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 473876 A7 五、發明說明( 的電腦主機板,鱗主機板含有電路板200,其上安裝電腦 電路’電腦電路含有處理器210連同諸如描繪爲r〇m 21〇之 記憶體之習知組件,以及其他隨特定電腦變化之習知電路 (未圖示)。同時顯示連接於電路之匯流排線路214及時脈線 路216,例如,在目前之高性能Pc中,線路214,216可傳 送例如操作於GHz範圍中之頻率處之1至3伏特的低電壓信 號,因此該等信號可產生化|7輻射,特別地在該等線路的末 端邵分處。爲降低及排除此輻射,箝位電路係.配置用於邮匕 鄰於匯流排線路及時脈線路的端部分,尤其根據上述實施 例之一,匯流排箝位電路222包含經由導電引線224連接於 地線2 2 6之整流器(1 〇或4 0 )。類似地,時脈線路箝位電路 228包含整流器1 〇(或40),經由引線220連接於地線226。 由於整流器1 0,40之高速及極低Vf特徵,該等箝位電路可 有效地箝位時脈及匯流排線路信號於接地,除了高速及低 操作電壓準位之該等信號之外,而有效地降低或排除^^輕 射自該等線路。將由該等熟練於本項技術者理解的是,更 多複雜之箝位電路可配置來採用整流器1 〇,4 〇以用於此等 替換性之箝位電路設計,且此等替換性設計將涵蓋於本發 明之範疇之内。 , 應理解的是,上述較佳實施例的說明在本質上僅係描緣 性的,且可提供對於裝置結構及方法流程二者的種種修飾 而保持於本發明之範疇内。同時,雖然上述詳細^之特性及 範圍可描述爲較佳,有利的,但此等詳細特性及範圍不應 视爲本發明之主要或臨界要素,除非係特定地聲明。 25 本紙張尺度適用中國國家標準(CNS)A4規格(.210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) Λ 訂---------- 經濟部智慧財產局員工消費合作社印製

Claims (1)

  1. 473876 第89110270號專利申請案 中文申請專利範圍修正本(90年7月) A8 B8 C8 D8 申請專利範圍 經濟部中央榡準局員工消費合作社印袋 1· 一種整流器裝置,包含: 半導體基板,具有第一主要表面及第二主要表面; 複數之主動單元,在該第一主要表面之上,各單元含 有通道區,閘極氧化物,在該閘極氧化物上之閘極,沒 極區及汲極接點,該汲極接點含有與該汲極區整合形成 之金屬矽化物;以及 第一及第二電氣接點,分別地在第一及第二主要表面 之上’其垂直地在该寺主要表面之間界定穿過該等複數 之主動單元的電流流動路徑。 2.如申請專利範圍第1項之整流器裝置,其中等主動單元之 該等通道區在形狀上係環形且具有2〇〇至L500埃之寬度 尺寸橫切該環形。 3·如申請專利範圍第1項之整流器裝置,其中該閘極包含 100至250埃厚之金屬層。 4·如申請專利範圍第1項之整流器裝置 含100至200埃厚之層。 5·如申請專利範圍第1項之整流器裝置 鈥,鉬或鎳的碎化物。 6.如申請專利範圍第1項之整流器裝置 係50埃厚之二氧化矽(Si02)層。 7·如申請專利範圍第3項之整流器裝置 選取自含有鈥,鈿及鎳之族。 ’ 8·如申請專利範圍第丨項之整流器裝置,其中配置於該基板 上之該等單元的數目係從每平方公分2〇至1〇〇百萬單 其中該汲極接點包 其中該汲極接點係 其中該閘極氧化/物 其中該閘極金屬係 (請先閱讀背面之注意事項再填寫本頁) 表紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) 473876
    轉7月>?曰 申請專利範圍 修正 補充 I I I I I I —裝 訂 (請先閲讀背面之注意事項再填寫本頁) 9·如申請專利範圍第Η之整流器裝置,其中各單元進—步 地包含高摻雜之多晶矽層於該閘極之上’且其中該汲極 接點碎化物係與該多晶碎整合。 10·如申請專利範圍第9項之整流器裝置,其中該多晶石夕層厚 度係從500至2,〇〇〇埃。 U·如申請專利範圍第1項之整流器裝置,其中該裝置具有 0.1至0.5伏特之Vf。 /、 12·如申請專利範圍第3項之整流器裝置,其中除了形成於該 間極氧化物上之部分外,該金屬閘極層具有垂直部分。 a如申請專利範圍第1項之整流器裝置,其中該等主動單元 進步包含本體區’在該通道區下方且導電性相反於該 汲椏接觸區。 14· 一種積體電路半導體整流器裝置,包含: 硬基板,具有頂部表面及底部表面且摻雜有第一導電 型之摻雜物; 複數之座台區,含有Si〇2,形成於該基板之上方表面 之上; 經濟部中央榡隼局員工消費合作社印製 閘極氧化物層,由Si〇2所組成且形成於毗鄰各該等,座 台區之該基板的上方表面之上; 金屬閘極層,形成於該閘極氧化物層; 複數之本體區,形成於該基板中,φ比鄰於各該等座台 區且含有第二導電型之摻雜物; 複數之汲極區,形成於該基板中,毗鄰於各該等座台 本紙張尺度適用中國國家梂準(CNS ) M規格(210X297公釐) 473876 A8 B8 C8 D8 經濟部中央標準局員工消費合作社印製 六、申請專利範圍 區二及建構在該等本體區上方且含有濃度高於該基板之 該第一導電型的摻雜物; 沒極接點,含有導電層,形成於該複數之汲極區上方 且電氣地接觸該閘極,至少一部分之該導電層含有矽化 物,與該等汲極區之下方矽整合地形成; β 頂-部電氣接點,電氣地連接於該汲極接點;以及 底部電氣接點,電氣地接觸該基板之底部表面,該了g 部及底部電氣接點界定該基板之頂部及底部表面間之垂 直電流流動路徑。 15. 如申請專利範圍第1 4項之積體電路半導體整流器裝置, 尚包含複數之肖特基二極體區,在該第一主要表面之 上:分別地毗鄰主動單元,及界定平行之電流流動路徑 於孩第一與第二主要表面之間,其中各肖特基二極體包 含肖特基金屬層,直接接觸於該半導體基板。 16. 如申請專利範圍第1 4項之積體電路半導體整流器裝置, 其中該等主動單元在形狀上係環形且其中該等肖特基二 極體係建構於該等5幕形主動單元之内。 17·如申請專利範圍第1 5項之積體電路半導體整流器裝置, 其中該肖特基金屬包含鈥,矽化鈦,鉬,鋁,鉑,翻,石夕 化物,鋁矽化物或鉑矽化物,或能形成具有矽之肖特基 障壁的任何其他金屬或其矽化物。 18. 如申請專利範圍第1 4項之積體電路半導體整流售裝置, 其中該汲極區係摻雜1〇19至l〇2i cm-3之N型掺雜物。 19. 如申請專利範圍第1 5項之積體電路半導體整流器裝置, 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) 、1Τ r 473876 A8 B8 C8 D8
    經濟部中央標準局員工消費合作社印製 六、申請專利範圍 其中該等肖特基二極體在數目上係等於該等MOSFET單 元。 20. —種製造整流器裝置之方法,包含下列步騾: 提供矽半導體基板; 形成複數之座台於該半導體基板之頂部表面之上; 形-成閘極氧化物於該半導體基板之上,毗鄰該等座 台; 形成第一間隔物,毗鄰該等座台之侧壁; 執行第一導電型之摻雜物之第一佈植於該半導體基板 之内,該佈植係橫向地由該第一間隔物所界定; 去除該第一間隔物; 形成導電閘極層於該閘極氧化物層之上; 形成第二間隔物於該導電閘極層之上,毗鄰該等座台 之侧壁; I虫刻該導電閘極層以暴露該半導體基板於φ比鄰間隔物 之間; 沉積金屬層,該金屬層形成具有矽之矽化物於該第二 間隔物及所暴露基板之上; 執行第二導電型之摻雜物的第二佈植,該第二佈植係 由該第二間隔物所橫向地界定及穿透該金屬層; 熱處理該半導體基板於一溫度處,該溫度足以轉換該 半導體基板上至少一部分之該金屬層為矽化物/,且擴散 若干該第二導電型之該摻雜物自金屬層至該半導體基板 之内以形成淺的汲極區; -4- (請先閲讀背面之注意事項再填寫本頁) 、言 r 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29?公釐)
    申請專利範圍 經濟部中央標隼局員工消費合作社印製 其中該第一及第二佈植以及該熱處理步騾會界定複數 又通道區眺鄰該等座台及在該閘極氧化物下方;以及 分別地形成第一及第二導電接點層於該頂部及底部表 面之上以提供電流流動路徑於該等表面之間。 21·如申請專利範圍第2〇項之方法,尚包含在形成第二間隔 物之前去除該第一間隔物。 22·如申請專利範圍第2 0項之方法 晶碎。 23·如申請專利範圍第2 2項之方法 之動作包含選擇性多晶矽蝕刻步驟。 24·如申清專利範圍第2 〇項之方法,其中該第二間隔物係由 摻雜之多晶碎所形成。 25·如申請專利範圍第2 0項之方法 100至250埃之金屬層。 26. 如申請專利範圍第2 〇項之方法 100 至 200 埃。 27. 如申請專利範圍第2 〇項之方法 作尚包含姓刻在間隔物間之該閘極氧化物之所暴露的水 平部分至下方之半導體基板。 28. 如申請專利範圍第20項之方法 快速熱處理。 29·如申請專利範圍第2 0項之方法 而該第二摻雜物係坤。 30·如申請專利範圍第2 0項之方法 其中該第一間隔物係多 其中去除該第一間隔物 其中該閘極層係厚度自 其中該金屬層之厚度係 其中蝕刻該閘極層之動 其中熱處理之動作包含 其中該第一摻雜物係硼 其中該金屬層係由鉬 (請先閲讀背面之注意事項再填寫本頁) 訂 本紙張尺度逋用中國國家標準(CNS ) Α4規格(210Χ297公釐) '申請專利範圍 8 8 8 8 ABCD .4充i 多甫 才 一 曰 >? 月 經濟部中央標隼局員工消費合作社印製 欽或鎳所組成。 31.如申請專利範圍第20項之方法,其中該第二間隔物係由 多晶矽所組成。 32·如申請專利範圍第31項之方法,其中熱處理該金屬層之 動作尚包含形成碎化物於該多晶碎第二間隔物之暴露表 面之上。 33·如申4專利範圍第20項之方法,其中該座台形成包含分 隔開該等座台0.25至0·5微米之距離。 34·如申請專利範圍第20項之方法,肖包含在座台形成之該 步驟之前形成該第-導電型之複數柱塞佈植物及保護環 佈植物於個別之柱塞及保護環區。 .如U利In ϋ第3 4項之方法,其中該柱塞及保護環佈 植物ί疋供1015至1016 cm-3之♦值濃度。 36. 如申請專利範圍第34項之方法,其;單—光罩係使用來 形成該柱塞及保護環區。 37. 如申叫專利知圍第3 4項之方法,其中該柱塞及保護環佈 植物尚包含1〇17至1〇19 cm·3之淺的佈植。 38·如申請專利範圍第2〇項之方法,尚包含下列步驟: 提供一或更多之中間可去除之間隔物;以及 提供該第-導電型掺雜物之額外怖植以用於所產生之 P/N接面之特定整形。 ^紙張尺度適用中國國家標準(CNS ) A^^7^_x2_9!^董) m m n n u n m m I. m n m ϋ n m (請先閲讀背面之注意事項再填寫本頁)
TW089110270A 1999-05-28 2000-05-26 High cell density power rectifier TW473876B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/322,269 US6186408B1 (en) 1999-05-28 1999-05-28 High cell density power rectifier

Publications (1)

Publication Number Publication Date
TW473876B true TW473876B (en) 2002-01-21

Family

ID=23254135

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089110270A TW473876B (en) 1999-05-28 2000-05-26 High cell density power rectifier

Country Status (6)

Country Link
US (1) US6186408B1 (zh)
CN (1) CN1252827C (zh)
AU (1) AU5037200A (zh)
HK (1) HK1048710A1 (zh)
TW (1) TW473876B (zh)
WO (1) WO2000074141A1 (zh)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6420225B1 (en) * 1999-04-01 2002-07-16 Apd Semiconductor, Inc. Method of fabricating power rectifier device
US6448160B1 (en) 1999-04-01 2002-09-10 Apd Semiconductor, Inc. Method of fabricating power rectifier device to vary operating parameters and resulting device
US6624030B2 (en) 2000-12-19 2003-09-23 Advanced Power Devices, Inc. Method of fabricating power rectifier device having a laterally graded P-N junction for a channel region
US6420757B1 (en) 1999-09-14 2002-07-16 Vram Technologies, Llc Semiconductor diodes having low forward conduction voltage drop, low reverse current leakage, and high avalanche energy capability
US6433370B1 (en) 2000-02-10 2002-08-13 Vram Technologies, Llc Method and apparatus for cylindrical semiconductor diodes
US6589830B1 (en) * 2000-09-20 2003-07-08 Fairchild Semiconductor Corporation Self-aligned process for fabricating power MOSFET with spacer-shaped terraced gate
US6580150B1 (en) 2000-11-13 2003-06-17 Vram Technologies, Llc Vertical junction field effect semiconductor diodes
US6537921B2 (en) 2001-05-23 2003-03-25 Vram Technologies, Llc Vertical metal oxide silicon field effect semiconductor diodes
KR20020094588A (ko) * 2001-06-12 2002-12-18 주식회사 하이닉스반도체 반도체 소자 및 그 제조방법
US6639276B2 (en) * 2001-07-05 2003-10-28 International Rectifier Corporation Power MOSFET with ultra-deep base and reduced on resistance
US7410851B2 (en) 2001-07-05 2008-08-12 International Rectifier Corporation Low voltage superjunction MOSFET
US6515330B1 (en) 2002-01-02 2003-02-04 Apd Semiconductor, Inc. Power device having vertical current path with enhanced pinch-off for current limiting
US6979861B2 (en) * 2002-05-30 2005-12-27 Apd Semiconductor, Inc. Power device having reduced reverse bias leakage current
US6958275B2 (en) * 2003-03-11 2005-10-25 Integrated Discrete Devices, Llc MOSFET power transistors and methods
US7250668B2 (en) * 2005-01-20 2007-07-31 Diodes, Inc. Integrated circuit including power diode
WO2009042807A2 (en) 2007-09-26 2009-04-02 Lakota Technologies, Inc. Adjustable field effect rectifier
US8148748B2 (en) 2007-09-26 2012-04-03 Stmicroelectronics N.V. Adjustable field effect rectifier
CN101459132B (zh) * 2007-12-10 2010-11-03 上海华虹Nec电子有限公司 高压平面功率mos器件的制造方法
WO2010080855A2 (en) 2009-01-06 2010-07-15 Lakota Technologies Inc. Self-bootstrapping field effect diode structures and methods
US8008142B2 (en) * 2009-03-13 2011-08-30 International Business Machines Corporation Self-aligned Schottky diode
US9291752B2 (en) 2013-08-19 2016-03-22 3M Innovative Properties Company Retroreflecting optical construction
WO2010127370A2 (en) * 2009-05-01 2010-11-04 Lakota Technologies, Inc. Series current limiting device
US8518811B2 (en) * 2011-04-08 2013-08-27 Infineon Technologies Ag Schottky diodes having metal gate electrodes and methods of formation thereof
CN107204336B (zh) * 2016-03-16 2023-10-20 重庆中科渝芯电子有限公司 一种高效整流器及其制造方法
US11508808B2 (en) * 2018-10-11 2022-11-22 Actron Technology Corporation Rectifier device, rectifier, generator device, and powertrain for vehicle

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4903189A (en) 1988-04-27 1990-02-20 General Electric Company Low noise, high frequency synchronous rectifier
US4967243A (en) 1988-07-19 1990-10-30 General Electric Company Power transistor structure with high speed integral antiparallel Schottky diode
US5111253A (en) 1989-05-09 1992-05-05 General Electric Company Multicellular FET having a Schottky diode merged therewith
US5087581A (en) * 1990-10-31 1992-02-11 Texas Instruments Incorporated Method of forming vertical FET device with low gate to source overlap capacitance
DE4121052C2 (de) * 1991-06-26 1993-10-28 Eurosil Electronic Gmbh Gleichrichteranordnungen für integrierte Schaltkreise
US6097046A (en) * 1993-04-30 2000-08-01 Texas Instruments Incorporated Vertical field effect transistor and diode
US5610085A (en) 1993-11-29 1997-03-11 Texas Instruments Incorporated Method of making a vertical FET using epitaxial overgrowth
US5874760A (en) 1997-01-22 1999-02-23 International Business Machines Corporation 4F-square memory cell having vertical floating-gate transistors with self-aligned shallow trench isolation
US5825079A (en) 1997-01-23 1998-10-20 Luminous Intent, Inc. Semiconductor diodes having low forward conduction voltage drop and low reverse current leakage

Also Published As

Publication number Publication date
CN1364315A (zh) 2002-08-14
AU5037200A (en) 2000-12-18
CN1252827C (zh) 2006-04-19
US6186408B1 (en) 2001-02-13
WO2000074141A1 (en) 2000-12-07
HK1048710A1 (zh) 2003-04-11

Similar Documents

Publication Publication Date Title
TW473876B (en) High cell density power rectifier
US11791377B2 (en) Power device integration on a common substrate
TW583773B (en) Semiconductor device for power regulation
US6498367B1 (en) Discrete integrated circuit rectifier device
TWI443836B (zh) 於共同基板上之功率裝置整合
TW543146B (en) Ultra dense trench-gated power device with the reduced drain-source feedback capacitance and miller charge
TWI286835B (en) ESD protection circuit for a semiconductor integrated circuit
TWI404220B (zh) 功率半導體元件及其製造方法
US8614480B2 (en) Power MOSFET with integrated gate resistor and diode-connected MOSFET
TWI591803B (zh) 於共同基板上之功率裝置整合
TW501227B (en) SOI MOSFET having body contact for preventing floating body effect and method of fabricating the same
JP4511118B2 (ja) 縦形の金属/酸化物/シリコン型電界効果ダイオード
US6331455B1 (en) Power rectifier device and method of fabricating power rectifier devices
TWI336949B (en) Semiconductor structure
TW201029176A (en) Trench-based power semiconductor devices with increased breakdown voltage characteristics
TW201301401A (zh) 在基於溝槽的碳化矽功率裝置中的分裂柵結構
US7989853B2 (en) Integration of high voltage JFET in linear bipolar CMOS process
US6878993B2 (en) Self-aligned trench MOS junction field-effect transistor for high-frequency applications
US10147813B2 (en) Tunneling field effect transistor
TW201347192A (zh) 元件與其形成方法
CN114464602A (zh) 用于与金属氧化物半导体场效应晶体管集成的增强型电容器
KR20090107024A (ko) Pn접합 및 모스 커패시터 하이브리드 리설프 트랜지스터
WO2004053999A2 (en) Vertical mos power transistor
TW200812067A (en) RF power transistor device with high performance shunt capacitor and method thereof
US10651272B2 (en) Semiconductor device and full-wave rectifier circuit

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees