TW460808B - Microcomputer - Google Patents

Microcomputer Download PDF

Info

Publication number
TW460808B
TW460808B TW086101358A TW86101358A TW460808B TW 460808 B TW460808 B TW 460808B TW 086101358 A TW086101358 A TW 086101358A TW 86101358 A TW86101358 A TW 86101358A TW 460808 B TW460808 B TW 460808B
Authority
TW
Taiwan
Prior art keywords
mode
program
data
microcomputer
user
Prior art date
Application number
TW086101358A
Other languages
English (en)
Inventor
Shohei Maeda
Nobusuke Abe
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Application granted granted Critical
Publication of TW460808B publication Critical patent/TW460808B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)

Description

4 SO δ 〇 Q A7 五、發明説明(1 ) 【發明有關之技術領域】 、 ^明爲有關可將使用者以等資料裁人 閃記憶體之微電腦。 【以往之技術】 八圖6爲顯示以往微電腦之結構圖,由圖所示,⑴爲内 含快閃記憶體(3)之微電腦,(2)為 1 微電蜘(])< RAM,〇) 由啓動程式區:爲容納用以载入使用者程 =資料:啓動程式之區域,及使用者程式區:爲容納使 用者程式等資料之區域所構成。 (4)爲CPU,在將使用者程式等諸載人快収憶體 者程式區 < 過程中,執行位於快閃記憶體(3)之啓動 啓動程式,自外部主電腦⑺經串列介面接收使用 ^式會資料’並將其载人使用者程式區。,(5)爲微電腦⑴ <列介面,(6)爲微電腦⑴之内部匯流排( 部主電腦。 其次説明有關動作。 微電腦⑴内的快閃記憶體(3)之使用者程式區爲使用 者可自由载入使用者程式等資料之區域。 以下説明使用者程式载人快閃記憶體(3)之使用者程 式區之程序。 首先Q用以將使用者程式载入快閃記憶體⑶之啓動 程式已裁a m 體(3)<啓動程式區,⑷將程式 計數器(Program C〇UlUer)移纟啓動程式區之起始處並開始 執行啓動程式。
本紙國國家標準(CNS -I - I · - I II - · ---------it 裝--- '··- (請先閲讀背面之注意事項再填寫本頁) --訂- 1'線 經濟部中央標準局員工消費合作衽印製
- I j- I 4 6〇8〇8 A7 — " --------- - B7 五、發明説明(2 ) 而後,CPU(4)開始執行啓動程式、啓動程式再從外部 主電腦⑺經由SI0(5)接收使用者程式等資料,這些資料都 被裁入使用者程式區。 、 【發明欲解決之問題】 以往之微電腦是由以上所述方式構成,因爲要執行置 於快閃記憶體(3)之啓動程式區之啓動程式以便將使用者 程式等資料载入快問記憶體(3)之使用者程式遙,啓動程式 -定要預先裁人㈣記憶體(3)之啓純式區,因此造成血 法完全釋放㈣記憶體(3K全部區域做作爲使用者程式、 區的問題。 不必預先將啓動程式载入快閃記憶體(3),而在使用者 程式等資料载入快閃記憶體(3)時,—咖(4n以從外部主 電腦⑺接收啓動程式之技術已在特^平7_携52號公報發 表,但CPU(3)欲自外部主電腦⑺接收啓動程式時,快閃 記憶體(3)内仍然要事先準備用以接收啓動程式之裁入程 式(Load Program),結果,無法釋教快閃記憶體(3)之全 部區域做作爲使用者程式區之問題仍然存在。’ 、本發明是爲了解決上述問題而產生,其目的爲得到一 經濟部中央標準局員工消費合作社印製 種能釋放快閃記憶體(3)之全部區域做作爲使用者程式區 之微電觸。 【問題解決之裝置】 依據申請專利範圍第1項所述的微電腦,設置有分離 於CPU之程式载入裝置,此程式載入裝置可在模式決定裝 置將晶片模式設爲RSIF模式時,自外部主電腦接收用以 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇χ297公釐) 4 60 8〇8 經濟部中央標準局員工消費合作社印製 五、發明説明( 裁入資料之啓動程式至快閃記憶體。、 依據申凊專利範圍第2項所述的微電腦,設置有移位 暫存器’其目的爲在模式決定裝置將晶片模式設爲RSIF 模式時’接收自外部主電腦送出之啓動程式;以及資料轉 达郎,其目的爲在移位暫存器接收構成啓動程式之一資料 $部h資料時’將此—資料框部份資料轉送至r應;並 =^ &位暫存器接收構成啓動程式之-資料框(Frame)部 @資料時’利用位址決定部增加資料轉送部之寫入位址。 依據申請專利範圍第3項所述的微電腦,在啓動程式 傳送《前,若無法正確接收自外部主電腦傳送之寫入命令 時,會向外部主電腦輸出錯誤訊息。 依據申叫專利範圍第4項所述$微電腦,根據由模式 决疋裝置決足之晶片模式來判斷要將程式裁入裝置及串 列4面何者經由共通之外部端子與主電腦連接。 【發明實施型態】 以下説明本發明實施之型態。 實施型態1 : 一圖1爲顯示本發明實旅型態1之微電腦結構圖,如圖 所不’⑴爲内藏快閃記憶體之微電腦,⑺爲微電腦之 RAM/ (5)爲微電腦⑴之SI〇(串列介面),⑹爲微電腦 之内部匯流排,(7)爲外部主電腦。 此卜(11)爲做爲裳载使用者程式等資料揮發推 記憶體之用之㈣記憶體,(12)爲微電腦⑴<模式端子 下簡稱MODO),MODO可輸入〇v及5V二種電位, ⑴ (請先閱讀背面之注意事項再填寫本頁) .裝- 、π '線 本紙張尺度適用中國國家釐- 46〇8〇8 經濟部中央標準局員工消費合作社印製 Α7 Β7 五、發明説明(4) 爲微電腦(1)之模式端子(以下簡稱M0D1),MODI可輸入 0V,5V及12V之電位,(14)爲微電腦(1)之模式端子(以 下簡稱vpp),VPP可輸入0V及12V二種電位。 此外,(15)爲可根據模式端子MODO , MODI , VPP(12-I4)之輸入電位組合而決定晶片模式之模式決定 回路(模式決定裝置),(16)爲當模式決定回路(15)將晶片模 式设足爲RSIF模式時,自外部主電腦(7)輸入用以將資料 .载入決閃ί己憶體(11)之啓動程式.,並將此啓動程式载入
Ram之RSIF(程式裁入裝置)',(17)爲當晶片模式設定爲快 閃模式時,執行置於RAM之啓動程式而 接收仙者程式行料,«使W私«料裁入 記憶體(11)之cpu。 . 圖2顯示爲RSIF(16)細部之結構圖,如圖所示,⑼ 爲=接^.⑺及RSIF〇6)之外部端子,)爲產生時脈 :=信號屋生回路,(24)爲當模式決定回路將 =爲娜模式時,控制接收移位暫存器及位 制回路,(25)爲當模式決定回路剛晶片 存器(25)接收構成啓動程式之-資料框= 一資料框部份資料轉送至Ram 、f後扣此
ReglS㈣(資料轉送部)。 接收緩衝暫存器(Buffe 此外’(27)爲輪出接收緩衝暫存哭 址暫存器(決位址定部),)舄入位址之位 (28)馬當移位暫存器接收構成啓
I 經濟部中央標準局員工消費合作社印製 460808 Λ7 --:--------Β7__ 五、發明説明(5 ) '~~~---— 動程式資料框部份資料時,增加接收緩衝暫存 〈寫入位狀增加n (1贿ementer)(位址決定部), 據增加器(28)的檢出,變更位址暫存器之位址値之鎖三哭 (Latch)(決位址定部)。 八< “ 以下説明有關動作。 在微電腦(1K㈣記憶體⑴),使用者可自由將使 者程式等資料载入。 以下說明使用者程式f資料载入快閃記憶體⑴)之程 序。 微電腦疋根據模式端子12_14%〇〇0,MODI及VPP 輸入之電位組合來決定晶片模式,爲了要將使用者程式等 訑料載入快閃圮k體(11),首先使用者如圖3所示,分別 在MODO輸入0V,MODI及VPP輪入12v的電位,這是 設定晶片模式至RSIF模式所必要的。 以下記載微電腦(1)之四種晶片模式,其次並解釋其功 能。 、 • RSIF模式 —用以將啓動程式自主電腦(?)轉送至 RAM之模式。 «快閃模式 —cpu(n)將使用者程式等資料寫入快 閃記憶體(11)之模式。 *單晶片模式—爲一使用者釋放模式,此模式中cpu(17) 只能存取快閃記憶體(11),而無法存 取外部記憶體。 *記憶體擴充模式—爲一使用者釋放模式,此模式中cpu(i 7) 8 本紙悵尺度適用中國國表標準(CNS ) Μ規格(----- (請先閱讀背面之注意事項再填寫本頁) .裝. 訂
可存取快閃記憶體(11)及外部記憶體 A所1",當使用者將Mom設爲0V,MODuvpp設 爲12 V B争,模式決定回路(J 5)判斷後設定晶片模 RSIF模式’並將此決定輸出至rsif(i6)及cpu(n)。 根據收到之決定,CPU〇7)移至停止狀態,RSIF開 始處理將啓動程式自主電腦⑺傳送至ram(2)<程序。/ 使用者將晶片模式設定爲咖模式後,外部主 ⑺將前面附有寫人命令之啓動程式(參照圖4)傳入微電腦 ⑺’ Rsif(i6K接收移位暫存器(25)貞f接前 命令之啓動程式。 百冩入 β更具體㊉言,㈣回路必須判斷接收移位暫存器 是否正確接收前面附加之寫人命V在正確接收的情況 下,接收移位暫存器(25)繼續接收啓動程式。另一方面, 在接收不正確的情況下,會將錯誤訊息傳送至主電腦’ 並執行通知使用者之程序。 因此,當寫入命令正確接收時,接收移位暫存器2 繼續接收杨程式’在接收構成啓動程式 資料框部二 資料後’再經Μ部匯流排⑹將此—資料框部份資 : 至 RAM(2)。 ' 达 但是,上述晶片模式設定爲RSIF模式時,重新啓動 向量(Reset Vector)如圖3所示,被設在RAM(2)之啓始^, 因此構成啓動程式f料框部份資料會被载人ram⑺ 之啓始處’其次之每-資料框部份資料則根據位址暫存器 (26)順序輪出之寫入位址裁入ram(2)。
本紙張尺度適用中國國家標準(CNS ) A4规格(210><297公釐) 4 6(0003 ιί濟部中央標準局員工消費合作社印製 A7 ____ B7 五、發明説明(7 ) ~"一~' 接收移位暫存器(25)接收構成啓動程式之一資料框部 份資料後,位址增加器(2S)及鎖定器(29)會增加位址暫^子 器(27)之位址値,藉此增加接收緩衝暫存器(26)之寫入位 址,因此啓動程式可以連續不斷地载入Ram(2)。 如以上所述,將啓動程式载入ram⑵後,此時, CPU(17)開始執行啓動程式以將使用者程式等資料载入快 网記憶體(u),使用者必須如圖3所示,將M〇D〇設爲〇v ', MOIM 5V ’ VPP 12V之電位以設定晶片模式爲快閃模 式。 使用者將MODO設爲0V,M〇m5v,vppi2v之 電位後,模式決定回路(15)判斷晶片模式爲快問模式,^ 將此机息輸出至RSIF( 16)及CPU( 17)。, 根據此訊息,RSIF(16)進入停止狀態,cpu(i7)藉執 行RAM(2)所载人之啓動程式,經由SI〇(5)自主電腦(7曰)接 收使用者程式等資料,而寫入快閃記憶體(11)。 CPU(2)會執行啓動程式之理由爲:當使用者如上所 述,將晶片模式設定爲爲快閃模式時,重新啓動向量即如 -圖3所示,設於ram(2)之啓始處。 從以上來看可以明白,因爲分別於cpu(i7)獨立今冒 用以在模式決定回路將晶片模式設爲RSiF模式時,自$ 部主電腦⑺接收用以將使用者程式等資料载人快閃幻音 體⑼之啓動程式,並將之載入RAM⑺之咖,所料 需要在快閃記憶體(1 内預留啓動程式區以容納啓動程 式’因此可達成釋放快閃記憶體⑴)之全部區域作爲使用 10 本纸張尺度適用中_家在(CNS) A4規格(2 ω I-------"ί 裝I- -, (請先閱讀背面之注意事項再填寫本頁} ''訂-----;-—---"梁--- .i - I I— ill -
! I I - I 46〇_ 五、發明説明(8 ) 者程式區的效果。 、 實施型態 r 示本發明實施型態2之微電 構圖,圖中與圖i符號相同者爲 1刀〜 省略説明。 龙份’因此 (31)爲連接RS華)及SI0(5)至外部主電腦⑺之微電 脂(3).的輸入端子(外部端子),(32)爲爲連接^ SI〇(5)至外部主電腦⑺之微電腦⑽輸_子( 子W33)爲根據模式決定回路所決定4片模式,決 RS即6)及⑽(5)㈣經由輸“子 腦⑺之MUX(Multlplexer)。 卜部王電 以下説明有關動作。 , 前述之#施型態1並没有特別說明有關咖(16)及 S!〇(5)與外部主電腦⑺之連接關係,根據圖$所示, MUX(33)若根據晶片模式適當變更主電腦⑺之連接點,則 可達到RSIF(16W SI0(5)共同使用微電腦⑴之外部端 之目的。‘ 經 濟 部 中 k. 標 準 局 員 工 消 費 合 作 社 印 製 亦即’當模式決定回路(! 5)判斷晶片模式爲rsif模式 時,、MUX(33)將RSIF(16)及主電腦⑺連接起來;當判斷^ 片模式爲快閃模式時,臟(33)將SI〇(5)及主 : 接起來。 【發明之效果】 如上所述,依據申請專利範圍第丨項所述者,由於分 別於CPU獨立設置程式载入裝置,此裝置當模式決定裳置 11 21 OX 297公釐)
本紙張尺度適用中國國家標準(CNS 4β〇 s〇a
五、發明説明(9 ) 將晶片模式設爲RSIF模式後,自外部主電腦接收用以載 入資料至㈣記億體之啓動程式,並裁aram,因此不 需要在快閃記憶體内預留啓動程式區以容納啓動程式,如 ,便可達到釋放㈣記憶體< 全部區域做作爲使用者程 式區之效果。 依據巾請專利範圍第2項所述者,由於包括:移位暫 存器’當模式決定裝置將辱片模式設爲娜模式後,用 則要收自外部主電腦傳送之啓動程式;資料轉送部,當移 暫存器接收構成啓動程式之-料框部份資料後,將此 一資料框部份資料轉送至RAM ;及位址決定部,用以增 加資料轉达部之寫入位址;因此可以達到利用非常精簡之 硬體來架構程式载入裝置之效果。* >依據申請專利範圍第3項所述者,由於啓動程式傳送 ^卜部王電腦傳送之寫人命令不能正確接收時,向外 部王電腦輪出錯誤訊息之功能,因此具有在通信錯誤發生 時’讓使用者知道無法將使用者程式等資料載人快閃 體之效果。 " 經濟部中央標準局員工消費合作社印製 士 、據申叫專利範圍第4項所述者,由於根據模式決定 裝置所決^晶片模式來判斷程式载人裝置及串列介面 何者^由共通之外部端子與外部主電腦速接之功能,因此 可達到限制微電腦之外部端子數之效果。 【圖面之簡單説明】 [圖1】本發明型態i之微電腦之結構圖。 【圖2】rsif之細部結構圖。 12 本紙張尺度適用中---~_ ( CNS ) ( 210x297公釐) 4 _8〇8 A7 B7 五、發明説明(10 ) 一 【圖3】説明微電腦之晶片模式之圖表。 【圖4】負料傳送格式之説明圖。 【圖5】本發明型態2之微電腦之重要部分結構圖。 【圖6】以往之微電腦之結構圖。 【圖7】快閃記憶體之内部區域説明圖。 【符號説明】 2〜RAM,5〜SI0(串列介面),7〜主電腦,"〜快閃記憶 體,12〜靡〇(模式端子),13〜M〇m(模式端子广 〜VPP(模式端子),15〜模式決定回路 】6〜HSIF(程式载入裝置),17〜cpu, 策“) 接收移位暫存器(移位暫存器),26〜接 1 回路,25〜 轉送部),27〜位址暫存器(位址決定部)5存器(資料 決疋部),3 1〜輪入端子(外部端手),。^ '〕:定各(位址 子),32〜MUX(多工器)。 子” 31〜輪出端子(外部端 (請先閲讀背面之注意事項再填寫本頁) .裝. 、線 經濟、邓中央標準局員工消費合作社印製 尺 一張 紙 準 !標 I家 一國 !國 |中 一用 I適 I釐 公 7 9 2

Claims (1)

  1. 4608〇8 A8B8C8D8 六、申請專利範圍 括 4.如申請專利範圍第1項所述的微電 腦,其中更包 請 主電式以裝置以射面連接至外部 程根據模式決定裝置決定之^模式決定將 ^式載人裝置Μ时面何者經由上料部端 外部主電腦。 ϋ 5·如申請專利範圍第!項所述的微電腦,其中程式 載入裝置中,必須具有用於資料接收的命令,但只是開 頭的一資料框,以後的接收資料並無上述命令,而連續 地把全部的啟動程式載入RAM。 訂 經濟部智慧財產局員工消費合作社印製
    本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐〉
TW086101358A 1996-10-11 1997-02-04 Microcomputer TW460808B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8270332A JPH10116187A (ja) 1996-10-11 1996-10-11 マイクロコンピュータ

Publications (1)

Publication Number Publication Date
TW460808B true TW460808B (en) 2001-10-21

Family

ID=17484790

Family Applications (1)

Application Number Title Priority Date Filing Date
TW086101358A TW460808B (en) 1996-10-11 1997-02-04 Microcomputer

Country Status (5)

Country Link
US (1) US5884074A (zh)
JP (1) JPH10116187A (zh)
KR (1) KR100241514B1 (zh)
DE (1) DE19709730C2 (zh)
TW (1) TW460808B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6185623B1 (en) * 1997-11-07 2001-02-06 International Business Machines Corporation Method and system for trivial file transfer protocol (TFTP) subnet broadcast
JPH11296263A (ja) * 1998-04-13 1999-10-29 Fujitsu Ltd プロセッサの初期設定制御装置
US6272627B1 (en) * 1998-10-30 2001-08-07 Ati International Srl Method and apparatus for booting up a computing system with enhanced graphics
JP3727485B2 (ja) * 1999-04-02 2005-12-14 シャープ株式会社 不揮発性メモリ内蔵マイクロコンピュータ
US7120143B1 (en) * 1999-09-15 2006-10-10 8X8, Inc. Voice-over Internet protocol processor
JP2002287994A (ja) * 2001-03-28 2002-10-04 Matsushita Electric Ind Co Ltd マイクロコントローラ
DE10306102A1 (de) * 2003-02-14 2004-09-02 Audi Ag Steuergerät und zugehöriges Verfahren zur Übertragung von Daten an das Steuergerät
US7409538B2 (en) * 2003-12-18 2008-08-05 International Business Machines Corporation Update in-use flash memory without external interfaces
JP4404625B2 (ja) * 2003-12-25 2010-01-27 パナソニック株式会社 情報処理装置および該装置用のromイメージ生成装置
JP2006277395A (ja) * 2005-03-29 2006-10-12 Matsushita Electric Ind Co Ltd 情報処理装置及び情報処理方法
DE102005017298B4 (de) * 2005-04-14 2010-06-24 Continental Automotive Gmbh Verfahren und Vorrichtung zum Schreiben eines Ablaufsprogramms in eine Speichervorrichtung einer programmgesteuerten Steuervorrichtung
US7640424B2 (en) * 2005-10-13 2009-12-29 Sandisk Corporation Initialization of flash storage via an embedded controller
JP2008134736A (ja) * 2006-11-27 2008-06-12 Fujifilm Corp 電子機器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63101949A (ja) * 1986-10-17 1988-05-06 Fujitsu Ltd プログラムロ−デイング方式
DE4223398C2 (de) * 1992-07-16 1996-03-14 Bosch Gmbh Robert Verfahren und Vorrichtung zur Programmierung von nichtflüchtigen Speichern
JPH0644064A (ja) * 1992-07-22 1994-02-18 Nec Corp ファームウェア書換えシステム
JPH0749852A (ja) * 1993-08-06 1995-02-21 Hitachi Ltd マイクロコンピュータ
JP3670041B2 (ja) * 1993-12-10 2005-07-13 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド 不揮発性メモリチップイネーブル符号化方法、コンピュータシステム、およびメモリコントローラ
JPH08101794A (ja) * 1994-09-30 1996-04-16 Nec Corp ファームウェアのプログラム書き換え方式
US5568641A (en) * 1995-01-18 1996-10-22 Hewlett-Packard Company Powerfail durable flash EEPROM upgrade
US5664194A (en) * 1995-12-04 1997-09-02 Metricom, Inc. Method for autonomously transferring code to a computer without accessing local memory by the central processing unit
US5805882A (en) * 1996-07-19 1998-09-08 Compaq Computer Corporation Computer system and method for replacing obsolete or corrupt boot code contained within reprogrammable memory with new boot code supplied from an external source through a data port

Also Published As

Publication number Publication date
US5884074A (en) 1999-03-16
KR19980032064A (ko) 1998-07-25
JPH10116187A (ja) 1998-05-06
KR100241514B1 (ko) 2000-02-01
DE19709730A1 (de) 1998-04-16
DE19709730C2 (de) 2002-07-11

Similar Documents

Publication Publication Date Title
TW460808B (en) Microcomputer
CN100555257C (zh) 处理页面复制期间的dma操作的存储控制器和方法
TW379294B (en) Interfacing direct memory access devices to a non-isa bus
US20180322091A1 (en) Using rdma for fast system recovery in virtualized environments
TW583527B (en) Apparatus and method for supporting multiple graphics adapters in a computer system
TWI330319B (en) Computer system and control method of the same
US20060085675A1 (en) One-touch backup system
US20070101077A1 (en) Mirroring system memory in non-volatile random access memory (NVRAM) for fast power on/off cycling
EP0780773B1 (en) Asynchronous bus bridge
CN108132910B (zh) 系统互连以及具有系统互连的片上系统
US8725924B2 (en) Information backup system with storing mechanism and method of operation thereof
TW201914260A (zh) 擴展塢裝置、電子裝置及mac位址複製方法
US20080140959A1 (en) One-touch backup system
TW201131578A (en) Memory management method, memory controller and memory storage system
TWI277866B (en) Information processing apparatus, recording medium with program, and memory managing method
TWI254855B (en) Memory simulation device and method thereof
JP7054807B2 (ja) データ転送システム、アダプタ、及びシステムホスト
JPS5843775B2 (ja) プロセツサバツクアツプシステム
TW426859B (en) Automatically recovered flash memory
JPH1153276A (ja) データ転送方法及びその装置
JPS5898889A (ja) 書込み装置
JPH08263442A (ja) 計算機システム
TW201222237A (en) System and method for saving and restoring configuration information of a peripheral card on a computer
JPH0460726A (ja) 情報処理装置
TW554279B (en) Digital data input device

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees