TW408339B - Memory device with fast write recovery and related write recovery method - Google Patents

Memory device with fast write recovery and related write recovery method Download PDF

Info

Publication number
TW408339B
TW408339B TW086118991A TW86118991A TW408339B TW 408339 B TW408339 B TW 408339B TW 086118991 A TW086118991 A TW 086118991A TW 86118991 A TW86118991 A TW 86118991A TW 408339 B TW408339 B TW 408339B
Authority
TW
Taiwan
Prior art keywords
bit line
line pair
coupled
data line
pair
Prior art date
Application number
TW086118991A
Other languages
English (en)
Inventor
Dimitris C Pantelakis
William L Martino Jr
Derrick Leach
Frank A Miller
Wai T Lau
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Application granted granted Critical
Publication of TW408339B publication Critical patent/TW408339B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1048Data bus control circuits, e.g. precharging, presetting, equalising
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines

Landscapes

  • Static Random-Access Memory (AREA)
  • Semiconductor Memories (AREA)

Description

經濟部中央標準局員工消費合作社印製 408339 at ----- ,B7 五、發明説明(1 ) ~^ 先前申請之| _ 本申請案已於1997年3月12日在美國申請專利,專剎 申請號碼為08/815,527。 -發明範圍
本發明與記憶體有關’更特定而言是與積艘電路之讀取 /窝入記憶體有關。 P 發明背景 積體電路靜態隨機存取記憶體(SRAM)使用在多種應用 中。尤其,高速SRAM使用在如電腦系統、工作站等的快 取裝置。這類快取記憶體提供快速的資料儲存或所可能重 新使用的指令。隨著積體電路科技的改善,微處理器的速 度已增加,而隨著微處理器速度改善,SRAM的存取時間 必煩%減才能提供有效的快取儲存容量。 瓜而s,對於咼速SRAM而言,當資料自記憶體讀取 時,位於致能字元線的記憶體裝置可提供信號至互補之位 元線對中。由所選之記憶體單元提供至位元線之信號為相 對之弱信號,可以在由記憶體輸出之前放大。這個信號可 為差動的電壓信號或差動的電流信號*形式。前者又稱為電 壓感測技術,需要電壓感測放大器來轉換相對之弱電壓為 強呢恩來輸出。在電流感測技術中,記憶體單元提供—差 動電流到位元線。一電流到電壓放大器必須感知相當弱之 差動電流信號,並輸出足夠強之電壓差動信號以作為輸 出。 SRAM必須能執行窝入週期,當窝入週期資料以積體電
本紙張尺度顧(eNS (请先閲讀背面之注意事項其填寫本頁) •裝· 訂 408339 A7 B7 M濟部中炎標率扃貝工消費合作社印装 五、發明説明(2) 路接腳來接受時,具差動信號之相對位元線在尺寸上相對 地變大。大的差動信號在強度上夠強,足夠複窝儲存在所 選記憶體單元内之資料數值。然而,在寫入週期.之末以準 備接續之讀取週期時,必須降低或取消該大的差動電壓。 一般而言’有兩種技術可輔助此寫入回復。首先,以一 電晶體耦接位元線至互補位元線,此種技術稱為均衡。第 二’位元線會被偏壓至某一預定的電凰,此一電壓為感測 類型所要的電壓。例如’典型的預先充電電壓為正電壓。 然而’其他的預先充電電壓,如1/2的正電壓,或正電壓 減去電晶體閾值電壓f可使用。為要發揮SRAM的用處, 寫入回復必須在預定時間内執行,該預定時間會隨著記惊 體存取週期愈變愈小時亦逐漸縮小。 一般而言,使用電流感測技術之記憶體具良好的速度電 力值(speed- power product)。然而’使用電流感測技術有許 多問題。除非使用大的位元線負載,否則會發生寫入回復 速度問題。然而,仍希望盡量利用電流感測技術,使位元 線負載愈小愈好。另外,也希望盡量縮小積體電路區。因 此,使用電流感測技術之記憶體所需^的是具小規模的快 速寫入回復。這類記憶體可由本發明提供,其特色與優點 可利用以下圖與敘述來獲致充分的了解。 附圖之簡要說明_ 圖1所示為本發明之記憶體之方塊圖。 圖2所示為圖1之記憶體之方塊圖與電路圖之結合示意 圖。 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X297公釐) --------{:、裝— (請先閲讀背面之注意事項再填寫本頁) 訂 •.^. 經濟部中央標準局員工消費合作社印製 408339 A7 _ .___B7 五、發明説明(3 ) 圖3所示為圖2之記憶體操作之時序圖》 圖4所示為可用於圖1之電流感測電路之示意圖。 圖5所示為在資料感測程序中,應用至圖4之電流感測 電路之信號時序圖。 相關實施例之說明 圖1為本發明之記憶體1〇〇的方塊圖。記憶體1〇〇包括 位址緩衝器/解碼器125 ,記憶體陣列部份111 ,資料1/〇 電路120 ,讀取全區資料線匯流排130 ,以及寫入全區資 料線匯流排140。記憶體陣列部份111可以分為陣列1 / 2 線路(halves)或1/4線路(quadrants),及可以包括一個 或多個資料區塊。記憶體陣列部份111包括記憶體陣列 112 ’列解碼器114,欄位邏輯/解碼器116 ,及位元線均 衡區塊118 *記憶體陣列112包括位於字元線與位元線對 之記憶體單元陣列《如圖1所示的代表性記憶體單元 150 ,位於字元線152與位元線配對154之相交處》位元 對154包括第一位元線156 ,可傳導標為"BL"之信號,以 及第二位元線158,可傳導標為"互Γ”之信號。讀取全區資 料線匯流排130包括η對的互補之全’區資料線,該資料線 包括第一全區資料線132 ,標為"GDL",而第二全區資料 線134 ,標為"GDL "。寫入全區資料匯流排140亦包括η 對的互補全區資料線,該資料線包括第一寫入全區資料線 142與第二寫入全區資料線144。 位址緩衝器/解碼器125接收標為"ADDRESS"輸入位址。 位址緩衝器/解碼器125亦接收一组的控制信號,標為 本纸張尺度適用中國國家標準(CNS ) Ad規格(2丨0X297公釐} (請先Ml讀背面之注意事項再填寫本頁〕 --------------ci / 裝---- 訂 J------^---------------- 經濟部中央標準局員工消費合作社印製 408339 A7 .B7 五、發明説明(4 ) "INTERNAL TIMING SIGNAL",以及標為 _,R/fr 的信號。 位址缓衝器/解碼器125接收並區分ADDRESS為列位組 件,標為”ROW ADDRESS"以及攔位組件,標為"COLUMN ADDRESS”。請注意位址緩衝器/解碼器125可以在 ADDRES上執行部份或全部的解碼,以獲取ROW ADDRESS 與 COLUMN ADDRESS。 在記憶體陣列部份111中,列位解碼器114接收ROW ADDRESS,並致能回應的字元線。.記憶體陣列112耦接至 每個耦接至列位解碼器114之輸出端。在記憶體陣列11+2 之記憶體單元位於相對字元線與相對位元線對之相交處。 每一位元線對可作為在記憶體100之窝入週期之記憶體單 元輸入端,以及在讀取週期時當成輸出端。圖1說明具代 表性的記憶體單元150 。記憶體單元150耦接至字元線 152與位元線對154。位元線均衡區塊118代表耦接至每 個位元線之一端之位元線均衡電晶體(短路裝置)。 攔位邏輯/解碼器116接收COLUMN ADDRESS , INTERNAL CLOCK ,以及R/f信號。攔位邏輯/解碼器 116可耦接至每個位元線對’包括’代表性的位元線對 154 ,並位於與位元線均衡區塊118之位元線末端。在所 說明之圖中,欄位邏輯/解碼器116亦包括位元線負載。這 類位元線負載包括均衡電晶體與每一位元線之預先充電電 晶體。納入位元線兩端的位元線均衡電晶體,可讓記憶體 利用相對長的位元線,獲取較快速的均衡與預先充電。欄 位邏輯/解碼器116可搞接至讀取全區資料線匯流排13〇與 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29?公釐) 1/. —^n n.^n f I—^^^1 m m y i- l'···m I - 1 — - t. (請先閱讀背面之注意事項再填寫本頁) A7 B7 侧339 五、發明説明() 窝入全區資料線匯流排140 »每一全區資料線匯ί兔排.包括 η信號線,其中依記憶體100之大小,η可能為任意數, 如 1,2, 4, 8, 16, 32。 資料I/O電路120耦接至讀取全區資料線匯流排130以 及寫入全區資料線匯流排140,以及具可傳導標為"DATA” 之η-位元信號之雙向終端。資料I/O電路120具輸入終 端,可接收標為”万§"”,"R/f",以及"CLOCK"之外部控制 信號,以及可提供INTERNAL TIMING SIGNALS以及R/i 的I信號。在說明的圖中,記憶體100為同步記憶體並同 步地產生具CLOCK信號之INTERNAL SIGNALS »然而, 很明顯地本發明亦可應用至非同步記憶體。對於非同步記 憶體’資料I/O電路120根據致能i信號之致能的延遲, 而產生 INTERNAL CLOCK SIGNALS ,並不具有 CLOCK 輸 入終端。 在基本的操作中,位址緩衝器/解碼器125在讀取週期中 或記憶體100之寫入週期中接收ADDRESS 。在讀取週期 中’致能信號万^"以及R/巧厂為邏輯低。信號R/i厂由輸入信 號R/W緩衝且為相同信號。列解碼器、14致能一字元線路 來接收ROW ADDRESS。在讀取週期中,選擇每個耦接至 致能•字元線路之記憶體單元,並耦接它的輸出端到它所耦 接的位元線對。例如,當ROW ADDRESS致能字元線152 時’選擇記憶體單元150並提供一差動電流到代表位元儲 存狀態之位元線對154 。在讀取週期中,全部位元線對均 被連接至致能的字元線之記憶體單元所驅動。全部位元線 本紙浪尺度適用中國國家標毕(CNS) Ail規格(21QX 297公楚) (請先閲讀背面之注意事項再填寫本頁) -裝
-.1T 經濟部中央標準局員工消費合作社印装 408339 A7 B7 經濟部中央樣準局員工消費合作社印袈 五,發明説明( 對之信珑均為差動電流^ 糊位遂輯/解碼器116依COLUMN ADDRESS選擇n位元 線對》丨ntei<nal ί,ιμ〖Ν(3 S1GNALS提供資訊到欄位遝輯/ 解碼器116巾以開始操作,& R/i可決定要進行讀取週期 或寫入週期。在依欄位位址選擇位元線對或多對後,欄位 遝輯/解碼器116可耦接每個所選定之位元線對至相對的全 區1料線對,並利用差動電流感測技術來放大信號。在回 應CS與R/ W表示讀取週期時,資料1/〇電路u〇接收每一 讀取資料線組之差動信號,並將之轉換成單一結束信號’ 並輸出DATA。 在寫入週期時,資料流係反向進行。窝入週期由信號ϋ 發出逐漸變為使用中,而R/ W為邏輯低。資料I/O電路 120接收DATA為輸入’並在相應的寫入全區資科線组, 知動每個DATA信號為差動信號。例如,寫入全區資料線 匯流排140為每個所選之記憶體1〇〇之全區資料線組。寫 入全區資料線匯流排140由資料I/O電路12〇依所接收到 的 DATA 來驅動。為回應 INTERNAX TIMING SIGNALS . R/ WI,與COLUMN ADDRESS ,櫚位i輯/解碼器116耦接 每個寫入資料線组至所選的位元線對。列位解碼器U4致 能字元線以及輸入資料驅動至位於致能字元與所選位元線 對之交接處之記憶體單元。如同在讀取週期中,位於致能 字元線之記憶體單元具耦接至位元線對之輸出資料。然 而,由攔位邏輯/解碼器〗16位元線對來驅動之電壓差大於 記憶體單元之驅動電壓’並複窝在記憶體單元的儲存位 本紙乐尺度適用中國國家標準(CNS > A4規格(210X 297公釐) {請先閱讀背面之注意事項再填窩本頁) .裝-
-iT 408339
五、發明説明(7 經濟部中央標準局員工消費合作社印裝 元。 在寫入週期的末端’即寫入回 可利用& _ &、 复期間,位元線對之均衡 T利用仏7C線(均衡,以及位元 11ή . ^ ,泉均衡區塊118與欄位邏 軻/解馬幻16中之相應位元線負 ^ . 戰來達成,以及部份間接 由位万;亿兀線與全區位讀取資料 a , 求 < 間工讀取資料線來達 成a為要獲得這類均衡,耦接讀 ^ , ^ A取貪枓線與位元線之電 路,會在寫入週期的末端變為使 ^ . m 凡斤』肀。此寫入回復系統尤 其有用’在記憶體100使用電流咸 电/JSL慼測時,說明請參考圖 2 ° 圖2為結合圖i之記憶體1〇〇之電路圖與方塊圖之結合 圖。在圖2中所說明的是ι位’其中有三欄位與相應的 ;貝料線均衡與感測放大器一起顯苹^耦接至單一感測放大 器之欄位數目可依應用而不同。例如,在所說明=圖中, 有4個欄位連至資料線之單一資料線對中。然而,其他的 數值亦可以使用。 圖2說明的是記憶體陣列112部份與圖丨之欄位邏輯/解 碼器Π6。圖2所說明的記憶體陣列112部份包括,第一 攔位200 ’第二欄位202 ’以及第三'攔位204 。欄位200 包括一對的互補位元線,標為BL以及五Γ以及代表記憶體 單元206與208 ^記憶體單元206具輸入終端,耦接至第 一字元線’標為"WL1”以及具互補輸出端接至BL與BL。 記憶體單元208具輸入端,耦接至標為"WLM”之mlh字元 線,以及兩輸出終端賴接至BL與BL。記憶體單元以任意 數m來說明,有助於了解本發明未受限於任何特定陣列大 *10- 本紙張尺度適用中國國家標準(CNS)A4規格(210X297公釐) --------V 裝-- (請先閱讀背面之注意事項再填寫本頁) I.*
,1T 408339 A7 B7 經濟部中央榡準局員工消費合作社印製 五、發明説明(8 ) — -- 小。欄位202與204均包括m記憶體單元,耦接直相應之 字元線,並提供輸出至相應的位元線對。這些攔位的結構 與攔位200相同,不再在以下說明。 圖2的其餘部份說明欄位邏輯/解碼器I”之相關部份。 例如,第一位元線負載210耦接至欄位2〇〇並包括p通道絕 緣閘極場效電晶體212·214 ,通稱為金屬氧化物半導體 (MOS) % 0Θ髌。電晶體212具可耦接至標為i_Vdd,,電壓之源 極,可接收標為"WCPI1'之閘極以及耦接至Bl的汲極。 VDD為具3伏特之正電壓供應,但每一圖均不同。電晶體 213具耦接至BL之第一電流極,可接收標為"胃u之控制 仏號,而第二電流極耦接至標有"百之互補位元線。電晶 體214具可耦接至Vdd之電源,可接收wcpi之閘極,以 及耦接至的汲極。 在形成窝入路徑時’一對驅動電晶體216耦接2個寫入 資料線,標為"WD"與”^",相對於位元線Βΐν與電 晶體對216包括第_ n通道電晶體218,以及第二N通道電 晶體220。電晶體218具耦接至b l之第一電流極,可接 收信號WCP1之閘極以及耦接至WD '之第二電流極。電晶 體220具耦接至BL之第一電流極,可接收信號WCP1之閘 極以及耦接至WD之第二電流極。請注意電晶體2丨8與220 之源極與汲極之設計,會依所採用之電壓而不同,因此它 們均依類別而有不同的設計。 讀取路徑包括一對的驅動電晶體222。電晶體對222包 括第一 P通道電晶體224以及第二P通道電晶體226。電晶 -11- ---- - 本纸張尺度適财國國家轉(CNS ) A4規格(2】GX297公釐) (請先閱讀背面之注$項再填寫本頁) .裝. 訂 f— 408339 Α7 Β7 五、發明説明(9) 體224具耦接至BL之電流極,可接收標為"RD1 . 之 閘極,以及第二電流極以提供信號至標為”RDATA”之讀取 資料線,其中的"•”表示邏輯AND運作。電晶體226具耦 接至百Γ之第一電流極,可接收RD1 信號的閘極,以 及第二電流極以提供輸出信號至標為"RDATA"之互補資料 線。相應到欄位202之位元線負載電晶體228-230 ’寫入 驅動電晶體232與234 ,以及讀取驅動電晶體236與238 為相似。位元線負載提升電晶體均由標為"WCP2”之信號來 選擇,而均衡電晶體由信號胃選擇。寫入驅動電晶體232 與234由標為”RD2 .胃"之信號選擇。最後nth欄位204 包括位元線負載電晶體240-242 ,一對寫入電晶體244與 246 ,以及一對的讀取驅動電晶體248與250 ,相對於之 前所描述的。電晶體240, 242, 244與246接收標為"WCPN" 之信號,電晶體241接收信號10",而電晶體248與250接 收標為"RDN · 之信號。 耦接至讀取資料線組為資料線負載252 »資料線負載 252包括P通道電晶體253-257 。電晶體253具可耦接至 經濟部中央樣準局貝工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁), VDD的源極,耦接至標為_'VSS”之電源^端的閘極,以及接 至RDATA的汲極。Vss為具大約〇伏特之負電或接地電壓 終端。電晶體254具可耦接至VDD的源極,可接收標有" SEN_EQ_"之閘極,以及接至RDATA之汲極。電晶體255具 可接至VDD的源極,可耦接至vss的閘極,以及可接至 RDATA之汲極。電晶體256具可耦接至VDD的源極,可接 收標有SEN^EQ^閘極,以及接至RDATA之汲極。電晶體 -12- 本紙張尺度適用中國國家標準(CNS ) Α4規格(2ΐ〇χ 297公釐) 經濟部中央榡準局員工消費合作社印製 408339 A7 _ _____ 五、發明説明(1G) 258具可耦接至的第一電流極,可接收標有‘ SEN_EQ 之閘極,以及接至RDΑΤΑ之汲極β 耦接至資料線的是電流運送電路26〇 。電路26〇包括Ρ 通道電晶體262,Ρ通道電晶體264 ’ Ρ通道電晶體266,Ν 通道電晶體268 ’ Ν通道電晶體270 。電晶體262具耦接 RDΑΤΑ之第一電流極,閘極以及第二電流極。電晶體264 具耦接至RDATA之電流極,耦接至RDATA之第二電流 極,以及耦接至電晶體262閘極之第二電流極。電晶體 266具耦接至電晶體_ 262之第二電流極之第—電流極’可 接收標為"AMP_EQ "之信號’與耦接至電晶體264之第二 電流極之第二電流極。電晶體268具弟一電流極’斜接至 電晶體262之第二電流極,可接收標為"AMP-SEL"信號之 閘極,以及耦接至_GDL之第二電流極。電晶體270具耦接 至電晶體264之第二電流極之第一電流極’可接收信號 AMP_SEL之閘極,以及耦接至GDL之第二電流極。 在運作上,當記憶體由圖1之列位解碼器114所存取 時,會致能如WL1或WLM或陣列中任何的字元線。致能 一個字元線可由欄位中選擇一個記憶體單元。所選的記憶 體單元提供電流信號至相應的BL與BL信號線’代表其中 所儲存的記憶體狀態。圖2中所顯示的電晶體n欄位僅選 擇一個欄位。因此只有RD1-EQ ’ RD2-EQ ’或RDN-EQ其 中之一被致能以選擇相應的驅動電晶體°當選定這些相應 的電晶體時,差動電流會驅動至RDATA與RDATA ’代表 在所選的欄位中之記憶體單元狀態。RDATA與RDATA之 -13- 本紙張尺度適用中國國家標準(CNS ) A4规格(21〇乂 297公楚) (讀先聞讀背面之注意事項再填寫本頁) .裝. 訂 1·)^ 408339 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明( ’的』差動電流會經由電流傳輸電路260而傳送至.GDL與 諷。感測功能在圖丄之資料y◦電路i2Q中完成,會在 圈4中加以說明。 在窝入週期中,相應的WD/i接收資料,並在致能如 U WCP1之相應窝人選擇信號時驅動。不像相弱讀取電 流信號’此寫入電壓e號非常強並在邏輯上非常靠近電力 供應。差動電壓非常適合複寫所選記憶體單元之内容。 然而,在寫入週期末端,這個在位元線上的大剩餘電壓 必4依後續之感測目的而降低。這類降低可由兩種裝置達 成。第一裝置為位元终負載。假設欄位200所選之攔位, 則黾晶體212與214會致能以耦接BL與i到Vdd。另 外’電晶體213會具有導電性而耦接至bl與ΊΓ。此功能 可以參照均衡,但這些動作構成寫入回復的第一裝置。 資料線負載252所提供的第二裝置,經由電晶體253與 256,在所選欄位中耦接Bl與百^·至v〇D。電晶體253與 255為相對的弱裝置’必須要持續地具傳導性,其中在讀 取週期與寫入回復時’電晶體254與256被切換。因為在 資料線負載252的電晶體耦接至與^欄位相連的資料線, 因此它們可以不需要增加攔位的間距而製成大容量,且不 影響記憶體區域’如同它們位於相應的位元線負載。 另外’請注意位於讀取資料線上的資料線負載252的點 上’在該點之後’它們可以自寫入資料線中隔離出來。在 記憶體100中’寫入路徑經由Ν通道電晶體218與22〇來進 行,而所選寫入資料線,在另一個寫入資料仍預先充電至 -14- 本紙張尺度適用中國國家標準(CNS > Α4規格(210 X 297公瘦) --------->裝-- <請先閲讀背面之注意事項再填寫本頁) -1 —11 經濟部中央標準局員工消f合作.杜印製 408339 A7 B7 五、發明説明(12 ) ~"— VDD時’被拉到低览壓°因此,使用N通道電晶體來避免 閾值電壓下降是很重要的。然而,同時納入這些寫入驅動 電晶體而不增加記憶體單元之間距也很重要。若電晶體 218與220轉換為全互補式金屬氧化物半導體(CM〇s)傳輸 閘極,則單元間距亦會增加。因此將負載與位元線負載一 起置於資料線,具有不増加記憶體間距的優點。 圖2所表示的是可在窝入回復支援位元線均衡之另一項 特徵。在均衡階段,所選攔位會經由相對讀取驅動電晶體 而耦接至資料線負載252 。然而,在寫入回復時,其他的 櫚位亦會耦接至讀取f料線,因此全部的欄位會選擇性地 耦接至RDATA且在寫入回復時耦接至該處/這些連接具 有二種優點。第一 ’它會放大控制信號的解碼第二,儲 存在每個非選擇性的位元線上之電力會快速地在寫入週期 之後,沿著所選攔位快速地支援充電。請注意,在其他的 圖示中,若不需要額外的充電力與回復優點則不需要耦接 至未選的欄位至RDATA與RDATA。另外,在寫入回復 時’在其他的圖中資料線負載252可以刪除,而全部搞接 至RDATA與RDATA的欄位係連接在二起,此二者可在所 選攔位中支援位元線以重新充電位元線至VDD。這樣會使 位元線提升電晶體的容量變小或加速已知大小之電晶體之 寫入回復速度。 圖3說明信號的時序圖,有助於了解圖2之運作。在圖 3中,水平抽代表時間而垂直軸代表不同信號之電壓,包 括M,RD1,WCP1 ,與SEN_EQ。這些信號的說明,分 -15- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注項再填寫本頁) -裝. 訂. 經濟部中央標孪局員工消費合作社印製 408339 A7 ___B7_ 五、發明説明(13) ~~~~'~~~~~ 3大階段來進行,分別為讀取週期,寫入週期與順序讀取 週期。在讀取週期的早期階段中,可在邏輯低時致能件號 互ΰΓ來選擇相對欄位。而在此階段中,信號%也很低i 可影響位元線的均衡。信號wcpi仍保持低,或在整個的 讀取週期中不致能。在信號RD1致能後某—段時間, SEN_EQ在邏輯低時致能,靠近週期的開始,如此一來, 可以傳輸差動信號,並在讀取週期的剩餘部份保持不致 能。 寫入週期由信號RD1來表示’ RD1不致能而信號wcp 1 變成使用中。在窝入週期中,信號Ten_eq^保持致能 中’而在資料線負載252之預先充電電晶體仍保持導電 性。在時間信號期間時,信號W呈不致能狀態,可使寫 入資料分開所選之位元線,並複窝所選之記憶體單元。在 窝入週期的末端時,信號WCP1會再次關閉,而在致能信 號EQ與關閉信號WCP1之前,開始寫入回復。在關閉 WCP1後之一延遲時間,信號IUM會致能,以連接資料線 至所選欄位之位元線。另外,在寫入回復時,其他的全部 RD信號之寫入回復,亦變成使用中。寫入週期在ϋ"變 成使用中時結束。 請注意,由於這類信號ANDed在一起,若信號胃在低 邏輯或信號RD在低邏輯致能時會變成具傳導性。因此, 在寫入回復時間,全部的讀取驅動電晶體會變成傳導性來 耦接至全部攔位之位元線到RD ΑΤΑ與RDATA,並在某些 時間之後,寫入回復階段結束而後續之讀取週期開始。請 -16- 本紙法尺度適用中國國家標準(CNS ) Α4規格(2Ι0Χ297公釐) co裝— {靖先閑請背面之注意事項再填寫本頁} 訂 經濟部中央標準局員工消費合作社印製 408339 A7 —__BL____ 五、發明説明(14 ) 注意’圖3說明讀取週期以及寫入週期。若一空向週期在 窝入週期之後,則信號會在寫入週期之間仍保持使用中, 即均衡會繼續直到另一週期開始時才停止。 圖4為電流感測電路10之示意圖,其可以耦接至讀取 全區資料線,以完成電流感測功能。電流感測電路1 〇為 圖1資料I/O電路120之一部份。電流感測電路可經由輸 入終端12與互補輸入終端22 ’來感測流入電流感測電路 之電流I!與之間的差動電流。電流Ii與L之間的差動 電流可用來感測傳輸至電流感測電路1〇之感測資料。輸 入終端12與互補輸入終端22耦接至GDL與。電流感 測電路10亦可稱為感測放大器。 感測放大器10包括P通道絕緣閘極場效電晶體.(PET) μ 與24,此兩者均作為電流源^ FET 14與24閘極均賴接至 終端3 1 ’以接收第一致能信號。FET 14與24之源極耦接 到電源供應導體20。舉例而言,導體2〇位於Vdd的電恩 層級。換句話說,FET 14與24之源極耦接至電壓層級 VDD中。感測放大器1〇亦包括P通道絕緣閘極fe T33 ,具 稱接至終端32之閘極’以接收第二政能信號與在導體2〇 上輕接至電壓·層級Vdd之源極。
感測放大器10包括一反向器1.6 ,P通道絕緣閘極FET 18 ,反向器26,以及P通道絕緣閘極FET 28。反向器16 包括P通道絕緣閘極FET 15與P通道絕緣閘極FET 17。FET 15與17之閘極會概接以形成反向器16之輸入端。fet ^ 5 之源極可當成反向器16之第一偏壓節點並摘接至FET 33 -17- 本紙張尺度適用中關家標準(CMS ) A4規格(210\:297公^]-----—— -^^^1 urn m H^I i ./. K {請先聞讀背面之注意事項再填、寫本頁) 訂 408339 A7 經濟部中央標準局員工消費合作社印製 B7五、發明説明(15) 之汲極。FET 17之源極可當成反向器16之第二偏壓節點 並耦接至FET 18之汲極與輸入終端12。FET 15與17之汲 極可轉接以形成反向器16之輸出終端。反向器16之輸出 端耦接至FET 14之汲極以及感測放大器10之資料輸入終 端19。 反向器26包括P通道絕緣閘極FET 25與N通道絕緣閘極 FET 27。FET 25與27之閘極相連以形成反向器26之輸入 端。FET 25之源極可作為反向器26之第一偏壓節點並耦 接至FET 33之汲極。FET 27之源極可作為反向器26之第 二偏壓節點,並耦接至FET 28之汲極以及互補輸入終端 22中。FET 25與27之汲極可耦接以形成反向器26之輸出 端。反向器26之輸出端可搞接至FET 24之汲極,以及感 測放大器10之互補資料輸出終端29。 另外,反向器16之輸入端賴接至反向器26之輸出端, 而反向器26之輸入端接至反向器16之輸出端。FET 18與 28之閘極可在導體20上耦接至電壓層級VDD。FET 18與28 之源極可耦接至電壓供應導體30.。舉例而言,電壓供應導 體30是在接地電壓層級上,如Vss。 感測放大器10亦包括反向器36與兩個開關,一在反向 器16與26之間耦接,另一開關在反向器16與26之第二偏 壓節點之間耦接。位於反向器16與26之間的開關為一二 電晶體通道閘極,包括P通道絕緣閘極FET 35與N通道絕緣 閘極FET 37。反向器36之輸入端耦接至終端34以接收均 衡信號。反向器36之輸出端耦接至終端FET 35之閘極。 -18-
(請先閲讀背面之注意事項再填寫本頁J 裝. 訂 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29?公釐) 408339 經濟部中央標準局負工消費合作社印裳 A7 B7 五、發明説明(16)
FET 37與閉極接終端34中。FET 35與37之源極耦接至FET 15與17之汲極,而FET35與37之汲極可耦接至印丁乃與 27之沒極。 核接至反向器16與26之間的第二感測偏壓節點為一電 晶體通道’包括N通道絕緣閘極FET 38。FET 38之閘極可 耦接至終端34 ,FET 38之電流極鋼接至fet 之電流 極’而FET 38之汲極可接至FET 27之電流極。 如圖5所示,感測放大器1〇藉由感測傳輸至輸入終端12 與互補輸入終端22乏差動電流信號來感測資料。尤其是, 感測放大器1 〇可經由輸入終端12與互補輸入終端22來感 測電流11與12。電流Ιι與h亦可稱為差動電流信號之第一 與第二電流组件。感測放大器1 〇產生兩種電流,一流經由 FET 17,另一流經FET π,依電流與l2。感測放大器1〇 因此可以比較FET 17與FET 27之電流而感測資料。 應注意的是 FET 14, 15, 17, 18, 24, 25, 27, 28, 33, 35, 37 與 38並不受限於圖4所示之絕緣閘極FET。它們可以用其他 的電晶體來替代,如雙極電晶體,金屬半導體FET,接面 FET與絕緣閘極雙極電晶體等。另外;FEt 33的功能為開 關可以用其他的開關來替代。如同熟知本項技藝人士所知 悉’ FET閘極可作為控制電極,而源極及汲極可作為電流 傳導電極。 在感測放大器10中,FET 14與24可作為電流源,而 FET 18與28可作為電流槽(CUrrent sinks)。它們亦可以 用其他的電流源/電流槽電路來替代。FET 14與18具與 -19- 本紙張尺度適用中國國家梯準(CNS ) A4規格(210X297公釐) -------—裝-------—訂 ------- (請先閲讀背面之注項再填寫本頁) 經濟部中央標準局貝工消費合作社印掣 侧339 A7 B7 五、發明説明(17) FET 24與28相同的電流承載能力。 在反向器16中’ FET 15可作為提升式電晶體與FEt π 可作為下拉式電晶體,因此FET 15與丨7為不同的傳導類 型。如同在反向器26,FET 25可作為提升式電晶體與FET 27可作為下拉式電晶體,因此FET 25與2 7為不同的傳導 類型。在圖4中’ FET 15與25為P通道FET而FET 17與27 為N通道FET。在另一圖中,FET 15與25由pNp雙極電晶 體所替代,而FET 17與27則由NPN雙極電晶體所替代。 FET 38可作為通道閘,並可由不同類型的通道閘所替 代’如雙電晶體通道閉^ FET 35與37形成雙電晶體通道閘 並可由不同類型的通道閘所替代。雙通道間可提供感測放 大器ίο執行高速背對背(back_t0_back)感測運作。應注 意的是兩種通道閘在感測放大器1〇中均為選擇性配備。由 於大電壓變動(swing),如從接地電壓到Vdd,經過輸出 終端19與互補輸出終端29,耦接彼此的通道閘最好是如 圖4所示之雙電晶體通道閘。若用單電晶體通道間來替代 FET 35與37,_至控制電流極之均衡信號,最好調整在 感測放大器10運作時,提供它雙向導;^能力。 圖5所示為在資科感_序中,應用^圖4之電流感測 電路之信號時序圖。時相5Q包括第-致能信號51,第 二致能信號52,以及均銜位躲 J衡L破54。當使用圖4之感測放 大器10來感測資料時,第—钕紗 弟致自匕6號51 ,第二致能信號 52,以及均衡信號54會耦垃5故灿 S稱接至終端31,32與34。輸入終 端12與互補輸入終端22可麵 a f,欠 J ^由k疋線,謂取資料線以及 -20- 本紙張尺度適用中國國家標準(CNS ) --- (請先聞讀背面之注意事項再填寫本頁) 裝- 訂· 408339 A? _____B7 五、發明説明(18) (锖先開讀背面之注意事項再填寫本頁) 全區資料線轉接至記憶體單元。另一例子如,輸入終端12 與互補輸入終端22可經由多工器(未顯示)耦接至2個記憶 體單元(未顯示)。一記憶體單元稱為主要記憶體單元,而 多工器可在正當的運作中,選擇主要的記憶體單元,若主 要記憶體單元有瑕疵,則亦會選擇冗餘(r e d u n d a n t)記憶 體單元。 當感測放大器10為空間狀態,則第一致能信號51與第 一致能仏號52最好在高電壓層級,如Vdd,而均衡信號54 取好是在低電壓,如接地電壓層級。因此,FET 14, 24, 33, 35, 37, 38為非傳導的,反向器16與26關閉,而感測放大 器10不會消耗大量電力。 在感測程序開始之前’均衡信號54可切換至高電壓層 級’如時間t〇之VDD。高電壓層級傳輸至FEt 37與38之閘 極,並切換FET 37與38。高層級電壓亦傳輸至反向器36 之輸入端,可在FET 35之閘極中產生低電壓層級,並開啟 FET 35 »傳導的FET 35與37會在輸出終端19以及互補輸 出端29均衡電位。相同的’傳導的FET 38會在輸入終端 12以及互補輸入端22均衡電位》 ' 經濟部中央標準局員工消費合作社印裝 感測程序在時間t!時開始,當均衡信號54被切換回低電 壓層級且第一致能信號51被切換到低電壓層級,如接地電 壓層級。FET 35, 37與38會被關閉。因此可將輸出端19自 互補輸出端29中獨立出來,而輸入端12亦可由輸入端22 獨立出來。FET 14與24被開啟,有一電流路徑可在vDD與 接地中建立’ 一經由FET 14, 17與18,而另一則經由FET 24, -21- 本紙張尺度適用中國國家標準(CNS > A4規格(210X297公嫠) 408339 A7 B7 輕濟部中夬榡準局貝工消費合作、社印製 五、發明説明( 27與28。應注意的是雖然圖2表示第一致能信號、1之降 緣(f a 111 n g e d g e)剛好與均衡信號54之降緣相同,但這 並非用以限制本發明。 儲存在記憶體單元的資料以電流h與來編碼,並經由 輸入端12與互補輸入端22,傳輸至感測放大器1〇中。電 流Ιι由記憶體單元經由輸入端12與FET丨8流至導體3〇。 因此,FET 18中的電流應與電流l與流經FET 14與η之 總合相等。同理,電流由記憶體單元經由輸入端22與 酣28流至導體3〇。因此,FET28中的電流應與電流^與 流經FET24與27之總合相等◊由於服18與以的設計具 相同的電流承載能力’而流經FET18之電流亦與流經由 FET28的電流相等’此電流可稱為參照電流。因此,流經 啦14與而17之電流相等於參照電流減去電流i,同= 地,流經附24與酣27之電流相等於參照電流減去電流 。感測放大器H)可比較FET 14與FET 17之電流與順Μ 與27之電流而感測到資料。 右記憶體單元儲存第一邏輯數值,如邏輯” p,電流1丨會 稍大於電流込。典型而言,電流丨與^ 1丹免泥h疋差距範圍大 約在40微安培U八)與8〇微安培u A)之間,而電流差距
之標Wnominai)數值約為” A。流經feti4:M 電流小於流經FET 24與27之電流,因Λ ♦ # T a '、 ^
為私戒I會稍大於電 说。較小之FET 14之電流,其]pET i 14 /及一源極間之 壓降較FET 24者小。因此,FET 15斑 > 興17疋汲極電壓層 會較高於FET 25與27者。 及 -22- 本紙張尺度賴中關家辟(CNS )鐵格(2!〇χ297公楚- (請先閲讀背面之注意事項再填寫本頁) 装_ LI訂 經濟部中央標準局負工消費合作社印裝 4物39 A7 ------- B7 五、發明説明(2Q) ~ -- 另方面右6己體單疋儲存第二邏輯數值,如邏輯 0 ’該勒數植互補於第—邏輯數值,電流Ιι會稍小於 電流卜流經FET14與17之電流大於流經FET24與FET 27 A呢灰’因為電流^會稍小於電流^。較大之FET 14之 電流丨FET 14汲一源極間之電壓降較fet 24者大。因 此F T15鉍π之汲極電壓層級會較低於fet 與27 者。 在時間t2中’第一致能信號5 i被切換回高電壓層級,而 第二致能信號52則被切換回低電壓層級,如接地電邀層 級。FET 14與24被關閉,FET 33被開啟,而致能反向器 16與26。為回應跨於fft丨7,,, 匕〇、17與27又汲極之電壓,反向器 16與26會形成閃鎖電路,其產生—跨於輸出終端B與互 補輸出終端29之差動電壓信號。 當記憶體單元儲存邏輯” Γ,則在FET 15與17之波極之 電签層級會稍高於阳25與27者。在啦15與17之?及極 的較高電壓層級,會被傳輸至FET25#27之閘極,以關閉 FET25並開啟FET27 H在附25與27之❹的較低 電壓層級,會被傳輸至FET 15與17之♦閘極,&關閉ρΕτ Η 並開啟FET I5。由於FET 為傳導,而FET ^為非傳導, 因此反向器16會將輸出終端19之電壓層級提升到^。由 於FET 27為傳導,而FET 25為非傳導,因此反向器%會 將互補輸出終端29之電壓層級下拉到接地電壓e因此,邏 輯"1"可由記憶體單元讀取e 當圮憶體單元儲存邏輯"〇",則在FET】5與】7之汲極之 -23- 本紙張尺度適用中國國家標準(CNS > A4規格(210X297公楚) (請先閲讀背面之注意事項再填寫本頁〕
侧339 經濟部中央標準局員工消費合作杜印装 A7 B7 五、發明説明(21 ) 電整層級會稍低於FET 25與27者。在FET 15與Ο之汲極 的較低電壓層級,會被傳輸至FET 25與27之閘極,以關閉 FET 27並開啟FET 25。同理’在FET 25與27之汲極的較高 電壓層級,會被傳輸至FET 15與17之閘極,以關閉FET 15 並開啟FET 17。由於FET I5為非傳導,而FET 17為傳導,‘ 因此反向器16會將輸出終端19之電壓層級下拉.到接地。 由於FET 25為傳導’而FET 27為非傳導,因此反向器26 會將互補輸出終端29之電壓層級提升到vDD。因此,邏輯 可由記憶體單元讀取^ 當第二致能信號52切換鲒高電壓層級時,感測程序會在 時間h中結束。在終端32之高電壓層級關閉FET 33,俾 關閉反向器16與26。感測放大器10進入空閒狀態,並備 妥下一個資料感測程序》 在資料感測程序中,FET 18與28仍保持傳導。因此, 在輸入終端12與互補輸入終端22之電壓層級仍接近接地 電壓層級。換句話說,跨於耦接至輸入終端1 2之全區資 料線與耦接至互補輸入終端22之互補全區資料線之電壓變 動係非常小,約小於20毫伏特(mV) » ’
由於小電壓變動,因此感測放大器10適合用於高速長位 元線的應用。另外,感測放大器10不包括會j:及取(d r a i n ) 大量電流的高増益差動電壓放大器,因此,感測放大器 1 0較習知者更具效率。當感測放大器10產生其輸出時, 在輸出端19與互補輸出端29之電壓層級會提升至vDD或下 拉至接地。因此,感測放大器10與感測程序與標準CMOS -24- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 裝_ 408339 A7 B7 五、發明説明(22 邏輯層級相容。 當本發明以相關圖式來說明時,熟知本項技藝的人士應 了解,本發明可在多方面作修正,並且除以上所述之外, 應有更多的方式可供說明及可有許多之實施例。例如,本 文所述的寫入回復技術可以與多種記憶體單元—併使用, 包括SRAM,動態隨機存取記憶體(DRAM),非揮發性的記 憶體等。另應注意的是在其他的圖中,切換的位元線負載 提升電晶體可以由持績性導電裝置來替代’如含有接地閘
Jr- jlA t» IS 1¾雨曰.麵„ .必沿^ 含接沾执沙,合居占;蠢由也帝 --------ί,, (請先閲讀背面之注意事項再填寫本頁

Claims (1)

  1. W ::/- 408339 W ::/- 408339 經濟部中央標準局員工消费合作社印製 六、申請專利範圍 1‘一種記憶體裝置(1〇〇),包括: 多個記憶體單元(206, 208),該多個記憶體單元之每 一記憶體單元(2〇6, 208)耦接至字元線(WL)與位元線對 (BL, ΒΓ); 一位元線負載(210) ’耦接至位元線對,以將位元線 對充電至預定電壓,以回應第一控制信號; 一讀取資料線對(RDATA,RDATA),在記憶體裝置 之讀取週期時,選擇性地將位元線對耦接至輸出電路 (120);與 一預先充電電路(252),耦接至讀取資料線對,以回 應第二控制信號’其中在存取耦接至位元線對之記愫 體單元後,讀取資料線對耦接至位元線對,以及第— 與第二控制信號在大約相同時間發出,以重新充電位 元線對至預定電壓。 2,如申請專利範圍第1項之記憶體裝置(100) ’其中預先 充電電路(252)包括一均衡電路(258)。 3‘如申請專利範圍第1項之記憶體裝置(100),包括寫入 資料線對(WD,i),可選擇性地臧接至位元線對,其 中寫入資料線對可由位元線對中拆除以回應第一控 信號。 4.如申請專利範圍第!項之記憶體裝置(1〇〇),其中預定 數目之位元線對之可選擇性地耦接至讀取資料線對, 預定數目之位元線對在支援對耦接至存取記憶 體早疋之位元線對之預先充電之後耦接至讀取 --—--— ____ -26- 本紙張肅用中CN” (請先閲讀背面之注$項再填寫本頁) ”訂 W ::/- 408339 W ::/- 408339 經濟部中央標準局員工消费合作社印製 六、申請專利範圍 1‘一種記憶體裝置(1〇〇),包括: 多個記憶體單元(206, 208),該多個記憶體單元之每 一記憶體單元(2〇6, 208)耦接至字元線(WL)與位元線對 (BL, ΒΓ); 一位元線負載(210) ’耦接至位元線對,以將位元線 對充電至預定電壓,以回應第一控制信號; 一讀取資料線對(RDATA,RDATA),在記憶體裝置 之讀取週期時,選擇性地將位元線對耦接至輸出電路 (120);與 一預先充電電路(252),耦接至讀取資料線對,以回 應第二控制信號’其中在存取耦接至位元線對之記愫 體單元後,讀取資料線對耦接至位元線對,以及第— 與第二控制信號在大約相同時間發出,以重新充電位 元線對至預定電壓。 2,如申請專利範圍第1項之記憶體裝置(100) ’其中預先 充電電路(252)包括一均衡電路(258)。 3‘如申請專利範圍第1項之記憶體裝置(100),包括寫入 資料線對(WD,i),可選擇性地臧接至位元線對,其 中寫入資料線對可由位元線對中拆除以回應第一控 信號。 4.如申請專利範圍第!項之記憶體裝置(1〇〇),其中預定 數目之位元線對之可選擇性地耦接至讀取資料線對, 預定數目之位元線對在支援對耦接至存取記憶 體早疋之位元線對之預先充電之後耦接至讀取 --—--— ____ -26- 本紙張肅用中CN” (請先閲讀背面之注$項再填寫本頁) ”訂 經濟部中央揉準局員工消費合作社印裂 408ϋο9 % Ιο _ D8 六、申請專利範圍 對。 5_如申請專利範圍第1項之記憶體裝置(100),包括電流 傳導感測放大器(260),耦接至讀取資料線對,以感測 在讀取資料線對之電流。 6. 如申請專利範圍第5項之記憶體裝置(100),包括資料 線負載(253,255) ’搞接至讀取資料線對,以提供讀取 資料線對之電流源。 7. —種.記憶體裝置(1〇〇),包括: 一具耦接至位元線對(BL,之多個記憶體單元的 記憶體單元陣列(112); 多個位元線負载(118),每一位元線負載耦接至每個 _ '位元線對’以在存取一記憶體單元之後,預先充電位 元線對至預定電壓;與 -資料線對(RDATA,RDATA),.以.選擇性地耦接位 元線對至輸入/輸出電路(120); 其中’在存取多個記憶體單元之一後,位元線對搞 接至資料線對,以支援預先充電位元線對之至预定電 .壓。 8. 如申請專利範圍第7項之記憶體裝置(1〇〇),包括耦接 至資料線對之預先充電電路(252),回應於第二控制信 號’其中在存取耦接至位元線對之記憶體單元後,資 料線對搞接至位元線對’且多個位元線負載與預先充 電電路係用以重新充電位元線對至預定電壓。 9. —種在一具多個耦接至字元線(WL,以及位元線對 _______-Tl·· 本紙張JQtii財81¾家料 < ⑽)( 21GX297公羡) f請先閲讀背面之注意事項再填寫本頁>
    經濟部中央標準局貝工消費合作社印装 408339 ?8s D8 六、申請專利範圍 (BL,1Γ)之記憶體單元(206, 208)之記憶體裝置(100) 中,對預定數目之位元線對中之位元線對之寫入回復 方法,每一位元線對具相應的位元線負載(210),其中 預定數目之位元線對可選擇性地概接至讀取資料線對 (RDATA, RDATA),讀取資料線對具有一耦接其上之預 先充電與均衡電路(252),該方法包含下列之步驟: 耦接讀取資料線對至預定數目之位元線對中之位元 線對;與 致能預先充電與均衡電路(252),其中之位元線負載 (210)與預先充電與均衡電路(252),大約在相同的時間 致能,以回復位元線對與讀取資料線對之電壓至预定 電壓。 10.如申請專利範圍第9項之方法,其中耦接讀取資料線對 到位元線對之步驟,包括耦接讀取資料線對至預定數 目之位元線對。 -28- 本紙張尺度適用中國國家橾準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
TW086118991A 1997-03-12 1997-12-16 Memory device with fast write recovery and related write recovery method TW408339B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US08/815,527 US5777935A (en) 1997-03-12 1997-03-12 Memory device with fast write recovery and related write recovery method

Publications (1)

Publication Number Publication Date
TW408339B true TW408339B (en) 2000-10-11

Family

ID=25218073

Family Applications (1)

Application Number Title Priority Date Filing Date
TW086118991A TW408339B (en) 1997-03-12 1997-12-16 Memory device with fast write recovery and related write recovery method

Country Status (4)

Country Link
US (1) US5777935A (zh)
JP (1) JP4191278B2 (zh)
KR (1) KR100574181B1 (zh)
TW (1) TW408339B (zh)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100477034B1 (ko) * 1995-01-31 2005-03-21 가부시끼가이샤 히다치 세이사꾸쇼 반도체 메모리 장치
JPH11232873A (ja) * 1998-02-06 1999-08-27 Nec Corp 半導体記憶装置
KR100295041B1 (ko) * 1998-02-28 2001-07-12 윤종용 프리차지제어회로를구비하는반도체장치및프리차지방법
JP2000100174A (ja) * 1998-09-18 2000-04-07 Oki Micro Design Co Ltd 半導体記憶装置
US6049501A (en) * 1998-12-14 2000-04-11 Motorola, Inc. Memory data bus architecture and method of configuring multi-wide word memories
US6130847A (en) * 1999-07-21 2000-10-10 United Microelectronics Corp. Semiconductor device with fast write recovery circuit
US6347058B1 (en) 2000-05-19 2002-02-12 International Business Machines Corporation Sense amplifier with overdrive and regulated bitline voltage
US6341099B1 (en) * 2000-09-29 2002-01-22 Intel Corporation Reducing power consumption in a data storage device
US6366512B1 (en) * 2000-11-30 2002-04-02 Global Unichip Corporation Error write protection circuit used in semiconductor memory device
KR100424676B1 (ko) * 2001-08-07 2004-03-27 한국전자통신연구원 전하분배법에 의한 저전력 롬
US6995596B2 (en) * 2003-10-14 2006-02-07 Sun Microsystems, Inc. Process and skew tolerant precharge circuit
US7006403B2 (en) * 2003-12-15 2006-02-28 International Business Machines Corp. Self timed bit and read/write pulse stretchers
JP4221329B2 (ja) 2004-04-28 2009-02-12 パナソニック株式会社 半導体記憶装置
US7170774B2 (en) * 2005-02-09 2007-01-30 International Business Machines Corporation Global bit line restore timing scheme and circuit
KR100656448B1 (ko) * 2005-11-29 2006-12-11 주식회사 하이닉스반도체 반도체 메모리의 dbi 신호 생성장치 및 방법
US7609570B2 (en) * 2007-01-22 2009-10-27 United Memories, Inc. Switched capacitor charge sharing technique for integrated circuit devices enabling signal generation of disparate selected signal values
US7656698B1 (en) * 2007-01-23 2010-02-02 National Semiconductor Corporation Non-volatile memory cell with improved programming technique with decoupling pass gates and equalize transistors
US8886892B2 (en) * 2007-01-26 2014-11-11 Hewlett-Packard Development Company, L.P. Memory module and method employing a multiplexer to replace a memory device
US8203867B2 (en) * 2009-05-21 2012-06-19 Texas Instruments Incorporated 8T SRAM cell with one word line
US9224453B2 (en) 2013-03-13 2015-12-29 Qualcomm Incorporated Write-assisted memory with enhanced speed
GB2512844B (en) 2013-04-08 2017-06-21 Surecore Ltd Reduced Power Memory Unit
JP6251793B1 (ja) * 2016-10-28 2017-12-20 力晶科技股▲ふん▼有限公司 半導体記憶装置
US10199094B2 (en) * 2017-06-09 2019-02-05 Arm Limited Write operation scheme for SRAM

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4110840A (en) * 1976-12-22 1978-08-29 Motorola Inc. Sense line charging system for random access memory
US5043945A (en) * 1989-09-05 1991-08-27 Motorola, Inc. Memory with improved bit line and write data line equalization
US5416744A (en) * 1994-03-08 1995-05-16 Motorola Inc. Memory having bit line load with automatic bit line precharge and equalization

Also Published As

Publication number Publication date
KR19980080153A (ko) 1998-11-25
KR100574181B1 (ko) 2006-07-10
JP4191278B2 (ja) 2008-12-03
JPH10255473A (ja) 1998-09-25
US5777935A (en) 1998-07-07

Similar Documents

Publication Publication Date Title
TW408339B (en) Memory device with fast write recovery and related write recovery method
CN105144295B (zh) 具有增强速度的写辅助存储器
US6249469B1 (en) Sense amplifier with local sense drivers and local read amplifiers
TW536711B (en) Semiconductor integrated circuit
US20090147596A1 (en) Method to improve the write speed for memory products
US5091885A (en) Dynamic type random-access memory having improved timing characteristics
JPH04291093A (ja) 半導体メモリ
JPH117773A (ja) 半導体記憶装置
JPH04119597A (ja) 不揮発性半導体記憶装置のセンスアンプ
TW425553B (en) Memory circuit with faster reset operation
CN101253570B (zh) 具有稳健数据读出的存储器以及读出数据的方法
KR910006109B1 (ko) 다이나믹 랜덤 액세스메모리에 있어서의 센스앰프 구동장치 및 센스앰프 구동방법
WO2025123419A1 (zh) 字线控制电路及磁随机存取存储器
KR20230002469A (ko) 비트라인을 이용한 기록 보조 방식
JPH04298891A (ja) 列デコード型ビットライン平衡を有する半導体メモリ
EP0594346A2 (en) Improved sense amplifier
TW462062B (en) A bit line sense-amplifier for a semiconductor memory device and a method for driving the same
JP2823361B2 (ja) 半導体集積回路装置
US6188601B1 (en) Ferroelectric memory device having single bit line coupled to at least one memory cell
JPS639095A (ja) スタテイツク型半導体メモリ
JPH07169261A (ja) 半導体記憶装置
JPH0453040B2 (zh)
JP3445477B2 (ja) 半導体記憶装置
JP2514330B2 (ja) センスアンプ回路
TWI907418B (zh) 利用位元線的寫入輔助方案

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent