TW310488B - - Google Patents

Download PDF

Info

Publication number
TW310488B
TW310488B TW084101633A TW84101633A TW310488B TW 310488 B TW310488 B TW 310488B TW 084101633 A TW084101633 A TW 084101633A TW 84101633 A TW84101633 A TW 84101633A TW 310488 B TW310488 B TW 310488B
Authority
TW
Taiwan
Prior art keywords
conductor
patent application
item
contact
wafer
Prior art date
Application number
TW084101633A
Other languages
English (en)
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Application granted granted Critical
Publication of TW310488B publication Critical patent/TW310488B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06551Conductive connections on the side of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

經濟部中央標準局員工消費合作社印製 Α7 Β7 i、發明説明(1) 枋拓镅城 本發明係Μ於一種電子半等《装置,特別是指一種三維 霣子棋姐及其等《連结糸统。 發明背畺 習知之轚子装置係使用平面式積體霣路晶片來製造°而 近來之發展而言,有將數俚積體霣路晶片疊置而形成三維 之電子棋姐或立方體* Μ增加裝置之密度。為了要將安裝 在一標準平面式積體電路晶片之裝置連接,有採用接脚或 導電體來連接該晶片之前方平面表面者。然而•當數届此 類型之晶片疊置在三維模姐時,必須使用等體將内部晶片 裝置連接至每一個晶片供緣。在連接該裝置時,_立方體 表面之最小接埭尺寸而定,此造成了接線處理時嚴格之限 制*因此而使費用及處理時間增加。 精於此項技術者可知•要對單一僩平面式租體電路晶片 作接線較為簡單,因為接線平面是與該晶片之前端面同一 匾域面。然而,若該三維棋姐之罨路接點要與每一届晶片 之側緣連接時,則可Μ提供作為此種接線或接觸之空間即 大大地減少。 由於在每一個叠置晶片之装置密度皤著技術之進步而曰 漸提高,使得要沿著叠層中之毎一届晶片之邊緣接線之問-駔日益嚴重。為了要克眼每一個晶片所增加之密度*增加 其每一個等體之斷面面積乃是其中一種解決方式。其斷面 面積可Μ採用例如每一俚導體之水平命距乘以其厚度予以 計算出。目前之設計中其導體節距為i〇Ow·»厚度為卜2 «Μ» 本紙張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 A7 B7 3!(5483 五、發明説明(2) «m 。未來可能會採用小於100//·之節距之設計。 I------.--- ^-----ΐτ (請先閲讀背面之注意事項再填寫本頁) 在一典型之技術中,要在立方體表面連接該電導體之方 法係採用簡單之T形接頭之方式*其接頭係形成於霣等體 之曝荛端及模姐表面之接線網路中。該T形接頭可Μ包括 有一霣接觸墊•其位置係沿著曝露端面而垂直接觸於等體 。然而,因為該導體之節距減小,而使罨遷移性將會在連 接界面時變成一儸問題。因為接點之面積減小*故使密度 增加·而使得電遷移特性變成一項問臛。 霣遷移特性會造成該等體失效•因為在較大之霣埸Μ及 較小的斷面面積條件下,會發生大量之遷移現象。®遷移 之現象在鄰近於界面處乃特別不可忽視,因為在該處會發 生電流脫逸或是熱脫逸之現象,例如•斷續之導體接觸* 或是轚流方向之改變。兩種狀況都會存在於三維模姐接線 *包括如前所述之Τ形接頭之接點處。該電等體之節距無 法減小*且亦無法預期能控制相同之電流密度。 因此必須設法解決此一問囲,以提供所需之電流密度及 接線界面之電路特性,使其能使用於小接線節距结合叠靥 稹體電路晶片中之大装置密度之瑁境。 琎明《诚: 經濟部中央標準局員工消費合作社印製 本發明之一目的是提供一可叠置之稹賵電路晶片,其晶-片具有一實質平面之晶片基體*其具有一側緣及至少一第 一延伸導體,以作為晶片電路姐件之接線。該導《具有一 預先指定之斷面區域Μ及與該晶片基涵之平面平行延伸之 導«。該導體偽中止於一凸伸至該積i電路晶片之側緣之 一 5 — 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(3 ) 接觸區段處。該接觸區段之斷面區域係大於該等體之預先 指定断面之匾域。該接觸匾段可Μ包括有導電柱體及一接 觸面。該導電柱體及導體係在進行晶片之晶固處理時,形 成在各別之金羼化層内。該柱體及導體係可由不同材質所 形成,且該柱體材料可以是比導《具有較大霣遷移特性阻 力之材料所形成。該柱«可Κ是一通遇位層之平面柱體之 一部份•且其可以是圼格狀之形狀•如此Μ提供更大之接 觸面。 本發明之另一目的是提供一三維《子棋姐*其包括有多 層叠置之積體電路晶片、Μ及Α置之積«電路晶片•該晶 片之至少一部份係如前所述之疊置潰β®路晶片。’ 本發明之另一目的楚提供一種形成叠置積體罨路晶片之 方法。該方法包括:提供一實質平坦之晶片基體,用Μ安 置罨路姐件,該基體具有一預定側緣;在該晶片基底內形 成一第一延伸導體*用來連接基片中之各霣路姐件*該等 臑係Κ賁霣平行於該晶片基底之方向而延伸,且其具有一 預先指定之斷面區域•該導體具有一凸伸出該積體霣路之 預定側緣之接觸區段•且該接觸匾域之斷面區域乃大於該 導體之指定斷面區域。該導體之接觸區段,係可Κ等體柱 體來形成。該専罨柱體及導體係形成於各別之金羼化層中-*且其導電柱體係在其各別之金羼化層形成之步驟中•形 成於預先指定之側緣附近。該等電柱體係Μ具有均勻深度 或是非均勻深度來形成·且其可Κ形成為格狀。 在本發明之另一目的係提供一種三^電子模姐之形成方 一 6 一 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 人 — - J— . Α7 Β7 310^88 1、發明説明(4) 法•其包括有结合複數個積«霣路晶片成三維電子棋姐, 該晶片係由前述之方法形成。該方法中包括有叠置複數個 晶片μ形成一疊層*並作疊層表面之處理•使接觸區段之 端面曝露出。該方法進一步包括在該三維棋姐之表面上形 成一等體、Μ及與該接觸區段接觸之方法。 本發明之另一目的是提供一種限制棋姐表面接觸之《遷 移特性之方法,其中該模姐之接點係包括在模姐内部預先 指定之斷面之第一延伸等體中形成有一曝露出之端面。該 方法包括在棋姐表面正下方之第一延伸導II之接觸區段予 Μ擴大之步驟,Μ使該曝露出之端面比延伸之等體之指定 斷面具有一較大之區域面積。該擴大接觴區段之b嫌可以 使用導電柱》來達成。’該等《柱《可是呈格狀,K產生一 非平面之蟪面,作為電接觸點。該導轚柱體可Μ採用比形 成延伸導®之材料具有較大電遷移特性阻力之材料所製成 。該導體可Κ是由鋁所製成•而其柱體可以是由鎢所製成 〇 本發明之另一目的是提供一種疊置之積腰《路晶片,其 包括一實質平坦之晶片基體*該基體具有一側緣,Μ及進 一步包括有第一及第二延伸等體,用來連接晶片中之各罨 路姐件*每一導體具有一接觸區段,其係凸伸出該積體電-路晶片之俩緣,且其中該接觸區段係彼此互相接觸。該晶 片及導體可以是形成於晶片內不同之金屬化曆內*導電柱 體可Μ是與接觸區段相接觸,例如接由在兩個延伸導體之 兩個接觸匾段之間。 1 -7- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部中央標準局貝工消費合作社印製 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(5 ) 本發明所揭示之方法及结構能解決棋姐接觸中轚遷移特 性之問題,並且增加接觸面稹,以減少接觸霣阻。藉由本 發明所揭示之方法及结構,接線界面之所裔轚流密度及電 路特性可Μ應用於積雅電路晶片及霣子棋姐中之小接線節 距。 匾式:篛要說明: 在本說明書之結論部份特別指出及界定出本發明之檷的 所在。然而》本發明實際上之架構及方法、Μ及其它之目 的、優點,將參閲Κ下之詳细說明及附呈之圓式將更為明 瞭•其中: 圖1係依據本發明製成之疊置稹體電路晶片之斷#瞳· 其具有一延伸之専體以及一擴大之接觸區段; 画2a-d係依據本發明製成之三維電子模姐中,兩個積體 電路晶片之斷面圆,其顯示了使用模姐表面處理技術,以 曝露出接觸區之接觸面; _3係顬示本發明中延伸導體之接觸區段之等角斷面圃 ,其结合有一格狀之導電柱體; 圖4係顯示本發明中兩儷延伸導體端面之等角斷面圓, 其兩儸延伸等應之間具有一等電柱體; 圈5顯示本發明一實施例中,兩®延伸導體结合在一齊-,Μ形成一姐合之接觸面之示意園; 圓6顯示本發明一實施例中•使用蝕刻圈型來形成一導 電柱體之等角示意圓。 f 一 8 — 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 Α7 Β7 i、發明説明(6) 精於此項技術者可知,大部份之積體罨路晶片是首先形 成在一個單晶圓上。在一些特定之晶片製程步驟之後,再 將每一個晶片由晶圓上切割出· Κ作進一步之處理。麵1 顯示了本發明之疊置晶片10·隨後將說明其切割之步驟。 圈1所示之疊置晶片10之其中一切割蝙為34。該疊置晶片 10可再與其它之晶片疊置,使得晶片形成一電子棋姐,且 在其中一個表面具有轚接觸面· Μ與鼋腦糸统相連接。 參閲圓1* 一晶片一般包括有一基底12,在該基底上形 成有裝置元件14。為了說明起見,Μ下所使用之名稱”裝 置"及”姐件”係為可互換* 一般是指積體《路晶片中之任 何功能單元•而不論其是為被動或是主動元件。如Β1所 示》該装置係設置在^個或多個位置層,面中顯示其中一 俚位置層40。為了要連接該装置,乃設置有金屬化靥42、 44、46及48。例如,一柱體20經由柱體層42以垂直方向, 連接兩僩水平方向之位曆40及44。一接線層44乃設有専體 ,例如導體24,用Μ在該柱體及/或裝置之間提供水平連 结。另一金屬化靥46亦可為一柱體,其具有柱體22,Μ提 供接線靥44及48間之另一垂直連结。 經濟部中央樣準局負工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 最後,接線層48之設置係為了要提供水平連結*其亦包 括了 一導體26*其係一延伸之導體,其延伸至該晶片之切-割面34,且中止於端部30。(圖中所示之絕緣材料16係呈 一連續之區域,但使用在各涸位靥之材料有可能為不同) 。該延伸之導«之可能長度係Μ尺寸來表示之,其僅是 表示由晶片内部至切割面34之導體之4能長度而已。在形 -9 - 本纸張尺度適用中國國家標準(CNS ) Α4規格(210X 297公釐) 經濟部中央標準局員工消費合作社印製 A 7 B7 i、發明説明(7 ) 成一模姐之後*接下來之步嫌乃為將切割面34蝕刻至虚線 28所示之晶片邊緣,此將在圓2a-d中作更詳细之說明。 依據本發明之一實施例·在形成最後之接線層48之前, 在晶片邊緣與切割面34之間之區域,乃在金靥化層46形成 時形成一柱體18,且其係電接觸於該導體26。在效果上, 由於該柱體18之存在•使該導體26之斷面擴大。該等B 26之擴大區段在此係稱之為導體之"接觸區段"。該柱體 18之切割端32與端部30產生了 一擴大接觭面之端部30、 32* Μ作可能之T形連接型態。在所顯示之實施例例中, 該柱體之厚度39係與金屬化層46之厚度相同。然而,因為 擴大導雅之可能長度38·故在較低位層與切割端之商乃存 在有一寬廣距離37,以使該柱體之水平長度36或厚度39可 予Κ改變。在一實施例中,該寬廣距離37係超過叠置晶片 100 w m »而該柱體18之水平長度36係5-10w·。在此一實 施例中之柱體係與金靨化層46中所有柱體相同之材料所形 成0 圓2a-d係顯示在一模姐產生之後•將國1所示型式之晶 片予以叠置之步驟。這些處理步驟之目的係用來在該棋姐 表面產生一具有擴大接觸面之模姐,以使之與電腦糸统相 連接。困2a顧示了在一 β靥50内具有雨個疊置之積體轚路-晶片(接近於切割面55),其第一®乃包括有基底58a 、 絕緣材料56a 、Μ及一具有端面51a之延伸導體52a 。而 第二個晶片偽壘置在第一晶片之上,滅包括有基底58b 、 絕緣材料56b 、及具有端面51b之延ά導體52b 。 一 10 一 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁)
A7 B7 五、發明説明(8 ) 根據本發明之原理,導霣柱《 54a及54b是分別作為延 伸導體52a及52b之接觸區段。該等霣柱體54a及54b具 有端部53a及53b 。如園2b所示:該接觸區段形成之位置 係接近於每一個疊置晶片之側邊57。因此,如圔2d所示· 在模姐表面處理之後(將詳述於後),蟠面51a及嬙部 5 3a乃共同地接觸於模姐表面導體66,以作為一電路之界 面。此一界面附近之®遷移,會因為延伸等《52a之接觸 匾段内存在有一導霣柱體54a而大大地減少。 參閲圖3所示,其顯示該接觸區段之較佳實施例等角視 画。圓3所示之等角視圈(及圖4、5)僅顯示金靨化接觭 區段,例如困1中所示之水平長度36及37之面積。#者, 該晶圃處理及位層形成步驟可予K改良成使柱賵82與鄰近 於疊置之積體《路晶片之切割面之導體80相接觸。根據本 發明,該柱體82係如圖所示之格狀结構。在此所謂之”格 狀”係指任何形狀而言,亦即其柱雅之分佈狀況並不限均 勻地分佈在整個區域表面上。該柱體之格狀特性可K在製 作及使用時皆有其優點。在製作之優點方面,其利於填滿 及平坦化步嫌之處理(將詳述於後)。 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 該格狀柱體在使用時之優點方面,可以增加該柱體之電 接觸面。如圓3所示之特定賁施例中,該鄰近於立方體邊-緣之接觸面將包括表面86a-c及表面84。然而,若經遘當 之磨光及蝕刻Μ增加及曝露出這些表面的話*則表面 8 8a-c亦可作為與棋姐表面導體之電_觸面。一沉稹之棋 組表面導體可K填滿該蝕刻出乏孔洞I且與表面88 a-c之 -11 - 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部中央橾準局員工消費合作社印製 Α7 Β7 五、發明説明(9 ) 垂直表面相接觸。 精於此項技術者可Μ理解該等角視匾僅係顯示該等體靥 之金屬化部份,而絕緣材料實際上是被容置於該格狀结構 之孔洞内。然而,此一絕緣體可Κ在進行棋姐表面處理時 ,由表面88 a-c中予Μ蝕刻掉•然後該表面即可在進行棋 姐表面之接線時作為電接觸面。再者•在此所顧示之柱體 之尺寸90係為可變者*在一實施例中,其尺寸為5-lOjtz· 。然而,如上所述,在柱體可能形成處之晶片切割面與較 低位層之外側緣之間,其尺寸可為100/zm或以上。 圖4顯示本發明之另一實施例*其中在導體100與102 之間乃形成有一格狀柱«105 。此一實施例中,該赛體鄰 近於該棋姐側緣所増加之接觸面係由寬度92乘K厚度94之 尺寸、寬度92乘Μ厚度98、寬度92乘K兩俚導«之厚度, 亦即厚度94及厚度98,再加上柱體尺寸96等各僑尺寸之總 和。再者•柱«之表面108a-c乃增加了與模姐表面接觴面 ,就如導體之表面106及104 *以及表面108底下之垂直 柱體面。 圈5顯示了本發明之另一實施例•其中該導體110及 112係鄰近於晶片之側緣,以形成一接觸面•其接觸面是 由尺寸114 、116及118所定義。在此一實施例中,並未- 使用到導轚柱體。然而,由於導體之结合厚度,使在該邊 緣附近之電遷移特性仍有某些之改良。精於此項技術者可 知道該鄰近於晶片邊緣之導«之结合,1"可Μ有數種不同方 法來製作。該導體可以沉積在_個不位靥內.或是將不 -12- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閲讀背面之注意事項再填寫本頁) ------訂 ---ί 3iG 細 A7 B7 五、發明説明(1Q) 同之導體沉積在同一位層内。 本發明之一較佳實施例將說明如后。參閲圔1所示•基 底12係設在装置元件14上。然後K標準之光罩及蝕刻步驟 形成較底曆之金靥層,例如柱體層42及接線層44。例如, 在形成柱體層42時,一平整之絕緣體可以沉積在覆有罩幂 (未示)之位曆40上。在罩幂中曝露出柱體20開孔,Μ將 絕緣體蝕刻掉。蝕刻之步嫌包括有使用CF,在離子蝕刻棋 式下搡作。精於此項技術者可以瞭解到亦可採用其它之沉 積及蝕刻之技術。然後Μ沉積法形成柱體20*例如在鈾刻 出之開孔沉積一層鎢,然後结合之絕緣體及鎢層即被平坦 化而形成柱賭曆42。該鎢層亦可採用化學沉積法(CVD)來 作沉積。 * 接線曆44之形成*係在柱體層42上沉積一層鋁,且藉由 罩幂及飾刻技術,而將除了導體24之外之鋁予Μ除去。該 被除去鋁之區域•随後Μ絕緣體予以填滿,且形成一平坦 化之接線層44。依據本發明,金屬化靥46可以與柱體18形 » 成在鄰近於晶片邊緣。本發明中,用來形成柱體之每一涸 独刻圔型之實施例,係示於圖6中。 經濟部中央標準局貝工消費合作社印装 (請先閱讀背面之注意事項再填寫本頁) _6中•底層134 —般係表示較低之位靥,在其上方乃 形成有柱體層132 。然後再沉積一曆涵緣靥,並且覆蓋一- 光罩(未示)於該絕緣層上。在此一實施例中,該光單係 曝露在用來等通柱體之内部區域,例如區域12 4a-c,以及 導通柱體之形成,例如區域122 。圖6f顯示依據光罩而蝕 刻之後,所形成之柱體層132 。在此:^區域^“〜之產生 -13- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部中央標準局員工消費合作社印製 A7 _ B7 五、發明説明(11) 係為了内部之柱體,而區域122之產生係為了介於預定切 割平面及預定之晶片邊緣(未示)之間之専通柱體。該内 部柱體之尺寸*例如內部柱體140 ,一般可遠小於柱體之 水平尺寸136或138 。 該區域122可Μ形成為一連鑛之凹部,在較佳實施例中 其係圼一格狀區域,使其孔洞可Μ採用CVD-鎢來填滿,一 般而言•其尺寸大小如126 、128及130所示。這些尺寸 大小可Μ對應於尺寸140 。在CVD處理時,該區域122會 Κ相同於匾域124a-c之速率來將之填滿*因為填滿顚序是 均匀地由頂部、底部而至側邊。如此導致了沉積之簡單化 、平坦化、Μ及在模姐表面處理後增進接觸面之其仓功效 。例如,區域142a及“2b,在晶片及晶圓切割成形後,其 可被用來增加其轚接觸面· K在棋姐切割面上沉積等體。 如前對於圖3之說明,其係藉由蝕刻匾域142a及142b内之 絕緣體來達成,Μ使柱SI表面曝霓,Μ作為電接觸面。 該柱體之大小,包括水平尺寸136及138及其厚度、深 度,皆可Μ予Κ改變*以提供正確電遷移特性•而不會改 變到本發明所預期效果。在一實施例中,柱體之水平尺寸 138可以是5«m,而柱髁之節距、或柱體之節距或水平尺 寸136可以是lwa或更少。對尺寸138而言,可MK ”位-在邊緣處且在其正下方"來說明*而不需顧慮其精確之尺 寸。 若需要控制晶片裝置之高密度及接#,則可減小水平尺 寸136或節距之尺寸大小。然侖,在低位層所呈現出可 一 14 一 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 邮 483 Α7 — Β7 i、發明説明(12) 利用之區域·例如表示該柱體之可能深度之底靥134 ,以 及豳1中之尺寸37所表示介於晶片邊緣及内部装置間之區 域大小,可使棋姐表面之接觸點得以擴充*但不會有損於 晶片之密度。亦即,其接觸面積之擴充*係向下擴充至底 廇134或是向內擴出至尺寸138 ,使本發明能滿足較小之 接線節距。 在画6所示之孔洞產生之後,即進行柱體材料,例如辑 *之沉積步驟,以及進行平诅化使其與柱SS層132同平面 。在形成如圖3所示之格狀结構之後,再沉稹一層鋁層, K及將該鋁餍予K罩幂,K形成如圖1所示之延伸導體 26。随後,該鋁層予以蝕刻,以留下延伸導體*然_再於 整個晶片表面形成一 I#絕緣層。 在替代實施例中,在進行延伸導體形成時*亦形成一延 伸接觸區段。且在有些技術中》可Μ蝕刻步驟來形成該柱 體,亦即先沉積一層金羼膜*再將某些區域予Κ蝕刻掉* Μ在該區域之表面曝露出柱體。這些步驟是在絕緣層沉積 及平坦化處理之後進行的。 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 至目前為止已將實施例中有閭晶圓處理的步驟予Μ說明 。在該晶固處理之步驟之後,係將每一個晶圃予Κ切割成 各別之晶片。然後將各晶片疊置在一齊,以構成一模姐,-如圖2a所示,再接著作棋姐表面處理之步驟,Μ使導體之 接觸表顯露出。有闞如何作棋姐表面寧理之技術,可參閲 美國專利第4,525,921號"高密度電#裝置包裝之處理 --结構及製造”之内容。 ^ — 15 — 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明() 在如圖2a所示將晶片II置之後,各個晶片之切割面會形 成有一 β靥面55。可以採用燒结層60來作疊層之目的,其 係以熱來使兩個晶片之間貼合。該疊置面55可Μ採用選擇 性之蝕刻步驟來將除了金羼専體外之部份予Μ蝕刻掉。採 用此種蝕刻步驟時•會造成每一届叠置之半導體晶片具有 邊緣57 *如圖2b所示。其蝕刻之距離並不受柱體之長度 62所控制•其有可能是少於(如圖所示)或大於該柱體之 長度。前面說明中提及之"凸伸出”,當此用語在解釋接觭 區段時,係表示該接觸區段之所有區段或部份區段係位在 該晶片側緣之外。 在該表面蝕刻處理步驟之後,該半導體晶片之周緣會被 絕緣腰64所覆蓋,如Βί 2c所示。該模姐表面及導體之端部 ,可Μ採用例如化學一機械磨光技術予Μ磨光,Μ留下曝 露出之接觸面,如圖2c所示。此一步驟處理之结果,使得 具有平面導體端面51a及53 a之棋姐表面59·形成了延伸 導體52之接觸面。 最後•如圖2d所示*即形成一棋姐表面導體66·使延伸 等體*例如接觸面51a 、53a ,形成T連接之型態。 在一實施例中,該柱體係由鎢所形成*而該導體一般是 由鋁所形成。鎢所形成之柱體一般係比鋁接線具有較大之-電遷移阻力。本發明增加了導電柱體,在效果上可改菩整 俚接觸區段之接觸阻電阻,K及改菩了接觸區域,且因為 其接觸電阻係正比於電遷移阻力,故ί降低電遷移之現象 。因此,可以使用層對層或柱艟之技^來加強立方體表面 一 16 — 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 A7 __ B7 五、發明説明(14) 接線之電遷移阻力,Μ及降低接觸霣阻。 精於此項技術者可Μ理解到•亦可採用本文中未提及之 等效技術來構成晶片及棋姐。 本發明已將本發明之較佳實施例作一詳细說明*但精於 此項技術者可Μ據此而作種種之修飾與改變。因此,下列 專利範圍所界定之創作精神及發明範圍,含蓋所有此類型 之修飾及改變。· (請先閱讀背面之注意事項再填寫本頁)
經濟部中央標準局員工消費合作社印製 一 17 一 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐)

Claims (1)

  1. m號專利由請案 '請專利範圍修ΓΕ本(86年2月 Α8 Β8 C8 D8 申請專利範圍 2 . 3 . 5 . 一種疊置 一簧質 具-有一·侧 至少一 ,該導體 簧質平行 出該積體 段的截面 區段包括 如申請專 其端部乃 如由請專 晶片之第 為第二金 如申請專 層具有與 <有馮之 如审請專 積體電 平坦之 緣; 路晶片包括有: 晶Η基體,用Μ安置電路組件 該基體 第一延伸導體 具有一預定一 於該晶 電路晶 片基底 片之側 大於該導體之 有一導電柱體 ,用來連接晶片中之各電路組件 般標準截面區域,且該導體係Μ 之平面而延伸,並且中止於凸伸 緣之接觸區段,該導體在接觸區 一般標準截面區域,其中該接觸 (請先閲讀背面之注意事項再填寫本頁) 利範圍 包括有 利範圍 一金屬 屬化層 利範圍 之相連 相連结 利範圍 第1項所述之晶Μ,其中該接觸區段在 一接觸面。 ’ 4 所述之晶片i,其中該柱體係為該 經濟部中央標準局員工消費合作社印製 6 . 層包栝有一晶片 括有一鄱 如申請專 於導體之 如申請專 之電遷移 近於該 利範圍 導電材 利範圍 之狙力 第1項 化層之 之一·部 第3項 接之内 之内部 第3項 金屬化 最終層 第1項 料所形 第6項 較導體 部份,且該第一導體一般係作 份。 所述 部晶 柱體 所述 之最 之位 所述 成0 所述 之電 之晶片,其中該第二金屬化 片接線*且該第一金屬化層 0 之晶片,其中該第二金屬化 终層,且該第一金屬化層包 層。 之晶片,其中备柱體是由異 之晶片,其中該柱體之材料 遷移姐力為大。 -1. 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部中央標準局員工消費合作社印製 310488 益 C8 D8 六、申請專利範圍 8 . 如申請專利範圍第7項所述之晶片,其中該導體是由鋁 所形成,而該柱體係由II所形成。 ‘ 9 」種電子模組*包括有複數個如申請專利範圍第所 述之#置穑鵲雷路晶片。 1 0 .如申請專利範圍第1項所述之晶片,其中該形成之第一 導體係作為金屬化層之一部份,且其進一步包括有: ' - 一第二延伸導體,用K連接晶片之各電路組件,該第 二延伸導體乃形成於金屬化層內,而與第一導體有所不 同,該第二導體乃凸伸出該積體電路晶片之側緣,且實 際上與該接觸區段相接觸。 1 1 .如申請專利範圍第]項所述之晶片:,其中該形成之導電 柱體係作為實質平面柱體之一部份'。 1 2 .如申請專利範圍第11項所述之晶片,其中該導電柱體係 為格狀。 1 3 ·如申請專利範圍第1 2項所述之晶片,其中該格狀之柱體 在其接躅區段之端部,乃包括有一非平面之接觸面。 1 4 .如申1青專利範圍第1項所述之晶片,其中該接觸區段在 其端部乃包括有一接觸面。 1 5 . —種電子構組,包栝有複數個如申請專利範圍第1項所 述之疊置積體電路晶片。 1 β —種具有*改良電遷移特性之積體電路製造方法,用Μ叠 置積體電路晶Η,該方法包括Μ下之步驟: 提供一寅質平坦之晶片基體,用Κ安置電路組件,該 基體具有一預定側緣; -2- 本紙張尺度適用中國國家標隼(CNS ) Α4規格(210Χ297公釐) I 訂 '線 (請先閱讀背面之注意事項再填寫本頁) A8 B8 C8 D8 六、申請專利範圍 在該晶Η基底内形成一第一延伸導體,用來連接晶片 中之各電路組件,該導體係Κ簧質平行於該.晶片基底之 方'向而延伸,且其具有一預定一般標準截面區域,該導 體具有一凸伸出該積體電路之預定側緣之接觸區段,且 該接觸區段之斷面區域乃大'於該導體之一般標準截面區 域*其中該導體形成步驟中包括有形成一導電柱體作為 接觸區段之步驟。 1 7 .如由請專利範圍第1 6項所述之具有改良電遷移特性之積 體電路製造方法,其中該形成導電柱體之步驟包括有依 撺第一置幕來形成第一金屬化層之步驟,其中該第一罩 慕可使形成之導電柱體接近於該預t定側緣Κ及該延伸導 · i 體之接觸區段。 1 8 ·如由請專利範圍第1 7項所述之具有改良電遷移特性之積 體霄路製造方法,g中該形成第一延伸導髖之步驟乃包 括有依據第二罩幕來形成第二金屬化層之步驟,該第一 延伸導體係位在該第二金閹化層内。 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 1 9 .如申-請專利範圍第1 7項所述之具有改良電遷移特性之積 體電路製造方法,其中該形成第一金屬化層之步驟包括 有Μ下步驟: 沉積一平面層; 依撺第‘一置幕將該平面層蝕刻,Κ在該層上產生蝕刻 區域;及 ' 在該蝕刻區域中沉積一導電材料,該導電材料及該蝕 刻區域乃形成第一金屬化層。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) 經濟部中央標準局員工消費合作社印装 A8 B8 C8 D8 六、申請專利範圍 20 ·如申請專利範圍第1 9項所述之具有改良電遷移特性之積 體電路製造方法,其中該蝕刻步驟乃包括有將鄰近於預 定'側緣之區域予K蝕刻之步驟,K供設置該導電柱體, 該區域之深度係非均勻者。 2 1 .如申請專利範圍第1 9項所述之具有改良電遷移特性之積 體電路製造方法,其中該蝕刻步驟乃包括有將鄰近於預 定側緣之區域予K蝕刻之步驟,K供設置該導電柱體, 該區域之深度係非均勻者。 2 2 ·如申請專利範圍第2 1項所述之具有改良電遷移特性之積 體電路製造方法,其中該鄰近於預定側緣之區域係予K 蝕刻,Μ使產生之導電柱體呈格狀丨。 ^ i 2 3 · —種形成三維電子構組之方法,其1步驟包括有结合複數 個積體電路晶片至該三維電子模組中,其中至少一個晶 片係依據申請專利:fgi圍第1 7項所形成者。 24.如申請專利範圍第2 3項所述之方法,其中該结合之步驟 包括:將複數個晶片蠱置Μ形成费層·,及進行該蠱層表 λ 面之歲理,使該接觸區段之端面曝露出。 2 5.如申請專利範圍第2 4項所述之方法,其中該表面處理之 步驟包栝: 將蜃層表面蝕刻至該積體電路晶片之預定側緣,使該 接觸區段暘ϋ出; —絕緣體覆蓋於該叠層表面上; 將叠層表面磨光,使形成之三維模組在其接觸區段具 有一模組表面W及一暍蕤端。 -4- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) ---------^.------1Τ------年 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 A8 B8 C8 D8 六、申請專利範圍 26 ·如申請專利範圍第23項所述之方法,其更包括有在該三 維模組之表面形成一導體之步驟,且該導髒係與接觸區 段'相接觸。 27 .如申請專利範圍第1 6項所述之方法,其中該第一延伸導 體形成步驟乃包括在金屬化層內形成第一延伸導體之步 驟,且其更包括在金屬化層內形成第二延伸導體之步驟 ' ,使第二延伸導體之一部份凸伸出該積體電路晶片之預 定側緣,且與該接觸區段相接觸。 2 8 . —種限制半導體構組表面接點上之電遷移特性之方法* 該接點包括有一第一延伸導體之曝露端面,該第一延伸 導P係位在半導體模姐内一般標準,截面,該方法包括在 > · i 模組表面下將該第一延伸導體延伸一區段之步驟,使該 暘露之端面區域大於延伸導體之一般標準截面區域。 2 9 .如申請專利範圍第%項所述之方法,其中該延伸步驟包 括有使用導體柱體之步驟。 3 0 ·如申請專利範圍第2 9項所述之方法,其中該導電柱體係 呈格f *而且其中該延伸之端面偁非平面,Μ增加該表 面區域之電接觸面。 3 1 .如申請專利範圍第29項所述之方法,其中該形成導電柱 體之材料所具有之電遷移之阻力大於形成延伸導體之材 料之電遷‘移阻力。 3 2 .如串請專利範圍第3 1項所述之方 '法,其中該導體係由鋁 所形成,且柱體是由鎢所形成。 3 3 .如申請惠利範圍第2 9項所述之方法,其中該延伸導體及 —5 — 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) ---------^------ΐτ------^ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 A8 B8 C8 D8 六、申請專利範圍 導電柱體均係形成於疊置於該半導體模#内之積體電路 晶Η之相對應金屬化層內。 < 3 4 ·姐申請專利範圍第2 9項所述之方法,更包括有使用第二 延伸導體之步驟,該第二延伸導體係在該半導體模組內 部,a具有一可與第一延伸’導體之延伸區段相接觸之區 段。 --35 ·如申請專利範圍第28項所述之方法,更包括有一設在該 模組表面上且與該延伸之端面相接觸之導體。 3 6 一種疊置積體電路晶片,包括有: 一實質平坦之晶片基體,用Μ安置電路組件,該基體 具有一側緣; I 1 第一及第二延伸導體,位於該晶1片基體内,用來連接 晶Η中之各電路組件,每一導體係Μ實質平行於該晶片 基底之平面而延伸,.並且中止於凸伸出該積體電路晶片 之側緣之接觸區段,該接觸區段係彼此互相接觸,其中 該導體偁晶片內不同金覉化層之一部份。 3 7 ·如‘申J青專利範圍第3 β項所述之晶片,其更包括有一導電 柱體,其與該接觸區段相接觸。 3 8 ·如由請專利範圍第3 7項所述之晶片,其中該導電柱體係 金_化層之一部份,該金屬化層係位於該第一及第二延 伸導體之金闋化層之間。 (〇)· —種電子模組*包括有遷請專利範圍第3 7項所 述之叠置積體電路晶片。 (¾). 一種電子模組,包括有丨由請專利範圍第3 6項所 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ---------裝------訂-------4 (請先閱讀背面之注意事項再填寫本頁) A8 B8 C8 D8 六、申請專利範圍 述之疊置積體電路晶片。 41 . 一種積體電路结搆,至少具有一側面,其结構包括有: '至少一個延伸導體,其係設於接觸區段內部且亦中止 於該接觸區段 > 其接觸區段在结構中之至少一個側面乃 具有一曝露端; 在該结構上,至少一面之導體,作為其與接觸區段之 ^ 曝露端間之界面; 用來限制該電界面之電遷移特性之装置,其中該限制 装置係包括延伸導體之擴大接觸區段。 42 ·如由請專利範圍第4 1項所述之结構,其中該擴大之接觸 區段係導電柱體所形成。 , 1 · i 4 3 .如申請專利範圍第42項所述之结構,其中該導電柱體係 呈格狀。 44 ·如申請專利範圍第4項所述之结構,其中該導電柱體係 由具有較大電遷移特性附力之材料所製成,其阻力係大 於形成導體材料之姐力。 ------------^------1T-----.ii (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印聚 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)
TW084101633A 1994-09-30 1995-02-22 TW310488B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US08/316,689 US5696030A (en) 1994-09-30 1994-09-30 Integrated circuit contacts having improved electromigration characteristics and fabrication methods therefor

Publications (1)

Publication Number Publication Date
TW310488B true TW310488B (zh) 1997-07-11

Family

ID=23230211

Family Applications (1)

Application Number Title Priority Date Filing Date
TW084101633A TW310488B (zh) 1994-09-30 1995-02-22

Country Status (4)

Country Link
US (2) US5696030A (zh)
EP (1) EP0706217A3 (zh)
JP (1) JP3031846B2 (zh)
TW (1) TW310488B (zh)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5917197A (en) * 1997-05-21 1999-06-29 Siemens Aktiengesellschaft Integrated multi-layer test pads
US5841688A (en) * 1997-06-27 1998-11-24 Texas Instruments Incorporated Matched delay word line strap
US6380729B1 (en) * 1999-02-16 2002-04-30 Alien Technology Corporation Testing integrated circuit dice
DE19944304C2 (de) * 1999-09-15 2001-09-20 Infineon Technologies Ag Strukturierung von Kontaktflächen in Mehrlagen-Metallisierungen von Halbleiterbauelementen
US6245675B1 (en) 2000-01-24 2001-06-12 Taiwan Semiconductor Manufacturing Company 3D reservoir to improve electromigration resistance of tungsten plug
US20020117753A1 (en) * 2001-02-23 2002-08-29 Lee Michael G. Three dimensional packaging
US6489684B1 (en) 2001-05-14 2002-12-03 Taiwan Semiconductor Manufacturing Company Reduction of electromigration in dual damascene connector
JP2003100749A (ja) * 2001-09-20 2003-04-04 Mitsubishi Electric Corp 半導体装置およびその製造方法
US20050228124A1 (en) * 2002-04-19 2005-10-13 Shanti Swarup Coating compositions containing highly crosslinked polymer particles and a hydrophobic polymer
US9318378B2 (en) * 2004-08-21 2016-04-19 Globalfoundries Singapore Pte. Ltd. Slot designs in wide metal lines
US7414275B2 (en) * 2005-06-24 2008-08-19 International Business Machines Corporation Multi-level interconnections for an integrated circuit chip
US8513789B2 (en) 2006-10-10 2013-08-20 Tessera, Inc. Edge connect wafer level stacking with leads extending along edges
US7901989B2 (en) 2006-10-10 2011-03-08 Tessera, Inc. Reconstituted wafer level stacking
EP2186134A2 (en) 2007-07-27 2010-05-19 Tessera, Inc. Reconstituted wafer stack packaging with after-applied pad extensions
US8572841B2 (en) * 2008-03-19 2013-11-05 Harris Corporation Printed wiring board assembly and related methods
DE102008059503A1 (de) * 2008-11-28 2010-07-01 Advanced Micro Devices, Inc., Sunnyvale Leistungsverbesserung in Metallisierungssystemen von Mikrostrukturbauelementen durch Einbau von Metallstrukturen mit größeren Korngrenzen
US9177910B2 (en) 2012-04-18 2015-11-03 Micron Technology, Inc. Interconnect structures for integrated circuits and their formation
US10950540B2 (en) 2015-11-16 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Enhancing integrated circuit density with active atomic reservoir
US9818694B2 (en) 2015-11-16 2017-11-14 Taiwan Semiconductor Manufacturing Company, Ltd. Active atomic reservoir for enhancing electromigration reliability in integrated circuits
US9929087B2 (en) 2015-11-16 2018-03-27 Taiwan Semiconductor Manufacturing Co., Ltd Enhancing integrated circuit density with active atomic reservoir
US10199354B2 (en) * 2016-12-20 2019-02-05 Intel Corporation Die sidewall interconnects for 3D chip assemblies
JP6969317B2 (ja) * 2017-11-24 2021-11-24 富士通株式会社 半導体装置及び半導体装置の製造方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1300811A (en) * 1969-01-22 1972-12-20 Grace W R & Co Waterstops
DE2022895B2 (de) * 1970-05-11 1976-12-02 Siemens AG, 1000 Berlin und 8000 München Stapelfoermige anordnung von halbleiterkoerpern und verfahren zu deren herstellung
US4551629A (en) * 1980-09-16 1985-11-05 Irvine Sensors Corporation Detector array module-structure and fabrication
US4525921A (en) 1981-07-13 1985-07-02 Irvine Sensors Corporation High-density electronic processing package-structure and fabrication
US4770640A (en) * 1983-06-24 1988-09-13 Walter Howard F Electrical interconnection device for integrated circuits
JPH0644594B2 (ja) * 1986-12-16 1994-06-08 松下電器産業株式会社 半導体集積回路
US4868712A (en) * 1987-02-04 1989-09-19 Woodman John K Three dimensional integrated circuit package
US4983533A (en) * 1987-10-28 1991-01-08 Irvine Sensors Corporation High-density electronic modules - process and product
US4943539A (en) * 1989-05-09 1990-07-24 Motorola, Inc. Process for making a multilayer metallization structure
US5315147A (en) * 1989-09-25 1994-05-24 Grumman Aerospace Corporation Monolithic focal plane array
US5019943A (en) * 1990-02-14 1991-05-28 Unisys Corporation High density chip stack having a zigzag-shaped face which accommodates connections between chips
US5110298A (en) * 1990-07-26 1992-05-05 Motorola, Inc. Solderless interconnect
US5235672A (en) * 1991-02-06 1993-08-10 Irvine Sensors Corporation Hardware for electronic neural network
US5202754A (en) * 1991-09-13 1993-04-13 International Business Machines Corporation Three-dimensional multichip packages and methods of fabrication
US5270261A (en) * 1991-09-13 1993-12-14 International Business Machines Corporation Three dimensional multichip package methods of fabrication
US5266833A (en) * 1992-03-30 1993-11-30 Capps David F Integrated circuit bus structure
US5247423A (en) * 1992-05-26 1993-09-21 Motorola, Inc. Stacking three dimensional leadless multi-chip module and method for making the same
US5285571A (en) * 1992-10-13 1994-02-15 General Electric Company Method for extending an electrical conductor over an edge of an HDI substrate
US5393703A (en) * 1993-11-12 1995-02-28 Motorola, Inc. Process for forming a conductive layer for semiconductor devices
US5488013A (en) * 1993-12-20 1996-01-30 International Business Machines Corporation Method of forming transverse diffusion barrier interconnect structure
US5517754A (en) * 1994-06-02 1996-05-21 International Business Machines Corporation Fabrication processes for monolithic electronic modules
US5506450A (en) * 1995-05-04 1996-04-09 Motorola, Inc. Semiconductor device with improved electromigration resistance and method for making the same
US5648684A (en) * 1995-07-26 1997-07-15 International Business Machines Corporation Endcap chip with conductive, monolithic L-connect for multichip stack

Also Published As

Publication number Publication date
US5760477A (en) 1998-06-02
JP3031846B2 (ja) 2000-04-10
JPH08116023A (ja) 1996-05-07
EP0706217A3 (en) 1996-11-06
US5696030A (en) 1997-12-09
EP0706217A2 (en) 1996-04-10

Similar Documents

Publication Publication Date Title
TW310488B (zh)
TW584950B (en) Chip packaging structure and process thereof
TWI359484B (zh)
US7898095B2 (en) Fiducial scheme adapted for stacked integrated circuits
US8159055B2 (en) Semiconductor device, lead-frame product used for the same and method for manufacturing the same
TW409376B (en) Bond pad design for integrated circuits
TW461108B (en) Semiconductor device
CN107078120B (zh) 基板结构和制造方法
JP2023033351A (ja) 半導体装置
TW484204B (en) Semiconductor device having improved electrical characteristic and method of producing the same
TW200919682A (en) Integrated circuit package system with leadframe array
TW546807B (en) Packaged integrated circuits and methods of producing thereof
TW201340136A (zh) 積體電路裝置用的集成電感器
TW201703210A (zh) 半導體封裝及其製造方法
TW293167B (zh)
TW469549B (en) Wafer level stack package and method of fabricating the same
TW315518B (en) High density electrical connectors
US7906838B2 (en) Electronic component package and method of manufacturing same
CN102956614B (zh) 半导体器件及其制造方法
CN106611757A (zh) 具有柔性互连件的半导体装置及其制造方法
TW515073B (en) Method for generating virtual metal pattern layer
TW200539408A (en) Method of manufacturing circuit device
CN207572361U (zh) 半导体器件
TWI249831B (en) Chip type micro connector and method of packaging the sane
JPH0544829B2 (zh)