TW202325116A - 電子裝置 - Google Patents

電子裝置 Download PDF

Info

Publication number
TW202325116A
TW202325116A TW111122804A TW111122804A TW202325116A TW 202325116 A TW202325116 A TW 202325116A TW 111122804 A TW111122804 A TW 111122804A TW 111122804 A TW111122804 A TW 111122804A TW 202325116 A TW202325116 A TW 202325116A
Authority
TW
Taiwan
Prior art keywords
electronic device
conductive pattern
disposed
substrate
traces
Prior art date
Application number
TW111122804A
Other languages
English (en)
Other versions
TWI822130B (zh
Inventor
黃婉玲
林俊賢
Original Assignee
群創光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群創光電股份有限公司 filed Critical 群創光電股份有限公司
Publication of TW202325116A publication Critical patent/TW202325116A/zh
Application granted granted Critical
Publication of TWI822130B publication Critical patent/TWI822130B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/60Protection against electrostatic charges or discharges, e.g. Faraday shields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0296Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Valve Device For Special Equipments (AREA)
  • Noodles (AREA)
  • Surgical Instruments (AREA)
  • Structure Of Printed Boards (AREA)
  • Elimination Of Static Electricity (AREA)

Abstract

本揭露提供一種電子裝置,包括基板、電子元件、驅動元件、第一走線、第二走線、導電圖案以及靜電防護元件。基板包括第一表面、相對於第一表面的第二表面以及位於第一表面與第二表面之間且與其連接的第三表面。電子元件設置於第一表面上。驅動元件設置於第二表面上。第一走線設置於第一表面上。第二走線設置於第二表面上且與驅動元件電性連接,相應的第一走線與第二走線電性連接。導電圖案設置於第三表面上且與驅動元件電性連接,導電圖案至驅動元件接收接地電壓或處於浮接狀態。靜電防護元件設置於第一表面上且與驅動元件電性連接。導電圖案的厚度大於或等於1微米且小於或等於5微米。

Description

電子裝置
本揭露是有關於一種電子裝置。
隨著現代電子裝置的技術進步,電子元件的尺寸越作越小,即便是對於大型電子裝置的設置,也多採用多個尺寸小的電子裝置進行拼接而形成。然而,小尺寸的電子元件中的絕緣層亦較薄,當累積至電子裝置邊緣的靜電入侵至設置有電子元件的區域時,其易遭受靜電擊穿而造成此電子元件永久性的損壞;或者對於其他較大尺寸的電子元件,若累積至電子裝置邊緣的靜電足夠大且入侵至設置有電子元件的區域時,其亦會遭受上述靜電擊穿的問題。因此,如何於電子裝置中提供可靠的靜電防護設計為近年來大力發展的技術之一。
本揭露提供一種電子裝置,其可提供可靠的靜電防護設計。
根據本揭露的實施例,顯示裝置包括基板、電子元件、驅動元件、多條第一走線、多條第二走線、導電圖案以及靜電防護元件。基板包括第一表面、第二表面以及第三表面,其中第一表面相對於第二表面,第三表面位於第一表面與第二表面之間且與第一表面以及第二表面連接。電子元件設置於第一表面上。驅動元件設置於第二表面上。多條第一走線設置於第一表面上。多條第二走線設置於第二表面上且與驅動元件電性連接,其中相應的第一走線與相應的第二走線彼此電性連接。導電圖案設置於第三表面上且與驅動元件電性連接,其中導電圖案至驅動元件接收接地電壓或處於浮接狀態。靜電防護元件設置於第一表面上且與驅動元件電性連接。導電圖案具有的厚度大於或等於1微米且小於或等於5微米。
根據本揭露的實施例,顯示裝置包括基板、電子元件、驅動元件、多條第一走線、多條第二走線以及導電圖案。基板包括第一表面、第二表面以及第三表面,其中第一表面相對於第二表面,第三表面位於第一表面與第二表面之間且與第一表面以及第二表面連接。電子元件設置於第一表面上。驅動元件設置於第二表面上。多條第一走線設置於第一表面上。多條第二走線設置於第二表面上且與驅動元件電性連接,其中相應的第一走線與相應的第二走線彼此電性連接。導電圖案設置於第三表面上且與驅動元件電性連接,其中導電圖案至驅動元件接收接地電壓或處於浮接狀態。多條第一走線中的至少一者與多條第二走線中的至少一者至驅動元件接收接地電壓。導電圖案具有的厚度大於或等於1微米且小於或等於5微米。
為讓本揭露的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合附圖作詳細說明如下。
通過參考以下的詳細描述並同時結合附圖可以理解本揭露,須注意的是,為了使讀者能容易瞭解及附圖的簡潔,本揭露中的多張附圖只繪出電子裝置的一部分,且附圖中的特定元件並非依照實際比例繪圖。此外,圖中各元件的數量及尺寸僅作為示意,並非用來限制本揭露的範圍。
本揭露通篇說明書與後附的申請專利範圍中會使用某些詞彙來指稱特定元件。所屬領域中具通常知識者應理解,電子裝置製造商可能會以不同的名稱來指稱相同的元件。本文並不意在區分那些功能相同但名稱不同的元件。在下文說明書與申請專利範圍中,“包括”、“含有”、“具有”等詞為開放式詞語,因此其應被解釋為“含有但不限定為…”之意。因此,當本揭露的描述中使用術語“包括”、“含有”和/或“具有”時,其指定了相應的特徵、區域、步驟、操作和/或構件的存在,但不排除一個或多個相應的特徵、區域、步驟、操作和/或構件的存在。
本文中所提到的方向用語,例如:“上”、“下”、“前”、“後”、“左”、“右”等,僅是參考附圖的方向。因此,使用的方向用語是用來說明,而並非用來限制本揭露。在附圖中,各附圖示出的是特定實施例中所使用的方法、結構和/或材料的通常性特徵。然而,這些附圖不應被解釋為界定或限制由這些實施例所涵蓋的範圍或性質。舉例來說,為了清楚起見,各膜層、區域和/或結構的相對尺寸、厚度及位置可能縮小或放大。
當相應的構件(例如膜層或區域)被稱為“在另一個構件上”時,它可以直接在另一個構件上,或者兩者之間可存在有其他構件。另一方面,當構件被稱為“直接在另一個構件上”時,則兩者之間不存在任何構件。另外,當一構件被稱為“在另一個構件上”時,兩者在俯視方向上有上下關係,而此構件可在另一個構件的上方或下方,而此上下關係取決於裝置的取向(orientation)。
術語“大約”、“等於”、“相等”或“相同”、“實質上”或“大致上”一般解釋為在所給定的值或範圍的20%以內,或解釋為在所給定的值或範圍的10%、5%、3%、2%、1%或0.5%以內。
說明書與申請專利範圍中所使用的序數例如“第一”、“第二”等的用詞用以修飾元件,其本身並不意含及代表該(或該些)元件有任何之前的序數,也不代表某一元件與另一元件的順序、或是製造方法上的順序,該些序數的使用僅用來使具有某命名的元件得以和另一具有相同命名的元件能作出清楚區分。申請專利範圍與說明書中可不使用相同用詞,據此,說明書中的第一構件在申請專利範圍中可能為第二構件。
須知悉的是,以下所舉實施例可以在不脫離本揭露的精神下,可將數個不同實施例中的特徵進行替換、重組、混合以完成其他實施例。各實施例間特徵只要不違背發明精神或相衝突,均可任意混合搭配使用。
本揭露中所敘述的電性連接或耦接,皆可以指直接連接或間接連接,於直接連接的情況下,兩電路上元件的端點直接連接或以一導體線段互相連接,而於間接連接的情況下,兩電路上元件的端點之間具有開關、二極體、電容、電感、其他適合的元件,或上述元件的組合,但不限於此。
在本揭露中,厚度、長度與寬度的測量方式可以是採用光學顯微鏡測量而得,厚度則可以由電子顯微鏡中的剖面圖像測量而得,但不以此為限。另外,任兩個用來比較的數值或方向,可存在著一定的誤差。若第一值等於第二值,其隱含著第一值與第二值之間可存在著約10%的誤差;若第一方向垂直於第二方向,則第一方向與第二方向之間的角度可介於80度至100度之間;若第一方向平行於第二方向,則第一方向與第二方向之間的角度可介於0度至10度之間。
本揭露的電子裝置可包括顯示、天線(例如液晶天線)、發光、感測、觸控、拼接、其他適合的功能、或上述功能的組合,但不以此為限。電子裝置包括可捲曲或可撓式電子裝置,但不以此為限。電子裝置可例如包括液晶(liquid crystal)、發光二極體(light emitting diode,LED)、量子點(quantum dot,QD)、螢光(fluorescence)、磷光(phosphor)、其他適合的材料或上述的組合。發光二極體可例如包括有機發光二極體(organic light emitting diode,OLED)、微型發光二極體(micro-LED、mini-LED)或量子點發光二極體(QLED、QDLED),但不以此為限。下文將以顯示裝置或拼接裝置作為電子裝置以說明本揭露內容,但本揭露不以此為限。
以下舉例本揭露的示範性實施例,相同元件符號在附圖和描述中用來表示相同或相似部分。
圖1A以及圖1B為本揭露第一實施例的電子裝置的局部立體示意圖,其中圖1A為本揭露第一實施例的電子裝置的正面局部立體示意圖,且圖1B為本揭露第一實施例的電子裝置的背面局部立體示意圖。
請同時參照圖1A與圖1B,本實施例的電子裝置10a包括基板100、電子元件200、驅動元件300、多條第一走線400A、多條第二走線400B以及導電圖案500。
基板100的材料可例如是玻璃、塑膠或其組合。舉例而言,基板100的材料可包括石英、藍寶石(sapphire)、聚甲基丙烯酸甲酯(polymethyl methacrylate,PMMA)、聚碳酸酯(polycarbonate, PC)、聚醯亞胺(polyimide, PI)、聚對苯二甲酸乙二酯(polyethylene terephthalate,PET)或其他適合的材料或上述材料的組合。在本實施例中,基板100的材料選用玻璃,但本揭露不以此為限。在一些實施例中,基板100具有第一表面100t、第二表面100b以及第三表面100s1。基板100的第一表面100t與第二表面100b例如彼此相對,且具有的法線方向例如實質與第一方向D1平行,但本揭露不以此為限。在本實施例中,基板100的第一表面100t與第二表面100b各自為基板100的頂表面與底表面,但本揭露不以此為限。基板100的第三表面100s1例如位於第一表面100t與第二表面100b之間,且與第一表面100t以及第二表面100b連接。詳細地說,基板100的第三表面100s1的一側與第一表面100t的一側連接,且基板100的第三表面100s1的相對側與第二表面100b的一側連接。在一些實施例中,基板100的第三表面100s1具有的法線方向例如實質與第二方向D2平行,且例如實質與第一方向D1垂直,但本揭露不以此為限。在本實施例中,基板100的第三表面100s1為基板100的第一側表面,但本揭露不以此為限。
在另一些實施例中,基板100還具有第四表面100s2。基板100的第四表面100s2相對於第三表面100s1,且亦與第一表面100t以及第二表面100b連接。詳細地說,基板100的第四表面100s2的一側與第一表面100t的一側連接,且基板100的第四表面100s2的相對側與第二表面100b的一側連接。在一些實施例中,基板100的第四表面100s2具有的法線方向例如實質與第二方向D2平行,且例如實質與第一方向D1垂直,但本揭露不以此為限。在本實施例中,基板100的第四表面100s2為基板100的第二側表面,但本揭露不以此為限。
在另一些實施例中,基板100還具有第五表面100s3。基板100的第五表面100s3與第三表面100s1以及第四表面100s2相鄰,且亦與第一表面100t以及第二表面100b連接。詳細地說,基板100的第五表面100s3的一側與第一表面100t的一側連接,且基板100的第五表面100s3的相對側與第二表面100b的一側連接。在一些實施例中,基板100的第五表面100s3具有的法線方向例如實質與第三方向D3平行,且例如實質與第一方向D1以及第二方向D2垂直,但本揭露不以此為限。在一些實施例中,第五表面100s3例如與第三表面100s1以及第四表面100s2連接。在本實施例中,基板100的第五表面100s3為基板100的第三側表面,但本揭露不以此為限。
電子元件200例如設置於基板100的第一表面100t上。此處欲說明的是,儘管圖1A示出一個電子元件的設置,但本揭露不以此為限,即,電子元件200可設置有多個。多個電子元件200例如可以陣列排列、交錯排列(例如pentile方式)或其他方式設置於基板100的第一表面100t上,本揭露不以此為限。在本實施例中,電子元件200包括多個發光元件,其可發出各種合適的顏色光(例如藍光)或UV光,但本揭露不以此為限。在一些實施例中,多個電子元件200可包括自發光材料。舉例而言,電子元件200可包括有機發光二極體(organic light emitting diode,OLED)、無機發光二極體(inorganic light emitting diode,LED),例如次毫米發光二極體(mini LED)或微發光二極體(micro LED)、量子點(quantum dot,QD)、量子點發光二極體(QLED、QDLED)、螢光(fluorescence)、磷光(phosphor)、其他適合的材料或上述材料的組合,但本揭露不以此為限,電子元件200的尺寸可根據需求做調變。在其他的實施例中,電子元件200可包括非自發光材料,例如:液晶分子、電泳顯示介質或是其它可適用的介質為範例,所述液晶分子為可被垂直電場轉動或切換的液晶分子或者是可被橫向電場轉動或切換的液晶分子,但本揭露不以此為限。在一些實施例中,本實施例的電子裝置10a可選擇性包括有填充層(未示出)。填充層例如設置於基板100的第一表面100t上且覆蓋電子元件200。舉例而言,填充層除了設置於電子元件200的上方外,亦鄰近於或圍繞於電子元件200設置。因此,填充層可例如用於固定或保護電子元件200。在一些實施例中,填充層包括透明材料。舉例而言,填充層的材料可包括環氧樹脂、壓克力、其他合適材料或上述的組合。在一些實施例中,填充層可包括單層結構或複合層結構,本揭露不以此為限。另外,電子裝置10a可例如選擇性地更包括功能層(未示出),其中功能層例如覆蓋上述填充層。在一些實施例中,功能層可例如具有高的表面硬度。舉例而言,功能層可例如包括鉛筆硬度大於5H的硬塗層,以保護電子元件200等構件不被刮傷或損壞。此外,功能層亦可例如具有抗眩或降低色差值等功能。舉例而言,功能層可例如包括有多個抗眩結構或光學匹配層。抗眩結構可例如用於使入射的環境光產生足夠的散射,避免大部分的環境光入射至電子裝置10a而影響其顯示畫面的效果,進而具有抗眩能力。此外,光學匹配層可例如包括多個具有不同折射率的膜層,其可用於避免在環境光的照射下,電子元件200等構件干擾電子裝置10a顯示的問題。此處值得說明的是,雖然本實施例以電子元件200包括多個發光元件為例子來說明,但並非代表本申請僅能適用於包括多個發光元件的電子裝置10a,即,本申請的電子裝置10a亦可為天線裝置、感測裝置或拼接裝置等電子裝置。舉例而言,電子裝置10a可包括有主動元件、被動元件或其組合,其可包括二極體、電晶體、電容、電感、電阻或其組合,本揭露不以此為限。
驅動元件300例如設置於基板100的第二表面100b上。在一些實施例中,驅動元件300以晶片設置在玻璃基板上(chip on glass;COG)的方式設置於基板100的第二表面100b上,但本揭露不以此為限。即,在另一些實施例中,驅動元件300可以晶片設置在可撓性基板上(chip on plastic;COP)的方式設置於基板100的第二表面100b上。在本實施例中,兩個驅動元件300(驅動元件300A以及驅動元件300B)設置於基板100的第二表面100b上,但本揭露不以此為限。另外,在本實施例中,電子裝置10a還包括設置於基板100的第二表面100b上的多個接墊PAD。此處值得說明的是,雖然本實施例中僅示出多個接墊PAD包括接墊PAD1、接墊PAD2、接墊PAD3、接墊PAD4、接墊PAD5以及接墊PAD6,但本揭露不以此為限。驅動元件300A以及驅動元件300B可例如包括驅動晶片、電路板或其組合。在一些實施例中,驅動晶片可包括有時序控制單元、資料驅動單元及電源驅動單元等驅動單元,且電路板可包括可撓性印刷電路板(flexible printed circuit board,FPC),但本揭露不以此為限。在本實施例中,驅動元件300A與接墊PAD1、接墊PAD2以及接墊PAD3接合,且驅動元件300B與接墊PAD4、接墊PAD5以及接墊PAD6,但本揭露不以此為限。
多條第一走線400A與多條第二走線400B例如各自設置於基板100的第一表面100t以及第二表面100b上且與驅動元件300電性連接。詳細地說,多條第一走線400A設置於基板100的第一表面100t上,且多條第二走線400B設置於基板100的第二表面100b上,其中相應的第二走線400B各自與相應的接墊PAD連接,即,本實施例的相應的第二走線400B各自與接墊PAD1、接墊PAD2、接墊PAD3、接墊PAD4、接墊PAD5以及接墊PAD6連接。在本實施例中,電子裝置10a還包括設置於基板100的第五表面100s3上的多條第三走線400C,其中相應的第一走線400A與相應的第二走線400B通過設置於基板100的第五表面100s3上的第三走線400C彼此電性連接。詳細地說,設置於基板100的第五表面100s3上的第三走線400C的一端可與多條第一走線400A中的一者連接,且設置於基板100的第五表面100s3上的第三走線400C的另一端可與多條第二走線400B中的一者連接,以使得相應的第一走線400A與相應的第二走線400B可彼此電性連接。從另一個角度來看,相應的第一走線400A、第二走線400B以及第三走線400C例如組合成走線400,其中每一走線400根據其所連接的構件而有不同的功能,其將於以下實施例中詳述。
在本實施例中,在電子元件200包括多個發光元件的情況下,多條走線400可包括有第一電源供應線410(包括第一電源供應線410A、第一電源供應線410B以及第一電源供應線410C)、第二電源供應線420(包括第二電源供應線420A、第二電源供應線420B以及第二電源供應線420C)、資料線430(包括資料線430A、資料線430B以及資料線430C)以及工作訊號線440(包括工作訊號線440A、工作訊號線440B以及工作訊號線440C),其中第一電源供應線410、第二電源供應線420、資料線430以及工作訊號線440各自與接墊PAD2、接墊PAD4、接墊PAD3以及接墊PAD5連接。從另一個角度來看,在本實施例中,設置於基板100的第一表面100t上的第一走線400A包括有第一電源供應線410A、第二電源供應線420A、資料線430A以及工作訊號線440A,設置於基板100的第二表面100b上的第二走線400B包括有第一電源供應線410B、第二電源供應線420B、資料線430B以及工作訊號線440B,且設置於基板100的第三表面100s1上的第三走線400C包括有第一電源供應線410C、第二電源供應線420C、資料線430C以及工作訊號線440C。電子元件200可例如通過第一電源供應線410被供應陽極電源電位,且可例如通過第二電源供應線420被供應陰極電源電位,其中陽極電源電位為較陰極電源電位高的電源電位,使得電子元件200可通過陽極電源電位與陰極電源電位之間的電位差供給順向電流而發光。在本實施例中,電子裝置10a還包括有設置於基板100的第一表面100t上的第一電晶體TFT1、第二電晶體TFT2、閘極驅動器GD以及儲存電容Cst。第一電晶體TFT1的源極端例如與電子元件200連接,且第一電晶體TFT1的汲極端例如與第一電源供應線410連接,其中第一電晶體TFT1可例如作為驅動電子元件200的開關元件。第二電晶體TFT2的源極端例如與資料線430連接,第二電晶體TFT2的汲極端例如與第一電晶體TFT1的閘極端連接,且第二電晶體TFT2的閘極端與閘極線GL連接,其中第二電晶體TFT2可例如作為驅動畫素單元(未示出)的開關元件。閘極驅動器GD例如與閘極線GL連接並經由工作訊號線440驅動,且可通過閘極線GL 將相應的閘極訊號傳遞至畫素單元(未示出),以使相應的畫素單元中的主動元件(例如第二電晶體TFT2)開啟,其中工作訊號線440可例如至少包括時脈訊號線,本揭露並不限於此。儲存電容Cst的兩端例如各自與第一電晶體TFT1的源極端與第二電晶體TFT2的閘極端耦接,其中儲存電容Cst的一端可例如通過第一電晶體TFT1接收電源電壓,且儲存電容Cst的另一端可例如通過第二電晶體TFT2接收資料電壓。此處欲說明的是,電子裝置10a還可包括的上述構件是以電子元件200包括多個發光元件為例,須注意本揭露保護的電子裝置並不限於包括上述構件。另外,第一電源供應線410、第二電源供應線420、資料線430以及工作訊號線440雖然在圖1A與圖1B中示出為一條,但本揭露並不以此為限,即,電子裝置10a可包括有多條第一電源供應線410、多條第二電源供應線420、多條資料線430以及多條工作訊號線440。再者,多條走線400亦可包括具有其餘功能的其他走線,本揭露並不以此為限。
導電圖案500可例如設置於基板100的至少一側表面上。在本實施例中,導電圖案500設置於基板100的第三表面100s1上。導電圖案500可例如通過進行雷射製程而形成於基板100的第三表面100s1上。詳細地說,在一些實施例中,可先通過進行濺鍍法(或者熱蒸鍍法或原子層沉積法)至少於基板100的第三表面100s1上形成導電圖案材料層(未示出),之後,對此導電圖案材料層進行雷射製程,以形成導電圖案500,但須注意本揭露不以此為限。在另一些實施例中,導電圖案500可通過進行印刷製程而形成於基板100的第三表面100s1上。形成的導電圖案500的材料可例如包括銀、銅、金、鋁、錫、鎳或其組合等阻抗低的材料。然而,導電圖案500的材料亦可例如為其他適合的材料或上述材料的組合,本揭露不以此為限。在一些實施例中,導電圖案500與驅動元件300電性連接。舉例而言,導電圖案500與驅動元件300可通過參考電壓線RL而彼此電性連接,以起到靜電防護的作用。詳細地說,參考電壓線RL設置於基板100的第二表面100b上且可例如包括有參考電壓線RLa以及參考電壓線RLb,其中參考電壓線RLa的兩端各自與接墊PAD6的一端以及導電圖案500連接,且參考電壓線RLb的兩端各自與接墊PAD6的另一端以及導電圖案500連接。參考電壓線RL可例如通過驅動元件300而被施予接地電壓(例如0V的電壓),通過其與導電圖案500電性連接的關係而創造出阻抗相對低的電流路徑。基於此,當靜電累積至電子裝置的邊緣(例如靠近基板100的第一表面100t與第三表面100s1的交界處和/或基板100的第二表面100b與第三表面100s1的交界處)時,其可通過由參考電壓線RL與導電圖案500產生的電流路徑而消散,藉此避免此靜電入侵至電子裝置10a中設置有電子元件200的區域,以起到靜電防護的作用。然而,本揭露不以此為限,在另一些實施例中,導電圖案500可處於浮接(floating)狀態。在一些實施例中,導電圖案500具有的厚度大於或等於1微米且小於或等於5微米(1微米 ≦ 導電圖案500具有的厚度 ≦ 5微米)。詳細地說,導電圖案500在第二方向D2上具有的厚度大於或等於1微米且小於或等於5微米(1微米 ≦ 導電圖案500具有的厚度 ≦ 5微米)。
在本實施例中,導電圖案500還可例如更設置於基板100的第四表面100s2上。導電圖案500設置於基板100的第四表面100s2上所進行的製程及其所包括的材料可參照前述實施例,於此不再贅述。另外,設置於基板100的第四表面100s2上的導電圖案500亦可與參考電壓線RL電性連接而至驅動元件300接收接地電壓(此參考電壓線RL與接墊PAD1連接,其連接方式可參照前述實施例,於此不再贅述),藉此例如在靠近基板100的第一表面100t與第四表面100s2的交界處和/或基板100的第二表面100b與第四表面100s2的交界處創造出另一阻抗相對低的電流路徑,以起到靜電防護的作用。另外,對於導電圖案500的設置,本揭露提供具有前述設計的多條第一走線400A與多條第二走線400B,其可保持傳遞訊號的穩定性。在本實施例中,導電圖案500均勻地覆蓋基板100的第三表面100s1與第四表面100s2,但本揭露不以此為限。在其他的實施例中,部分的基板100的第三表面100s1與第四表面100s2可不被導電圖案500所覆蓋。
圖2A以及圖2B為本揭露第二實施例的電子裝置的局部立體示意圖,其中圖2A為本揭露第二實施例的電子裝置的正面局部立體示意圖,且圖2B為本揭露第二實施例的電子裝置的背面局部立體示意圖。須說明的是,圖2A以及圖2B的實施例可各自沿用圖1A以及圖1B的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略相同技術內容的說明。
請同時參照圖2A與圖2B,本實施例的電子裝置10b與前述的電子裝置10a的主要差異在於:電子裝置10b還包括靜電防護元件600。在本實施例中,靜電防護元件600設置於基板100的第一表面100t上且與驅動元件300電性連接。靜電防護元件600可例如是由二極體、電容或其組合所構成的靜電防護元件,本揭露並不以此為限。在本實施例中,靜電防護元件600包括由多個二極體接成的電晶體(diode-connected transistor),但本揭露並不以此為限。另外,在本實施例中,靜電防護元件600耦接於第一電源端VGH與第二電源端VGL之間,其中第一電源端VGH與第二電源端VGL各自用於提供靜電防護元件600的內部電路運作所需的最高電壓與最低電壓,但本揭露並不以此為限。在本實施例中,多條走線400還包括有第三電源供應線450(包括第三電源供應線450A、第三電源供應線450B以及第三電源供應線450C)以及第四電源供應線460(包括第四電源供應線460A、第四電源供應線460B以及第四電源供應線460C),其中第三電源供應線450以及第四電源供應線460各自與接墊PAD7以及接墊PAD8連接。從另一個角度來看,在本實施例中,設置於基板100的第一表面100t上的第一走線400A還包括有第三電源供應線450A以及第四電源供應線460A,設置於基板100的第二表面100b上的第二走線400B還包括有第三電源供應線450B以及第四電源供應線460B,且設置於基板100的第三表面100s1上的第三走線400C還包括有第三電源供應線450C以及第四電源供應線460C。因此,靜電防護元件600可例如通過第三電源供應線450以及第四電源供應線460被供應相應的電源電位。本實施例的電子裝置10b包括的靜電防護元件600亦可提供阻抗相對低的電流路徑,以起到靜電防護的作用。
圖3A以及圖3B為本揭露第三實施例的電子裝置的局部立體示意圖,其中圖3A為本揭露第三實施例的電子裝置的正面局部立體示意圖,且圖3B為本揭露第三實施例的電子裝置的背面局部立體示意圖。須說明的是,圖3A以及圖3B的實施例可各自沿用圖1A以及圖1B的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略相同技術內容的說明。
請同時參照圖3A與圖3B,本實施例的電子裝置10c與前述的電子裝置10a的主要差異在於:電子裝置10c中的多條走線400還包括第一接地線470以及第二接地線480。詳細地說,在電子元件200包括多個發光元件的情況下,多條走線400除了包括有第一電源供應線410、第二電源供應線420、資料線430以及工作訊號線440之外,還包括有第一接地線470(包括第一接地線470A、第一接地線470B以及第一接地線470C)以及第二接地線480(包括第二接地線480A、第二接地線480B以及第二接地線480C),其中第一接地線470以及第二接地線480各自與接墊PAD1以及接墊PAD6連接。從另一個角度來看,在本實施例中,設置於基板100的第一表面100t上的第一走線400A還包括有第一接地線470A以及第二接地線480A,設置於基板100的第二表面100b上的第二走線400B還包括有第一接地線470B以及第二接地線480B,且設置於基板100的第三表面100s1上的第三走線400C還包括有第一接地線470C以及第二接地線480C。基於此,在一些實施例中,導電圖案500與第一接地線470以及第二接地線480之間可通過參考電壓線RL而彼此電性連接,以起到靜電防護的作用。詳細地說,第一接地線470以及第二接地線480可例如通過驅動元件300而被施予接地電壓(例如0V的電壓),通過其與導電圖案500電性連接的關係而創造出阻抗相對低的電流路徑。基於此,當靜電至電子裝置10c中設置有電子元件200的區域產生時,其可通過由第一接地線470和/或第二接地線480與導電圖案500產生的電流路徑而消散,藉此避免此靜電擊穿電子元件200,以起到靜電防護的作用。另外,第一接地線470以及第二接地線480雖然在圖3A與圖3B中示出為一條,但本揭露並不以此為限,即,電子裝置10c可包括有多條第一接地線470以及多條第二接地線480。
圖4A以及圖4B為本揭露第四實施例的電子裝置的局部立體示意圖,其中圖4A為本揭露第四實施例的電子裝置的正面局部立體示意圖,且圖4B為本揭露第四實施例的電子裝置的背面局部立體示意圖。須說明的是,圖4A以及圖4B的實施例可各自沿用圖2A以及圖2B的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略相同技術內容的說明。
請同時參照圖4A與圖4B,本實施例的電子裝置10d與前述的電子裝置10b的主要差異在於:電子裝置10d還包括靜電防護元件600,且電子裝置10d中的多條走線400還包括第一接地線470以及第二接地線480。靜電防護元件600、第一接地線470以及第二接地線480的設置關係以及其作用可參照前述實施例,於此不再贅述。
圖5A以及圖5B為本揭露第五實施例的電子裝置的局部立體示意圖,其中圖5A為本揭露第五實施例的電子裝置的正面局部立體示意圖,且圖5B為本揭露第五實施例的電子裝置的背面局部立體示意圖。須說明的是,圖5A以及圖5B的實施例可各自沿用圖1A以及圖1B的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略相同技術內容的說明。
請同時參照圖5A與圖5B,本實施例的電子裝置10e與前述的電子裝置10a的主要差異在於:相應的第一走線400A與相應的第二走線400B是通過基板100具有的通孔800而彼此電性連接。詳細地說,電子裝置10e可不包括第三走線400C;相對地,電子裝置10e包括有與第一走線400A的一端與第二走線400B的一端電性連接的多個通孔800,且通孔800中填充有導電層(未示出),以使相應的第一走線400A與相應的第二走線400B彼此可電性連接。舉例而言,在本實施例中,通孔800包括有通孔810、通孔820、通孔830以及通孔840,其中第一電源供應線410A以及第一電源供應線410B通過通孔810彼此電性連接,第二電源供應線420A以及第二電源供應線420B通過通孔820彼此電性連接,資料線430A以及資料線430B通過通孔830彼此電性連接,且工作訊號線440A以及工作訊號線440B通過通孔840彼此電性連接。此處值得說明的是,本實施例的通孔800亦可選擇性地應用於第二實施例的電子裝置10b、第三實施例的電子裝置10c以及第四實施例的電子裝置10d,以提供另一種第一走線400A與第二走線400B彼此電性連接的方式。在本實施例中,基板100的材料包括玻璃,因此通孔800為玻璃通孔(Through Glass Via;TGV),但本揭露不以此為限。
圖6A以及圖6B為本揭露第六實施例的電子裝置的局部立體示意圖,其中圖6A為本揭露第六實施例的電子裝置的正面局部立體示意圖,且圖6B為本揭露第六實施例的電子裝置的背面局部立體示意圖。須說明的是,圖6A以及圖6B的實施例可各自沿用圖1A以及圖1B的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略相同技術內容的說明。
請同時參照圖6A與圖6B,本實施例的電子裝置10f與前述的電子裝置10a的主要差異在於:部分的基板100的第三表面100s1與第四表面100s2未被導電圖案500所覆蓋。詳細地說,電子裝置10f中的導電圖案500可包括導電圖案500a以及導電圖案500b,其中導電圖案500a與導電圖案500b彼此分隔以暴露出未被覆蓋的基板100的第三表面100s1與第四表面100s2,且導電圖案500a與參考電壓線RLb的一端連接,導電圖案500b與參考電壓線RLa的一端連接。
圖7A以及圖7B為本揭露第七實施例的電子裝置的局部立體示意圖,其中圖7A為本揭露第七實施例的電子裝置的正面局部立體示意圖,且圖7B為本揭露第七實施例的電子裝置的背面局部立體示意圖。須說明的是,圖7A以及圖7B的實施例可各自沿用圖1A以及圖1B的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略相同技術內容的說明。
請同時參照圖7A與圖7B,本實施例的電子裝置10g與前述的電子裝置10a的主要差異在於:部分的基板100的第三表面100s1與第四表面100s2未被導電圖案500’所覆蓋。詳細地說,電子裝置10g中的導電圖案500’在第一方向D1上的寬度小於電子裝置10a的導電圖案500在第一方向D1上的寬度,因此,導電圖案500’會暴露出部分的基板100的第三表面100s1與第四表面100s2。
值得說明的是,導電圖案(導電圖案500、導電圖案500a、導電圖案500b、導電圖案500’)並不限於前述實施例描述的態樣。
根據上述,本揭露實施例將導電圖案設置於電子裝置中的基板的至少一側表面上,其可提供阻抗相對低的電流路徑,使累積至電子裝置的邊緣的靜電可通過此電流路徑消散,以達到靜電防護的作用。另外,本揭露實施例亦通過在電子裝置中設置有靜電防護元件或接地線,其可使至電子裝置中設置有電子元件的區域產生的靜電通過靜電防護元件或接地線而至此區域中洩出,藉此避免電子元件經靜電擊穿,以達到靜電防護的作用。
最後應說明的是:以上各實施例僅用以說明本揭露的技術方案,而非對其限制;儘管參照前述各實施例對本揭露進行了詳細的說明,所屬領域中具通常知識者應當理解:其依然可以對前述各實施例所記載的技術方案進行修改,或者對其中部分或者全部技術特徵進行等同替換;而這些修改或者替換,並不使相應技術方案的本質脫離本揭露各實施例技術方案的範圍。各實施例間的特徵只要不違背發明精神或相衝突,均可任意混合搭配使用。
10a、10b、10c、10d、10e、10f、10g:電子裝置 100:基板 100b:第二表面 100s1:第三表面 100s2:第四表面 100s3:第五表面 100t:第一表面 200:電子元件 300、300A、300B:驅動元件 400:走線 400A:第一走線 400B:第二走線 400C:第三走線 410、410A、410B、410C:第一電源供應線 420、420A、420B、420C:第二電源供應線 430、430A、430B、430C:資料線 440、440A、440B、440C:工作訊號線 450、450A、450B、450C:第三電源供應線 460、460A、460B、460C:第三電源供應線 470、470A、470B、470C:第一接地線 480、480A、480B、480C:第二接地線 500、500’、500a、500b:導電圖案 600:靜電防護元件 800、810、820、830、840:通孔 Cst:儲存電容 D1:第一方向 D2:第二方向 D3:第三方向 GD:閘極驅動器 GL:閘極線 PAD、PAD1、PAD2、PAD3、PAD4、PAD5、PAD6、PAD7、PAD8:接墊 RL、RLa、RLb:參考電壓線 TFT1:第一電晶體 TFT2:第二電晶體 VGH:第一電源端 VGL:第二電源端
圖1A以及圖1B為本揭露第一實施例的電子裝置的局部立體示意圖。 圖2A以及圖2B為本揭露第二實施例的電子裝置的局部立體示意圖。 圖3A以及圖3B為本揭露第三實施例的電子裝置的局部立體示意圖。 圖4A以及圖4B為本揭露第四實施例的電子裝置的局部立體示意圖。 圖5A以及圖5B為本揭露第五實施例的電子裝置的局部立體示意圖。 圖6A以及圖6B為本揭露第六實施例的電子裝置的局部立體示意圖。 圖7A以及圖7B為本揭露第七實施例的電子裝置的局部立體示意圖。
10a:電子裝置
100:基板
100s1:第三表面
100s2:第四表面
100s3:第五表面
100t:第一表面
200:電子元件
400:走線
400A:第一走線
400B:第二走線
400C:第三走線
410A、410B、410C:第一電源供應線
420A、420B、420C:第二電源供應線
430A、430B、430C:資料線
440A、440B、440C:工作訊號線
500:導電圖案
Cst:儲存電容
D1:第一方向
D2:第二方向
D3:第三方向
GD:閘極驅動器
GL:閘極線
TFT1:第一電晶體
TFT2:第二電晶體

Claims (10)

  1. 一種電子裝置,包括: 基板,包括第一表面、第二表面以及第三表面,其中所述第一表面相對於所述第二表面,所述第三表面位於所述第一表面與所述第二表面之間且與所述第一表面以及所述第二表面連接; 電子元件,設置於所述第一表面上; 驅動元件,設置於所述第二表面上; 多條第一走線,設置於所述第一表面上; 多條第二走線,設置於所述第二表面上,且與所述驅動元件電性連接,其中相應的第一走線與相應的第二走線彼此電性連接; 導電圖案,設置於所述第三表面上且與所述驅動元件電性連接,其中所述導電圖案至所述驅動元件接收接地電壓或處於浮接狀態;以及 靜電防護元件,設置於所述第一表面上且與所述驅動元件電性連接, 其中所述導電圖案具有的厚度大於或等於1微米且小於或等於5微米。
  2. 如請求項1所述的電子裝置,其中所述基板更包括第四表面,其中所述第四表面相對於所述第三表面且與所述第一表面以及所述第二表面連接,且所述導電圖案更設置於所述第四表面上。
  3. 如請求項1所述的電子裝置,其中所述基板更包括第五表面,其中所述第五表面與所述第三表面相鄰且與所述第一表面以及所述第二表面連接,其中相應的所述第一走線與相應的所述第二走線通過設置於所述第五表面上的第三走線彼此電性連接。
  4. 如請求項1所述的電子裝置,其中所述基板更具有多個通孔,其中相應的所述第一走線與相應的所述第二走線通過所述通孔彼此電性連接。
  5. 如請求項1所述的電子裝置,其中所述導電圖案通過進行雷射製程或印刷製程而形成。
  6. 一種電子裝置,包括: 基板,包括第一表面、第二表面以及第三表面,其中所述第一表面相對於所述第二表面,所述第三表面位於所述第一表面與所述第二表面之間且與所述第一表面以及所述第二表面連接; 電子元件,設置於所述第一表面上; 驅動元件,設置於所述第二表面上; 多條第一走線,設置於所述第一表面上; 多條第二走線,設置於所述第二表面上,且與所述驅動元件電性連接,其中相應的第一走線與相應的第二走線彼此電性連接;以及 導電圖案,設置於所述第三表面上且與所述驅動元件電性連接,其中所述導電圖案至所述驅動元件接收接地電壓或處於浮接狀態, 其中所述多條第一走線中的至少一者與所述多條第二走線中的至少一者至所述驅動元件接收接地電壓, 其中所述導電圖案具有的厚度大於或等於1微米且小於或等於5微米。
  7. 如請求項6所述的電子裝置,其中所述基板更包括第四表面,其中所述第四表面相對於所述第三表面且與所述第一表面以及所述第二表面連接,且所述導電圖案更設置於所述第四表面上。
  8. 如請求項6所述的電子裝置,其中所述基板更包括第五表面,其中所述第五表面與所述第三表面相鄰且與所述第一表面以及所述第二表面連接,其中相應的所述第一走線與相應的所述第二走線通過設置於所述第五表面上的第三走線彼此電性連接。
  9. 如請求項6所述的電子裝置,其中所述基板更具有多個通孔,其中相應的所述第一走線與相應的所述第二走線通過所述通孔彼此電性連接。
  10. 如請求項6所述的電子裝置,其中所述導電圖案通過進行雷射製程或印刷製程而形成。
TW111122804A 2021-12-01 2022-06-20 電子裝置 TWI822130B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202111454557.9 2021-12-01
CN202111454557.9A CN116207102A (zh) 2021-12-01 2021-12-01 电子装置

Publications (2)

Publication Number Publication Date
TW202325116A true TW202325116A (zh) 2023-06-16
TWI822130B TWI822130B (zh) 2023-11-11

Family

ID=86499341

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111122804A TWI822130B (zh) 2021-12-01 2022-06-20 電子裝置

Country Status (3)

Country Link
US (1) US20230170354A1 (zh)
CN (1) CN116207102A (zh)
TW (1) TWI822130B (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201327312A (zh) * 2011-12-19 2013-07-01 Wintek Corp 具有靜電防護結構之觸控面板
TWI448228B (zh) * 2012-05-03 2014-08-01 Au Optronics Corp 觸控顯示面板
CN113079686B (zh) * 2021-04-08 2022-10-18 业成科技(成都)有限公司 显示模组及电子设备
CN115209715B (zh) * 2021-08-27 2023-04-21 荣耀终端有限公司 一种静电防护结构和电子设备

Also Published As

Publication number Publication date
CN116207102A (zh) 2023-06-02
TWI822130B (zh) 2023-11-11
US20230170354A1 (en) 2023-06-01

Similar Documents

Publication Publication Date Title
US11038151B2 (en) Display device
KR102050067B1 (ko) 표시 장치
KR20220006164A (ko) 표시 장치
CN112992959A (zh) 显示装置及显示装置的制造方法
CN113661580A (zh) 微型led元件基板以及显示装置
KR20200127863A (ko) 발광 다이오드 모듈
WO2023202586A1 (zh) 像素驱动电路、显示模组及显示装置、智能手表
KR20220002797A (ko) 화소 및 이를 구비한 표시 장치
TWI822130B (zh) 電子裝置
KR20200127815A (ko) 발광 다이오드 모듈 및 이를 포함하는 디스플레이 장치
US20210376048A1 (en) Display device
TWI696167B (zh) 畫素結構
KR20220125862A (ko) 표시 장치
KR20220007818A (ko) 표시 장치
US20220400566A1 (en) Electronic device
CN113348567A (zh) 显示装置
US11880100B2 (en) Electronic device
US20240180004A1 (en) Light emitting display device
US20240130166A1 (en) Display device
US20240032378A1 (en) Display device and a manufacturing method of the same
US20240160250A1 (en) Display apparatus
TWI841917B (zh) 電子裝置
US11943969B2 (en) Display device and method of manufacturing the display device
US20220302405A1 (en) Display device and method of providing the same
CN113424330B (zh) 微型led元件搭载基板以及使用其的显示装置