TW202213450A - 鉑的圖案化方法 - Google Patents

鉑的圖案化方法 Download PDF

Info

Publication number
TW202213450A
TW202213450A TW109132823A TW109132823A TW202213450A TW 202213450 A TW202213450 A TW 202213450A TW 109132823 A TW109132823 A TW 109132823A TW 109132823 A TW109132823 A TW 109132823A TW 202213450 A TW202213450 A TW 202213450A
Authority
TW
Taiwan
Prior art keywords
platinum
layer
mask layer
patterned
patterning
Prior art date
Application number
TW109132823A
Other languages
English (en)
Other versions
TWI744003B (zh
Inventor
林以穠
黃彬傑
曾子宣
童心穎
李世平
Original Assignee
力晶積成電子製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 力晶積成電子製造股份有限公司 filed Critical 力晶積成電子製造股份有限公司
Priority to TW109132823A priority Critical patent/TWI744003B/zh
Application granted granted Critical
Publication of TWI744003B publication Critical patent/TWI744003B/zh
Publication of TW202213450A publication Critical patent/TW202213450A/zh

Links

Images

Landscapes

  • Drying Of Semiconductors (AREA)

Abstract

一種鉑的圖案化方法,包括以下步驟。提供基底。在基底上形成鉑層。在鉑層上形成圖案化罩幕層。利用圖案化罩幕層作為罩幕,對鉑層進行氬氣電漿蝕刻製程,以對鉑層進行圖案化。在氬氣電漿蝕刻製程中所使用的氣體只有氬氣。

Description

鉑的圖案化方法
本發明是有關於一種半導體製程,且特別是有關於一種鉑的圖案化方法。
在半導體製程中,一般對鉑的圖案化方法是利用圖案化光阻層作為罩幕,且藉由乾式蝕刻製程對鉑層進行圖案化。然而,在上述乾式蝕刻製程中,電漿轟擊鉑層所回濺的鉑會附著在圖案化光阻層的側壁上,而形成不易移除的鉑圍籬(Pt fence),從而降低半導體元件的電性表現(electrical performance)、良率(yield rate)與產量。
本發明提供一種鉑的圖案化方法,其可有效地防止在經圖案化後的鉑層上形成鉑圍籬。
本發明提出一種鉑的圖案化方法,包括以下步驟。提供基底。在基底上形成鉑層。在鉑層上形成圖案化罩幕層。利用圖案化罩幕層作為罩幕,對鉑層進行氬氣電漿蝕刻製程,以對鉑層進行圖案化。在氬氣電漿蝕刻製程中所使用的氣體只有氬氣。
依照本發明的一實施例所述,在上述鉑的圖案化方法中,圖案化罩幕層的形成方法可包括以下步驟。在鉑層上形成罩幕層。在罩幕層上形成圖案化光阻層。利用圖案化光阻層作為罩幕,移除部分罩幕層,而形成圖案化罩幕層。在形成圖案化罩幕層之後,移除圖案化光阻層。
依照本發明的一實施例所述,在上述鉑的圖案化方法中,罩幕層的材料例如是氧化矽、氮化矽或氮氧化矽。
依照本發明的一實施例所述,在上述鉑的圖案化方法中,罩幕層的材料可為氧化矽,且罩幕層的厚度可為鉑層的厚度的1倍至3倍。
依照本發明的一實施例所述,在上述鉑的圖案化方法中,氬氣電漿蝕刻製程所使用的機台例如是反應性離子蝕刻(reactive ion etching,RIE)機台。在氬氣電漿蝕刻製程中,反應性離子蝕刻機台所使用的功率例如是2000瓦至3000瓦,反應性離子蝕刻機台的腔室壓力例如是100毫托(mTorr)至150mTorr,且氬氣的流量(flow rate)例如是150 sccm(標準立方公分/分鐘(standard cubic centimeter per minute))至 250sccm。
依照本發明的一實施例所述,在上述鉑的圖案化方法中,更可包括以下步驟。在進行氬氣電漿蝕刻製程之後,進行氧氣電漿處理。在氧氣電漿處理中所使用的氣體只有氧氣。
依照本發明的一實施例所述,在上述鉑的圖案化方法中,更可包括以下步驟。持續交替進行氬氣電漿蝕刻製程與氧氣電漿處理,以對鉑層進行圖案化。
依照本發明的一實施例所述,在上述鉑的圖案化方法中,可在反應性離子蝕刻機台中進行氧氣電漿處理。在氧氣電漿處理中,反應性離子蝕刻機台所使用的功率例如是800瓦至1200瓦,反應性離子蝕刻機台的腔室壓力例如是100 mTorr至150 mTorr,氧氣的流量例如是300 sccm至500 sccm,且氧氣電漿處理的時間例如是10秒至20秒。
依照本發明的一實施例所述,在上述鉑的圖案化方法中,對鉑層進行圖案化時的製程溫度可為0℃至50℃。
依照本發明的一實施例所述,在上述鉑的圖案化方法中,更可包括以下步驟。在對鉑層進行圖案化後,移除圖案化罩幕層。
基於上述,在本發明所提出的鉑的圖案化方法中,利用圖案化罩幕層作為罩幕,對鉑層進行氬氣電漿蝕刻製程,以對鉑層進行圖案化,其中在氬氣電漿蝕刻製程中所使用的氣體只有氬氣。在上述氬氣電漿蝕刻製程中,由於圖案化罩幕層的側壁會因純氬氣電漿的轟擊而成為傾斜面,因此可防止電漿轟擊鉑層所回濺的鉑附著在圖案化罩幕層的側壁上。如此一來,可有效地防止在經圖案化後的鉑層上形成鉑圍籬,進而可提高半導體元件的電性表現、良率與產量。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1A至圖1E為根據本發明一實施例的鉑的圖案化流程剖面圖。
請參照圖1A,提供基底100。基底100可為半導體基底,如矽基底。接著,可在基底100上形成介電層102。介電層102的材料例如是氮化矽。介電層102的形成方法例如是化學氣相沉積法。然後,可在介電層102上形成阻障層104。阻障層104的材料例如是氮化鈦(TiN)。阻障層104的形成方法例如是物理氣相沉積法或化學氣相沉積法。在一些實施例中,亦可不形成介電層102及/或阻障層104。
接下來,在基底100上形成鉑層106。鉑層106的形成方法例如是物理氣相沉積法。在本實施例中,鉑層106是以形成在阻障層104上為例來進行說明,但本發明並不以此為限。
之後,可在鉑層106上形成罩幕層108。罩幕層108可為硬罩幕層。罩幕層108的材料例如是氧化矽、氮化矽或氮氧化矽。在本實施例中,罩幕層108的材料是以氧化矽為例來進行說明,但本發明並不以此為限。在罩幕層108的材料為氧化矽的情況下,罩幕層108的厚度可為鉑層106的厚度的1倍至3倍。罩幕層108的形成方法例如是化學氣相沉積法。
再者,可在罩幕層108上形成圖案化光阻層110。圖案化光阻層110可暴露出部分罩幕層108。圖案化光阻層110可藉由微影製程所形成。
請參照圖1B,可利用圖案化光阻層110作為罩幕,移除部分罩幕層108,而在鉑層106上形成圖案化罩幕層108a。圖案化罩幕層108a可為圖案化硬罩幕層。圖案化罩幕層108a可暴露出部分鉑層106。部分罩幕層108的移除方法例如是乾式蝕刻法。
請參照圖1C,在形成圖案化罩幕層108a之後,可移除圖案化光阻層110。圖案化光阻層110的移除方法例如是乾式剝離法(dry stripping)或濕式剝離法(wet stripping)。
請參照圖1D,利用圖案化罩幕層108a作為罩幕,對鉑層106進行氬氣電漿蝕刻製程,以對鉑層106進行圖案化,藉此可形成圖案化鉑層106a。在氬氣電漿蝕刻製程中所使用的氣體只有氬氣。在上述氬氣電漿蝕刻製程中,由於圖案化罩幕層108a的側壁S1會因純氬氣電漿的轟擊而成為傾斜面,因此可防止電漿轟擊鉑層106所回濺的鉑附著在圖案化罩幕層108a的側壁S1上,進而可有效地防止在圖案化鉑層106a上形成鉑圍籬。氬氣電漿蝕刻製程所使用的機台例如是乾式蝕刻機台,如反應性離子蝕刻機台。在本實施例中,氬氣電漿蝕刻製程所使用的機台是以反應性離子蝕刻機台為例來進行說明。在氬氣電漿蝕刻製程中,反應性離子蝕刻機台所使用的功率例如是2000瓦至3000瓦,反應性離子蝕刻機台的腔室壓力例如是100 mTorr至150 mTorr,且氬氣的流量(flow rate)例如是150 sccm至250 sccm。氬氣電漿蝕刻製程的時間可依據所要移除的鉑層106的厚度而定。
此外,在對鉑層106進行氬氣電漿蝕刻製程的過程中,可同時移除部分圖案化罩幕層108a,而降低圖案化罩幕層108a的高度。另外,可藉由上述氬氣電漿蝕刻製程移除部分阻障層104,而形成圖案化阻障層104a,但本發明並不以此為限。在另一些實施例中,可藉由額外進行的乾式蝕刻製程來移除部分阻障層104,而形成圖案化阻障層104a。
在一些實施例中,在進行氬氣電漿蝕刻製程之後,更可進行氧氣電漿處理,藉此可移除反應性離子蝕刻機台中的副產物(如,聚合物(polymer)等)。氧氣電漿處理中所使用的氣體只有氧氣。此外,可在上述反應性離子蝕刻機台中進行氧氣電漿處理。亦即,氬氣電漿蝕刻製程與氧氣電漿處理可在同一個反應性離子蝕刻機台中連續進行。在氧氣電漿處理中,反應性離子蝕刻機台所使用的功率例如是800瓦至1200瓦,反應性離子蝕刻機台的腔室壓力例如是100 mTorr至150 mTorr,氧氣的流量例如是300 sccm至500 sccm,且氧氣電漿處理的時間例如是10秒至20秒。
在一些實施例中,在使用無法承受高溫操作的反應性離子蝕刻機台對鉑層106進行氬氣電漿蝕刻製程,且鉑層106的厚度較厚的情況下,可持續交替進行氬氣電漿蝕刻製程與氧氣電漿處理,以對鉑層106進行圖案化,而形成圖案化鉑層106a。由於氧氣電漿處理所使用的功率可小於氬氣電漿蝕刻製程所使用的功率,因此可藉由進行氧氣電漿處理來降低靜電吸盤(electrostatic chuck,E-chuck)的溫度,進而使得本實施例所提出鉑的圖案化方法可適用於無法承受高溫操作的反應性離子蝕刻機台。在此情況下,對鉑層106進行圖案化時的製程溫度可為0℃至50℃,亦即可在低溫下對鉑層106進行圖案化,但本發明並不以此為限。
在另一些實施例中,在使用可承受高溫操作的反應性離子蝕刻機台對鉑層106進行氬氣電漿蝕刻製程或鉑層106的厚度較薄的情況下,亦可僅藉由單一道氬氣電漿蝕刻製程對鉑層106進行圖案化,而形成圖案化鉑層106a。在此情況下,亦可選擇性地進行氧氣電漿處理,以移除反應性離子蝕刻機台中的副產物。
請參照圖1E,在對鉑層106進行圖案化(即,形成圖案化鉑層106a)後,可移除圖案化罩幕層108a。舉例來說,在形成圖案化鉑層106a之後,可移除部分介電層102,且圖案化罩幕層108a可在移除部分介電層102的製程中被同時移除,但本發明並不以此為限。部分介電層102的移除方法例如式乾式蝕刻製程。在另一些實施例中,可藉由額外進行的乾式蝕刻製程來移除圖案化罩幕層108a。
基於上述實施例可知,在上述鉑的圖案化方法中,利用圖案化罩幕層108a作為罩幕,對鉑層106進行氬氣電漿蝕刻製程,以對鉑層106進行圖案化,其中在氬氣電漿蝕刻製程中所使用的氣體只有氬。在上述氬氣電漿蝕刻製程中,由於圖案化罩幕層108a的側壁S1會因純氬氣電漿的轟擊而成為傾斜面,因此可防止電漿轟擊鉑層106所回濺的鉑附著在圖案化罩幕層108a的側壁S1上。如此一來,可有效地防止在圖案化鉑層106a上形成鉑圍籬,進而可提高半導體元件的電性表現、良率與產量。
綜上所述,藉由上述實施例所提出的鉑的圖案化方法可有效地防止在經圖案化後的鉑層上形成鉑圍籬,進而可提高半導體元件的電性表現、良率與產量。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100:基底 102:介電層 104:阻障層 104a:圖案化阻障層 106:鉑層 106a:圖案化鉑層 108:罩幕層 108a:圖案化罩幕層 110:圖案化光阻層 S1:側壁
圖1A至圖1E為根據本發明一實施例的鉑的圖案化流程剖面圖。
100:基底
102:介電層
104a:圖案化阻障層
106a:圖案化鉑層

Claims (10)

  1. 一種鉑的圖案化方法,包括: 提供基底; 在所述基底上形成鉑層; 在所述鉑層上形成圖案化罩幕層;以及 利用所述圖案化罩幕層作為罩幕,對所述鉑層進行氬氣電漿蝕刻製程,以對所述鉑層進行圖案化,其中在所述氬氣電漿蝕刻製程中所使用的氣體只有氬氣。
  2. 如請求項1所述的鉑的圖案化方法,其中所述圖案化罩幕層的形成方法包括: 在所述鉑層上形成罩幕層; 在所述罩幕層上形成圖案化光阻層; 利用所述圖案化光阻層作為罩幕,移除部分所述罩幕層,而形成所述圖案化罩幕層;以及 在形成所述圖案化罩幕層之後,移除所述圖案化光阻層。
  3. 如請求項2所述的鉑的圖案化方法,其中所述罩幕層的材料包括氧化矽、氮化矽或氮氧化矽。
  4. 如請求項2所述的鉑的圖案化方法,其中所述罩幕層的材料為氧化矽,且所述罩幕層的厚度為所述鉑層的厚度的1倍至3倍。
  5. 如請求項1所述的鉑的圖案化方法,其中在所述氬氣電漿蝕刻製程中,所述氬氣電漿蝕刻製程所使用的機台包括反應性離子蝕刻機台,所述反應性離子蝕刻機台所使用的功率為2000瓦至3000瓦,所述反應性離子蝕刻機台的腔室壓力為100 mTorr至150 mTorr,且所述氬氣的流量為150 sccm至250 sccm。
  6. 如請求項5所述的鉑的圖案化方法,更包括: 在進行所述氬氣電漿蝕刻製程之後,進行氧氣電漿處理,其中在所述氧氣電漿處理中所使用的氣體只有氧氣。
  7. 如請求項6所述的鉑的圖案化方法,更包括: 持續交替進行所述氬氣電漿蝕刻製程與所述氧氣電漿處理,以對所述鉑層進行圖案化。
  8. 如請求項6所述的鉑的圖案化方法,其中 在所述反應性離子蝕刻機台中進行所述氧氣電漿處理,且 在所述氧氣電漿處理中,所述反應性離子蝕刻機台所使用的功率為800瓦至1200瓦,所述反應性離子蝕刻機台的腔室壓力為100 mTorr至150 mTorr,所述氧氣的流量為300 sccm至500 sccm,且所述氧氣電漿處理的時間為10秒至20秒。
  9. 如請求項6所述的鉑的圖案化方法,其中對所述鉑層進行圖案化時的製程溫度為0℃至50℃。
  10. 如請求項1所述的鉑的圖案化方法,更包括: 在對所述鉑層進行圖案化後,移除所述圖案化罩幕層。
TW109132823A 2020-09-23 2020-09-23 鉑的圖案化方法 TWI744003B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW109132823A TWI744003B (zh) 2020-09-23 2020-09-23 鉑的圖案化方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109132823A TWI744003B (zh) 2020-09-23 2020-09-23 鉑的圖案化方法

Publications (2)

Publication Number Publication Date
TWI744003B TWI744003B (zh) 2021-10-21
TW202213450A true TW202213450A (zh) 2022-04-01

Family

ID=80782691

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109132823A TWI744003B (zh) 2020-09-23 2020-09-23 鉑的圖案化方法

Country Status (1)

Country Link
TW (1) TWI744003B (zh)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0865079A3 (en) * 1997-03-13 1999-10-20 Applied Materials, Inc. A method for removing redeposited veils from etched platinum surfaces
EP1048064A1 (en) * 1998-01-13 2000-11-02 Applied Materials, Inc. Etching methods for anisotropic platinum profile

Also Published As

Publication number Publication date
TWI744003B (zh) 2021-10-21

Similar Documents

Publication Publication Date Title
JP3027951B2 (ja) 半導体装置の製造方法
JPH08172077A (ja) ビアのプラズマエッチング改良方法
JP2913936B2 (ja) 半導体装置の製造方法
KR20120098487A (ko) 반도체 장치의 제조 방법
JP4351806B2 (ja) フォトレジストマスクを使用してエッチングするための改良技術
TW201806029A (zh) 使用氫電漿之矽提取方法
JP4584592B2 (ja) バイアをエッチングするための改良された方法
CN101447426B (zh) 等离子体蚀刻方法
CN102779741B (zh) 一种栅极刻蚀方法
TWI744003B (zh) 鉑的圖案化方法
US6756315B1 (en) Method of forming contact openings
JPH1197428A (ja) 金属配線のドライエッチング方法
JP2003298049A (ja) 半導体装置の製造方法
JP2005136097A (ja) 半導体装置の製造方法
JP2005129946A (ja) ハードマスクのポストプラズマ洗浄プロセス
KR20130030185A (ko) 에칭 방법 및 장치
JP3079656B2 (ja) ドライエッチング方法
US7205243B2 (en) Process for producing a mask on a substrate
KR100253315B1 (ko) 반도체소자의 배선형성을 위한 식각방법
KR20050000970A (ko) 반도체 소자의 제조방법
JPS58132933A (ja) 選択ドライエツチング方法
JP2708018B2 (ja) コンタクトホール形成方法
JP2708019B2 (ja) コンタクトホール形成方法
CN114664653A (zh) 一种氮化硅刻蚀方法
TW202420375A (zh) 含銦化合物半導體之後處理