TW202119503A - 製造半導體裝置的方法 - Google Patents

製造半導體裝置的方法 Download PDF

Info

Publication number
TW202119503A
TW202119503A TW109121492A TW109121492A TW202119503A TW 202119503 A TW202119503 A TW 202119503A TW 109121492 A TW109121492 A TW 109121492A TW 109121492 A TW109121492 A TW 109121492A TW 202119503 A TW202119503 A TW 202119503A
Authority
TW
Taiwan
Prior art keywords
layer
interface
region
interface layer
dipole
Prior art date
Application number
TW109121492A
Other languages
English (en)
Other versions
TWI841749B (zh
Inventor
池連赫
Original Assignee
南韓商愛思開海力士有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商愛思開海力士有限公司 filed Critical 南韓商愛思開海力士有限公司
Publication of TW202119503A publication Critical patent/TW202119503A/zh
Application granted granted Critical
Publication of TWI841749B publication Critical patent/TWI841749B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28229Making the insulator by deposition of a layer, e.g. metal, metal compound or poysilicon, followed by transformation thereof into an insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/823842Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different gate conductor materials or different gate conductor implants, e.g. dual gate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28185Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation with a treatment, e.g. annealing, after the formation of the gate insulator and before the formation of the definitive gate conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28255Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor belonging to Group IV and not being elemental silicon, e.g. Ge, SiGe, SiGeC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76865Selective removal of parts of the layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823807Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823857Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823871Complementary field-effect transistors, e.g. CMOS interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28194Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation by deposition, e.g. evaporation, ALD, CVD, sputtering, laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823462MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一種製造半導體裝置的方法,包括:在基板上形成沉積型介面層;將所述沉積型介面層轉化成氧化型介面層;在所述氧化型介面層上形成高k層;在所述高k層與所述氧化型介面層之間的介面上形成偶極介面;在所述高k層上形成導電層;以及使所述導電層、所述高k層、所述偶極介面和所述氧化型介面層進行圖案化,以在所述基板上形成閘極疊層。

Description

製造半導體裝置的方法
本發明的各種實施例涉及一種用於製造半導體裝置的方法,更特別地,涉及一種用於製造提供有高k電介質材料和金屬電極的半導體裝置的方法。相關申請的交叉引用
本申請案主張2019年10月31日提交的第10-2019-0138050號韓國專利申請案的優先權,所述韓國專利申請案通過引用整體併入本文。
隨著半導體裝置的整合度增加,通過電晶體的閘極電介質層的漏電流的量增加。為了應對漏電流量的增加,可以由高k電介質材料來形成閘極電介質層。
本發明的實施例涉及一種用於製造能夠改善閘極電介質層可靠性的半導體裝置的方法。
根據本發明的一個實施例,一種用於製造半導體裝置的方法包括:在基板上形成沉積型介面層;將沉積型介面層轉化成氧化型介面層;在氧化型介面層上形成高k層;在高k層和氧化型介面層之間的介面上形成偶極介面;在高k層上形成導電層;以及將導電層、高k層、偶極介面和氧化型介面層進行圖案化以在基板上形成閘極疊層。
根據本發明的另一實施例,一種用於製造半導體裝置的方法包括:製備包括第一區和第二區的基板;在第二區的基板上形成通道層;在通道層和第一區的基板上形成沉積型介面層;將沉積型介面層轉化成氧化型介面層;在氧化型介面層上形成高k層;在第一區的高k層和氧化型介面層之間的介面上形成偶極介面;在高k層上形成導電層;將導電層、高k層、偶極介面和氧化型介面層進行圖案化,以在第一區的基板上形成第一閘極疊層;以及將導電層、高k層和氧化型介面層進行圖案化,以在第二區的基板上形成第二閘極疊層。
根據本發明的又一實施例,一種用於製造半導體裝置的方法包括:製備包括第一NMOSFET區和第二NMOSFET區的基板;在第一NMOSFET區的基板上形成厚沉積型介面層;將厚沉積型介面層轉化成厚氧化型介面層;在第二NMOSFET區的基板上形成薄氧化型介面層;在厚氧化型介面層和薄氧化型介面層上形成高k層;在氧化型介面層和高k層之間的介面上形成偶極介面;在形成有偶極介面的高k層上形成閘極導電層;以及分別在第一NMOSFET區和第二NMOSFET區的基板上執行閘極圖案化處理以形成閘極疊層。
根據本發明的又一實施例,一種用於製造半導體裝置的方法,包括:在基板上形成矽鍺通道層;在矽鍺通道層上沉積氧化矽層;在氧化矽層上執行自由基氧化,以形成高品質氧化矽層;在高品質氧化矽層上形成高k層;在高k層上形成導電層;以及將導電層、高k層和高品質氧化矽層進行圖案化,以在基板上形成閘極疊層。
根據本發明的又一實施例,一種用於製造半導體裝置的方法,包括:在基板上沉積氧化矽層;在氧化矽層上進行自由基氧化,以形成高品質的氧化矽層;在高品質的氧化矽層上形成高k層;在高k層上形成氧化鑭層;在高k層和高品質的氧化矽層之間形成鑭擴散的介面。將氧化鑭層從高k層的表面去除;在高k層的表面上形成導電層;以及將導電層、高k層和高品質的氧化矽層進行圖案化,以在基板上形成閘極疊層,其中高k層與導電層直接接觸,而沒有鑭擴散的介面。
根據本發明的又一實施例,一種半導體裝置包括N型電晶體和P型電晶體,其中N型電晶體包括:在半導體基板上的第一高品質氧化矽層;在第一高品質氧化矽層上的第一高k層;在第一高k層上的第一閘極電極;在第一高k層與第一高品質氧化矽層之間的鑭擴散的偶極介面,P型電晶體包括:在半導體基板上的矽鍺層;在矽鍺層上的第二高品質氧化矽層;在第二高品質氧化矽層上的第二高k層;以及在第二高k層上的第二閘極電極,其中第二高k層與第二閘極電極直接接觸,而沒有偶極介面。
從以下的具體實施例結合以下附圖,本發明的上述及其他特點和優點,對於本領域的技術人員來說將變得顯而易見。
下面將參考附圖更詳細地描述本發明的各種實施例。然而,本發明可以以不同的形式予以實現,並且不應被解釋為限於本文所述的實施例。相反,提供這些實施例是為了使本揭示內容充分和完整,並將本發明的範圍充分告知本領域的技術人員。在整個揭示內容中,相同的附圖標記指代本發明全文的各個圖和實施例的相同部分。
以下,將參考附圖詳細描述本發明的各種實施例。
附圖不一定是按比例繪製的,在某些情況下,為了清楚地說明實施例的特徵,可能已經誇大了比例。當第一層被稱為在第二層“上”或在基板“上”時,不僅是指第一層直接形成在第二層或基板上的情況,而且還指在第一層與第二層或基板之間存在第三層的情況。
採用閘極優先製程的CMOSFET可以形成包括高k層和金屬電極的閘極疊層。為了調整CMOSFET的閾值電壓,NMOSFET可以形成氧化鑭覆蓋層,並且PMOSFET可以形成矽鍺(SiGe)通道層。
SiGe通道層的鍺(Ge)濃度可以為大約20 at%至50 at%,並且可能因過度氧化增加了厚閘極電介質層和薄閘極電介質層的厚度,或者在形成厚閘極電介質層和薄閘極電介質層的過程中形成了氧化鍺(GeOx)。由此,閘極電介質層的可靠性可能會變差。
為了提高可靠性,可以在沉積SiGe通道層之後原位沉積矽(Si)覆蓋層,但Si覆蓋層的沉積可能會使產量急劇降低。因此,近年來,可以通過省略Si覆蓋層並沉積上沉積型氧化物作為厚閘極電介質層,來抑制由於過度氧化和形成氧化鍺而導致的厚度增加。沉積型氧化物可指通過原子層沉積(ALD)製程或化學氣相沉積(CVD)製程沉積的氧化物。
但是,由於氧化物中雜質和缺陷的量太高而無法應付在氮氧化矽(SiON)和多晶矽的疊層中用作閘極電介質層的自由基氧化物,因此用作厚閘極電介質層的沉積型氧化物可能的可靠性可能會下降。另外,當應用氮氧化矽(SiON)和多晶矽的疊層時,由氮氧化矽(SiON)的直接隧穿引起的漏電流的量可能會增加。
另外,氧化鑭覆蓋層可能會通過後熱處理而繼續擴散到閘極電介質層中,從而形成陷阱,該陷阱可能會使閘極電介質層的可靠性變差。
根據本發明的以下內容,為了提高厚氧化物的可靠性,可以在沉積型氧化物的沉積製程之後,通過進行後處理(例如自由基氧化)來去除沉積型氧化物內部的雜質和缺陷。
可以通過在高k層上形成氧化鑭覆蓋層,然後將誘導偶極物質(dipole-inducing species)擴散到高k層和介面層之間的介面中形成偶極介面,然後去除氧化鑭覆蓋層,來調整NMOSFET的閾值電壓Vt。由此,可以防止形成陷阱,從而可以改善閘極電介質層的可靠性。
圖1是示出根據本發明的實施例的半導體裝置100的剖面視圖。
參考圖1,半導體裝置100可以包括第一電晶體T1和第二電晶體T2,它們分別形成在第一區R1和第二區R2中。第一電晶體T1和第二電晶體T2可以由隔離層102隔離。在一個實施例中,第一電晶體T1可以包括n型電晶體,第二電晶體T2可以包括p型電晶體。例如,第一電晶體T1可以是NMOSFET,並且第二電晶體T2可以是PMOSFET。
第一電晶體T1可以包括形成在基板101上的第一閘極疊層120N,以及形成在基板101中位於第一閘極疊層120N兩側的第一源極區121N和第一汲極區122N。第一閘極疊層120N可以包括依次層疊的第一介面層104N、第一高k層105N、第一金屬電極107N、第一低電阻率電極108N和第一硬遮罩層109N。第一介面層104N可以形成在基板101的最高表面上。第一介面層104N可以與基板101的最高表面直接接觸。第一閘極疊層120N還可以包括在第一介面層104N和第一高k層105N之間的偶極介面106。偶極介面106可以包括用於調整第一電晶體T1的閾值電壓的誘導偶極物質。如將在後面描述的那樣,可以通過使誘導偶極物質從包括該誘導偶極物質的電介質覆蓋層中擴散,在第一介面層104N和第一高k層105N之間的介面上形成偶極介面106。誘導偶極物質可以包括鑭系稀土金屬。第一電晶體T1的閾值電壓可以由偶極介面106調整。偶極介面106可以由鑭系稀土金屬製成或包括鑭系稀土金屬。在一個實施例中,偶極介面106可以由鑭(La)製成或包括鑭(La)。偶極介面106可以包括鑭擴散的偶極介面。
第二電晶體T2可以包括形成在基板101上的第二閘極疊層120P,以及形成在基板101中位於第二閘極疊層120P兩側的第二源極區121P和第二汲極區122P。第二閘極疊層120P可以包括依次層疊的第二介面層104P、第二高k層105P、第二金屬電極107P、第二低電阻率電極108P和第二硬遮罩層109P。第二高k層105P可以與第二金屬電極107P直接接觸,而不存在偶極介面。第二高k層105P可以與第二介面層104P直接接觸,而不存在偶極介面。第二電晶體T2還可以包括P通道層103,P通道層103可以形成在基板101之上第二閘極疊層120P之下。P通道層103可以形成在基板101的最高表面上。P通道層103可以與基板101的最高表面直接接觸。
P通道層103可以是結晶的,並且可以包含大量的鍺。P通道層103可以由矽鍺製成或包括矽鍺。第二金屬電極107P的功函數可以適合第二電晶體T2。
參考圖1,第一閘極疊層120N可以包括第一介面層104N,第二閘極疊層120P可以包括第二介面層104P。
第一介面層104N和第二介面層104P可以由相同的材料製成。例如,第一介面層104N和第二介面層104P可以由氧化矽製成。第一介面層104N和第二介面層104P可以由沉積和後氧化聯合處理所提供的氧化矽製成。例如,第一介面層104N和第二介面層104P中的每一個可以是氧化型氧化矽。氧化型氧化矽可以由通過沉積型氧化矽轉化而來的氧化矽製成。例如,氧化型氧化矽可以是由沉積型氧化矽通過自由基氧化製程轉化得到的材料。該沉積型氧化矽可以通過原子層沉積(ALD)製程或化學氣相沉積(CVD)製程進行沉積。
由於沉積型氧化矽轉化為氧化型氧化矽,因此第一介面層104N和第二介面層104P可以是高品質氧化矽(SiO2 ),其不含雜質和缺陷或實質上不含雜質和缺陷。因此,高品質氧化矽(HQ SiO2 )是指該氧化矽可以不含有雜質和缺陷。此外,雖然沉積型氧化矽可能在層內包含大量的雜質和缺陷,但隨著沉積型氧化矽通過自由基氧化製程轉化為氧化型氧化矽,可以去除雜質和缺陷,從而產生不含雜質和缺陷或實質上不含雜質和缺陷的高品質氧化矽。
第一高k層105N和第二高k層105P可以包括具有高k常數的高k材料。適用於第一高k層105N和第二高k層105P的材料的介電常數可以大於氧化矽(SiO2 )的介電常數(其大約為3.9)。此外,第一高k層105N和第二高k層105P的物理厚度可大於氧化矽(SiO2 ),並且可以具有較低的等效氧化物厚度(EOT)值。第一高k層105N和第二高k層105P的介電常數可以大於第一介面層104N和第二介面層104P的介電常數。
第一高k層105N和第二高k層105P可以包括含金屬的材料,例如金屬氧化物、金屬矽酸鹽和金屬矽酸鹽氮化物。金屬氧化物可以包括含有金屬例如鉿(Hf)、鋁(Al)、鑭(La)、鋯(Zr)等的氧化物。金屬氧化物可以由氧化鉿、氧化鋁、氧化鑭、氧化鋯或其組合製成或包括所述氧化物。例如,金屬氧化物可以由HfO2 、Al2 O3 、La2 O3 、ZrO2 或其組合製成或包括所述氧化物或其組合。金屬矽酸鹽可以包括含金屬例如鉿(Hf)和鋯(Zr)的矽酸鹽。例如,金屬矽酸鹽可以由矽酸鉿(HfSiO)、矽酸鋯(ZrSiO)或其組合製成或包括所述金屬矽酸鹽或其組合。金屬矽酸鹽氮化物可以由氮化矽酸鉿(HfSiON)、氮化矽酸鋯(ZrSiON)或其組合製成或包括所述金屬矽酸鹽氮化物或其組合。
第一金屬電極107N和第二金屬電極107P可以由相同的材料製成。例如,第一金屬電極107N和第二金屬電極107P可以由金屬氮化物製成或包括金屬氮化物,例如氮化鈦。
第一低電阻率電極108N和第二低電阻率電極108P可以由相同的材料製成。例如,第一低電阻率電極108N和第二低電阻率電極108P可以由鎢基材料製成或包括鎢基材料。
根據本發明的另一實施例,第一金屬電極107N可以具有低功函數,而第二金屬電極107P可以具有高功函數。在本文中,低功函數可以指低於矽的中間隙功函數的功函數,而高功函數可以指高於矽的中間隙功函數的功函數。
第一金屬電極107N可以包括富鈦的氮化鈦。第二金屬電極107P可以包括富氮的氮化鈦。
富氮的氮化鈦可以指含有比鈦和氮的化學計量組成更多的氮的氮化鈦。富氮的氮化鈦(富N的TiN)是含有過量氮的氮化鈦。根據鈦和氮的組成比例,氮化鈦(TiN)的有效功函數可能不同。例如,富氮的氮化鈦(富N的TiN)可以具有適用於PMOSFET的P型有效功函數。富氮的氮化鈦(富N的TiN)可以通過物理氣相沉積(PVD)製程或原子層沉積(ALD)製程形成。
富鈦的氮化鈦(富Ti的TiN)可以指具有比鈦和氮的化學計量組成更多的鈦的氮化鈦。富鈦的氮化鈦(富Ti的TiN)可以是指含有過量鈦的氮化鈦。富鈦的氮化鈦(富Ti的TiN)可以具有適用於NMOSFET的N型有效功函數。富鈦的氮化鈦(富Ti的TiN)可以通過物理氣相沉積(PVD)製程或原子層沉積(ALD)製程形成。
第一低電阻率電極108N和第二低電阻率電極108P可以由低電阻率金屬製成或包括低電阻率金屬,例如鎢。第一低電阻率電極108N和第二低電阻率電極108P可以降低第一閘極疊層120N和第二閘極疊層120P的電阻。
根據本發明的上述實施例,第一閘極疊層120N可以包括偶極介面106,其形成在第一金屬電極107N和第一高k層105N之間的介面上。因此,可以調整第一電晶體T1的閾值電壓。也就是說,可以由在偶極介面106中產生的偶極來調整第一電晶體T1的閾值電壓。
由於P通道層103形成於第二閘極疊層120P下方,因此,可以調整第二電晶體T2的閾值電壓。換言之,由於P通道層103包括大量的鍺,因此可以減少能帶隙,從而將閾值電壓調整成適合P通道電晶體的位準。
因此,本實施例可以在CMOSFET的整合過程中獨立地調整NMOSFET和PMOSFET的閾值電壓。
圖1中的第一閘極疊層120N是NMOSFET的閘極疊層,並且第一閘極疊層120N可以是「無La2 O3 覆蓋層」的閘極疊層,其中省略了氧化鑭覆蓋層。
圖2A至2I是示出根據本發明實施例的半導體裝置的製造方法的剖面視圖。
參考圖2A,製備了基板11。基板11可以包括在其中形成電晶體的多個區域。這些區域可以包括第一區R1和第二區R2。基板11可以由半導體材料製成或包括半導體材料。基板11可以包括半導體基板。基板11可以包括矽基板、矽鍺基板或SOI基板。
可以在基板11中形成隔離層12。隔離層12可以通過淺溝槽隔離(STI)製程形成。
第一區R1和第二區R2可以由隔離層12隔離。第一區R1可以是要形成NMOSFET的區域。第二區R2可以是要形成PMOSFET的區域。雖然未示出,但可通過典型的阱形成製程在基板11中形成阱。可以在第一區R1的基板11中形成P型阱,並且可以在第二區R2的基板11中形成N型阱。
隨後,可以在第二區R2的基板11上形成P通道層13。P通道層13可以形成在第二區R2的基板11上。P通道層13可以與第二區R2的基板11的整個頂面直接接觸。P通道層13可以由結晶材料製成。P通道層13可以由矽鍺製成或包括矽鍺。P通道層13的矽鍺層中的鍺濃度可以為大約20 at%至大約50 at%。P通道層13可以僅由矽鍺形成。P通道層13可以由結晶矽鍺形成。在一個實施例中,P通道層13可以由頂上有矽覆蓋層的矽鍺層形成。P通道層13可以通過選擇性磊晶生長(SEG)製程形成。P通道層13的厚度可以為大約100Å或更小。
參考圖2B,沉積型介面層14A可以形成在基板11上方。沉積型介面層14A可以形成在第一區R1的基板11的表面上,並且在第二區R2的P通道層13之上。沉積型介面層14A可以由氧化物或基於氧化物的材料製成或包括氧化物或基於氧化物的材料。例如,沉積型介面層14A可以由氧化矽製成或包括氧化矽。沉積型介面層14A可以通過原子層沉積(ALD)製程或化學氣相沉積(CVD)製程形成。沉積型介面層14A可以形成為大約10Å或更大的厚度。沉積型介面層14A可以形成為大約10Å至70Å的厚度。
如上所示,沉積型介面層14A可以通過沉積製程而而非熱氧化製程形成。換言之,沉積型介面層14A可以包括沉積型氧化物。通過熱氧化過程形成的氧化物可簡稱為氧化型氧化物。
沉積型氧化物可以比熱氧化物形成相對更厚的厚度,但該層中可能存在大量的雜質。另外,沉積型氧化物可以抑制P通道層13的過度氧化。
沉積型介面層14A可以由氧化矽製成或包括氧化矽。氧化矽可以是沉積型氧化矽。例如,可以使用原子層沉積製程(ALD)或化學氣相沉積(CVD)製程形成氧化矽。在一個實施例中,可以使用原子層沉積製程(ALD)形成氧化矽。沉積型氧化矽可以使用矽源和氧化源進行沉積。矽源可以包括矽烷、二矽烷、二氯矽烷、二異丙基氨基矽烷(DIPAS)等,氧化源可以包括O2 、O3 等。可以以矽源注入、吹掃、氧化源注入和吹掃為單位週期進行若干次氧化矽的原子層沉積。
參考圖2C,可以執行後處理15。後處理15可以包括自由基氧化製程。自由基氧化製程可被稱為後氧化。可以使用氧自由基(O*)來執行自由基氧化製程。自由基氧化製程可以提高沉積型介面層14A的可靠性。例如,可以通過自由基氧化製程從沉積型介面層14A中除去雜質。可以由氧自由基去除該雜質。因此,沉積型介面層14A可以轉化為由附圖標記14所示的氧化型介面層14。
由於氧化型介面層14不含雜質,因此其具有低缺陷的優良膜品質。當沉積型介面層14A為氧化矽時,可以通過自由基氧化製程15形成高品質的氧化矽(HQ SiO2 )。氧化型介面層14可以是高品質的氧化矽。
根據本發明的另一實施例,用於形成氧化型介面層14的後處理15可以包括乾燥氧化。另外,根據本發明的另一實施例,在形成氧化型介面層14之後,還可以進行例如電漿氮化和退火等製程。
後處理15可以去除氧化型介面層14中的雜質和缺陷,從而提高可靠性。
參考圖2D,可以在氧化型介面層14上方形成高k層16。高k層16可以形成在氧化型介面層14上。高k層16可以與氧化型介面層14直接接觸。高k層16可以具有高介電常數(高k)。高k層16的介電常數可以大於氧化矽(SiO2 )的介電常數(其大約為3.9)。另外,高k層16的物理厚度大於氧化矽(SiO2 ),並且可以具有較低的等效氧化物厚度(EOT)值。高k層16的介電常數可以比氧化型介面層14更高。高k層16可以由金屬氧化物、金屬矽酸鹽、金屬矽酸鹽氮化物等製成或包括上述材料。金屬氧化物可以包括含金屬例如鉿(Hf)、鋁(Al)、鑭(La)、鋯(Zr)等的氧化物。金屬氧化物可以由氧化鉿、氧化鋁、氧化鑭、氧化鋯或其組合製成或包括所述氧化物或其組合。例如,金屬氧化物可以由HfO2 、Al2 O3 、La2 O3 、ZrO2 或其組合製成或包括所述氧化物或其組合。金屬矽酸鹽可以包括含金屬例如鉿(Hf)和鋯(Zr)的矽酸鹽。例如,金屬矽酸鹽可以由矽酸鉿(HfSiO)、矽酸鋯(ZrSiO)或其組合製成或包括所述金屬矽酸鹽或其組合。金屬矽酸鹽氮化物可以由氮化鉿矽酸鹽(HfSiON)、氮化鋯矽酸鹽(ZrSiON)或其組合製成或包括所述金屬矽酸鹽氮化物或其組合。在本發明的該實施例中,高k層16可以包括HfSiO,其可以通過原子層沉積(ALD)製程形成。
可以在高k層16上方形成電介質覆蓋層17。電介質覆蓋層17可以形成在高k層16上。電介質覆蓋層17可以與高k層16直接接觸。電介質覆蓋層17可以包含誘導偶極物質。誘導偶極物質可以通過後續過程擴散到高k層16和氧化型介面層14之間的空間。電介質覆蓋層17可以包括鑭。電介質覆蓋層17可以包括氧化鑭(La2 O3 )。電介質覆蓋層17可以通過原子層沉積(ALD)或物理氣相沉積(PVD)形成。電介質覆蓋層17可以是犧牲層,該犧牲層在後熱處理之後被去除。
可以在第一區R1的電介質覆蓋層17上方形成遮罩圖案18。遮罩圖案18可以形成在第一區R1中,並且第二區R2可以被遮罩圖案18暴露。遮罩圖案18可以是或包括光阻劑。電介質覆蓋層17的一部分可以被遮罩圖案18暴露,例如,第二區R2的電介質覆蓋層17可以被暴露。
參考圖2E,可以通過使用遮罩圖案18去除電介質覆蓋層17的一部分。例如,可以使用HCl去除電介質覆蓋層17的一部分。如附圖標記17B所示,電介質覆蓋層17可以保留在第一區R1中,並且可以從第二區R2中完全去除。
然後可以去除遮罩圖案18。在去除遮罩圖案18之後,氧化型介面層14、高k層16和電介質覆蓋層17B的疊層可以保留在第一區R1中。在第二區R2中,可以保留通道層13、氧化型介面層14和高k層16的疊層。
參考圖2F,可以進行後熱處理19。後熱處理19可以使誘導偶極物質從電介質覆蓋層17B擴散。誘導偶極物質可以在第一區R1中擴散,並且可以定位於第一區R1的氧化型介面層14和高k層16之間。
後熱處理19可以在高k層16和氧化型介面層14之間形成偶極介面20。
後熱處理19可以包括電漿氮化和退火。通過電漿氮化和退火,可以將氮植入到高k層16中。例如,作為高k層16的HfSiO可以通過後熱處理19重整為HfSiON。
如上所述,只要通過後熱處理19形成偶極介面20,高k層16就可以被氮化處理。偶極介面20可以包括擴散的誘導偶極物質。偶極介面20可以包括鑭。偶極介面20可以包括鑭擴散的偶極介面。
此外,其餘未擴散的電介質覆蓋層17B的殘餘鑭可能在後續過程中擴散,從而使電晶體的可靠性變差。
因此,如圖2G所示,根據本發明的實施例,可以通過使用遮罩圖案M1將電介質覆蓋層17B從第一區R1完全去除。遮罩圖案M1可以包括光阻劑圖案,並且遮罩圖案M1可以覆蓋第一區R1。因此,電介質覆蓋層17B可以從第一區R1和第二區R2中全部去除。
包括氧化型介面層14、高k層16以及在氧化型介面層14和高k層16之間的偶極介面20的疊層可以保留在第一區R1的基板11上。包括P通道層13、氧化型介面層14和高k層16的疊層可以保留在第二區R2的基板11上。
參考圖2H,在去除遮罩圖案M1之後,可以在高k層16上形成閘極導電層。在閘極導電層中,可以依次形成含金屬層21和低電阻率層22。含金屬層21可以由金屬和金屬氮化物製成或包括金屬和金屬氮化物。在一個實施例中,含金屬層21可以是氮化鈦,並且低電阻率層22可以是或包括鎢。
可以在低電阻率層22上方形成硬遮罩層23。硬遮罩層23可以形成在低電阻率層22上。硬遮罩層23可以與低電阻率層22直接接觸。硬遮罩層23可以包括氮化矽。
參考圖2I,可以執行閘極圖案化製程。硬遮罩層23、低電阻率層22、含金屬層21、高k層16、偶極介面20和氧化型介面層14可以通過使用閘極遮罩(圖中未示出)依次進行刻蝕。因此,可以在第一區R1的基板11上形成第一閘極疊層NG,並且可以在第二區R2的基板11上形成第二閘極疊層PG。
第一閘極疊層NG可以包括依次層疊的第一氧化型介面層14N、第一高k層16N、第一金屬電極21N、第一低電阻率電極22N和第一硬遮罩層23N。第一閘極疊層NG還可以包括在第一氧化型介面層14N和第一高k層16N之間的偶極介面20N。偶極介面20N可以包括誘導偶極物質。
第二閘極疊層PG可以包括依次層疊的第二氧化型介面層14P、第二高k層16P、第二金屬電極21P、第二低電阻率電極22P和第二硬遮罩層23P。第二閘極疊層PG可以不包括偶極介面20N。
第一氧化型介面層14N和第二氧化型介面層14P可以由相同的材料製成,並且也可以具有相同的厚度。第一高k層16N和第二高k層16P可以由相同的材料製成,並且也可以具有相同的厚度。第一金屬電極21N和第二金屬電極21P可以由相同的材料製成,並且也可以具有相同的厚度。
在閘極圖案化製程之後,可以執行本發明所屬領域中已知的製程。例如,可以執行形成源極區和汲極區的製程。源極區和汲極區可以包括第一源極區24N/第一汲極區25N和第二源極區24P/第二汲極區25P。第一源極區24N/第一汲極區25N可以形成在第一區R1中。第一源極區24N/第一汲極區25N區域可以包括N型摻雜劑。第二源極區24P/第二汲極區25P可以形成在第二區R2中。第二源極區24P/第二汲極區25P可以包括P型摻雜劑。
如上所述,可以通過形成第一源極區24N/第一汲極區25N來形成第一電晶體。第一電晶體可以包括第一閘極疊層NG和第一源極區24N/第一汲極區25N。第一電晶體可以包括N通道電晶體,包括NMOSFET。
可以通過形成第二源極區24P/第二汲極區25P來形成第二電晶體。第二電晶體可以包括第二閘極疊層PG和第二源極區24P/第二汲極區25P。第二電晶體可以包括P通道電晶體,包括PMOSFET。
圖3是示出根據本發明的另一實施例的半導體裝置的剖面視圖。
參考圖3,半導體裝置200可以包括第一電晶體T1、第二電晶體T2、第三電晶體T3和第四電晶體T4。第一至第四電晶體T1至T4可以由隔離層32隔開。
半導體裝置200可以包括第一區R1、第二區R2、第三區R3和第四區R4。第一區R1、第二區R2、第三區R3和第四區R4中的每一個可以包括基板31,並且第一區R1和第二區R2、第三區R3和第四區R4可以通過隔離層32彼此隔開。第一區R1可以是形成第一電晶體T1的區域,第二區R2可以是形成第二電晶體T2的區域。第三區R3可以是形成第三電晶體T3的區域,並且第四區R4可以是形成第四電晶體T4的區域。
第一電晶體T1可以包括:形成在基板31上方的第一閘極疊層N1,以及形成在基板31中位於第一閘極疊層N1兩側的第一源極區44N和第一汲極區45N。第一閘極疊層N1可以包括依次層疊的第一介面層34N、第一高k層37N、第一金屬電極41N、第一低電阻率電極42N和第一硬遮罩層43N。第一閘極疊層N1還可以包括在第一介面層34N和第一高k層37N之間的偶極介面40N。偶極介面40N可以包括用於調整第一電晶體T1的閾值電壓的誘導偶極物質。第一電晶體T1的閾值電壓可以由偶極介面40N來調整。偶極介面40N可以由鑭系稀土金屬製成或包括鑭系稀土金屬。
第二電晶體T2可以包括:形成在基板31上方的第二閘極疊層P1,以及形成在基板31中位於第二閘極疊層P1兩側的第二源極區44P和第二汲極區45P。第二閘極疊層P1可以包括依次層疊的第二介面層34P、第二高k層37P、第二金屬電極41P、第二低電阻率電極42P和第二硬遮罩層43P。第二電晶體T2還可以包括P通道層33P,並且P通道層33P可以在第二閘極疊層P1下方形成在基板31上方。P通道層33P可以形成在第二閘極疊層P1下方的基板31上。P通道層33P可以與基板31和第二閘極疊層P1直接接觸。P通道層33P可以是結晶的,並且可以含有大量的鍺。P通道層33P可以由矽鍺製成或包括矽鍺。第二金屬電極41P可以具有適合第二電晶體T2的功函數。
第三電晶體T3可以包括:形成在基板31上方的第三閘極疊層N2,以及形成在基板31中位於第三閘極疊層N2兩側的第三源極區44N2和第三汲極區45N2。第三閘極疊層N2可以包括第三介面層36N2、第三高k層37N2、第三金屬電極41N2、第三低電阻率電極42N2和第三硬遮罩層43N2,它們按所述順序層疊。第三閘極疊層N2還可以包括在第三介面層36N2和第三高k層37N2之間的偶極介面40N2。偶極介面40N2可以包括用於調整第三電晶體T3的閾值電壓的誘導偶極物質。第三電晶體T3的閾值電壓可以由偶極介面40N2調整。偶極介面40N2可以由鑭系稀土金屬製成或包括鑭系稀土金屬。
第四電晶體T4可以包括:形成在基板31上方的第四閘極疊層P2,以及形成在基板31中位於第四閘極疊層P2兩側的第四源極區44P2和第四汲極區45P2。第四閘極疊層P2可以包括依次層疊的第四介面層36P2、第四高k層37P2、第四金屬電極41P2、第四低電阻率電極42P2和第四硬遮罩層43P2。第四電晶體T4還可以包括P通道層33P2,並且P通道層33P2可以形成在基板31上方在第四閘極疊層P2下方。P通道層33P2可以形成在基板31之上第四閘極疊層P2之下。P通道層33P2可以與基板31和第四閘極疊層P2直接接觸。P通道層33P2可以是結晶的,並且可以含有大量的鍺。P通道層33P2可以由矽鍺製成或包括矽鍺。第四金屬電極41P2可以具有適合第四電晶體T4的功函數。
P通道層33P和33P2可以通過選擇性磊晶成長(SEG)製程形成。P通道層33P和33P2的厚度可以為大約100Å或更小。P通道層33P和33P2的鍺濃度可以為大約20 at%至大約50 at%。P通道層33P和33P2可以僅由矽鍺形成。可以省略矽覆蓋層。
參考圖3,第一閘極疊層N1可以包括第一介面層34N,第二閘極疊層P1可以包括第二介面層34P。第三閘極疊層N2可以包括第三介面層36N2,第四閘極疊層P2可以包括第四介面層36P2。第一介面層34N和第二介面層34P可以比第三介面層36N2和第四介面層36P2厚。第一介面層34N和第二介面層34P可稱為厚介面層,並且第三介面層36N2和第四介面層36P2可稱為薄介面層。
第一介面層34N和第二介面層34P可以由相同的材料製成。第一介面層34N和第二介面層34P可以由氧化矽製成。第一介面層34N和第二介面層34P可以由通過沉積製程和後氧化製程聯合處理所提供的氧化矽製成。例如,第一介面層34N和第二介面層34P可以是氧化型氧化矽。該氧化型氧化矽可以是通過自由基氧化製程使沉積型氧化矽轉化而得到的材料。也就是說,第一介面層34N和第二介面層34P可以是由沉積製程和後氧化製程聯合處理所提供的轉化型氧化矽。沉積型氧化矽可以通過原子層沉積(ALD)製程或化學氣相沉積(CVD)製程進行沉積。
由於沉積型氧化矽被轉化為氧化型氧化矽,因此第一介面層34N和第二介面層34P可以包括高品質的SiO2 。高品質的氧化矽(HQ SiO2 )可以不包含雜質。例如,沉積型氧化矽可能在層中含有大量的雜質,但隨著沉積型氧化矽被自由基氧化製程轉化,雜質得以去除。
第三介面層36N2和第四介面層36P2可以由相同的材料製成。第三介面層36N2和第四介面層36P2可以由氧化矽製成。第三介面層36N2和第四介面層36P2可以由通過氧化過程提供的氧化矽製成。例如,第三介面層36N2和第四介面層36P2中的每一個可以是氧化型氧化矽。可以通過直接氧化基板31的表面而形成第三介面層36N2。可以通過直接氧化P通道層33P2的表面而形成第四介面層36P2。
如上所述,第一介面層34N和第二介面層34P可以是通過沉積製程和後氧化製程聯合處理而得的轉化型氧化矽,並且第三介面層36N2和第四介面層36P2可以是通過直接氧化製程而得的氧化型氧化矽。轉化型氧化矽可以比氧化型氧化矽厚。
第一至第四高k層37N、37P、37N2和37P2可以包括具有高k常數的高k材料。第一至第四高k層37N、37P、37N2和37P2的介電常數可以大於SiO2 的介電常數(其大約為3.9)。此外,第一至第四高k層37N、37P、37N2和37P2的物理厚度明顯大於SiO2 ,並且可以具有較低的等效氧化物厚度(EOT)值。第一至第四高k層37N、37P、37N2和37P2的介電常數可以大於第一至第四介面層34N、34P、36N2和36P2的介電常數。
第一至第四高k層37N、37P、37N2和37P2可以包括含金屬的材料,例如金屬氧化物、金屬矽酸鹽和金屬矽酸鹽氮化物。金屬氧化物可以包括含有金屬例如鉿(Hf)、鋁(Al)、鑭(La)、鋯(Zr)等的氧化物。金屬氧化物可以由氧化鉿、氧化鋁、氧化鑭、氧化鋯或其組合製成或包括所述氧化物。例如,金屬氧化物可以由HfO2 、Al2 O3 、La2 O3 、ZrO2 或其組合製成或包括所述金屬氧化物或其組合。金屬矽酸鹽可以包括含有金屬例如鉿(Hf)和鋯(Zr)的矽酸鹽。例如,金屬矽酸鹽可以由矽酸鉿(HfSiO)、矽酸鋯(ZrSiO)或其組合製成或包括所述金屬矽酸鹽或其組合。金屬矽酸鹽氮化物可以由氮化鉿矽酸鹽(HfSiON)、氮化鋯矽酸鹽(ZrSiON)或其組合製成或包括所述金屬矽酸鹽氮化物或其組合。
第一至第四金屬電極41N、41P、41N2和41P2可以由相同的材料製成。例如,第一至第四金屬電極41N、41P、41N2和41P2可以包括氮化鈦。
第一至第四低電阻率電極42N、42P、42N2和42P2可以由相同的材料製成。例如,第一至第四低電阻率電極42N、42P、42N2和42P2可以包括鎢基材料。
根據本發明的另一實施例,第一金屬電極41N和第三金屬電極41N2可以具有低功函數,而第二金屬電極41P和第四金屬電極41P2可以具有高功函數。在本文中,低功函數可以指比矽的中間隙功函數要低的功函數,而高功函數可以指比矽的中間隙功函數要高的功函數。第一金屬電極41N和第三金屬電極41N2可以包括含過量鈦的富鈦的氮化鈦。第二金屬電極41P和第四金屬電極41P2可以包括含有過量氮的富氮的氮化鈦。
第一至第四低電阻率電極42N、42P、42N2和42P2可以由低電阻率金屬製成或包括低電阻率金屬,例如鎢。第一至第四低電阻率電極42N、42P、42N2和42P2可以分別降低第一至第四閘極疊層N1、P1、N2和P2的電阻。
根據上述實施例,可以在第一介面層34N和第一高k層37N之間的介面上形成偶極介面40N。因此,可以調整第一電晶體T1的閾值電壓。
在第三閘極疊層N2中,可以在第三介面層36N2和第三高k層37N2之間的介面上形成偶極介面40N2。因此,可以調整第三電晶體T3的閾值電壓。
由於P通道層33P形成在第二閘極疊層P1的下方,因此,可以調整第二電晶體T2的閾值電壓。也就是說,由於P通道層33P含有大量的鍺,因此可以減小能帶隙,從而可以將第二電晶體T2的閾值電壓調整成適合第二電晶體T2的位準。
由於P通道層33P2形成在第四閘極疊層P2的下方,因此,可以調整第四電晶體T4的閾值電壓。也就是說,由於P通道層33P2含有大量的鍺,因此可以減小能帶間隙,從而可以將第四電晶體T4的閾值電壓調整成適合第四電晶體T4的位準。
第一閘極疊層N1和第三閘極疊層N2可以是NMOSFET的閘極疊層,並且它們可以不含La2 O3 覆蓋層,即省略了氧化鑭覆蓋層。
第一電晶體T1和第三電晶體T3可以是N通道電晶體,第二電晶體T2和第四電晶體T4可以是P通道電晶體。
圖4A至4K是示出根據本發明另一實施例的半導體裝置的製造方法的剖面視圖。
參考圖4A,可以製備基板31。基板31可以包括在其中形成電晶體的多個區域。這些區域可以包括第一至第四區R1至R4。基板31可以由半導體材料製成或包括半導體材料。基板31可以包括半導體基板。基板31可以包括矽基板、矽鍺基板或絕緣體上矽(SOI)基板。
隔離層32可以形成在基板31中。可以通過淺溝槽隔離(STI)製程形成隔離層32。
第一至第四區R1至R4可以通過隔離層32彼此隔離。第一區R1和第三區R3可以是要形成NMOSFET的區域。第一區R1可以是要形成具有厚閘極電介質層的NMOSFET的區域,而第三區R3可以是要形成具有薄閘極電介質層的NMOSFET的區域。第二區R2和第四區R4可以是要形成PMOSFET的區域。第二區R2可以是要形成具有厚閘極電介質層的PMOSFET的區域,而第四區R4可以是要形成具有薄閘極電介質層的PMOSFET的區域。雖然未示出,但可以通過典型的阱形成製程在基板31中形成阱。可以在第一區R1和第三區R3的基板31中形成P型阱,並且可以在第二區R2和第四區R4的基板31中形成N型阱。
隨後,可以在第二區R2和第四區R4的基板31上方選擇性地形成P通道層33。P通道層33可以由矽鍺製成或包括矽鍺。P通道層33可以是結晶的。P通道層33可以通過選擇性磊晶生長(SEG)製程形成。P通道層33的厚度可以為100Å或更小。P通道層33的鍺濃度可以為大約20 at%至大約50 at%。P通道層33可以僅由矽鍺形成。可以省略矽覆蓋層。
隨後,可以形成沉積型介面層34A。沉積型介面層34A可以形成在第一區R1和第三區R3中的基板31的表面上。沉積型介面層34A可以形成在第二區R2和第四區R4的P通道層33上。沉積型介面層34A可以由氧化物或基於氧化物的材料製成或包括氧化物或基於氧化物的材料。沉積型介面層34A可以由氧化矽製成或包括氧化矽。沉積型介面層34A可以通過原子層沉積(ALD)製程或化學氣相沉積(CVD)製程形成。沉積型介面層34A可以形成為大約10Å或更大的厚度。沉積型介面層34A可以形成為大約10Å至大約70Å的厚度。
如上所述,沉積型介面層34A可以通過沉積製程而非熱氧化製程形成。也就是說,沉積型介面層34A可以包括沉積型氧化物。由熱氧化製程形成的氧化物可以簡單地稱為氧化型氧化物。
沉積型氧化物可以形成比熱氧化物相對更厚的厚度,但會包括大量的雜質。另外,該沉積型氧化物可以抑制P通道層33的過度氧化。
沉積型介面層34A可以由氧化矽製成或包括氧化矽。該氧化矽可以是沉積型氧化矽。例如,可以使用化學氣相沉積(CVD)或原子層沉積(ALD)形成該氧化矽。
參考圖4B,可以執行後處理35。後處理35可以包括自由基氧化製程。自由基氧化製程可以稱為後氧化過程。可以使用氧自由基(O*)來執行自由基氧化製程。自由基氧化製程可以提高沉積型介面層34A的可靠性。例如,可以通過自由基氧化製程從沉積型介面層34A中去除雜質。可以由氧自由基去除雜質。因此,沉積型介面層34A可以轉化為如附圖標記34所示的氧化型介面層34。在下文中,將氧化型介面層34簡單地稱為轉化型介面層34。
由於轉化型介面層34不含雜質,因此其可以具有優良的膜品質和低缺陷。當沉積型介面層34A為氧化矽時,可以通過自由基氧化製程35形成高品質的氧化矽(HQ SiO2 )。轉化型介面層34可以是高品質的氧化矽。
根據本發明的另一實施例,用於形成轉化型介面層34的後處理35可以包括乾燥氧化過程。根據本發明的另一實施例,在形成轉化型介面層34之後,可以執行電漿氮化製程和退火製程。
後處理35可以從轉化型介面層34中去除雜質和缺陷,從而提高可靠性。
參考圖4C,可以通過使用遮罩圖案M2從第三區R3和第四區R4中去除轉化型介面層34。遮罩圖案M2可以包括光阻劑圖案,並且遮罩圖案M2可以覆蓋第一區R1和第二區R2。
當從第三區R3、第四區R4中去除轉化型介面層34時,第三區R3的基板31的表面和第四區R4的P通道層33的表面可以暴露出來。轉化型介面層34可以保留在第一區R1和第二區R2中。
參考圖4D,在去除遮罩圖案M2之後,可以形成氧化型介面層36。可以通過直接氧化第三區R3中的基板31的暴露表面和第四區R4中的P通道層33的暴露表面而形成氧化型介面層36。可以通過在氧氣環境(oxygen atmosphere)中進行熱氧化過程來形成氧化型介面層36。氧化型介面層36可以比轉化型介面層34薄。氧化型介面層36的厚度可以為大約10Å或更小。轉化型介面層34可稱為「厚氧化型介面層」,而氧化型介面層36可稱為「薄氧化型介面層」。術語「厚氧化型介面層」和「薄氧化型介面層」在本文中用作相對性術語,用於比較轉化型介面層34和氧化型介面層36的厚度。因此,相對於轉化型介面層34而言,氧化型介面層36是「薄氧化型介面層」。
如上所述,轉化型介面層34可以形成在第一區R1和第二區R2中,而氧化型介面層36可以形成在第三區R3和第四區R4中。由於製備各個層的材料所致,因此氧化型介面層36不會形成在轉化型介面層34或隔離層32上。
參考圖4E,可以在轉化型介面層34和氧化型介面層36上形成高k層37。高k層37可以形成在轉化型介面層34和氧化型介面層36上。高k層37可以與轉化型介面層34和氧化型介面層36直接接觸。高k層37可以具有高介電常數(高k),即,其介電常數大於氧化矽(SiO2 )的介電常數(其大約為3.9)。另外,高k層37的物理厚度大於氧化矽(SiO2 ),並且可以具有較低的等效氧化物厚度(EOT)值。高k層37的介電常數可以比氧化型介面層36更高。高k層37可以由金屬氧化物、金屬矽酸鹽、金屬矽酸鹽氮化物等製成或包括所述材料。金屬氧化物可以包括含有金屬例如鉿(Hf)、鋁(Al)、鑭(La)、鋯(Zr)等的氧化物。金屬氧化物可以由氧化鉿、氧化鋁、氧化鑭、氧化鋯或其組合製成或包括所述氧化物或其組合。例如,金屬氧化物可以由HfO2 、Al2 O3 、La2 O3 、ZrO2 或其組合製成或包括所述金屬氧化物或其組合。金屬矽酸鹽可以包括含金屬例如鉿(Hf)和鋯(Zr)的矽酸鹽。例如,金屬矽酸鹽可以由矽酸鉿(HfSiO)、矽酸鋯(ZrSiO)或其組合製成或包括所述金屬矽酸鹽或其組合。金屬矽酸鹽氮化物可以由氮化鉿矽酸鹽(HfSiON)、氮化鋯矽酸鹽(ZrSiON)或其組合製成或包括所述金屬矽酸鹽氮化物或其組合。根據本發明的該實施例,高k層37可以包括HfSiO,其可以通過原子層沉積(ALD)製程形成。
可以在高k層37上方形成電介質覆蓋層38。電介質覆蓋層38可以形成在高k層37上。電介質覆蓋層38可以與高k層37直接接觸。電介質覆蓋層38可以包含誘導偶極物質。誘導偶極物質可以在隨後的過程中擴散進入在高k層37和轉化型介面層34之間的介面中。誘導偶極物質可以在後續製程中擴散進入在高k層37和氧化型介面層36之間的介面中。電介質覆蓋層38可以包括鑭。電介質覆蓋層38可以包括氧化鑭(La2 O3 )。可以通過原子層沉積(ALD)製程或物理氣相沉積(PVD)製程形成電介質覆蓋層38。
隨後,可以形成遮罩圖案39。遮罩圖案39可以包括光阻劑。可以僅在第一區R1和第三區R3中形成遮罩圖案39。第二區R2和第四區R4可以被遮罩圖案39暴露。遮罩圖案39可以暴露第二區R2和第四區R4的電介質覆蓋層38。遮罩圖案39可以形成在第一區R1和第三區R3的電介質覆蓋層38上。遮罩圖案39可以與第一區R1和第三區R3的電介質覆蓋層38直接接觸。
參考圖4F,可以通過使用遮罩圖案39去除電介質覆蓋層38的一部分。可以去除第二區R2和第四區R4中的電介質覆蓋層38。例如,可以通過使用HCl去除電介質覆蓋層38。電介質覆蓋層38可以保留在第一區R1和第三區R3中,而電介質覆蓋層38可以從第二區R2和第四區R4中完全去除。
然後可以去除遮罩圖案39。在去除遮罩圖案39之後,轉化型介面層34、高k層37和電介質覆蓋層38的疊層可以保留在第一區R1中。在去除遮罩圖案39之後,氧化型介面層36、高k層37和電介質覆蓋層38的疊層可以保留在第三區R3中。在第二區R2中,P通道層33、轉化型介面層34和高k層37的疊層可以保留。在第四區R4中,P通道層33、氧化型介面層36和高k層37的疊層可以保留。
參考圖4G,可以進行後熱處理39。後熱處理39可以使誘導偶極物質從電介質覆蓋層38進行擴散。誘導偶極物質可以在第一區R1和第三區R3中擴散。誘導偶極物質可以定位在第一區R1中高k層37和轉化型介面層34之間的介面上。因此,可以通過後熱處理39,在第一區R1中高k層37和轉化型介面層34之間的介面上形成偶極介面40。誘導偶極物質可以定位在第三區R3中高k層37和氧化型介面層36之間的介面上。因此,通過後熱處理39,可以在第三區R3中高k層37和氧化型介面層36之間的介面上形成偶極介面40。偶極介面40可以包括擴散的誘導偶極物質。偶極介面40可以包括鑭。偶極介面40可以包括鑭擴散的偶極介面。
後熱處理39可以包括電漿氮化製程和退火製程。氮可以通過電漿氮化製程和退火製程植入到高k層37中。例如,作為高k層16的HfSiO可以通過後熱處理19重整為HfSiON。
如上所述,只要通過後熱處理39形成偶極介面40,就可以將高k層37進行氮化處理。
此外,其餘未擴散的電介質覆蓋層38的殘餘鑭可能會在後續過程中擴散,從而使電晶體的可靠性受損。
根據本發明的一個實施例,如圖4H所示,可以從第一區R1和第三區R3中去除電介質覆蓋層38。可以從第一至第四區R1至R4的所有區域中去除電介質覆蓋層38。
轉化型介面層34和高k層37的疊層可以保留在第一區R1的基板31上,並且偶極介面40可以形成在轉化型介面層34和高k層37之間的介面上。P通道層33、轉化型介面層34和高k層37的疊層可以保留在第二區R2的基板31上。氧化型介面層36和高k層37的疊層可以保留在第三區R3的基板31上,並且偶極介面40可以形成在氧化型介面層36和高k層37之間的介面上。P通道層33、氧化型介面層36和高k層37的疊層可以保留在第四區R4的基板31上。
參考圖4I,閘極導電層可以形成在每個區的高k層37上。閘極導電層可以形成在每個區的高k層37上,並且可以直接接觸每個區的高k層37。在閘極導電層中,可以依次形成含金屬層41和低電阻率層42。含金屬層41可以由金屬和金屬氮化物製成或包括金屬和金屬氮化物。含金屬層41可以是氮化鈦,並且低電阻率層42可以包括鎢。
可以在低電阻率層42上形成硬遮罩層43。硬遮罩層43可以形成在低電阻率層42上。硬遮罩層43可以直接接觸低電阻率層42。硬遮罩層43可以由氮化矽製成或包括氮化矽。
參考圖4J,可以執行閘極圖案化製程。通過使用閘極遮罩(其未示出),可以在區R1至R4中形成閘極疊層N1、P1、N2和P2。
可以在第一區R1中形成第一閘極疊層N1,並且可以在第二區R2中形成第二閘極疊層P1。可以在第三區R3中形成第三閘極疊層N2,並且可以在第四區R4中形成第四閘極疊層P2。
可以通過依次刻蝕第一區R1中的硬遮罩層43、低電阻率層42、含金屬層41、高k層37、偶極介面40和轉化型介面層34來形成第一閘極疊層N1。第一閘極疊層N1可以包括依次層疊的第一轉化型介面層34N、第一高k層37N、第一金屬電極41N、第一低電阻率電極42N和第一硬遮罩層43N。第一閘極疊層N1還可以包括在第一轉化型介面層34N和第一高k層37N之間的偶極介面40N。偶極介面40N可以包括誘導偶極物質。
可以通過依次刻蝕在第二區R2中的硬遮罩層43、低電阻率層42、含金屬層41、高k層37和轉化型介面層34以及P通道層33來形成第二閘極疊層P1。第二閘極疊層P1可以包括P通道層33P、第二轉化型介面層34P、第二高k層37P、第二金屬電極41P和第二低電阻率電極42P,以及第二硬遮罩層43P。
可以通過依次刻蝕在第三區R3中的硬遮罩層43、低電阻率層42、含金屬層41、高k層37、偶極介面40和氧化型介面層36來形成第三閘極疊層N2。第三閘極疊層N2可以包括依次層疊的第一氧化型介面層36N2、第三高k層37N2、第三金屬電極41N2、第三低電阻率電極42N2和第三硬遮罩層43N2。第三閘極疊層N2還可以包括在第一氧化型介面層36N2和第三高k層37N2之間的偶極介面40N2。偶極介面40N2可以包括誘導偶極物質。
可以通過依次刻蝕在第四區R4中的硬遮罩層43、低電阻率層42、含金屬層41、高k層37、氧化型介面36和P通道層33來形成第四閘極疊層P2。第四閘極疊層P2可以包括依次層疊的第二氧化型介面層36P2、第四高k層37P2、第四金屬電極41P2、第四低電阻率電極42P2和第四硬遮罩層43P2。
如上所述,第一閘極疊層N1和第三閘極疊層N2可以分別包括偶極介面40N和40N2,第二閘極疊層P1和第四閘極疊層P2可以不包括偶極介面40N和40N2。
第一閘極疊層N1和第二閘極疊層P1可以分別包括第一轉化型介面層34N和第二轉化型介面層34P。第三閘極疊層N2和第四閘極疊層P2可以分別包括第一氧化型介面層36N2和第二氧化型介面層36P2。
第一轉化型介面層34N和第二轉化型介面層34P可以由相同的材料製成,並且可以具有相同的厚度。第一氧化型介面層36N2和第二氧化型介面層36P2可以由相同的材料製成,並且可以具有相同的厚度。第一轉化型介面層34N和第二轉化型介面層34P可以比第一氧化型介面層36N2和第二氧化型介面層36P2厚。第一轉化型介面層34N和第二轉化型介面層34P可以具有第一厚度。第一氧化型介面層36N2和第二氧化型介面層36P2可以具有第二厚度,且第一厚度可以大於第二厚度。第一轉化型介面層34N和第二轉化型介面層34P可以由不同於第一氧化型介面層36N2和第二氧化型介面層36P2的材料形成。第一轉化型介面層34N和第二轉化型介面層34P可以具有比第一氧化型介面層36N2和第二氧化型介面層36P2更高的品質。所謂更高的品質是指具有較少的雜質或缺陷。
第一至第四高k層37N、37P、37N2和37P2可以由相同的材料製成,並且可以具有相同的厚度。第一至第四金屬電極41N、41P、41N2和41P2可以由相同的材料製成,並且可以具有相同的厚度。第一至第四低電阻率電極42N、42P、42N2和42P2可以由相同的材料製成,並且可以具有相同的厚度。第一至第四硬遮罩層43N、43P、43N2和43P2可以由相同的材料製成,並且可以具有相同的厚度。
在閘極圖案化製程之後,可以執行本發明所屬領域中已知的製程。例如,可以執行形成源極/汲極區等的製程。可以在第一區R1中形成第一源極區44N/第一汲極區45N,並且可以在第二區R2中形成第二源極區44P/第二汲極區45P。可以在第三區R3中形成第三源極區44N2/第三汲極區45N2,並且可以在第四區R4中形成第四源極區44P2/第四汲極區45P2。
在一個實施例中,第一源極區44N/第一汲極區45N和第三源極區44N2/第三汲極區45N2可以包括N型摻雜劑,並且第二源極區44P/第二汲極區45P和第四源極區44P2/第四汲極區45P2可以包括P型摻雜劑。
根據本發明的一個實施例,用於製造半導體裝置的方法可以包括製備包括第一區R1和第二區R2的基板31。R1和R2區可以由隔離層32限定。然後,可以在第二區R2的基板31上形成通道層33。通道層33可以與第二區R2的基板31的最高表面直接接觸。該方法還可以包括在通道層33和第一區R1的基板31上形成沉積型介面層34A。沉積型介面層34A可以形成在通道層33和第一區R1的基板31上,並且可以與通道層33和第一區R1的基板31直接接觸。該方法還可以包括將沉積型介面層34A轉化為氧化型介面層34,並在氧化型介面層34上形成高k層37。可以在第一區R1的高k層37與氧化型介面層34之間的介面上形成偶極介面40。該方法還可以包括在高k層37上形成導電層41/42。該方法還可以包括將導電層、高k層、偶極介面和氧化型介面層進行圖案化,以便在第一區R1的基板31上形成第一閘極疊層N1,並將導電層、高k層和氧化型介面層進行圖案化,以便在第二區R2的基板31上形成第二閘極疊層P1。
根據本發明的一個實施例,半導體裝置的製造方法可以包括:製備包括第一和第二電晶體區域(對應於R1、R3)的基板31,在第一電晶體區域(R1)的基板31上形成厚沉積型介面層34A,並將厚沉積型介面層34A轉化為厚氧化型介面層34。該方法還可以包括在第二電晶體區域(R3)的基板31上形成薄氧化型介面層36,並在厚氧化型介面層34和薄氧化型介面層36上形成高k層37。可以在第一電晶體區域R1的高k層37和厚氧化型介面層34之間的介面上形成第一偶極介面40。該方法還可以包括在高k層37上形成閘極導電層41和42。
雖然本發明的上述實施例描述了一種製造CMOSFET的方法,但本發明的構思和精神並不限於僅製造CMOSFET,而是可以應用於形成N通道電晶體和P通道電晶體的各種半導體裝置。例如,本發明的技術可應用於記憶體裝置,如DRAM、FeRAM、3D NAND、PCRAM、STT-RAM等。本發明的技術還可應用於需要高速運行CMOS圖像感測器(CIS)的週邊電路中的CMOSFET。
根據本發明的一個實施例,通過將沉積介面層轉化為氧化介面層從而顯著地減少閘極電介質層的雜質和缺陷,得以形成高品質的介面層,由此可以提高了閘極電介質層的可靠性。
另外,通過在形成偶極介面後去除電介質覆蓋層,可以提高電晶體的可靠性。
雖然已經就具體的實施例描述了本發明,但對於本領域技術人員來說顯而易見的是,在不背離所附申請專利範圍限定的本發明的精神和範圍的情況下,可以進行各種變化和修改。
11:基板 12:隔離層 13:P通道層 14:氧化型介面層 14A:沉積型介面層 14N:第一氧化型介面層 14P:第二氧化型介面層 15:後處理 16:高k層 16N:第一高k層 16P:第二高k層 17:電介質覆蓋層 17B:電介質覆蓋層 18:遮罩圖案 19:後熱處理 20:偶極介面 21:含金屬層 21N:第一金屬電極 21P:第二金屬電極 22:低電阻率層 22N:第一低電阻率電極 22P:第二低電阻率電極 23:硬遮罩層 23N:第一硬遮罩層 23P:第二硬遮罩層 24N:第一源極區 24P:第二源極區 25N:第一汲極區 25P:第二汲極區 31:基板 32:隔離層 33:P通道層 33P:P通道層 33P2:P通道層 34:氧化型介面層 / 轉化型介面層 / 厚氧化型介面層 34A:沉積型介面層 34N:第一介面層 34P:第二介面層 35:後處理 36:氧化型介面層 / 薄氧化型介面層 36N2:第三介面層 / 第一氧化型介面層 36P2:第四介面層 / 第二氧化型介面層 37:高k層 37N:第一高k層 37P:第二高k層 37N2:第三高k層 37P2:第四高k層 38:電介質覆蓋層 39:遮罩圖案 / 後熱處理 40:偶極介面 40N:偶極介面 40N2:偶極介面 41:含金屬層 / 導電層 / 閘極導電層 41N:第一金屬電極 41P:第二金屬電極 41N2:第三金屬電極 41P2:第四金屬電極 42:低電阻率層 / 導電層 / 閘極導電層 42N:第一低電阻率電極 42P:第二低電阻率電極 42N2:第三低電阻率電極 42P2:第四低電阻率電極 43:硬遮罩層 43N:第一硬遮罩層 43P:第二硬遮罩層 43N2:第三硬遮罩層 43P2:第四硬遮罩層 44N:第一源極區 44P:第二源極區 44N2:第三源極區 44P2:第四源極區 45N:第一汲極區 45P:第二汲極區 45N2:第三汲極區 45P2:第四汲極區 100:半導體裝置 101:基板 102:隔離層 103:P通道層 104N:第一介面層 104P:第二介面層 105N:第一高k層 105P:第二高k層 106:偶極介面 107N:第一金屬電極 107P:第二金屬電極 108N:第一低電阻率電極 108P:第二低電阻率電極 109N:第一硬遮罩層 109P:第二硬遮罩層 120N:第一閘極疊層 120P:第二閘極疊層 121N:第一源極區 121P:第二源極區 122N:第一汲極區 122P:第二汲極區 200:半導體裝置 M1:遮罩圖案 M2:遮罩圖案 N1:第一閘極疊層 N2:第三閘極疊層 NG:第一閘極疊層 P1:第二閘極疊層 P2:第四閘極疊層 PG:第二閘極疊層 R1:第一區 R2:第二區 R3:第三區 R4:第四區 T1:第一電晶體 T2:第二電晶體 T3:第三電晶體 T4:第四電晶體
[圖1]是示出根據本發明的一個實施例的半導體裝置的剖面視圖。
[圖2A]至[圖2I]是示出根據本發明的一個實施例的半導體裝置的製造方法的剖面視圖。
[圖3]是示出根據本發明的另一實施例的半導體裝置的剖面視圖。
[圖4A]至[圖4K]是示出根據本發明的另一實施例的半導體裝置的製造方法的剖面視圖。
100:半導體裝置
101:基板
102:隔離層
103:P通道層
104N:第一介面層
104P:第二介面層
105N:第一高k層
105P:第二高k層
106:偶極介面
107N:第一金屬電極
107P:第二金屬電極
108N:第一低電阻率電極
108P:第二低電阻率電極
109N:第一硬遮罩層
109P:第二硬遮罩層
120N:第一閘極疊層
120P:第二閘極疊層
121N:第一源極區
121P:第二源極區
122N:第一汲極區
122P:第二汲極區
R1:第一區
R2:第二區
T1:第一電晶體
T2:第二電晶體

Claims (23)

  1. 一種製造半導體裝置的方法,包括: 在基板上形成沉積型介面層; 將所述沉積型介面層轉化成氧化型介面層; 在所述氧化型介面層上形成高k層; 在所述高k層與所述氧化型介面層之間的介面上形成偶極介面; 在所述高k層上形成導電層;以及 將所述導電層、所述高k層、所述偶極介面和所述氧化型介面層圖案化,以在所述基板上形成閘極疊層。
  2. 根據請求項1所述的方法,其中,通過原子層沉積(ALD)製程或化學氣相沉積(CVD)製程來執行在所述基板上形成所述沉積型介面層。
  3. 根據請求項1所述的方法,其中,所述沉積型介面層包括沉積型氧化矽。
  4. 根據請求項1所述的方法,其中,將所述沉積型介面層轉化為所述氧化型介面層包括: 使所述沉積型介面層暴露於自由基氧化製程。
  5. 根據請求項1所述的方法,其中,所述氧化型介面層包括氧化型氧化矽。
  6. 根據請求項1所述的方法,其中,所述偶極介面包括誘導偶極物質。
  7. 根據請求項6所述的方法,其中,所述誘導偶極物質包括鑭。
  8. 根據請求項1所述的方法,其中,在所述高k層與所述氧化型介面層之間的所述介面上形成所述偶極介面包括: 在所述高k層上形成含有誘導偶極物質的犧牲層; 使所述犧牲層暴露於後熱處理,以使所述誘導偶極物質擴散進入位於所述氧化型介面層與所述高k層之間的介面中;以及 去除所述犧牲層。
  9. 根據請求項8所述的方法,其中,所述犧牲層包括氧化鑭。
  10. 根據請求項1所述的方法,其中,所述閘極疊層包括NMOSFET的閘極疊層。
  11. 一種製造半導體裝置的方法,包括: 製備包括第一區和第二區的基板; 在所述第二區的所述基板上形成通道層; 在所述通道層和所述第一區的所述基板上形成沉積型介面層; 將所述沉積型介面層轉化成氧化型介面層; 在所述氧化型介面層上形成高k層; 在所述第一區中的所述高k層與所述氧化型介面層之間的介面上形成偶極介面; 在所述高k層上形成導電層; 將所述導電層、所述高k層、所述偶極介面和所述氧化型介面層圖案化,以在所述第一區的所述基板上形成第一閘極疊層;以及 將所述導電層、所述高k層和所述氧化型介面層圖案化,以在所述第二區的所述基板上形成第二閘極疊層。
  12. 根據請求項11所述的方法,其中,所述沉積型介面層包括沉積型氧化矽。
  13. 根據請求項11所述的方法,其中,通過原子層沉積(ALD)製程或化學氣相沉積(CVD)製程來執行在所述通道層和所述第一區的基板上形成所述沉積型介面層。
  14. 根據請求項11所述的方法,其中,將所述沉積型介面層轉化為所述氧化型介面層包括: 使所述沉積型介面層暴露於自由基氧化製程。
  15. 根據請求項11所述的方法,其中,在所述第一區中的所述高k層與所述氧化型介面層之間的所述介面上形成所述偶極介面包括: 在所述高k層上形成含有誘導偶極物質的犧牲層; 使所述犧牲層暴露於後熱處理,以將所述誘導偶極物質擴散進入位於所述氧化型介面層與所述高k層之間的所述介面中;以及 去除所述犧牲層。
  16. 根據請求項15所述的方法,其中,所述犧牲層包括氧化鑭。
  17. 根據請求項11所述的方法,其中,所述通道層包括晶體矽鍺。
  18. 根據請求項11所述的方法,其中,所述第一區包括NMOSFET區域,並且所述第二區包括PMOSFET區域。
  19. 一種製造半導體裝置的方法,包括: 製備包括第一NMOSFET區和第二NMOSFET區的基板; 在所述第一NMOSFET區的所述基板上形成厚沉積型介面層; 將所述厚沉積型介面層轉化成厚氧化型介面層; 在所述第二NMOSFET區的所述基板上形成薄氧化型介面層; 在所述厚氧化型介面層和所述薄氧化型介面層上形成高k層; 在所述氧化型介面層與所述高k層之間的介面上形成偶極介面; 在形成有所述偶極介面的所述高k層上形成閘極導電層;以及 執行閘極圖案化製程以分別在所述第一NMOSFET區和所述第二NMOSFET區的所述基板上形成閘極疊層。
  20. 根據請求項19所述的方法,其中,在所述氧化型介面層與所述高k層之間的所述介面上形成所述偶極介面包括: 在所述高k層上形成含有誘導偶極物質的犧牲層; 使所述犧牲層暴露於後熱處理,以將所述誘導偶極的物質擴散進入位於所述氧化型介面層與所述高k層之間的介面中;以及 去除所述犧牲層。
  21. 根據請求項19所述的方法,其中,通過原子層沉積(ALD)製程或化學氣相沉積(CVD)製程來執行在所述第一NMOSFET區的所述基板上形成所述厚沉積型介面層。
  22. 根據請求項19所述的方法,其中,將所述厚沉積型介面層轉化成所述厚氧化型介面層包括: 使所述厚沉積型介面層暴露於自由基氧化製程。
  23. 根據請求項19所述的方法,其中,所述厚氧化型介面層比所述薄氧化型介面層厚。
TW109121492A 2019-10-31 2020-06-24 製造半導體裝置的方法 TWI841749B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0138050 2019-10-31
KR1020190138050A KR20210052032A (ko) 2019-10-31 2019-10-31 반도체 장치 제조 방법

Publications (2)

Publication Number Publication Date
TW202119503A true TW202119503A (zh) 2021-05-16
TWI841749B TWI841749B (zh) 2024-05-11

Family

ID=

Also Published As

Publication number Publication date
US20210134597A1 (en) 2021-05-06
US20220270881A1 (en) 2022-08-25
CN112750776A (zh) 2021-05-04
KR20210052032A (ko) 2021-05-10
US11705336B2 (en) 2023-07-18
US11289335B2 (en) 2022-03-29

Similar Documents

Publication Publication Date Title
US8143676B2 (en) Semiconductor device having a high-dielectric-constant gate insulating film
KR102128450B1 (ko) 트랜지스터의 문턱전압조절을 위한 방법 및 게이트구조물
US7947591B2 (en) Semiconductor devices with dual-metal gate structures and fabrication methods thereof
US7282773B2 (en) Semiconductor device with high-k dielectric layer
KR102084657B1 (ko) 트랜지스터의 문턱전압조절을 위한 방법 및 게이트구조물
JP5336814B2 (ja) 半導体装置およびその製造方法
KR101913434B1 (ko) 반도체 소자 및 그 제조 방법
US20040126944A1 (en) Methods for forming interfacial layer for deposition of high-k dielectrics
KR20080079940A (ko) Cmos 반도체 소자 및 그 제조방법
JP2012004577A (ja) 高誘電率のゲート絶縁膜を有する半導体装置及びそれの製造方法
TWI591826B (zh) 具有雙重工作函數閘極堆疊的半導體裝置及其製造方法
US11705336B2 (en) Method for fabricating a semiconductor device
KR102201114B1 (ko) 트랜지스터의 문턱전압조절을 위한 방법 및 게이트구조물
JP2013051418A (ja) 半導体装置とその製造方法
JP2007073660A (ja) 半導体装置およびその製造方法
JP2011044580A (ja) 半導体装置及びその製造方法
WO2011077536A1 (ja) 半導体装置およびその製造方法
JP2011003717A (ja) 半導体装置及びその製造方法
JP2010272596A (ja) 半導体装置の製造方法
JP2010147104A (ja) 半導体装置の製造方法
JP4163169B2 (ja) 半導体装置およびその製造方法
TWI841749B (zh) 製造半導體裝置的方法
JP4850458B2 (ja) 半導体装置およびその製造方法
JP2012054531A (ja) 半導体装置及びその製造方法
US10847629B2 (en) Semiconductor device with an oxygen sink and method for fabricating the same