TW202100781A - 形成金屬容納材料的方法 - Google Patents

形成金屬容納材料的方法 Download PDF

Info

Publication number
TW202100781A
TW202100781A TW109112639A TW109112639A TW202100781A TW 202100781 A TW202100781 A TW 202100781A TW 109112639 A TW109112639 A TW 109112639A TW 109112639 A TW109112639 A TW 109112639A TW 202100781 A TW202100781 A TW 202100781A
Authority
TW
Taiwan
Prior art keywords
substrate
chamber
processing chamber
processing
metal containing
Prior art date
Application number
TW109112639A
Other languages
English (en)
Inventor
立中 孫
楊曉冬
馬克 卡溫頓
維弗克 維尼特
維蕭 阿格瓦爾
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202100781A publication Critical patent/TW202100781A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02293Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process formation of epitaxial layers by a deposition process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/50Substrate holders
    • C23C14/505Substrate holders for rotation of the substrates
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/56Apparatus specially adapted for continuous coating; Arrangements for maintaining the vacuum, e.g. vacuum locks
    • C23C14/564Means for minimising impurities in the coating chamber such as dust, moisture, residual gases
    • C23C14/566Means for minimising impurities in the coating chamber such as dust, moisture, residual gases using a load-lock chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02266Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02428Structure
    • H01L21/0243Surface structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02441Group 14 semiconducting materials
    • H01L21/0245Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67201Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the load-lock chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/677Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
    • H01L21/67739Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations into and out of processing chamber
    • H01L21/67742Mechanical parts of transfer devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/677Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
    • H01L21/67763Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations the wafers being stored in a carrier, involving loading and unloading
    • H01L21/67766Mechanical parts of transfer devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76879Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Mechanical Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Robotics (AREA)
  • Optics & Photonics (AREA)
  • Physical Vapour Deposition (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本公開發明提供了用於在基板上形成具有良好的膜均勻性和橫跨基板的應力分佈的金屬容納材料的方法。在一個實施例中,一種在基板上濺射沉積金屬容納層的方法包括:將氣體混合物供應到處理腔室中;在基板上形成金屬容納層的第一部分;從處理腔室傳輸基板;旋轉基板;將基板傳輸回到處理腔室,並在金屬容納層的第一部分上形成金屬容納層的第二部分。

Description

形成金屬容納材料的方法
本公開發明的實施例總體上涉及一種用於在基板上形成金屬容納材料的製造處理,並且更具體地涉及一種用於在半導體製造應用中在基板上形成具有期望的膜和應力均勻性的金屬容納材料的製造處理。
可靠地產生次微米和較小的特徵是下一代半導體元件的超大規模積體電路(VLSI)和極大規模積體電路(ULSI)的關鍵技術之一。然而,隨著電路技術的小型化的迫切,VLSI和ULSI技術中的互連的縮小尺寸對處理能力提出了額外的要求。這項技術的核心是多層互連,需要對高縱橫比特徵(例如通孔和其他互連)進行精確處理。這些互連的可靠的形成對於VLSI和ULSI的成功以及對提高電路密度和單個基板品質的持續努力非常重要。
隨著下一代元件的電路密度的增加,互連(例如通孔、溝槽、觸點、閘極結構和其他功能部件以及它們之間的介電材料)的寬度減小至45 nm和32 nm,而介電層的厚度保持基本恆定,結果是增加了特徵的縱橫比。
隨著臨界尺寸(CD)的縮小,會要求在橫跨於整個基板表面上的厚度變化最小,以便可靠地生產具有最小特徵尺寸的元件,例如元件中控制閘極的寬度。諸如磁阻隨機存取記憶體(MRAM)或其他儲存元件之類的半導體儲存晶片的三維(3D)堆疊通常用於改善電晶體的效能。透過以三維尺寸代替傳統的二維尺寸佈置電晶體,可以將多個電晶體彼此非常靠近地放置在積體電路(IC)中。
此外,許多類型的微機電元件,例如微機電系統(MEMS)以及過濾器元件,也廣泛用於電性元件製造行業。在製造MEMS和濾波器元件時,經常使用不同類型的金屬容納層材料。
在微機電系統(MEMS)以及其他合適的元件的製造中,金屬容納層(例如摻雜或不摻雜的氮化鋁、鋯鈦酸鉛(PZT)或無鉛陶瓷((K,Na)NbO3 (KNN))通常被用作設置在多層結構下方的主動層。
物理氣相沉積(PVD)處理(也稱為濺射處理)是在積體電路中形成金屬容納材料或金屬特徵的重要方法。在基板上濺射沉積材料層,通常是金屬容納材料。諸如靶材之類的源材料被電場強烈加速的離子轟擊。從靶材中轟擊而彈出材料,然後材料沉積在基板上。
隨著收縮半導體元件的臨界尺寸(CD)和形成在基板上的壓電材料的特性均勻性的推動,必須最小化或消除元件結構的臨界層中的膜應力/應變變化,以便可靠地生產奈米尺寸的元件。此外,對薄膜材料在橫跨整個基板上的均勻鍵結和/或晶格結構的要求變得越來越具有挑戰性,以滿足高密度元件效能標準。
因此,需要一種形成具有良好均勻性、所需應力控制和分佈,以及具有所需膜效能的所需表面形態的金屬容納層的改良方法。
本公開發明提供了用於在基板上形成具有良好的膜均勻性和橫跨基板的應力分佈的金屬容納材料的方法。在一個實施例中,一種在基板上濺射沉積金屬容納層的方法包括:將氣體混合物供應到處理腔室中;在基板上形成金屬容納層的第一部分;從處理腔室傳輸基板;旋轉基板;將基板傳輸回到處理腔室,並在金屬容納層的第一部分上形成金屬容納層的第二部分。
在另一個實施例中,集群系統包括物理氣相沉積腔室;附接到物理氣相沉積腔室的傳輸腔室;設置在該傳輸腔室中的機器人以及定向腔室,其中該傳輸腔室中的機器人被配置為在介於物理氣相沉積腔室和用於旋轉基板的定向腔室之間傳輸基板。
在又一個實施例中,一種儲存程式的電腦可讀儲存媒體,該程式在由處理器執行時執行用於操作處理腔室的操作,該操作包括在處理腔室中執行沉積處理以形成在基板上的金屬容納層的一部分,從處理腔室中移出基板,旋轉基板,並將基板傳輸回到處理腔室中,以沉積金屬容納層的第二部分。
本公開發明提供了用於將金屬容納層沉積到具有期望的膜均勻性、應力分佈和膜特性的基板上的方法。沉積處理可以是濺射沉積處理,例如物理氣相沉積處理。在金屬容納層的沉積期間,可以在物理氣相沉積處理腔室中原位或非原位旋轉基板。在旋轉基板的同時,可以執行一個或多個附加的表面加工處理,例如加熱、冷卻和/或表面加工處理,以改變膜特性,例如膜均勻性、膜應力、晶格結構等等,以獲得能夠滿足裝置效能要求的期望的膜特性。在一實例中,可在執行沉積處理的處理腔室中執行基板的旋轉。在另一個示例中,基板的旋轉可以在不同的腔室中進行,例如定向腔室或其他合適的腔室,該腔室併入集群工具中,該集群工具還包括在其中沉積了金屬容納層的沉積處理腔室。
圖1示出了根據本公開發明的一個實施例的適合於濺射沉積材料的示例性物理氣相沉積(PVD)腔室100(例如,濺射處理腔室)。合適的PVD腔室的例子包括ALPS® Plus和SIP ENCORE® PVD處理腔室,兩者均可從加利福尼亞州聖塔克拉拉的應用材料公司(Applied Materials,Inc.)購得。可以想到,可從其他製造商獲得的處理腔室也可以適於執行本文所述的實施例。
圖1是根據一個實施例的沉積腔室100的示意性剖面視圖。沉積腔室100具有上側壁102、下側壁103和蓋部104,該蓋部104限定了包圍其內部容積106的主體105。配接器板107可以設置在上側壁102和下側壁103之間。
諸如基座108的基板支撐件設置在沉積腔室100的內部容積106中。如箭頭145所示,基座108可以沿著軸線147旋轉,該軸線147是基座108的軸143所在的位置。可替代地,在沉積處理中,基座108可以被升高以根據需要旋轉。
基板傳輸端口109形成在下側壁103中,其用於將基板傳輸進出內部容積106。
在一個實施例中,沉積腔室100包括濺射腔室,也稱為物理氣相沉積(PVD)腔室,該濺射腔室能夠在諸如基板101之類的基板上沉積例如鈦、氧化鋁、鋁、氮化鋁、鈧摻雜的氮化鋁、氮氧化鋁、鋯酸鈦酸鉛(PZT)、鈮酸鉀鈉(KNN)、鈮酸鋰、銅、鉭、氮化鉭、氧氮化鉭、氧氮化鈦、鎢或氮化鎢。
氣源110耦接至沉積腔室100,以將處理氣體供應到內部容積106中。在一實施例中,如有必要,處理氣體可包括惰性氣體、非反應性氣體和反應性氣體。氣體源110可以提供的處理氣體的示例包括但不限於氬氣(Ar)、氦氣(He)、氖氣(Ne)、氮氣(N2 )和氧氣(O2 )等等。
泵送裝置112連接至與內部容積106連通的沉積腔室100,以控制內部容積106的壓力。在一實施例中,沉積腔室100的壓力位凖可維持在約1托或更小。在另一個實施例中,沉積腔室100的壓力位凖可以保持在約500毫托或更小。在又一個實施例中,沉積腔室100的壓力位凖可以保持在約1毫托和約300毫托。
蓋部104可支撐濺射源114,例如靶材。在一個實施例中,濺射源114可以由包含鈦(Ti)金屬、鉭金屬(Ta)、鎢(W)金屬、鈷(Co)、鎳(Ni)、銅(Cu)、鋁(Al)、鋯(Zr)、鈮(Nb)、鈧(Sc)、其合金,其組合等的材料所製造。在本文描述的示例性實施例中,濺射源114可以由鈦(Ti)金屬、鉭金屬(Ta)或鋁(Al)所製成。
濺射源114可以耦接到包括用於濺射源114的電源117的源組件116。一組磁體119可以被耦接而鄰近於濺射源114,其在處理期間增強了來自濺射源114的有效濺射材料。磁控管組件的示例包括電磁線性磁控管、蛇形磁控管、螺旋磁控管、兩位數磁控管、矩形螺旋磁控管等。
附加的RF電源180也可以透過基座108(或稱為基板支撐件)耦接到沉積腔室100,以根據需要在濺射源114和基座108之間提供偏置功率。在一實施例中,RF電源180可具有介於約1MHz與約100MHz之間的頻率,例如約13.56MHz。
準直儀118可以位於濺射源114和基座108之間的內部容積106中。屏蔽管120可以靠近準直儀118和蓋部分104的內部。準直儀118包括多個孔,以引導內部容積106內的氣體和/或材料通量。準直儀118可以機械地和電性地耦接到屏蔽管120。在一實施例中,準直儀118例如透過焊接處理機械地耦接至屏蔽管120,從而使準直儀118與屏蔽管120成為一體。在另一個實施例中,準直儀118可以在處理腔室100內電浮動。在另一個實施例中,準直儀118可以耦接到電源和/或電耦接到沉積腔室100的主體105的蓋部104。
屏蔽管120可以包括管狀主體121,管狀主體121具有在其上表面中形成的凹部122。凹部122提供與準直儀118的下表面的配合界面。屏蔽管120的管狀主體121可以包括肩部區域123,該肩部區域的內徑小於管狀主體121的其餘部分的內徑。在一個實施例中,管狀主體121的內表面沿著錐形表面124徑向向內至肩部區域123的內表面。屏蔽環126可以鄰近屏蔽管120而設置在處理腔室100中,並且位於屏蔽管120和配接器板107的中間。屏蔽環126可以至少部分地設置在由屏蔽管120的肩部區域123的相對側和配接器板107的內側壁形成的凹部128中。
在一態樣中,屏蔽環126包括軸向突出的環形側壁127,該環形側壁的內徑大於屏蔽管120的肩部區域123的外徑。徑向凸緣130從環形側壁127延伸。徑向凸緣130可以相對於屏蔽環126的環形側壁127的內徑表面以大於約九十度(90°)的角度形成。徑向凸緣130包括形成在其下表面上的突起132。突起132可以是圓形脊,該圓形脊從凸緣130的表面以基本上平行於屏蔽環126的環形側壁127的內徑表面的定向來延伸。突起132適於與形成在設置在基座108上的邊緣環136中的凹入凸緣134相配合。凹入凸緣134可以是形成在邊緣環136中的圓形凹槽。突起132和凹入凸緣134的接合使屏蔽環126相對於基座108的縱向軸線居中。透過在基座108和機器人刀片(未示出)之間的協調定位校準,基板101(被示出為被支撐在升降銷140上)相對於基座108的縱向軸線居中。以這種方式,基板101可以在處理期間在處理腔室100內居中,並且屏蔽環126可以在基板101周圍徑向居中。
在操作中,其上具有基板101的機器人刀片(未示出)延伸穿過基板傳輸端口109。基座108可以被降低以允許基板400被傳輸到從基座108延伸的升降銷140。基座108和/或升降銷140的升降可以由耦接到基座108的驅動器142加以控制。基板101可以被降低到基座108的基板接收表面144上。在基板101位於基座108的基板接收表面144上的情況下,可以在基板101上執行濺射沉積。邊緣環136可以在處理期間與基板101電絕緣。因此,基板接收表面144的高度可以大於邊緣環136的與基板101相鄰的部分的高度,從而防止基板101接觸邊緣環136。在濺射沉積期間,可以透過利用設置在基座108中的熱控制通道246來控制基板101的溫度。
在濺射沉積之後,可以利用升降銷140將基板101升高到與基座108間隔開的位置。升高的位置可以鄰近屏蔽環126和鄰近於配接器板107的反射器環148之一或兩者。配接器板107包括與其耦接的一個或多個燈150,燈150在反射器環148的下表面和配接器板107的凹面152的中間。燈150提供可見或近可見波長(例如紅外(IR)和/或紫外(UV)光譜)的光和/或輻射能。來自燈150的能量沿徑向向內朝向基板101的背面(即,下表面)聚焦,以加熱基板101及其上沉積的材料。圍繞基板101的腔室部件上的反射表面用於將能量聚焦到基板101的背面,並遠離在其中能量將丟失和/或不利用的其他腔室部件。配接器板107可以耦接至冷卻劑源154,以在加熱期間控制配接器板107的溫度。
在將基板101控制到期望溫度之後,將基板101降低到基座108的基板接收表面144上的位置。可以利用基座108中的熱控制通道146透過傳導來快速冷卻基板101。基板101的溫度可以在幾秒鐘到約一分鐘的時間內從第一溫度下降到第二溫度。可以透過基板傳輸端口109將基板101從處理腔室100中移除以進行進一步處理。可以根據需要將基板101保持在期望的溫度範圍內,例如小於250(攝氏)度。
控制器198耦接至處理腔室100。控制器198包括中央處理單元(CPU)160、記憶體158和支援電路162。控制器198用於控制處理順序,調節從氣體源110進入處理腔室100的氣體流量以及控制濺射源114的離子轟擊。CPU 160可以是可以在工業環境中使用的任何形式的通用電腦處理器。軟體例程可以儲存在記憶體158中,例如隨機存取記憶體、唯讀記憶體、軟碟或硬碟驅動器或其他形式的數位儲存。支援電路162常規地耦接到CPU 160,並且可以包括高速緩存、時脈電路、輸入/輸出子系統、電源等。當由CPU 160執行時,軟體例程將CPU轉換成控制處理腔室100的專用電腦(控制器)198,從而根據本公開發明執行處理。軟體例程也可以由遠離處理腔室100定位的第二控制器(未示出)儲存和/或執行。
在處理期間,從濺射源114濺射材料,並沉積在基板101的表面上。濺射源114和基座108透過電源117或180相對於彼此而偏置,以維持由氣體源110提供的處理氣體形成的電漿。來自電漿的離子朝著濺射源114加速並撞擊濺射源114,從而導致目標材料從濺射源114移出。排出的靶材料和處理氣體在基板101上形成具有所需組成的金屬容納層。
圖2是示例性集群處理系統200的示意性俯視圖,該集群處理系統200包括並整合在其中的一個或多個處理腔室211、100、232、228、220。在一個實施例中,集群處理系統200可以是可從位於加利福尼亞州聖塔克拉拉的應用材料公司購買的Centura® 或Endura® 集群處理系統。可以想到,其他處理系統(包括來自其他製造商的處理系統)可以適於從本公開發明中受益。
集群處理系統200包括真空密封處理平台204、工廠界面202和系統控制器244。平台204包括多個處理腔室211、100、232、228、220和至少一個裝載閘腔室222,該裝載閘腔室222耦接到真空基板傳輸腔室236。在圖2中示出了兩個裝載閘腔室222。工廠界面202透過裝載閘腔室222耦接到傳輸腔室236。
在一個實施例中,工廠界面202包括至少一個對接站208和至少一個工廠界面機器人214,以利於基板的傳輸。對接站208被配置為接受一個或多個前開口統一吊艙(FOUP)。在圖2的實施例中示出了兩個FOUPS 206A~B。具有在工廠界面機器人214的一端上佈置的刀片216的工廠界面機器人214被配置為將基板從工廠界面202傳輸到平台204,以透過裝載閘腔室222進行處理。可選地,一個或多個計量站218可以連接到工廠界面202的終端226,以促進從FOUPS 206A~B測量基板。
每個裝載閘腔室222具有耦接到工廠界面202的第一端口和耦接到傳輸腔室236的第二端口。裝載閘腔室222耦接至壓力控制系統(未示出),該壓力控制系統抽真空並使裝載閘腔室222排氣以促進基板在傳輸腔室236的真空環境與工廠界面202的基本大氣(例如,大氣)環境之間通過。
傳輸腔室236具有佈置在其中的真空機器人230。真空機器人230具有能夠在裝載閘腔室222、計量系統210和處理腔室211、100、232、228、220之間傳輸基板224的刀片234。
在集群處理系統200的一個實施例中,集群處理系統200可以包括一個或多個處理腔室211、100、232、228、220,其可以是處理腔室(例如,物理氣相處理腔室、化學氣相沉積或其他處理腔室)、退火腔室(例如高壓退火腔室、RTP腔室、雷射退火腔室)、可加熱或冷卻基板的處理腔室、蝕刻腔室、可旋轉基板的定向腔室、清潔腔室、固化腔室、微影曝光腔室或其他類似類型的半導體處理腔室。在集群處理系統200的一些實施例中,處理腔室211、100、232、228、220、傳輸腔室236、工廠界面202和/或至少一個裝載閘腔室222中的一個或多個。在一實例中,集群處理系統200中的處理腔室211、100、232、228、220包括至少一個物理氣相處理腔室和一個基板定向腔室。
系統控制器244耦接到集群處理系統200。系統控制器244可以包括計算元件201或者可以包括在計算元件201內,其透過對集群處理系統200的處理腔室211、100、232、228、220的直接控制來控制集群處理系統200的操作。替代地,系統控制器244可以控制與處理腔室211、100、232、228、220和集群處理系統200相關聯的電腦(或控制器)。在操作中,系統控制器244還使得能夠從各個腔室進行數據收集和反饋,以優化集群處理系統200的效能。
與上述計算元件201非常相似,系統控制器244包括中央處理單元(CPU)238、記憶體240和支援電路242。CPU 238可以是可在工業環境中使用的任何形式的通用電腦處理器之一。支援電路242常規上耦接至CPU 238,並且可以包括高速緩存、時脈電路、輸入/輸出子系統、電源等。軟體例程將CPU 238轉換為專用電腦(控制器)244。軟體例程也可以由遠離集群處理系統200的第二控制器(未示出)儲存和/或執行。
圖3是用於在基板表面上形成金屬容納層的處理300的流程圖。圖4A~4B描繪了利用處理300在基板101上形成的金屬容納層402的示例性施加順序的示意性剖面視圖。注意,根據需要,金屬容納層可以以任何合適的結構使用,例如接觸結構、後端結構、前端結構等。
如圖1所示,處理300在操作302處開始,透過將形成在其上的基板101傳輸到諸如處理腔室100之類的處理腔室中。如本文所用,「基板」或「基板表面」是指在其上執行膜處理的基板上形成的任何基板或材料表面。例如,可以在其上執行處理的基板表面包括(取決於應用)諸如矽、氧化矽、應變矽、絕緣體上矽(SOI)、碳摻雜的氧化矽、氮化矽、經摻雜的矽、鍺、砷化鎵、玻璃、藍寶石、石英和任何其他材料(例如金屬、金屬氮化物、金屬合金和其他導電材料)的材料,其取決於應用。基板表面上的阻擋層、金屬或金屬氮化物可包括鈦、氮化鈦、氮化矽鈦、鎢、氮化鎢、氮化矽鎢、鉭、氮化鉭或氮化矽鉭。基板可以具有各種尺寸,例如直徑為200mm、300mm或450mm的晶片,以及矩形或正方形窗格。基板包括半導體基板、顯示基板(例如,LCD)、太陽能面板基板和其他類型的基板。除非另有說明,否則本文所述的實施方案和實施例在直徑為200mm、直徑為300mm或450mm的基板上進行。本文描述的實施例的處理可用於在許多基板和表面上形成或沉積氮化鈦材料。本公開發明的實施例可在其上有用的基板包括但不限於半導體晶片,諸如晶體矽(例如,Si >100>或Si >111>)、氧化矽、玻璃、石英、應變矽、矽鍺、摻雜或未摻雜的多晶矽、摻雜或未摻雜的矽晶片以及有圖案或無圖案的晶片。可以將基板暴露於預加工處理,以拋光、蝕刻、還原、氧化、羥基化、退火和/或烘烤基板表面。
在操作304中,將氣體混合物供應到處理腔室100,以在基板101上形成金屬容納層402,如圖4B所示。金屬容納層402的合適實例包括AlON、AlN或AlO、ScAlN、鋯鈦酸鉛鈦酸鹽、鈮酸鋰和鈮酸鈉鉀。在一實施例中,氣體混合物可包括反應性氣體、非反應性氣體、惰性氣體等。反應性和非反應性氣體的實例包括但不限於O2 、N2 、N2 O、NO2 、NH3 和H2 O等。惰性氣體的例子包括但不限於Ar、Ne、He、Xe和Kr等。在本文描述的一個特定實施例中,供應到處理腔室的氣體混合物包括至少一種含氮氣體、含氧氣體和可選地惰性氣體。
在一實施例中,供應至處理腔室100以沉積金屬容納層402的氣體混合物至少包括含氧氣體,例如O2 、H2 O、NO2 或N2 O、和/或含氮氣體,例如N2 、NO2 、N2 O、NH3 等。在一示例中,供應到處理腔室100以沉積金屬容納層402的氣體混合物包括O2 氣體和/或N2 氣體。在處理期間,將金屬合金靶材用作濺射源114。例如,由包含鋁(Al)的合金製成的金屬合金靶材可以用作用於濺射處理的濺射源114的原材料。要注意的是,本文所述的含鋁(Al)靶材僅用於舉例說明,不應解釋為限制本發明的範圍。此外,可以用作濺射源114的金屬合金靶材可以由以下材料製成:Al、Cu、Ti、Ta、W、Co、Cr、Ni、Sc、Nb、Zr、它們的合金,其組合等。
在一個實施例中,供應到處理腔室100中的氣體混合物包括N2 氣體和/或O2 氣體。可以以約1sccm至約1000sccm之間的流速供應N2 和O2 氣體。在其中利用諸如He或Ar的惰性氣體的實施例中,可以以約1sccm至約1000sccm之間的流速將惰性氣體供應到氣體混合物中。
在一個實施例中,當這裡使用的濺射源114是鋁靶材時,可以以預定比例調節在氣體混合物中供應的N2 氣體和/或O2 氣體以形成金屬容納層402,例如AlON層、AlN或AlO層。在氣體混合物中所供應的N2 氣體(或N2 氣體或兩者)的預定比例下,可以在所得的AlN或AlO層中形成預定的化學計量比的氮或氧。
在操作306中,在將氣體混合物供應到處理腔室100中進行處理之後,將電壓功率供應到濺射源114(例如,靶材)以濺射形成金屬容納層402的第一部分的材料。例如,供應到Al靶材的電壓功率以鋁離子的形式從濺射源114濺射金屬Al源材料,例如形成金屬層402的第一部分的Al3+ 。施加在濺射源114和基座108之間的偏置功率維持了由處理腔室100中的氣體混合物形成的電漿。離子主要來自電漿轟擊中的氣體混合物,並從濺射源114濺射掉材料。可以在濺射沉積處理中改變氣體混合物和/或其他處理參數,從而產生具有針對不同膜品質要求的期望膜特性的梯度。
在處理期間,可以調節幾個處理參數。在一實施例中,DC或RF源功率可被提供在約100瓦特和約20000瓦特之間。可以在約50瓦至約5000瓦之間將RF偏置功率施加到基板支撐件。
在操作308上並且已經沉積了金屬容納層402的第一部分之後,可以旋轉基板101以幫助在金屬容納層402的第一部分上形成金屬容納層402的第二部分。在一實例中,可在基板暴露於電漿中或在電漿已經熄滅的期間在處理腔室中在基座108上原位旋轉基板101。在操作306中由沉積氣體混合物在基板上形成電漿的同時,在基板101上沉積金屬容納層402的處理期間,支撐基座108可以連續或週期性旋轉。在一實施例中,基座108可繞軸線147在約1°至約360°之間旋轉,例如在約30°至約270°之間、例如在約90°至約180°之間。如圖4B所示,可以將支撐基座108旋轉約0rpm至約100rpm,直到在基板101上形成期望厚度的金屬容納層402。
在一個示例中,對於每次旋轉,基板101可以在基座108上逆時針或順時針旋轉約90°或180°。在每次旋轉之間,可以分別連續地供應或間歇地停止在操作304和操作306的氣體混合物和動力,直到完成基板旋轉並且基板定向處於期望的定向,從而可以恢復沉積處理。在沉積處理期間(執行操作304、306的同時),可以根據需要旋轉基板101一次或多次,直到在基板101上形成所需厚度的金屬容納層402。在一示例中,當執行總預定處理時間的約50%時,基板101可旋轉約180°。旋轉頻率可以作為配方的一部分保存在處理腔室100的控制器198中。在一特定實例中,當達到金屬容納層402的總厚度的約25%的厚度時,基板101旋轉約90度。可選地,基座108可以在沉積處理中根據需要連續旋轉,以在旋轉基板101的同時在基板101上沉積金屬容納層402。
在另一個示例中,基板101可以在處理腔室中異位旋轉,在該處理腔室中沉積了金屬容納層402的沉積。例如,可以在諸如處理腔室211或處理腔室232、228、220之類的定向腔室中從處理腔室100異位(例如,在與處理腔室100不同的腔室中)執行基板101的旋轉,其也包含於集群處理系統200中。可替代地,可以根據需要透過設置在傳輸腔室236中的機器人230來旋轉基板101。在沉積處理期間,基板101可以被傳輸到定向腔室以改變基板的旋轉定向。在將基板101放置在用於基板旋轉的定向腔室上的同時,可以根據需要在基板表面上執行其他加工處理,以幫助改變在基板101上形成的金屬容納層402的膜特性。例如,在基板旋轉之前、期間或之後,可以在將基板101放置在定向腔室中的同時執行附加的加熱處理、冷卻處理、表面修改處理(例如,表面加工處理、電漿修改處理、電漿浸沒處理、摻雜劑摻入處理等)。因此,當將基板101放置在定向腔室中時,可以在基板101上執行表面加工處理。透過這樣做,可以在基板旋轉之前、期間或之後處理在基板101上形成的金屬容納層402。在基板旋轉和/或定向改變之後,然後可以將基板101傳輸回到處理腔室100以恢復沉積處理,直到達到所需的金屬容納層402的厚度。
據相信在基板旋轉之前、期間或之後,在定向腔室上執行的附加處理使得在從處理腔室100去除基板101之後的膜特性改變(例如,晶粒和/或黏結結構的均質化)成為可能。因此,可以在定位在定向腔室中時進一步改變、調節或增強金屬容納層402的膜特性,從而提高處理效率和製造週期。
在一個示例中,當放置在用於基板旋轉的定向腔室中時,可以利用諸如加熱器、電漿產生器、冷卻水系統或其他合適的系統的溫度控制機制來輔助在基板上執行表面處理。
透過在定向腔室中而不是在處理腔室100中的基座108上執行基板旋轉,用於執行沉積處理的處理腔室100的選擇和/或配置可以相對簡單,從而復雜的選擇和/或可以避免將可旋轉基板基座安裝在處理腔室中。此外,當從處理腔室100中移除基板101時,可以在定向腔室或其他腔室中執行另外的處理,從而可以透過不同的處理進一步攪動、激發或啟動金屬容納層402,以達到(如所需的)某些膜特性的要求。
如上該,在基板旋轉之後,基板101然後被傳輸回到處理腔室100以恢復沉積處理,直到在基板101上形成期望厚度的金屬容納層402為止。基於期望的所得的膜特性和厚度要求,可以在需要的情況下基板101可在處理腔室100和定向腔室之間的多次傳輸。
在操作310中,在一個或多個基板旋轉處理之後,在基板101上形成金屬容納層402而具有所需的膜厚和均勻性。在一實例中,金屬容納層402的厚度介於約200nm與約2000nm之間。可以將膜均勻性控制為小於0.8%,例如在約0.2%至約0.7%之間。此外,據信,與不旋轉基板所形成的金屬容納層相比,金屬容納層402的膜均勻性降低(即改善了)了約0.3%和約0.4%。另外,隨著基板均勻性的改善,整個基板上的應力分佈也有利地更均勻且更對稱地分佈。在一實施例中,橫跨金屬容納層402的應力偏差被控制為小於200MPa。與金屬容納層在沉積期間不旋轉的情況相比,金屬容納層402被認為具有約20%至約30%的應力降低。
因此,提供了在基板上形成金屬容納層的方法。沉積處理可以包括,在沉積處理期間在改變基板定向的同時沉積金屬容納層。可以在執行沉積處理的處理腔室中或與處理腔室分開的定向腔室中旋轉基板。在沉積期間透過利用基板旋轉,在基板上形成的金屬容納層可以具有相對更均勻的膜均勻性以及橫跨基板的應力分佈。
儘管前述內容針對本公開發明的實施例,但是在不脫離本公開發明的基本範圍的情況下,可以設計本公開發明的其他和進一步的實施例,並且本公開發明的範圍由所附請求項決定。
100:腔室 102:上側壁 103:下側壁 104:蓋部 106:內部容積 105:主體 107:配接器板 108:基座 145:箭頭 147:軸線 143:軸 109:基板傳輸端口 110:氣源 112:泵送裝置 114:濺射源 117:電源 116:源組件 119:磁體 180:RF電源 118:準直儀 120:屏蔽管 121:管狀主體 122:凹部 123:肩部區域 124:錐形表面 126:屏蔽環 128:凹部 127:環形側壁 130:徑向凸緣 132:突起 134:凹入凸緣 136:邊緣環 101:基板 140:升降銷 400:基板 142:驅動器 144:基板接收表面 246:熱控制通道 101:基板 148:反射器環 150:燈 152:凹面 154:冷卻劑源 146:熱控制通道 198:控制器 160:中央處理單元(CPU) 158:記憶體 162:支援電路 110:氣體源 200:集群處理系統 211:腔室 232:腔室 228:腔室 220:腔室 204:平台 202:工廠界面 244:系統控制器 222:裝載閘腔室 236:傳輸腔室 208:對接站 214:工廠界面機器人 216:刀片 218:計量站 226:終端 230:真空機器人 210:計量系統 224:基板 234:刀片 201:計算元件 238:中央處理單元(CPU) 240:記憶體 242:支援電路 206A:FOUP 300:處理 302:操作 304:操作 306:操作 308:操作 310:操作 402:金屬容納層 400:基板
為了獲得可以更詳細理解本公開發明的上述特徵的方式,可以透過參考附圖所示出的實施例來對本公開發明進行更詳細的描述,如上面簡要概述的。
圖1描繪了根據本公開發明的一個實施例的處理腔室的一個實施例的示意性剖面視圖;
圖2描繪了根據本公開發明的一個實施例的至少包括圖1的處理腔室的集群工具;
圖3描繪了根據本公開發明的一個實施例的用於沉積金屬容納層的處理流程圖;和
圖4A~4B描繪了根據本公開發明的一個實施例的在不同的製造階段在基板上形成的金屬容納材料的示例性剖面視圖。
為了便於理解,在可能的情況下使用了相同的元件符號來表示圖中共有的相同元件。可以預期的是,一個實施例的元件和特徵可以有益地併入其他實施例中,而無需進一步敘述。
然而,應注意的是,附圖僅示出了本公開發明的示例性實施例,並且因此不應視為對本公開發明範圍的限制,因為本公開發明可允許其他等效實施例。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
300:處理
302:操作
304:操作
306:操作
308:操作
310:操作

Claims (20)

  1. 一種在一基板上濺射沉積一金屬容納層的方法,包括以下步驟: 將一氣體混合物供應到一處理腔室中; 在一基板上形成一金屬容納層的一第一部分; 從該處理腔室傳輸該基板; 在該處理腔室外部旋轉該基板; 將該基板傳輸回該處理腔室;和 在該金屬容納層的該第一部分上形成該金屬容納層的一第二部分。
  2. 根據請求項1所述的方法,還包括以下步驟: 在該基板上進行一表面加工處理。
  3. 根據請求項2所述的方法,其中,該基板在約30°至約270°之間旋轉。
  4. 根據請求項2所述的方法,其中,將該基板旋轉約90°或約180°。
  5. 根據請求項2所述的方法,還包括以下步驟: 在位於該處理腔室外部的一支撐基座上旋轉該基板。
  6. 根據請求項1所述的方法,還包括以下步驟: 將該基板傳輸到一定向腔室;和 在該定向腔室中旋轉該基板。
  7. 根據請求項6所述的方法,其中,該定向腔室和該處理腔室被結合在一集群處理系統中。
  8. 根據請求項6所述的方法,還包括以下步驟: 在該定向腔室內對該基板進行一表面加工處理。
  9. 根據請求項8所述的方法,其中,該表面加工處理改變該金屬容納層的一膜特性。
  10. 根據請求項2所述的方法,其中,透過一機器人使該基板旋轉,以從該處理腔室取回該基板。
  11. 根據請求項6所述的方法,還包括以下步驟: 將該基板傳輸回到該處理腔室中,以形成該金屬容納層的該第二部分;和 將該基板傳輸到該定向腔室,以進行額外的基板旋轉。
  12. 根據請求項1所述的方法,還包括以下步驟: 由Al、Ti、Ta、W、Cr、Ni、Cu、Co、Nb、Zr、Sc、其合金或它們的組合中的至少一者製造一靶材,該靶材設置在該處理腔室內。
  13. 根據請求項1所述的方法,還包括以下步驟: 由Al來製造設置在該處理腔室內的一靶材。
  14. 根據請求項1所述的方法,其中該金屬容納層是AlO、AlN、ScAlN、AlON、鋯鈦酸鉛鈦酸鹽、鈮酸鋰或鈮酸鈉鉀。
  15. 根據請求項1所述的方法,其中,該金屬容納層的一應力偏差小於200MPa。
  16. 一種裝置; 一集群系統,包括: 一物理氣相處理腔室; 一傳輸腔室,附接到該物理氣相處理腔室; 一機器人,佈置在該傳輸腔室中;和 一定向腔室,其中,該傳輸腔室中的該機器人配置為在該物理氣相處理腔室和該定向腔室之間傳輸一基板,以使該基板旋轉。
  17. 根據請求項16所述的裝置,其中,該定向腔室被配置為使放置在其中的該基板旋轉約30°至約270°之間。
  18. 根據請求項16所述的裝置,其中,該定向腔室還包括一溫度控制機構。
  19. 一種儲存程式的電腦可讀儲存媒體,該程式在由一處理器執行時執行用於操作一處理腔室的一操作,該操作包括: 在一處理腔室中執行一沉積處理以在一基板上形成一金屬容納層的一第一部分; 從該處理腔室移除該基板; 旋轉該基板;和 將該基板傳輸回該處理腔室中,以沉積該金屬容納層的一第二部分。
  20. 根據請求項19所述的電腦可讀儲存媒體,還包括: 在旋轉該基板的同時執行一表面加工處理。
TW109112639A 2019-04-19 2020-04-15 形成金屬容納材料的方法 TW202100781A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/CN2019/083508 2019-04-19
PCT/CN2019/083508 WO2020211084A1 (en) 2019-04-19 2019-04-19 Methods of forming a metal containing material

Publications (1)

Publication Number Publication Date
TW202100781A true TW202100781A (zh) 2021-01-01

Family

ID=72830832

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109112639A TW202100781A (zh) 2019-04-19 2020-04-15 形成金屬容納材料的方法

Country Status (4)

Country Link
US (1) US11170998B2 (zh)
CN (1) CN113767187A (zh)
TW (1) TW202100781A (zh)
WO (1) WO2020211084A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220122815A1 (en) * 2020-10-15 2022-04-21 Oem Group, Llc Systems and methods for unprecedented crystalline quality in physical vapor deposition-based ultra-thin aluminum nitride films

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000269568A (ja) * 1999-03-17 2000-09-29 Fujitsu Ltd 磁気抵抗効果素子の製造方法
US6605195B2 (en) * 2000-04-14 2003-08-12 Seagate Technology Llc Multi-layer deposition process using four ring sputter sources
JP5254351B2 (ja) 2007-11-08 2013-08-07 ラム リサーチ コーポレーション 酸化物スペーサを使用したピッチ低減
KR101533138B1 (ko) * 2008-09-08 2015-07-01 시바우라 메카트로닉스 가부시끼가이샤 기판 처리 장치 및 기판 처리 방법
KR20120004502A (ko) * 2009-04-03 2012-01-12 어플라이드 머티어리얼스, 인코포레이티드 고압 rf-dc 스퍼터링과 이 프로세스의 단차 도포성 및 막 균일성을 개선하기 위한 방법
US8361338B2 (en) 2010-02-11 2013-01-29 Taiwan Semiconductor Manufacturing Company, Ltd. Hard mask removal method
KR101522992B1 (ko) * 2010-12-28 2015-05-26 캐논 아네르바 가부시키가이샤 제조장치
KR20120121795A (ko) 2011-04-27 2012-11-06 에스케이하이닉스 주식회사 에어 갭을 포함하는 스페이서를 구비한 반도체 소자의 제조방법
US8609548B2 (en) 2011-06-06 2013-12-17 Lam Research Corporation Method for providing high etch rate
KR20130045716A (ko) 2011-10-26 2013-05-06 삼성전자주식회사 반도체 소자 및 그 제조 방법
JP6311236B2 (ja) * 2013-08-20 2018-04-18 東京エレクトロン株式会社 基板洗浄装置
US9831074B2 (en) * 2013-10-24 2017-11-28 Applied Materials, Inc. Bipolar collimator utilized in a physical vapor deposition chamber
CN103820763B (zh) * 2014-02-21 2015-09-02 厦门大学 一种在金刚石/铜复合基体表面制备Mo/AlN/BN涂层的方法
US9299605B2 (en) * 2014-03-07 2016-03-29 Applied Materials, Inc. Methods for forming passivation protection for an interconnection structure
CN106133873B (zh) * 2014-03-12 2019-07-05 应用材料公司 在半导体腔室中的晶片旋转
US9746678B2 (en) * 2014-04-11 2017-08-29 Applied Materials Light wave separation lattices and methods of forming light wave separation lattices
TWI677046B (zh) * 2015-04-23 2019-11-11 美商應用材料股份有限公司 半導體處理系統中的外部基板材旋轉
WO2017070634A1 (en) * 2015-10-23 2017-04-27 Applied Materials, Inc. Methods for spatial metal atomic layer deposition
US9620356B1 (en) 2015-10-29 2017-04-11 Applied Materials, Inc. Process of selective epitaxial growth for void free gap fill
CN206616268U (zh) * 2017-04-14 2017-11-07 重庆科技学院 等离子体增强磁控溅射系统

Also Published As

Publication number Publication date
CN113767187A (zh) 2021-12-07
US20200335332A1 (en) 2020-10-22
WO2020211084A1 (en) 2020-10-22
US11170998B2 (en) 2021-11-09

Similar Documents

Publication Publication Date Title
CN108140560B (zh) 用于钨膜的低电阻率物理气相沉积的系统和方法
JP2018537849A5 (zh)
US9299605B2 (en) Methods for forming passivation protection for an interconnection structure
TWI801374B (zh) 阻障膜沉積及處理
US20190385908A1 (en) Treatment And Doping Of Barrier Layers
US9984976B2 (en) Interconnect structures and methods of formation
TW202100781A (zh) 形成金屬容納材料的方法
KR20220126757A (ko) 서브트랙티브 자기-정렬을 위한 방법들 및 디바이스들
US20220328348A1 (en) Impurity Removal in Doped ALD Tantalum Nitride
US10923652B2 (en) Top buffer layer for magnetic tunnel junction application
US9218961B2 (en) Methods of forming a metal containing layer on a substrate with high uniformity and good profile control
US20220364230A1 (en) Pulsing plasma treatment for film densification
US11527437B2 (en) Methods and apparatus for intermixing layer for enhanced metal reflow
US20150114827A1 (en) Methods of forming a metal dielectric etching stop layer on a substrate with high etching selectivity
TW202027225A (zh) 清潔膜堆疊中之氧化物層以消除下游處理期間之電弧放電之方法