TW202029433A - 用於三維反及(3d nand)應用的膜堆疊覆蓋改良 - Google Patents

用於三維反及(3d nand)應用的膜堆疊覆蓋改良 Download PDF

Info

Publication number
TW202029433A
TW202029433A TW108141108A TW108141108A TW202029433A TW 202029433 A TW202029433 A TW 202029433A TW 108141108 A TW108141108 A TW 108141108A TW 108141108 A TW108141108 A TW 108141108A TW 202029433 A TW202029433 A TW 202029433A
Authority
TW
Taiwan
Prior art keywords
substrate
density
film layer
substrate support
impedance
Prior art date
Application number
TW108141108A
Other languages
English (en)
Other versions
TWI851621B (zh
Inventor
新海 韓
迪尼斯 帕奇
戴米恩拉伊 班傑民拉伊
克里斯托弗 恩斯洛
王文佼
尾方正樹
塞蘇米塔 艾戴帕利
尼契爾蘇丁達勞 喬拉普
格雷格里尤金 奇琴科諾夫
夏蘭德 史維史達瓦
白宗薰
扎卡里亞 伊布拉希米
朱昂卡洛斯 羅卡阿爾瓦雷斯
則敬 龔
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202029433A publication Critical patent/TW202029433A/zh
Application granted granted Critical
Publication of TWI851621B publication Critical patent/TWI851621B/zh

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45563Gas nozzles
    • C23C16/45565Shower nozzles
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/24Vacuum evaporation
    • C23C14/32Vacuum evaporation by explosion; by evaporation and subsequent ionisation of the vapours, e.g. ion-plating
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/24Deposition of silicon only
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/401Oxides containing silicon
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/458Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for supporting substrates in the reaction chamber
    • C23C16/4582Rigid and flat substrates, e.g. plates or discs
    • C23C16/4583Rigid and flat substrates, e.g. plates or discs the substrate being supported substantially horizontally
    • C23C16/4584Rigid and flat substrates, e.g. plates or discs the substrate being supported substantially horizontally the substrate being rotated
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/505Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
    • C23C16/509Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges using internal electrodes
    • C23C16/5096Flat-bed apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32174Circuits specially adapted for controlling the RF discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • H01J37/32449Gas control, e.g. control of the gas flow
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32532Electrodes
    • H01J37/32568Relative arrangement or disposition of electrodes; moving means
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/332Coating
    • H01J2237/3321CVD [Chemical Vapor Deposition]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Physics & Mathematics (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Analytical Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Vapour Deposition (AREA)
  • Formation Of Insulating Films (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

本揭示案的實施例描述一種用於沉積膜層的設備和方法,該設備和方法可在一系列沉積和微影曝光製程之後對覆蓋誤差具有最小的影響(contribution)。在一個實例中,一種方法包括:使基板定位在處理腔室中的基板支撐件上,及使包括含矽氣體和反應氣體的沉積氣體混合物透過噴淋頭流到處理腔室,根據基板的應力分佈,該噴淋頭具有面向基板支撐件的凸表面或面向基板支撐件的凹表面。藉由將RF功率施加到該噴淋頭的多個耦接點而在處理腔室中存在沉積氣體混合物的情況下形成電漿,該噴淋頭的該等多個耦接點繞該噴淋頭的中心點對稱地佈置。然後在基板上施行沉積製程。

Description

用於三維反及(3D NAND)應用的膜堆疊覆蓋改良
本揭示案的實施例一般係關於一種處理腔室和一種用於減少由在基板的處理期間的膜應力不均勻性引起的膜堆疊覆蓋問題的方法。
生產垂直積體元件的一個長期公認的挑戰是減少在製造過程期間引入的基板和層堆疊的變形。由於在電漿蝕刻或電漿沉積製程期間熱膨脹、電漿非均勻性分佈與/或電漿密度的差異而在一層與下一層之間可能產生各種膜應力,此導致基板表面的局部畸變和不良的覆蓋誤差(overlay error)。當發生覆蓋誤差時,在基板上形成的元件晶粒的大小(size)、尺寸(dimension)或結構可能會不規則地畸變(deform)或變形(distort),從而增加堆疊在其上的膜層之間未對準(misalignment)的可能性,此可能會不利地增加後續製造過程中未對準的可能性。
在一個實施例中,提供了一種用於在基板上形成膜層的方法。該方法包括以下步驟:使基板定位在處理腔室中的基板支撐件上,使包括含矽氣體和反應氣體的沉積氣體混合物透過噴淋頭流到該處理腔室,根據基板的應力分佈,該噴淋頭具有面向該基板支撐件的凸表面或面向該基板支撐件的凹表面,藉由將RF功率施加到該噴淋頭的多個耦接點而在處理腔室中存在沉積氣體混合物的情況下形成電漿,該噴淋頭的該等多個耦接點繞該噴淋頭的中心點對稱地佈置,及在旋轉基板時施行沉積製程以在基板上沉積膜層。
在另一實施例中,該方法包括以下步驟:使基板定位在處理腔室中的基板支撐件上,根據基板的應力分佈,該基板支撐件具有凹基板支撐表面或凸基板支撐表面,使包括含矽氣體與反應氣體的沉積氣體混合物透過噴淋頭流到處理腔室,藉由將RF功率施加到該噴淋頭的多個耦接點而在處理腔室中存在沉積氣體混合物的情況下形成電漿,該噴淋頭的該等多個耦接點繞該噴淋頭的中心點對稱地佈置,及在旋轉基板時施行沉積製程以在基板上沉積膜層。
在另一實施例中,該方法包括以下步驟:使基板定位在處理腔室中的基板支撐件上,根據基板的應力分佈,該基板支撐件具有凹基板支撐表面或凸基板支撐表面,使包括含矽氣體和反應氣體的沉積氣體混合物透過噴淋頭流到處理腔室,根據該基板的應力分佈,該噴淋頭具有面向該基板支撐件的凸表面或面向該基板支撐件的凹表面,藉由將RF功率施加到該噴淋頭的多個耦接點而在處理腔室中存在沉積氣體混合物的情況下形成電漿,該噴淋頭的該等多個耦接點繞該噴淋頭的中心點對稱地佈置,及在旋轉基板時施行沉積製程以將膜層沉積在基板上,以及藉由調整基板支撐件的高度來調節基板上方的邊到邊或前到後的電漿密度。
本揭示案的實施例描述一種用於沉積膜層的設備和方法,該設備和方法可在一系列沉積和微影曝光製程之後對覆蓋誤差具有最小的影響(contribution)。在一個實施例中,沉積方法可橫跨膜層表面形成具有最小應力變化或平面內變形(IPD)的膜層,從而在形成於基板上的每個膜層中提供一致的膜應力。因此,當整合來自一系列沉積和微影曝光製程的所有膜層以形成半導體元件時,可以最小化或消除覆蓋誤差。
第1圖是根據一或多個實施例的處理腔室100的示意性截面圖。處理腔室100可以是電漿增強化學氣相沉積(PECVD)腔室,其用於沉積介電膜堆疊,如具有交替的氧化物和氮化物層的堆疊或具有交替的氧化物和多晶矽層的堆疊。如第1圖所示,處理腔室100包括腔室壁102、設置在腔室壁102內的基板支撐件104和設置在腔室壁102內的噴淋頭(如氣體分配板)106。基板支撐件104設置在噴淋頭106下方,且經配置用於支撐基板108。基板108可以是假晶圓(dummy wafer)或產品晶圓(production wafer)。狹縫閥開口152可在腔室壁中形成,狹縫閥開口152用於裝載和卸載一或多個基板(如基板108)。真空泵111耦接至處理腔室100的底部以抽空處理腔室100。可以選擇性地打開和關閉閥113以控制真空泵111內的真空度。
在操作期間,基板支撐件104可旋轉,以使設置在其上的基板108旋轉。基板支撐件104的旋轉可以是在一個方向(順時針或逆時針)上的連續旋轉,或在相反方向上振盪,如在旋轉180度之後改變旋轉方向。基板支撐件104的旋轉可以改善沉積膜堆疊的厚度均勻性。在一些實施例中,可將基板支撐件104加熱至高溫,如高達700攝氏度,以用於高溫製程。
RF電源107耦接到設置在噴淋頭106上方的擋板140。擋板140和噴淋頭106一起界定用於處理腔室100的氣體混合體積142(在擋板140和噴淋頭106之間)和反應體積144(在擋板140和基板支撐件104之間)。穿過擋板140形成複數個孔146。
噴淋頭106包括面向基板支撐件104的第一表面114和與第一表面114相對的第二表面116。複數個氣體通道115形成在噴淋頭106中,複數個氣體通道115從第一表面114延伸到第二表面116。調整噴淋頭106的大小以覆蓋基板支撐件104。噴淋頭106通常由不銹鋼、鋁(Al)、經陽極處理的鋁、鎳(Ni)或其他RF導電材料製成。噴淋頭106可以被鑄造、銅焊、鍛造、熱等靜壓(hot iso-statically pressed)或燒結。噴淋頭106可以是圓形或多邊形的(如矩形或正方形)。
氣體源110可耦接至擋板140,用於將一或多個處理氣體輸送到處理腔室100中。遠端電漿源112亦可耦接至噴淋頭106,以將清洗劑(如解離的氟)輸送到處理腔室300中,以從處理腔室硬體(如噴淋頭106)中移除沉積副產物和膜。
可在處理腔室100中利用各種方法來最小化或消除基板上的膜堆疊的處理引起的面內變形(IPD)。IPD包括徑向變形和/或平面變形。如本文所使用的,徑向變形是指沿著基板的給定半徑的點之間的變形,其可藉由針對起源於感興趣的兩個點的變形向量計算變形的徑向分量之間的差來確定。如本文中所使用的,平面變形是指可能在基板的小區域或整個表面上發生的膨脹變形(expansion distortion)、旋轉變形和平移變形。可以使用下面論述的各種方法來減少膜堆疊(如具有交替的氧化物和氮化物層的堆疊)的徑向變形和/或平面變形。
已經觀察到異型電極(profiled electrode)可以用於減少或消除基板108上的膜堆疊的徑向變形。在一些實施例中,噴淋頭106和基板支撐件104具有曲率以調整基板108上方的電漿密度。在一些實施例中,噴淋頭106和基板支撐件104具有彼此不同的曲率。第2A圖和第2B圖是噴淋頭206的示意性截面側視圖。
當觀察到基板108的中心具有比基板108的邊緣更大的拉伸應力時,在基板製程(如具有交替的氧化物和氮化物層的膜堆疊的沉積製程)期間,可使用凸形噴淋頭和/或凹形基板支撐件,以改變噴淋頭106和基板支撐件104之間的間距D1。在各種實施例中,間距D1可在約10密耳(mil)至約30密耳之間的範圍內,如約15密耳。噴淋頭106和基板支撐件104之間的間距D1可改變基板108上方的電漿密度,從而導致基板108的中心更為壓縮(compressive)。例如,第2A圖所示的噴淋頭206可用來代替第1圖的噴淋頭106。在此實施例中,噴淋頭206具有面向基板支撐件(未圖示,如第1圖的基板支撐件104)的第一表面204以及與第一表面204相對的第二表面208。噴淋頭206進一步包括形成在噴淋頭206中的複數個氣體通道207,複數個氣體通道207從第一表面204延伸到第二表面208。與第1圖所示的平坦第一表面114不同,第一表面204可具有曲率,如凸表面,如第2A圖所示。由於凸的第一表面204,第一表面204的中心區域比第一表面204的邊緣區域更靠近基板支撐件104或基板108。噴淋頭206的凸表面可以減少中心區域處的間距D1,從而增加基板108的中心區域處的電漿密度。因此,基板108的中心可變得更為壓縮,以平衡(balance out)基板108最初承受的拉伸應力。因此,減少了基板108上的膜堆疊的IPD/覆蓋誤差。
另外或替代地,基板支撐件(如第3A圖所示的基板支撐件304)可具有曲率,如凹表面306,如第3A圖所示。基板支撐件304可用於代替第1圖的基板支撐件104。由於有凹表面306,凹表面306的中心區域比凹表面306的邊緣區域更遠離噴淋頭(未圖示,如第1圖的噴淋頭106)。因此,增加中心區域處的間距D1以減少基板108的中心區域處的電漿密度。基板108的中心可以變得更為壓縮,以平衡基板108最初承受的拉伸應力。可以預期的是,基板支撐件304的凹表面306可以與第2A圖和第2B圖的噴淋頭206、210中的任何一個一起工作,以控制電漿密度,以減少或最小化膜基板108上的堆疊的IPD/覆蓋誤差。
當觀察到基板108的中心具有比基板108的邊緣更大的壓縮應力時,在基板製程(如具有交替的氧化物和氮化物層的膜堆疊的沉積製程)期間,可使用凹形噴淋頭和/或凸形基板支撐件,以改變噴淋頭106和基板支撐件104之間的間距D1。噴淋頭106和基板支撐件104之間的間距D1可改變基板108上方的電漿密度,從而使得基板108的中心的壓縮較小(less compressive)。例如,第2B圖所示的噴淋頭210可用於代替第1圖的噴淋頭106。在此實施例中,噴淋頭210包括面向基板支撐件的第一表面212(未圖示,如第1圖的基板支撐件104)以及與第一表面212相對的第二表面214。第一表面212可具有曲率,例如凹表面,如第2B圖所示。由於凹的第一表面212,第一表面212的中心區域比第一表面212的邊緣區域離基板支撐件104或基板108更遠。噴淋頭210的凹表面可以減少中心區域處的間距D1,此可降低基板108的中心區域處的電漿密度。因此,基板108的中心可以變得壓縮性較小,以平衡基板108最初承受的較高的壓縮應力。因此,減少了基板108上的膜堆疊的IPD/覆蓋誤差。
另外或替代地,基板支撐件(如第3B圖所示的基板支撐件308)可具有曲率,如凸表面310,如第3B圖所示。基板支撐件308可用於代替第1圖的基板支撐件104。由於有凸表面310,凹表面306的中心區域比凸表面310的邊緣區域更靠近噴淋頭(未圖示,如第1圖的噴淋頭106)。因此,減少中心區域處的間距D1以減少基板108的中心區域處的電漿密度。基板108的中心可以變得壓縮性較小,以平衡基板108最初承受的較高的壓縮應力。可以預期的是,基板支撐件308的凸表面310可以與第2A圖和第2B圖的噴淋頭206、210中的任何一個一起工作,以控制電漿密度,以減少或最小化膜基板108上的堆疊的IPD/覆蓋誤差。
在一些實施例中,其可以包括本揭示案中描述的任何其他實施例或與本揭示案中描述的任何其他實施例結合,基板支撐件104可包括兩個或更多個電極,該等電極用於在基板製程(如具有交替的氧化物和氮化物層的膜堆疊的沉積製程)期間徑向地調節基板108上方的電漿密度。例如,在第1圖所示的實施例中,第一電極120可被嵌入在基板支撐件104內或耦接到基板支撐件104的表面。第一電極120可以是板、穿孔板、網孔(mesh)、線網或以任何其他分佈來佈置的導電元件。第二電極122亦可嵌入基板支撐件104內或耦接到基板支撐件104的表面。同樣地,第二電極122可以是板、穿孔板、網孔、線網或以任何其他分佈來佈置的導電元件。在一個實施例中,第一電極120和第二電極122都是網孔。第一電極120可以在第一高度處橫跨基板支撐件104擴展。第一電極120的長度可等於基板108的直徑。第二電極122可以在不同於第一高度的第二高度處設置在基板支撐件104的邊緣區域處。在可與其他實施例組合的一個實施例中,第二高度高於第一高度。在可與其他實施例結合的一個實施例中,第二高度低於第一高度。第二電極122設置在第一電極120的徑向外側,且可與第一電極120的一部分重疊或可不與第一電極120的一部分重疊。
第一電極120藉由導管126(如設置在基板支撐件104中的軸128中的纜線)耦接至電源124。第一控制器130(如阻抗匹配電路)可設置在電源124和第一電極120之間,以獨立地控制在基板支撐件104的內部區域處的第一電極120的阻抗。電源124可以是DC功率、脈衝DC功率、RF偏壓功率、脈衝RF源或偏壓功率或其組合。第二電極122藉由導管134(如設置在基板支撐件104中的軸128中的纜線)耦接到電源132。第二控制器136(如阻抗匹配電路)可設置在電源132和第二電極122之間,以獨立地控制在基板支撐件104的外部區域處的第二電極122的阻抗。外部區域圍繞內部區域且可具有徑向距離,該徑向距離覆蓋從基板的邊緣到基板支撐件104的邊緣的區域。內部區域可具有至少等於基板直徑的徑向距離。電源132可以是DC功率、脈衝DC功率、RF偏壓功率、脈衝RF源或偏壓功率或其組合。因此,第一電極120和第二電極122可以獨立地控制阻抗。
當觀察到基板108的中心具有比基板108的邊緣更大的壓縮應力時,第二控制器136可以經配置使得在基板製程(如具有交替的氧化物和氮化物層的膜堆疊的沉積製程)期間,在外部區域處的第二電極122的阻抗低於在內部區域的阻抗。或者,第一控制器130可以經配置使在內部區域處的阻抗高於在外部區域處的阻抗。在任一情況下,基板支撐件104的外部區域處的較低阻抗可以導致更多電漿耦接到外部區域,使得基板108在邊緣區域處具有較高的壓縮應力。因此,實現橫跨基板108的應力均勻性,從而減少或消除基板108上的膜堆疊的徑向變形。
當觀察到基板108的中心具有比基板108的邊緣較小的壓縮應力時,第二控制器136可以經配置使得在基板製程(如具有交替的氧化物和氮化物層的膜堆疊的沉積製程)期間,在外部區域處的第二電極122的阻抗高於在內部區域處的阻抗。或者,第一控制器130可以經配置使在內部區域處的阻抗低於在外部區域處的阻抗。在任一情況下,基板支撐件104的外部區域處的較高阻抗可以導致較少的電漿耦接到外部區域,使得基板108在邊緣區域處具有較少的壓縮應力。因此,實現橫跨基板108的應力均勻性,從而減少或消除基板108上的膜堆疊的徑向變形。
在可以包括本揭示案中描述的任何其他實施例或與本揭示案中描述的任何其他實施例結合的一些實施例中,擋板140的孔146可經配置用於在基板製程(如具有交替的氧化物和氮化物層的膜堆疊的沉積製程)期間調節沉積速率。當觀察到基板108的中心具有比基板108的邊緣更大的壓縮應力時,如第1圖所示,擋板140在中心區域處的孔146可以比在擋板140的邊緣區域處的孔更多。例如,中心區域處的孔146可具有第一密度,及邊緣區域處的孔146可具有第二密度,且第一密度與第二密度的比可以為約1.2:1至約5:1,如約1.5:1至約3:1。
可以藉由將在(面向基板支撐件104的)第一表面148處的孔146的開口所界定的總面積除以所量測區域中的擋板140的第一表面148的總面積來計算孔146的密度。在擋板140的中心區域處的孔146的密度可以在約10%至約100%的範圍內,如在約60%至約100%的範圍內。孔146的密度在中心區域中比邊緣區域高,以增加在中心區域中的氣流。從中心區域到邊緣區域的密度變化應該是平緩且平滑的,以確保均勻且平滑的沉積和膜特性分佈。在擋板140的中心處較高密度的孔146可以增加氣體混合體積142的中心區域中的氣流,從而增加反應體積144的中心區域中的氣流和電漿密度。因此,膜堆疊將在基板108的中心區域處具有較高的沉積速率。藉由在基板108的中心區域處具有較高的沉積速率,基板108的中心可變得比基板108的邊緣的壓縮性更低。因此,減少或最小化基板108上的膜堆疊的IPD(如徑向變形)和覆蓋誤差。
當觀察到基板108的中心具有比基板108的邊緣小的壓縮應力時,擋板140在中心區域處的孔146的數量可以少於擋板140的邊緣區域處的孔的數量。例如,中心區域處的孔146可具有第一密度,及邊緣區域處的孔146可具有第二密度,且第一密度與第二密度的比可以為約1:1.2至約1:5,如約1:1.5至約1:3。
在此實施例中,在擋板140的中心區域處的孔146的密度可以在約10%至約100%的範圍內,如在約10%至約40%的範圍內。孔146的密度在中心區域中比在邊緣區域低,減少了在中心區域中的氣流。從中心區域到邊緣區域的密度變化應該是平緩且平滑的,以確保均勻且平滑的沉積和膜特性分佈。在擋板140的中心處較低密度的孔146可以減少氣體混合體積142的中心區域中的氣流,從而降低反應體積144的中心區域中的氣流和電漿密度。因此,膜堆疊將在基板108的中心區域處具有較低的沉積速率。藉由在基板108的中心區域處具有較低的沉積速率,基板108的中心可變得比基板108的邊緣的壓縮性更多(more compressive)。如此一來,減少或最小化基板108上的膜堆疊的IPD(如徑向變形)/覆蓋誤差。
孔146的密度的設計概念亦可應用於氣體通道115的設計,以改善中心到邊緣的均勻性。
在各種實施例中,匹配網路154可設置在處理腔室100的頂部上方。匹配網路154可藉由傳輸線156電連接到射頻(RF)源158。射頻功率可由射頻源158產生,並由RF饋送160施加到噴淋頭106。RF饋送160可具有電耦接到匹配網路154的第一端162和電耦接到噴淋頭106的第二端164。RF饋送160可由彈性導電材料(如銅帶)製成。如將在下面更詳細地論述的,RF饋送160的第二端164可耦接到噴淋頭106上的不同位置,以減少電漿不均勻性。
第4圖是根據一個實施例的噴淋頭406的示意性頂視圖。噴淋頭406可代替第1圖的噴淋頭106使用。如第4圖所示,噴淋頭406可以是圓形的且具有背向(face away from)基板支撐件104(第1圖)的頂表面408。複數個耦接點410a、410b、410c、410d可位於噴淋頭406的頂表面408上。如第1圖所示,每個耦接點410a-410d可用於固定RF饋送160的第二端(如第二端164)。耦接點410a-410d設置在繞噴淋頭406的中心點412對稱的噴淋頭406的位置處。在基板製程(如具有交替的氧化物和氮化物層的膜堆疊之沉積製程)期間,RF電源402經由傳輸線(統稱為414)電耦接到在多個位置處的耦接點。匹配網路403(如匹配網路154)可設置在RF電源402和耦接點410a-410d之間。耦接點410a-410d以對稱方式佈置,以改善基板108(第1圖)上方的電漿均勻性。因此,降低了IPD殘留均勻性(IPD residual uniformity)。
儘管在第4圖中圖示了四個耦接點410a-410d,但是可以設想有更多或較少的耦接點。在一實施例中,利用六個耦接點。在另一個實施例中,利用八個耦接點。在又一個實施例中,利用單一耦接點且可將該單一耦接點設置在噴淋頭406的中心處。當使用多個耦接點時,可將耦接點對稱地佈置在噴淋頭106處,以減小或消除基板108上的膜堆疊的平面和/或殘留變形。可以預期的是,若將RF功率耦接到基板支撐件,則本案描述的概念亦可以應用於基板支撐件。在該情況下,一或多個RF饋送可以耦接到基板支撐件104的電極(如第1圖中所示的第一電極120和/或第二電極122)的多個位置。
在基板製程期間,亦可使用其他方法來幫助減少或消除基板108上的膜堆疊的平面和/或殘留變形。例如,如第1圖所示,調整裝置170、172可附接到基板支撐件104的底部。調整裝置170、172可相對於穿過軸128的縱向方向的中心軸(未圖示)對稱地設置。調整裝置170、172可延伸穿過處理腔室100的底部,並在基板製程期間、之前或之後旋轉,以調整基板支撐件104的水平度。調整裝置170、172可以是適合於調整基板支撐件104的高度的任何裝置或機構。可以改變基板支撐件104的水平度,以調節基板108上方的邊到邊或前到後的電漿密度。因此,獲得膜堆疊的均勻的邊到邊應力分佈。
在可以包括本揭示案中描述的任何其他實施例或與本揭示案中描述的任何其他實施例結合的一些實施例中,可以藉由在基板製程(如具有交替的氧化物和氮化物層的膜堆疊的沉積製程)期間旋轉基板支撐件104來減少或消除膜堆疊的平面變形。基板支撐件104的旋轉可以是在一個方向上的連續旋轉,或者是在相反的方向上振盪,如在旋轉180度之後改變旋轉方向。在一個實施例中,膜堆疊的沉積被分成兩個沉積製程,其中基板108旋轉180度以消除IPD平面變形。例如,膜堆疊可包括總共約2至90對氧化物層和氮化物層,且可在基板支撐件104保持靜止的情況下沉積膜堆疊的前半部分(如1至45對氧化物層和氮化物層),以及可在使基板支撐件104旋轉180度的情況下沉積膜堆疊的後半部分(如46至90對氧化層和氮化物層),從而補償IPD變形所引起的膜沉積分佈的差異。因此,改善了沉積膜堆疊的厚度均勻性。
可以預期的是,本案描述的概念可以等同地應用於多個沉積製程。例如,在基板108旋轉120度的情況下,可以將膜堆疊的沉積分為三個沉積製程。或者,在基板108旋轉90度的情況下,可以將膜堆疊的沉積分成四個沉積,依此類推。
由於噴淋頭106或電極的大面積,施加於噴淋頭106或電極的RF電壓可能具有使電漿變形(distort)的干涉波圖案(interference wave pattern)。波干涉圖案的一個實例是駐波。駐波可能發生在電極(如噴淋頭106)的中心處或中心附近。因為電漿由於駐波效應或干涉波圖案而沒有均勻地分佈,所以沉積在基板108上的膜堆疊在橫跨基板108上的厚度可能不均勻。如此一來,膜應力均勻性受到損害(compromise)。
為了改善電漿的均勻性,可以在基板製程(例如具有交替的氧化物和氮化物層的膜堆疊的沉積製程)期間以低RF頻率將RF功率施加到電極(如噴淋頭106)。低RF頻率可以在約0.3 MHz到約60 MHz的範圍內,如約13.56 MHz到約40 MHz。在一個實施例中,低RF頻率為約14 MHz至約27 MHz。使用較低的RF頻率可能導致RF功率以較短的波長傳輸。例如,13.56 MHz的RF頻率對應於22公尺的波長,而27 MHz的RF頻率對應於11公尺的波長。發現以較短波長傳送的RF功率與噴淋頭106相當或相同數量級(order)。因此,可以減輕在噴淋頭106的中心處或中心附近出現的駐波效應或干涉波圖案。
具有低RF頻率的RF功率可以透過多個耦接點(如上所述設置在噴淋頭106上的耦接點410a-410d)施加到電極。另外或替代地,可以將具有低RF頻率的RF功率施加到基板支撐件104的電極,如第1圖中所示的第一電極120和/或第二電極122。
可以預期的是,將低RF頻率施加到電極的方法可以與本揭示案中論述的任何實施例結合。例如,在一些實施例中,低RF頻率可以與凸或凹噴淋頭106和/或凸或凹基板支撐件104結合使用,以將間距D1(第1圖)保持在15密耳。在一實施例中,低RF頻率可與多個RF饋送位置以及凸或凹噴淋頭106和/或凸或凹基板支撐件104結合使用,以將間距D1保持在15密耳。在一些實施例中,可以將低RF頻率與以下各者結合使用以將間距D1保持在預定範圍內或一預定值(如15密耳):多個RF饋送位置、在擋板的中心區域處的孔的不同密度、及凸或凹的噴淋頭106和/或凸或凹的基板支撐件104。
可以以任何順序組合各種實施例以施行基板製程,如具有交替的氧化物和氮化物層的膜堆疊的沉積製程。第5圖繪示用於形成膜層(如介電層)的方法500,該膜層隨後可用於形成半導體元件的閘極結構。在一個實例中,膜層可用於形成三維(3D)反及(NAND)半導體應用的閘極結構。在製造三維(3D)NAND半導體應用中,階梯狀的氧化物-氮化物對結構通常用於高深寬比的閘極堆疊NAND單元,以增加電路密度。
第5圖中描述的順序對應於第6A圖至第6B圖中描述的製造階段,此將在下面論述。方法500藉由將基板602提供到沉積處理腔室(如第1圖所示的處理腔室100)中而在操作502處開始。基板602具有形成在其上的第一膜層606。第一膜層606可以是包含氧化矽的層、包含氮化矽的層、含矽層,所述含矽層諸如,非晶矽層、多晶矽層或任何適當的晶體矽層。在圖6A所示的實例中,第一膜層606是包含氧化矽的層,如氧化矽層。基板602可以是諸如以下材料:晶體矽(例如,Si>100>或Si>111>)、氧化矽、應變矽、矽鍺、摻雜或無摻雜多晶矽、絕緣體上的摻雜或無摻雜矽晶圓以及圖案化或非圖案化的晶圓矽(SOI)、碳摻雜氧化矽、氮化矽、摻雜矽、鍺、砷化鎵、玻璃、或藍寶石。
在操作504,將沉積氣體混合物提供到處理腔室中,以在第一膜層606上形成第二膜層608(如包含氮化矽的層),如圖6B所示。沉積氣體混合物可包括含矽氣體和反應氣體。合適的含矽氣體可包括但不限於矽烷(SiH4)、乙矽烷(Si2H6)、四氟化矽(SiF4)、四氯化矽(SiCl4)、二氯矽烷(SiH2Cl2)、四乙氧基矽烷(tetraethyl orthosilicate; TEOS)等。反應氣體可以是用於形成含氧化矽層的含氧氣體、用於形成含氮化矽層的含氮氣體或用於形成含碳化矽層的含碳氣體。含氧氣體的合適實例包括O2 、N2 O、NO2 、O3 、H2 O等。含氮氣體的合適實例包括N2 、N2 O、NO2 、NH3 、N2 H2 等。含碳氣體的合適實例包括CO2 、CO、CH4 、CF4 ,其他適當的碳基聚合物氣體等。沉積氣體混合物中可包含一種或多種惰性氣體。惰性氣體可包括但不限於稀有氣體,如Ar、He和Xe或N2 等。腔室壓力可維持在約10mTorr至約15Torr之間的範圍內,且基板溫度可維持在約攝氏200度至約攝氏700度之間的範圍內。根據基板的應力分佈,處理腔室的噴淋頭和/或基板支撐件可具有曲率,以在噴淋頭和基板支撐件之間獲得預定的間距,如以上關於第1圖、第2A圖、第2B圖、第3A圖和第3B圖所論述的約10密耳至約30密耳。
在操作506,RF功率由電源(如射頻(RF)源158(第1圖))產生,且RF功率耦接至沉積氣體混合物以輔助沉積氣體混合物解離成電漿中的反應物質。如上所述,RF功率可以在約13.56 MHz至約40 MHz的低RF頻率下操作,如約27 MHz。RF功率可以在約10瓦至約5000瓦下操作,如約500瓦。可以由一或多個電源(如電源124、132)以如上所述之方式提供RF偏壓功率,以改善沉積製程期間的電漿密度。可以以300k Hz的頻率在約10瓦至約100瓦之間提供RF偏壓功率。在一個實施例中,RF偏壓功率可以脈衝式的,且在約500Hz至約10kHz之間的RF頻率下以約10%至約95%之間的工作週期(duty cycle)。除非另外說明,否則在具有以下一種直徑的基板上執行本文所述的實施例和示例:200 mm直徑、300 mm直徑,和450 mm直徑。
在操作508,當由沉積氣體混合物形成電漿時,基板支撐件(如基板支撐件104(第1圖))可以以連續方式旋轉,或者以相反的方向振盪(如在旋轉180度之後改變旋轉方向),以幫助基板以更均勻的方式暴露於電漿。取決於如上所論述所分成的沉積製程的數量,基板支撐件104可在約1°至約360°之間旋轉,如在約30°至約270°之間,例如在約90°至約180°之間旋轉。在整個沉積製程中,基板支撐件可繼續旋轉基板。
在操作510,將第二膜層608沉積到期望的厚度。在沉積到期望的厚度之後,接著終止沉積製程。在一個實例中,第二膜層608可具有介於約10 nm至約60 nm之間的厚度,如約30 nm。在第二膜層608是氮化矽層的實施例中,氮化矽層可以具有約-200 MPa至約+1200 MPa之間的應力範圍,且應力均勻性(stress uniformity)小於50%。第二膜層608可具有小於50 μm的局部彎曲(bow)範圍。應注意,如本案所論述的應力均勻性(U%)是指跨基板表面量測到的絕對應力值的變化(Δ)(例如,從9點、49點,或69點應力量測中獲得的最大應力值與最小應力值之間的變化)除以從膜層量測到的應力的平均值(σ)(例如,從9點、49點,或69點應力量測中獲得的應力值的平均值)(諸如,σ/Δ= U%)。
可重複地施行用於形成第一膜層606和第二膜層608的沉積製程以形成膜堆疊702,然後可對膜堆疊702圖案化以形成用於3D NAND半導體元件的階梯狀結構。第7圖繪示根據一或多個實施例的階梯狀結構704的截面圖。在第7圖所示的實例中,膜堆疊702可包括上面論述的第一膜層606和第二膜層608的交替層(以606a、608a、606b、608b······606n、608n表示)。膜堆疊702可具有在約600 nm至約4000 nm之間的總厚度。膜堆疊702可包括總共約5至90對的第一膜層606和第二膜層608。在隨後的圖案化或蝕刻製程中,光阻劑層可以用於順序地修整成不同的尺寸,同時用作階梯狀結構704的蝕刻遮罩以完成3D NAND半導體元件的閘極結構。
儘管前面所述係針對本揭示案的實施例,但在不背離本揭示案的基本範圍下,可設計本揭示案的其他與進一步的實施例,且本揭示案的範圍由以下專利申請範圍所界定。
100:處理腔室 102:腔室壁 104:基板支撐件 106:噴淋頭 107:RF電源 108:基板 110:氣體源 111:真空泵 112:遠端電漿源 113:閥 114:第一表面 115:氣體通道 116:第二表面 120:第一電極 122:第二電極 124:電源 126:導管 128:軸 130:第一控制器 132:電源 134:導管 136:第二控制器 140:擋板 142:氣體混合體積 144:反應體積 146:孔 148:第一表面 152:狹縫閥開口 154:匹配電路 156:傳輸線 158:射頻源 160:RF饋送 162:第一端 164:第二端 170:調整裝置 172:調整裝置 204:第一表面 206:噴淋頭 207:氣體通道 208:第二表面 210:噴淋頭 212:第一表面 214:第二表面 300:處理腔室 304:基板支撐件 306:凹表面 308:基板支撐件 310:凸表面 402:RF電源 403:匹配網路 406:噴淋頭 408:頂表面 410a:耦接點 410b:耦接點 410c:耦接點 410d:耦接點 412:中心點 500:方法 502:操作 504:操作 506:操作 508:操作 510:操作 602:基板 606:第一膜層 608:第二膜層 702:膜堆疊 704:階梯狀結構
本揭示案之特徵已簡要概述於前,並在以下有更詳盡之論述,可以藉由參考所附圖式中繪示之本案實施例以作瞭解。然而,值得注意的是,因為本揭示案可允許其他等效之實施例,故所附圖式僅繪示了示範實施例且不會視為其範圍之限制。
第1圖是根據一或多個實施例的處理腔室的示意性截面圖。
第2A圖至第2B圖是根據一或多個實施例的噴淋頭的示意性截面圖。
第3A圖至第3B圖是根據一或多個實施例的基板支撐件的示意性截面圖。
第4圖是根據一個實施例的噴淋頭的示意性頂視圖。
第5圖繪示根據一或多個實施例的用於形成膜層的方法。
第6A圖至第6B圖是根據第5圖的方法在基板上的膜層的截面圖。
第7圖是根據一或多個實施例的階梯狀(stair-like)結構的截面圖。
為便於理解,在可能的情況下,使用相同的數字編號代表圖示中相同的元件。可以預期的是,一個實施例中的元件與特徵可有利地用於其他實施例中而無需贅述。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
100:處理腔室
102:腔室壁
104:基板支撐件
106:噴淋頭
107:RF電源
108:基板
110:氣體源
111:真空泵
112:遠端電漿源
113:閥
114:第一表面
115:氣體通道
116:第二表面
120:第一電極
122:第二電極
124:電源
126:導管
128:軸
130:第一控制器
132:電源
134:導管
136:第二控制器
140:擋板
142:氣體混合體積
144:反應體積
146:孔
148:第一表面
152:狹縫閥開口
154:匹配電路
156:傳輸線
158:射頻源
160:RF饋送
162:第一端
164:第二端
170:調整裝置
172:調整裝置

Claims (20)

  1. 一種在一基板上形成一膜層的方法,包括以下步驟: 使一基板定位在一處理腔室中的一基板支撐件上; 使包括含矽氣體和反應氣體的一沉積氣體混合物透過一噴淋頭流到該處理腔室,根據該基板的一應力分佈,該噴淋頭具有面向該基板支撐件的一凸表面或面向該基板支撐件的一凹表面。 藉由將一RF功率施加到該噴淋頭的多個耦接點而在該處理腔室中存在該沉積氣體混合物的情況下形成一電漿,該噴淋頭的該等多個耦接點繞該噴淋頭的一中心點對稱地佈置;及 在旋轉基板時施行沉積製程以在基板上沉積膜層。
  2. 如請求項1所述之方法,其中該含矽氣體包括以下各者中的至少一個:矽烷、乙矽烷、四氟化矽、四氯化矽、二氯矽烷和四乙氧基矽烷;且其中該反應氣體包括以下各者中的至少一個:含氧氣體、含氮氣體和含碳氣體。
  3. 如請求項1所述之方法,進一步包括以下步驟: 藉由在該沉積製程期間調整該基板支撐件的一高度來調節該基板上方的邊到邊(side-to-side)或前到後(front-to-back)的電漿密度。
  4. 如請求項1所述之方法,進一步包括以下步驟: 藉由以下步驟使該沉積氣體混合物輸送穿過設置在該噴淋頭之上的一擋板: 若該基板的一中心區域的一壓縮應力比該基板的一邊緣區域的一壓縮應力高,則使該沉積氣體混合物流過具有一第一密度的該擋板的該中心區域處的孔和具有一第二密度的該擋板的該邊緣區域處的孔,該第二密度低於該第一密度;或 若該基板的該中心區域的一壓縮應力比該基板的該邊緣區域的一壓縮應力低,則使該沉積氣體混合物流過具有一第三密度的該擋板的該中心區域處的孔和具有一第四密度的該擋板的該邊緣區域處的孔,該第四密度高於該第三密度。
  5. 如請求項1所述之方法,其中該膜層係包含一第一膜層與一第二膜層的一膜堆疊,該第二膜層設置在該第一膜層上,該第一膜層與該第二膜層交替且重複地形成於該膜堆疊上,且該膜堆疊具有小於200 µm的一局部彎曲(bow)範圍。
  6. 如請求項5所述之方法,其中該第一膜層係氧化矽層,且該第二膜層係氮化矽層。
  7. 如請求項1所述之方法,進一步包括以下步驟: 藉由以下步驟調節該基板上方的電漿密度: 若該基板的該中心區域的一壓縮應力比該基板的該邊緣區域處的一壓縮應力高,則將該基板支撐件的一外部區域處的一第一電極保持在一第一阻抗,以及將該基板的一內部區域處的一第二電極保持在一第二阻抗,該第二阻抗高於該第一阻抗;或 若該基板的該中心區域的一壓縮應力比該基板的該邊緣區域處的一壓縮應力低,則將該基板支撐件的該外部區域處的該第一電極保持在一第三阻抗,以及將該基板的該內部區域處的該第二電極保持在一第四阻抗,該第四阻抗低於該第三阻抗。
  8. 一種在一基板上形成一膜層的方法,包括以下步驟: 使一基板定位在一處理腔室中的一基板支撐件上,根據該基板的一應力分佈,該基板支撐件具有一凹基板支撐表面或一凸基板支撐表面; 使包括含矽氣體與反應氣體的一沉積氣體混合物透過一噴淋頭流到一處理腔室; 藉由將一RF功率施加到該噴淋頭的多個耦接點而在該處理腔室中存在該沉積氣體混合物的情況下形成一電漿,該噴淋頭的該等多個耦接點繞該噴淋頭的一中心點對稱地佈置;及 在旋轉基板時施行沉積製程以在基板上沉積膜層。
  9. 如請求項8所述之方法,其中該含矽氣體包括以下各者中的至少一個:矽烷、乙矽烷、四氟化矽、四氯化矽、二氯矽烷和四乙氧基矽烷;且其中該反應氣體包括以下各者中的至少一個:含氧氣體、含氮氣體和含碳氣體。
  10. 如請求項8所述之方法,進一步包括以下步驟: 藉由在該沉積製程期間調整該基板支撐件的一高度來調節該基板上方的邊到邊或前到後的電漿密度。
  11. 如請求項8所述之方法,進一步包括以下步驟: 藉由以下步驟使該沉積氣體混合物輸送通過設置在該噴淋頭之上的一擋板: 若該基板的一中心區域的一壓縮應力比該基板的一邊緣區域的一壓縮應力高,則使該沉積氣體混合物流過具有一第一密度的該擋板的該中心區域處的孔和具有一第二密度的該擋板的該邊緣區域處的孔,該第二密度低於該第一密度;或 若該基板的該中心區域的一壓縮應力比該基板的該邊緣區域的一壓縮應力低,則使該沉積氣體混合物流過具有一第三密度的該擋板的該中心區域處的孔和具有一第四密度的該擋板的該邊緣區域處的孔,該第四密度高於該第三密度。
  12. 如請求項8所述之方法,其中該膜層係包含一第一膜層與一第二膜層的一膜堆疊,該第二膜層設置在該第一膜層上,該第一膜層與該第二膜層交替且重複地形成於該膜堆疊上,且該膜堆疊具有小於200 µm的一局部彎曲範圍。
  13. 如請求項8所述之方法,其中該第一膜層係氧化矽層,且該第二膜層係氮化矽層。
  14. 如請求項8所述之方法,進一步包括以下步驟: 藉由以下步驟調節該基板上方的電漿密度: 若該基板的該中心區域的一壓縮應力比該基板的該邊緣區域處的一壓縮應力高,則將該基板支撐件的一外部區域處的一第一電極保持在一第一阻抗,以及將該基板的一內部區域處的一第二電極保持在一第二阻抗,該第二阻抗高於該第一阻抗;或 若該基板的該中心區域的一壓縮應力比該基板的該邊緣區域處的一壓縮應力低,則將該基板支撐件的該外部區域處的該第一電極保持在一第三阻抗,以及將該基板的該內部區域處的該第二電極保持在一第四阻抗,該第四阻抗低於該第三阻抗。
  15. 一種在一基板上形成一膜層的方法,包括以下步驟: 使一基板定位在一處理腔室中的一基板支撐件上,根據該基板的一應力分佈,該基板支撐件具有一凹基板支撐表面或一凸基板支撐表面。 使包括含矽氣體和反應氣體的一沉積氣體混合物透過一噴淋頭流到一處理腔室,根據該基板的一應力分佈,該噴淋頭具有面向該基板支撐件的一凸表面或面向該基板支撐件的一凹表面。 藉由將一RF功率施加到該噴淋頭的多個耦接點而在該處理腔室中存在該沉積氣體混合物的情況下形成一電漿,該噴淋頭的該等多個耦接點繞該噴淋頭的一中心點對稱地佈置;及 在旋轉該基板時施行一沉積製程以將一膜層沉積在該基板上以及藉由調整該基板支撐件的一高度來調節該基板上方的邊到邊或前到後的電漿密度。
  16. 如請求項15所述之方法,其中該含矽氣體包括以下各者中的至少一個:矽烷、乙矽烷、四氟化矽、四氯化矽、二氯矽烷和四乙氧基矽烷;且其中該反應氣體包括以下各者中的至少一個:含氧氣體、含氮氣體和含碳氣體。
  17. 如請求項15所述之方法,進一步包括以下步驟: 藉由以下步驟使該沉積氣體混合物輸送通過設置在該噴淋頭之上的一擋板: 若該基板的一中心區域的一壓縮應力比該基板的一邊緣區域的一壓縮應力高,則使該沉積氣體混合物流過具有一第一密度的該擋板的該中心區域處的孔和具有一第二密度的該擋板的該邊緣區域處的孔,該第二密度低於該第一密度;或 若該基板的該中心區域的一壓縮應力比該基板的該邊緣區域的一壓縮應力低,則使該沉積氣體混合物流過具有一第三密度的該擋板的該中心區域處的孔和具有一第四密度的該擋板的該邊緣區域處的孔,該第四密度高於該第三密度。
  18. 如請求項15所述之方法,其中該膜層係包含一第一膜層與一第二膜層的一膜堆疊,該第二膜層設置在該第一膜層上,該第一膜層與該第二膜層交替且重複地形成於該膜堆疊上,且該膜堆疊具有小於200 µm的一局部彎曲範圍。
  19. 如請求項18所述之方法,其中該第一膜層係氧化矽層,且該第二膜層係氮化矽層。
  20. 如請求項15所述之方法,其中調整該基板上方的電漿密度的該步驟包括以下步驟: 若該基板的該中心區域的一壓縮應力比該基板的該邊緣區域處的一壓縮應力高,則將該基板支撐件的一外部區域處的一第一電極保持在一第一阻抗,以及將該基板的一內部區域處的一第二電極保持在一第二阻抗,該第二阻抗高於該第一阻抗;或 若該基板的該中心區域的一壓縮應力比該基板的該邊緣區域處的一壓縮應力低,則將該基板支撐件的該外部區域處的該第一電極保持在一第三阻抗,以及將該基板的該內部區域處的該第二電極保持在一第四阻抗,該第四阻抗低於該第三阻抗。
TW108141108A 2018-11-30 2019-11-13 在基板上形成膜層的方法 TWI851621B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201862773522P 2018-11-30 2018-11-30
US62/773,522 2018-11-30

Publications (2)

Publication Number Publication Date
TW202029433A true TW202029433A (zh) 2020-08-01
TWI851621B TWI851621B (zh) 2024-08-11

Family

ID=

Also Published As

Publication number Publication date
SG11202103765SA (en) 2021-06-29
JP2022509636A (ja) 2022-01-21
WO2020112329A1 (en) 2020-06-04
CN113056807B (zh) 2024-03-22
KR20210087084A (ko) 2021-07-09
US20200173022A1 (en) 2020-06-04
CN113056807A (zh) 2021-06-29
JP7565918B2 (ja) 2024-10-11
US11339475B2 (en) 2022-05-24

Similar Documents

Publication Publication Date Title
JP7565918B2 (ja) 3d nand用途のための膜積層体オーバーレイの改善
JP2020170846A (ja) リソグラフィオーバーレイ改善のための半導体アプリケーション用ゲートスタック材料
US20130267045A1 (en) Shower head apparatus and method for controllign plasma or gas distribution
US20230220551A1 (en) Pulsed plasma (dc/rf) deposition of high quality c films for patterning
JP7007407B2 (ja) 複数の堆積した半導体層のスタックを形成する方法
TWI780320B (zh) 用於圖案化應用的碳硬式遮罩及相關的方法
TWI830751B (zh) 低溫高品質的介電膜及其形成方法
TW201717262A (zh) 用於半導體製造之晶圓處理的高生產率pecvd工具
TW201517122A (zh) 將用於離子植入製程之硬光罩層圖案化的方法
US20240003010A1 (en) Backside deposition and local stress modulation for wafer bow compensation
TW202249084A (zh) 用於半導體處理的應力與覆蓋管理
JP3350433B2 (ja) プラズマ処理装置
TWI851621B (zh) 在基板上形成膜層的方法
TWI781667B (zh) 薄膜沉積方法及利用該薄膜沉積方法的半導體器件的製造方法
JPWO2020112329A5 (zh)
CN108335978B (zh) 等离子体处理装置
JP2630089B2 (ja) マイクロ波プラズマ処理装置
TWI757690B (zh) 半導體裝置之製造方法、基板處理裝置及程式
TW202439388A (zh) 膜均勻性的調變方法及設備
TW202326853A (zh) 選擇性移除膜之方法、基板處理設備、反應器系統
TW202434758A (zh) 保形及選擇性的氮化矽沉積
TW202028511A (zh) 膜均勻性的調變方法及設備
JP2001308016A (ja) 化学的気相成長装置および方法
WO2015151733A1 (ja) 成膜方法、半導体装置製造方法及び半導体装置