TW202006796A - 製作積體電路的方法 - Google Patents

製作積體電路的方法 Download PDF

Info

Publication number
TW202006796A
TW202006796A TW108122521A TW108122521A TW202006796A TW 202006796 A TW202006796 A TW 202006796A TW 108122521 A TW108122521 A TW 108122521A TW 108122521 A TW108122521 A TW 108122521A TW 202006796 A TW202006796 A TW 202006796A
Authority
TW
Taiwan
Prior art keywords
layer
metal
passivation
nitride
oxide
Prior art date
Application number
TW108122521A
Other languages
English (en)
Inventor
黃致凡
陳蕙祺
張國欽
陳殿豪
陳燕銘
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202006796A publication Critical patent/TW202006796A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3192Multilayer coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76885By forming conductive members before deposition of protective insulating material, e.g. pillars, studs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/291Oxides or nitrides or carbides, e.g. ceramics, glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5223Capacitor integral with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76805Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0231Manufacturing methods of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • H01L2224/05572Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13075Plural core members
    • H01L2224/1308Plural core members being stacked
    • H01L2224/13082Two-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

此處提供半導體裝置、積體電路、與其形成方法。在一實施例中,製作積體電路的方法包括:形成鈍化層於第一接點結構上;形成第二接點結構於鈍化層上並穿過鈍化層,以電性連接至第一接點結構;以及形成多層鈍化結構於第二接點結構與鈍化層上。形成多層鈍化結構的步驟包括沉積第一氮化物層、沉積氧化物層於第一氮化物層上、以及沉積第二氮化物層於氧化物層上。

Description

製作積體電路的方法
本發明實施例關於半導體裝置,更特別關於其多層鈍化結構。
半導體積體電路產業已經歷快速成長。積體電路材料與設計的技術進展,使每一代的積體電路比前一代具有更小且更複雜的電路。然而這些進展亦增加製造與處理積體電路的複雜性。為實現這些進展,製造與處理積體電路的方法亦需類似進展。在積體電路演進中,功能密度(比如單位晶片面積的內連線裝置數目)通常隨著幾何尺寸(比如採用的製作製程所能產生的最小構件)縮小而增加。
舉例來說,積體電路形成於半導體基板上。每一積體電路晶片更貼合(如接合)至電路板,比如電子產品中的印刷電路板。在習知技術中,晶片的多種接合墊經由打線接合連接至電路板。在進階技術中,翻轉電路晶片並將電路晶片直接接合至電路板以降低成本。在此技術中,導電金屬線路的重佈線層形成於晶片上,以自晶片的邊緣至中心重新佈線接合連接。鈍化物層耦接至重佈線層,以保護半導體表面免於電性與化學污染。然而一些鈍化層易於產生應力與裂縫,且可能導致潛在的空洞於相鄰的金屬接點之間。雖然現有鈍化層與其製作方法一般適用於其發展目的,但無法完全適用於任何方面。
本發明一實施例提供之製作積體電路的方法,包括:形成鈍化層於第一接點結構上,且鈍化層包括介電層;形成第二接點結構於鈍化層上並穿過鈍化層,且第二接點結構電性連接至第一接點結構;以及形成多層鈍化結構於第二接點結構與鈍化層上,其中形成多層鈍化結構的步驟包括沉積第一氮化物層、沉積氧化物層於第一氮化物層上、以及沉積第二氮化物層於氧化物層上。
本發明一實施例提供之半導體裝置,包括:下側接點結構,位於基板上;介電層,位於下側接點結構上;上側接點結構,位於介電層上並穿過介電層,且上側接點結構電性連接至下側接點結構;以及鈍化結構,位於第二接點結構與介電層上,其中鈍化結構包括第一氮化物層、第二氮化物層、與位於第一氮化物層與第二氮化物層之間的氧化物層。
本發明一實施例提供之方法,包括:形成頂金屬接點於半導體基板上;沉積第一介電層於頂金屬接點上;形成金屬-絕緣層-金屬結構於第一介電層上;沉積第二介電層於金屬-絕緣層-金屬結構上;形成金屬通孔,其電性耦接至金屬-絕緣層-金屬結構及頂金屬接點;形成鈍化結構於金屬接點及第二介電層上,其形成鈍化結構的步驟包括:沉積第一氮化物層於金屬通孔與第二介電層上;沉積氧化物層於第一氮化物層上;以及沉積第二氮化物層於氧化物層上;以及形成接合墊,其電性耦接至金屬通孔。
可以理解的是,下述內容提供的不同實施例或實例可實施本發明的不同結構。下述特定構件與排列的實施例係用以簡化本發明內容而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸的實施例,或兩者之間隔有其他額外構件而非直接接觸的實施例。此外,本發明實施例之結構形成於另一結構上、連接至另一結構、及/或耦接至另一結構中,結構可直接接觸另一結構,或可形成額外結構於結構及另一結構之間(即結構未接觸另一結構)。此外,本發明之多個實例可重複採用相同標號以求簡潔,但多種實施例及/或設置中具有相同標號的元件並不必然具有相同的對應關係。此外,可由不同比例任意繪示多種結構使圖式簡化清楚。
此外,空間性的相對用語如「下方」、「其下」、「較下方」、「上方」、「較上方」、或類似用語可用於簡化說明某一元件與另一元件在圖示中的相對關係。空間性的相對用語可延伸至以其他方向使用之元件,而非侷限於圖示方向。元件亦可轉動90°或其他角度,因此方向性用語僅用以說明圖示中的方向。
此外,當數值或數值範圍的描述有「約」、「近似」、或類似用語時,除非特別說明否則其包含所述數值的+/-10%。舉例來說,用語「約5nm」包含的尺寸範圍介於4.5nm至5.5nm之間。
在許多積體電路晶片上形成導電金屬線路的重佈線層,以自晶片的邊緣至中心重新佈線接合連接。鈍化層耦接至重佈線層,以保護半導體表面免於電性與化學污染。然而一些鈍化層採用阻障材料所組成的單一層,其易產生應力與裂縫。
本發明實施例提供多層鈍化結構與其形成方法,以解決上述問題。在一些實施例中,鈍化結構並非具有單一鈍化層,而是具有至少三層,比如包括兩個氮化矽層與一個夾設於氮化矽層之間的氧化物層。在一例中,形成三層鈍化結構於重佈線層上的方法,可包括經由化學氣相沉積或物理氣相沉積法沉積第一氮化矽層、經由高密度電漿沉積法沉積氧化物層於第一氮化矽層上、以及經由化學氣相沉積或物理氣相沉積法沉積第二氮化矽層於氧化物層上。由於氧化物層比氮化矽較不硬脆,三層的鈍化結構較不易造成裂縫與應力。如此一來,最終的半導體裝置具有較佳可信度及/或較高效能。
本發明多種實施例將搭配圖式詳述如下。圖1係本發明實施例中,製作半導體裝置100所用的方法10之流程圖。方法10僅用以舉例,而非侷限本發明實施例至方法10中實際說明的內容。在方法10之前、之中、與之後可進行額外步驟,且方法的其他實施例可置換、省略、或調換一些所述步驟。此處不詳述所有步驟以簡化說明。方法10搭配圖2A至2U說明如下,其為本發明實施例之半導體裝置100在不同製作階段的部份剖視圖。
在方法10一開始的步驟12中(圖1),提供的半導體裝置(或半導體結構) 100已具有多種層狀物形成其上。如圖2A所示,半導體裝置100一開始包含基板102,其組成可為矽或其他半導體材料如鍺。基板102亦可包含半導體化合物如碳化矽、砷化鎵、砷化銦、或磷化銦。在一些實施例中,基板102可包括半導體合金如矽鍺、碳化矽鍺、磷砷化鎵、或磷化鎵銦。在一些實施例中,基板102可包括磊晶層,比如基體半導體上的磊晶層。多種微電子構件可形成於基板102之中或之上,且微電子構件可為包括源極/汲極及/或閘極的電晶體構件、包括淺溝槽隔離的隔離結構、或任何其他合適構件。
半導體裝置100亦包含內連線層110。內連線層110可為多層內連線結構中的一內連線層,其可形成於基板102上並包括多個圖案化的介電層與導電層,以提供半導體裝置100的多種微電子構件之間的內連線(如打線)。在內連線層110與基板102之間可為中間層或中間構件,但未圖示這些層或構件以簡化圖式。在一實施例中,內連線層110的厚度介於約169nm至約230nm之間。
內連線層110可包含多個導電構件,以及部份地或完全地圍繞導電構件的層間介電構件。導電構件可包含接點、通孔、或金屬線路。層間介電構件可為含矽的氧化物材料,其矽以多種合適的形式存在。在一例中,層間介電構件包括氧化矽或低介電常數的介電材料(其介電常數小於氧化矽的介電常數如4)。在一些實施例中,低介電常數的介電材料包括孔洞狀的有機矽酸鹽薄膜如碳氫氧化矽、四乙氧基矽烷的氧化物、未摻雜的矽酸鹽玻璃、摻雜氧化矽(如硼磷矽酸鹽玻璃、摻雜氟的矽酸鹽玻璃、磷矽酸鹽玻璃、摻雜氟的氧化矽、摻雜碳的氧化矽)、孔洞狀的氧化矽、孔洞狀的摻雜碳的氧化矽、碳氮化矽、碳氮氧化矽、旋轉塗佈的矽為主的聚合物介電層、或上述之組合。
在一實施例中,碳化物層120沉積於內連線層110上。沉積製程包含化學氣相沉積、物理氣相沉積、原子層沉積、或上述之組合。在一些實施例中,碳化物層120一般具有一致的厚度,其介於約45nm至約70nm之間。碳化物層120可採用任何合適種類的碳化物材料,比如碳化矽。
在一實施例中,氧化物層130沉積於碳化物層120上。上述沉積方法可蔡用任何合適的沉積製程,包括化學氣相沉積、物理氣相沉積、原子層沉積、或上述之組合。在一些實施例中,氧化物層130包含未摻雜的氧化矽。在一實施例中,內連線層110、碳化物層120、與氧化物層130可取代為一或多個內連線結構。
在一實施例中,蝕刻停止層140沉積於氧化物層130上。在一些實施例中,蝕刻停止層140的厚度介於約45nm至約55nm之間。蝕刻停止層140可包含碳氮化矽、碳氮氧化矽、碳化矽、氮化矽、或上述之組合。
另一氧化物層150可沉積於蝕刻停止層140上。在一些實施例中,氧化物層150包括未摻雜的氧化矽。在一些實施例中,氧化物層150的厚度介於約800nm至約1000nm之間。
接著在方法10的步驟14 中(圖1),圖案化氧化物層150以形成溝槽於其中。如圖2B至2E所示,圖案化氧化物層150的步驟關於多重製程。如圖2B所示,沉積氮氧化矽層152於氧化物層150上。在一些實施例中,氮氧化矽層152的厚度介於約54nm至約66nm之間。如圖2C所示,可採用光微影製程圖案化氮氧化矽層152。如圖2D所示,採用氮氧化矽層152作為蝕刻遮罩,蝕刻氧化物層150以形成溝槽於其中。如圖2E所示移除作為蝕刻遮罩的氮氧化矽層152之後,保留圖案化的氧化物層150。
如圖2F所示,方法10的步驟16 (圖1)形成一或多個下側的接點結構(如接點結構153、154、與155)於氧化物層150的溝槽中。雖然接點結構153、154、與155位於下方位置(與下述的其他接點結構相較),接點結構153、154、與155有時可稱作頂金屬接點,因其可位於電晶體結構(未圖示)上。此外,接點結構有時稱作金屬接點、通孔、或金屬線路。每一接點結構包括阻障層與金屬填充層。因此形成接點結構153、154、與155的方法關於多重製程。在一些實施例中,在每一金屬接點形成阻障層,接著形成金屬填充層於阻障層上。在一些實施例中,阻障層包括氮化鈦、鉭、氮化鉭、或上述之組合。在一些實施例中,金屬填充層包括金屬或金屬合金,比如銅、鈷、鎳、鋁、鎢、鈦、或上述之組合。在一些實施例中,以沉積或電鍍形成金屬填充層,接著進行化學機械研磨製程。在一實施例中,化學機械研磨製程亦移除氧化物層150其約5%至約10%的厚度。
如圖2G所示,方法10的步驟18 (圖1)沉積氮化物層156於接點結構153、154、與155上。在一些實施例中,氮化物層156的厚度介於約65nm至約85nm之間。氮化物層156可包含碳氮化矽、氮化矽、及/或可保護接點結構153、154、與155免於氧化的其他合適材料。步驟18亦沉積介電層158於氮化物層156上。在一些實施例中,介電層158的厚度介於約300nm至約500nm之間。介電層158可包含氧化物材料,比如未摻雜的氧化矽或其他合適材料。
在方法10的步驟20中,形成金屬-絕緣層-金屬結構160於介電層158上。如圖2H與2I所示,形成金屬-絕緣層-金屬結構160的方法關於多重製程。如圖2H所示,形成圖案化的電容底金屬層162於介電層158上。形成電容底金屬層162的步驟本身可關於多重製程,比如沉積、光微影、顯影、及/或蝕刻等製程。可對電容底金屬層162進行表面處理,比如採用一氧化二氮氣體的側壁鈍化製程。在一些實施例中,電容底金屬層162的厚度介於約35nm至約45nm之間。如圖2I所示,介電層164形成於電容底金屬層162上。在一實施例中,介電層164沉積於半導體裝置100上並具有通常一致的厚度,比如在電容底金屬層162的上表面與側壁表面上具有大致相同的厚度。如圖2J所示,圖案化的電容中間金屬層166形成於介電層164上。電容中間金屬層166的形成方法可與電容底金屬層162的形成方法類似,但電容中間金屬層166的圖案與電容底金屬層162的圖案不同。如圖2K所示,介電層168形成於電容中間金屬層166上。在一實施例中,沉積的介電層168在半導體裝置100的上表面上具有通常一致的厚度,比如在電容中間金屬層166的上表面與側壁表面上具有大致相同的厚度。如圖2L所示,圖案化的電容頂金屬層169形成於介電層168上。電容頂金屬層169的形成方法可與電容中間金屬層166或電容底金屬層162的形成方法類似,但電容頂金屬層169的圖案不同於電容中間金屬層166或電容底金屬層162的圖案。
如圖2L所示,在形成金屬-絕緣層-金屬結構160之後,其包含的多個金屬層如電容底金屬層162、電容中間金屬層166、與電容頂金屬層169可作為電容的金屬板。金屬-絕緣層-金屬結構160亦包括多個介電層,比如位於電容底金屬層162與電容中間金屬層166之間的介電層164與位於電容中間金屬層166與電容頂金屬層169之間的介電層168。金屬-絕緣層-金屬結構160用於實施一或多個電容器,其可連接至其他電子構件如電晶體(平面場效電晶體或鰭狀場效電晶體,未圖示)。多層金屬-絕緣層-金屬結構160可讓電容器在垂直方向與水平方向更緊密地擠在一起,以減少實施電容器所需的橫向空間。如此一來,金屬-絕緣層-金屬結構160可包含超高密度電容器。
在一些實施例中,為增加電容值,介電層164及/或介電層168採用高介電常數的介電材料,其介電常數大於氧化矽的介電常數。介電層164與168可較薄以增加電容值,但介電層164與168維持最小厚度以避免金屬-絕緣層-金屬結構160中潛在的電容崩潰(比如兩個電容板具有高電位差時,電流可能在兩個電容板間漏電而造成崩潰)。在一些實施例中,介電層164或168的厚度介於約50nm至約70nm之間。此外,一些實施例中的介電層164 (或168)為三層結構,其自下至上為第一氧化鋯層、氧化鋁層、與第二氧化鋯層,且每一層的厚度介於約15nm至約25nm之間。
如圖2M所示,方法10的步驟22 (圖1)形成介電層167於金屬-絕緣層-金屬結構160上。在一些實施例中,介電層167的厚度介於約400nm至約500nm之間。介電層158可包括氧化物材料,比如未摻雜的氧化矽或其他合適材料。在一些實施例中,介電層167的形成方法為沉積厚約900nm至約1000nm的氧化物材料,接著進行化學機械研磨製程以達最終厚度。如圖2M所示,金屬-絕緣層-金屬結構160夾設於兩個介電層158與167之間,而介電層158與167可具有相同材料及/或相同厚度。在一些實施例中,氮化物層156、介電層158、金屬-絕緣層-金屬結構160、與介電層167可視作多層鈍化結構170的部份。在其他實施例中,金屬-絕緣層-金屬結構160不存在於多層鈍化結構170中,下側的介電層158與上側的介電層167可結合為氮化物層156上的單一介電層(厚度介於約900nm至約1100nm之間)。
如圖2N所示,方法10的步驟24 (圖1)形成一或多個開口(如開口171、172、與173)自上至下穿過介電層167、金屬-絕緣層-金屬結構160、介電層158、與氮化物層156。開口171、172、與173分別露出接點結構153、154、與155的上表面。在一些實施例中,進行乾蝕刻製程以形成開口171、172、與173。每一開口的側壁可露出金屬-絕緣層-金屬結構160的不同金屬層,端視應用而定。如圖2N所示,開口171與172均露出電容中間金屬層166與電容頂金屬層169,而開口173露出電容底金屬層162與電容頂金屬層169。
如圖2O所示,方法10的步驟26 (圖1)分別形成一或多個上側接點結構(如上側的接點結構175、176、與177)於開口171、172、與173之中與之上。上側的接點結構175、176、與177亦可稱作金屬接點、金屬通孔、或金屬線路。在一些實施例中,為形成一或多個接點結構(如接點結構175、176、與177),可先順應性地沉積阻障層178於介電層167上及開口171、172、與173中,且沉積方法可採用合適的沉積技術如原子層沉積、物理氣相沉積、或化學氣相沉積。接著採用合適的沉積技術如化學氣相沉積、物理氣相沉積、或原子層沉積,以沉積金屬填充層於阻障層178上。接著圖案化沉積的阻障層178與金屬填充層,以形成金屬接點或金屬線路(如接點結構175、176、與177),如圖2O所示。在一些實施例中,在兩階段或多階段蝕刻製程中圖案化阻障層178與金屬填充層。兩階段或多階段的蝕刻製程,可包括至少一非等向蝕刻製程步驟與一等向蝕刻製程步驟,使接點結構175、176、與177的側壁包括筆直的牆部W與錐形剖面T。在一些實施方式中,非等向蝕刻製程步驟比等向蝕刻製程步驟的蝕刻速率快,且需較多能量。在圖2O所示的實施例中,牆部W與介電層167的上表面形成實質上90度的角度A1,而錐形剖面T與介電層167的上表面形成小於90度的角度A2。在一些例子中,角度A1介於約85°至約90°之間,而角度A2介於約70°至約85°之間。錐形剖面T可讓接點結構175、176、與177包含錐形的基腳輪廓,使集中在接點結構角落的應力降低。此應力可增加向下穿過介電層167的裂縫,並威脅金屬-絕緣層-金屬結構160的整體性。
由於接點結構175、176、與177重佈線上側層與下側層之間的接合連接,至少接點結構176、176、與177的上側部份屬於重佈線層。上側的接點結構175、176、與177由上至下各自穿過介電層167、金屬-絕緣層-金屬結構160、介電層158、與氮化物層156。上側的接點結構175、176、與177可分別與下側的接點結構153、154、與155電性接觸。當上側的接點結構175、176、與177重新佈線接合連接時(比如連接接合墊190至下側的接點結構153、154、與155),其可視作重佈線層的接點。與下側的接點結構153、154、與155類似,上側的接點結構175、176、與177可各自包含阻障層與金屬填充層,其形成方法可採用多重製程。在一些實施例中,上側的接點結構175、176、與177的厚度各自介於約2500nm至約3100nm之間。每一上側的接點結構側壁可連接至金屬-絕緣層-金屬結構160的不同金屬層,端視應用而定。如圖2O所示,上側的接點結構175與176均連接電容中間金屬層166與電容頂金屬層169,而上側的接點結構177連接電容底金屬層162與電容頂金屬層169。由於金屬-絕緣層-金屬結構160可用於實施以多種圖案配置的電容,接點結構175、176、與177可或可不電性連接至金屬-絕緣層-金屬結構160。以圖2O的替代方案為例,金屬-絕緣層-金屬結構160可不具有任何構件直接位於接點結構153上,且此例的接點結構175不電性連接至金屬-絕緣層-金屬結構160。
如圖2O所示,每一接點結構175、176、與177可具有高於介電層167的上側部份。舉例來說,接點結構176的上側部份具有厚度Tc。接點結構175、176、與177之間亦可具有間隙距離。舉例來說,接點結構176與177之間可具有間隙距離Pc。在一些實施例中,一或多個接點結構175、176、與177的厚隙比大於或等於約1:1 (比如介於約1:1至約3:1之間)。由於採用多層鈍化結構180如下述,因此可能具有上述比例範圍。
在方法10的步驟28中(圖1),形成多層鈍化結構180於上側的接點結構175、176、與177及介電層167上。如圖2P至2R所示,形成多層鈍化結構180的步驟關於多重製程。如圖2P所示,形成氮化物層182於半導體裝置100上。氮化物層182的形成方法可採用合適方法,比如化學氣相沉積或物理氣相沉積。在一實施例中,沉積的氮化物層182在半導體裝置100的上表面上具有通常一致的厚度,比如在接點結構175、176、與177的上表面與側壁表面上具有大致相同的厚度。在一些實施例中,氮化物層182的厚度介於約20nm至約250nm之間。
如圖2Q所示,氧化物層184形成於氮化物層182上。氧化物層184的形成方法可採用合適方法,比如高密度電漿的沉積法。在一些實施例中,氧化物層184的形成方法採用高密度電漿的沉積法,其楊氏係數介於約62GPa至約76GPa之間,且其熱膨脹係數介於約0.45ppm/℃至約0.55ppm/℃之間。在一實施例中,沉積的氧化物層184在半導體裝置100的上表面上具有通常一致的厚度,比如在氮化物層182的上表面與側壁表面上具有大致相同的厚度。在一些實施例中,氧化物層184包含未摻雜的氧化矽,且其厚度介於約1100nm至約1500nm之間。
如圖2R所示,形成氮化物層186 (如氮化矽)於氧化物層184上。氮化物層186的形成方法可採用合適方法如化學氣相沉積或物理氣相沉積。在一實施例中,沉積的氮化物層186在半導體裝置100的上表面上具有通常一致的厚度,比如在氧化物層184的上表面與側壁表面上具有大致相同的厚度。在一些實施例中,氮化物層186的厚度介於約600nm至約800nm之間。
在形成多層鈍化結構180之後,其由下至上具有至少三層如氮化層182、氧化物層184、與氮化物層186。氮化物層182、氧化物層184、與氮化物層186所用的材料選擇,使氧化物層184的楊氏係數低於(某些例子中為明顯低於)氮化物層182或186的楊氏係數。楊氏係數較低意即氧化物層184較不硬脆,因此具有更高的應力抗性。在一實施例中,氮化物層182與186包括氮化矽(其楊氏係數為約310GPa),而氧化物層184包括未摻雜的氧化矽(其楊氏係數為約69GPa)。由於材料與製程條件造成多層的不同特性,多層鈍化結構180具有多種優點如避免或減緩潛在裂縫的損傷,並增加多層鈍化結構180的可能厚度。多層鈍化結構180的優點將搭配圖2U進一步說明如下。
如圖2S所示,方法10的步驟30 (圖1)形成材料層188於多層鈍化結構上。材料層188的組成可為聚醯亞胺或聚醯亞胺為主的材料,其楊氏係數可介於約3.0GPa至約5.5GPa之間,且其熱膨脹係數可介於約20ppm/℃至約50ppm/℃之間。如圖2S所示,材料層188良好地填入氮化物層186中的溝槽結構,而不具有任何瓶頸或空洞問題。
如圖2T所示,方法10的步驟32 (圖1)形成接合墊190於材料層188中,以電性連接至上側的接點結構176。接合墊190包括多層,且其形成方法關於多重製程。在一些實施例中,先產生開口於材料層188中。沉積凸塊下金屬層192至開口中,接著沉積凸塊層194 (組成可為銅)於凸塊下金屬層上。接著形成焊料層196於凸塊層194上,作為連接至外部電路的連接點。
如上所述,位於重佈線層上的一些鈍化層只含硬脆材料,因此易於在應力下產生裂縫。此外,當重佈線層包括接點結構時,重佈線層上的單一鈍化層厚度亦受限,因為過厚的鈍化層在形成時可能造成瓶頸與空洞於相鄰的接點結構之間的空間中。如此一來,相鄰的金屬接點之間的空間不能超過一定的深寬比。這會限制金屬接點之間的最小間隙距離,並反過來限制重佈線層的線路密度。此外,薄鈍化層可誘發鈍化層的裂縫並因此損傷金屬-絕緣層-金屬結構,其可作為重佈線層下的電容。
本發明實施例提供多層鈍化結構以解決前述問題並導致多種優點。在一些實施例中,多層鈍化結構180具有至少三層而非單層,比如包含兩個氮化物層182與186及夾設於氮化物層182與186之間的氧化物層184。由於氧化物層184的楊氏係數較低,其比氮化物層較不硬脆。因此氧化物層184對應力的抗性較高。與殘留應力如-154MPa相較,氧化物層184的殘留應力為-150MPa。在製作或使用時發生一或多個裂縫(如氮化物層186之角落中的裂縫198,見圖2U)的狀況中,由於氧化物層184可作為吸收應力的海棉,裂縫198頂多只穿過氮化物層186,因此可有效免於裂縫198擴散出或穿出氮化物層186。如此一來,裂縫較不會穿過鈍化層的厚度並影響下方的電子構件。舉例來說,氧化物層184可避免潛在的裂縫到達金屬-絕緣層-金屬結構160,而下方的氮化物層182可作為潛在的裂縫與金屬-絕緣層-金屬結構160之間的另一緩衝層。當金屬-絕緣層-金屬結構160為超高密度結構時,其可相對靠近多層鈍化結構180的底部,並具有額外保護的價值。
此外,此處所述的多層鈍化結構180比單一的氮化矽層鈍化結構具有更大的整體厚度。在一實施例中,氮化物層182的厚度介於20nm至250nm之間,氧化物層184的厚度介於1100nm至1500nm之間,而氮化物層186的厚度介於600nm至800nm之間。在一些實施例中,多層鈍化結構180的總厚度介於約1500nm至約3000nm之間。如上所述,由於採用多層鈍化結構180,接點結構175、176、與177的厚隙比(厚度與間隙的比例)大於或等於約1:1,比如介於約1:1至約3:1之間。舉例來說,由於製作多層鈍化結構180可避免相鄰接點結構之間的潛在空洞與瓶頸,因此可得上述比例範圍。高厚隙比可讓金屬接點之間的間距縮小,進而增加接點結構175、176、與177分佈其中的重佈線層之線路密度。此外,多層鈍化結構180中的每一層厚度設計為最佳化多層鈍化結構180的效能,比如避免產生及/或擴散裂縫。在一例中,氧化物層為三層中最厚的層狀物,以確保上方層(比如氮化物層186)中任何潛在的裂縫不會延伸至氧化物層184下的層狀物中。
基於上述內容,可知本發明實施例比習知裝置與其製作方法提供更多優點。然而應理解的是,其他實施例可提供額外優點,此處不必說明所有優點,且所有實施例不必具有特定優點。
本發明一實施例關於製作積體電路的方法。方法包括形成鈍化層於第一接點結構上;形成第二接點結構於鈍化層上並穿過該鈍化層,且第二接點結構電性連接至第一接點結構;以及形成多層鈍化結構於第二接點結構與鈍化層上。鈍化層包括介電層。形成多層鈍化結構的步驟包括沉積第一氮化物層、沉積氧化物層於第一氮化物層上、以及沉積第二氮化物層於氧化物層上。
在一些實施例中,氧化物層的沉積方法採用高密度電漿沉積法。在一些實施例中,第一氮化物層與第二氮化物層包括氮化矽,其沉積方法採用化學氣相沉積或物理氣相沉積。在一些實施例中,沉積的第一氮化物層、氧化物層、與第二氮化物層中,氧化物層的楊氏係數低於第一氮化物層或第二氮化物層的楊氏係數。在一些例子中,第一氮化物層與第二氮化物層包括氮化矽,氧化物層包括未摻雜的氧化矽,而第二接點結構包括銅。在一些實施例中,多層鈍化結構的第一氮化物層之厚度介於約20nm至約250nm之間,氧化物層之厚度介於約1100nm至約1500nm之間,且第二氮化物層之厚度介於約600nm至約800nm之間。在一些實施例中,介電層為鈍化層的上側介電層。鈍化層更包括金屬-絕緣層-金屬結構位於上側介電層下,以及下側介電層位於金屬-絕緣層-金屬結構下。在一些例子中,形成鈍化層的步驟使其金屬-絕緣層-金屬結構包括多個層狀物,且層狀物包括電容底金屬層、電容中間金屬層、電容頂金屬層、電容底金屬層與電容中間金屬層之間的第一高介電常數的介電材料層、以及電容中間金屬層與電容頂金屬層之間的第二高介電常數的介電材料層,其中電容底金屬層、電容中間金屬層、與電容頂金屬層的至少一者經由第二接點結構電性連接至第一接點結構。在一些例子中,方法更包括形成接合墊,其電性連接至第二接點結構。在一些實施例中,形成接合墊的方法包括自下至上形成凸塊下金屬層、凸塊層、與焊料層。
本發明一實施例關於半導體裝置。半導體裝置包括下側接點結構,位於基板上;介電層,位於下側接點結構上;上側接點結構,位於介電層上並穿過介電層,且上側接點結構電性連接至下側接點結構;以及鈍化結構,位於第二接點結構與介電層上。鈍化結構包括第一氮化物層、第二氮化物層、與位於第一氮化物層與第二氮化物層之間的氧化物層。
在一些實施例中,下側接點結構與上側接點結構均包含銅。在一些實施例中,氧化物層的楊氏係數低於第一氮化物層或第二氮化物層的楊氏係數。在一些實施例中,第一氮化物層與第二氮化物層包括氮化矽,而氧化物層包括未摻雜的氧化矽。在一些例子中,第一氮化物層厚約20nm至約250nm,氧化層厚約1100nm至約1500nm,且第二氮化物層厚約600nm至約800nm。在一些實施例中,半導體裝置更包括金屬-絕緣層-金屬結構位於下側接點結構與介電層之間。金屬-絕緣層-金屬結構包括電容底金屬層、電容中間金屬層、電容頂金屬層、電容底金屬層與電容中間金屬層之間的第一介電層、以及電容中間金屬層與電容頂金屬層之間的第二介電層。電容底金屬層、電容中間金屬層、與電容頂金屬層的至少一者電性連接至上側接點結構。在一些實施例中,介電層為上側介電層,且半導體裝置更包括下側介電層於下側接點結構與金屬-絕緣層-金屬結構之間。在一些實施例中,半導體裝置更包括接合墊電性連接至上側接點結構。接合墊自下至上包括凸塊下金屬層、凸塊層、與焊料層。
本發明另一實施例關於方法。方法包括:形成頂金屬接點於半導體基板上;沉積第一介電層於頂金屬接點上;形成金屬-絕緣層-金屬結構於第一介電層上;沉積第二介電層於金屬-絕緣層-金屬結構上;形成金屬通孔,其電性耦接至金屬-絕緣層-金屬結構及頂金屬接點;形成鈍化結構於金屬通孔及第二介電層上;以及形成接合墊,其電性耦接至金屬通孔。形成鈍化結構的步驟包括:沉積第一氮化物層於金屬通孔與第二介電層上;沉積氧化物層於第一氮化物層上;以及沉積第二氮化物層於氧化物層上。在一些實施例中,氧化物層的沉積法採用高密度電漿沉積,且第一氮化物層與第二氮化物層包括氮化矽,其沉積法採用化學氣相沉積或物理氣相沉積。
上述實施例之特徵有利於本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者應理解可採用本發明作基礎,設計並變化其他製程與結構以完成上述實施例之相同目的及/或相同優點。本技術領域中具有通常知識者亦應理解,這些等效置換並未脫離本發明精神與範疇,並可在未脫離本發明之精神與範疇的前提下進行改變、替換、或更動。
A1、A2‧‧‧角度 Pc‧‧‧間隙距離 T‧‧‧錐形剖面 Tc‧‧‧厚度 W‧‧‧牆部 10‧‧‧方法 12、14、16、18、20、22、24、26、28、30、32‧‧‧步驟 100‧‧‧半導體裝置 102‧‧‧基板 110‧‧‧內連線層 120‧‧‧碳化物層 130、150、184‧‧‧氧化物層 140‧‧‧蝕刻停止層 152‧‧‧氮氧化矽層 153、154、155、175、176、177‧‧‧接點結構 156、182、186‧‧‧氮化物層 158、164、167、168‧‧‧介電層 160‧‧‧金屬-絕緣層-金屬結構 162‧‧‧電容底金屬層 166‧‧‧電容中間金屬層 169‧‧‧電容頂金屬層 170、180‧‧‧多層鈍化結構 171、172、173‧‧‧開口 178‧‧‧阻障層 188‧‧‧材料層 190‧‧‧接合墊 192‧‧‧凸塊下金屬層 194‧‧‧凸塊層 196‧‧‧焊料層 198‧‧‧裂縫
圖1係本發明實施例中,製作半導體裝置所用的方法之流程圖。 圖2A、2B、2C、2D、2E、2F、2G、2H、2I、2J、2K、2L、2M、2N、2O、2P、2Q、2R、2S、2T、與2U係本發明實施例中,半導體裝置於多種製作階段的剖視圖。
100‧‧‧半導體裝置
102‧‧‧基板
110‧‧‧內連線層
120‧‧‧碳化物層
130、150、184‧‧‧氧化物層
140‧‧‧蝕刻停止層
153、154、155、175、176、177‧‧‧接點結構
156、182、186‧‧‧氮化物層
158、167‧‧‧介電層
162‧‧‧電容底金屬層
166‧‧‧電容中間金屬層
169‧‧‧電容頂金屬層
188‧‧‧材料層
192‧‧‧凸塊下金屬層
194‧‧‧凸塊層
196‧‧‧焊料層
198‧‧‧裂縫

Claims (1)

  1. 一種製作積體電路的方法,包括: 形成一鈍化層於一第一接點結構上,且該鈍化層包括一介電層; 形成一第二接點結構於該鈍化層上並穿過該鈍化層,且該第二接點結構電性連接至該第一接點結構;以及 形成一多層鈍化結構於該第二接點結構與該鈍化層上,其中形成該多層鈍化結構的步驟包括沉積一第一氮化物層、沉積一氧化物層於該第一氮化物層上、以及沉積一第二氮化物層於該氧化物層上。
TW108122521A 2018-06-29 2019-06-27 製作積體電路的方法 TW202006796A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862691683P 2018-06-29 2018-06-29
US62/691,683 2018-06-29
US16/395,435 US11145564B2 (en) 2018-06-29 2019-04-26 Multi-layer passivation structure and method
US16/395,435 2019-04-26

Publications (1)

Publication Number Publication Date
TW202006796A true TW202006796A (zh) 2020-02-01

Family

ID=69007496

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108122521A TW202006796A (zh) 2018-06-29 2019-06-27 製作積體電路的方法

Country Status (3)

Country Link
US (1) US11145564B2 (zh)
CN (1) CN110660685A (zh)
TW (1) TW202006796A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI780704B (zh) * 2020-05-27 2022-10-11 台灣積體電路製造股份有限公司 半導體封裝裝置及其製造方法
TWI799796B (zh) * 2020-03-13 2023-04-21 台灣積體電路製造股份有限公司 積體電路和製造積體電路的方法
US11935826B2 (en) 2020-05-27 2024-03-19 Taiwan Semiconductor Manufacturing Co., Ltd. Capacitor between two passivation layers with different etching rates

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11145592B2 (en) 2020-02-11 2021-10-12 Taiwan Semiconductor Manufacturing Co., Ltd. Process for forming metal-insulator-metal structures
US11114373B1 (en) 2020-02-26 2021-09-07 Taiwan Semiconductor Manufacturing Co., Ltd. Metal-insulator-metal structure
US11355493B2 (en) 2020-03-13 2022-06-07 Taiwan Semiconductor Manufacturing Company, Ltd. Method to embed planar FETs with finFETs
US11424319B2 (en) 2020-05-29 2022-08-23 Taiwan Semiconductor Manufacturing Co., Ltd. Multilayer capacitor electrode
US11715755B2 (en) 2020-06-15 2023-08-01 Taiwan Semiconductor Manufacturing Co., Ltd. Structure and method for forming integrated high density MIM capacitor
US11373971B2 (en) * 2020-06-30 2022-06-28 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device structure and methods of forming the same
US11670594B2 (en) * 2021-01-14 2023-06-06 Taiwan Semiconductor Manufacturing Company, Ltd. Redistribution layer features
US20220352441A1 (en) * 2021-04-30 2022-11-03 Meta Platforms Technologies, Llc Cu pads for reduced dishing in low temperature annealing and bonding
US11961880B2 (en) 2021-05-06 2024-04-16 Taiwan Semiconductor Manufacturing Company, Ltd. Metal-insulator-metal structure
US11894327B2 (en) * 2021-08-18 2024-02-06 Micron Technology, Inc. Apparatus including integrated segments and methods of manufacturing the same
US11791371B2 (en) 2021-08-30 2023-10-17 Taiwan Semiconductor Manufacturing Company, Ltd. Resistor structure
US12021113B2 (en) 2021-10-14 2024-06-25 Taiwan Semiconductor Manufacturing Company, Ltd. Amorphous bottom electrode structure for MIM capacitors
JP2024073192A (ja) * 2022-11-17 2024-05-29 株式会社ジャパンディスプレイ 表示装置

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5616933A (en) * 1995-10-16 1997-04-01 Sony Corporation Nitride encapsulated thin film transistor fabrication technique
US5795833A (en) * 1996-08-01 1998-08-18 Taiwan Semiconductor Manufacturing Company, Ltd Method for fabricating passivation layers over metal lines
US6909114B1 (en) * 1998-11-17 2005-06-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having LDD regions
WO2005038931A1 (ja) * 2003-10-20 2005-04-28 Nec Corporation 半導体装置及び半導体装置の製造方法
JP2007227874A (ja) * 2006-01-30 2007-09-06 Fujitsu Ltd 薄膜キャパシタ及びその製造方法
US7485564B2 (en) * 2007-02-12 2009-02-03 International Business Machines Corporation Undercut-free BLM process for Pb-free and Pb-reduced C4
US20100224960A1 (en) * 2009-03-04 2010-09-09 Kevin John Fischer Embedded capacitor device and methods of fabrication
US9048233B2 (en) 2010-05-26 2015-06-02 Taiwan Semiconductor Manufacturing Company, Ltd. Package systems having interposers
US9406798B2 (en) * 2010-08-27 2016-08-02 Acorn Technologies, Inc. Strained semiconductor using elastic edge relaxation of a stressor combined with buried insulating layer
US9064879B2 (en) 2010-10-14 2015-06-23 Taiwan Semiconductor Manufacturing Company, Ltd. Packaging methods and structures using a die attach film
US8797057B2 (en) 2011-02-11 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. Testing of semiconductor chips with microbumps
US8912649B2 (en) * 2011-08-17 2014-12-16 Taiwan Semiconductor Manufacturing Company, Ltd. Dummy flip chip bumps for reducing stress
US9368603B2 (en) * 2011-09-15 2016-06-14 Taiwan Semiconductor Manufacturing Company, Ltd. Contact for high-k metal gate device
WO2013048522A1 (en) * 2011-10-01 2013-04-04 Intel Corporation On-chip capacitors and methods of assembling same
US9000584B2 (en) 2011-12-28 2015-04-07 Taiwan Semiconductor Manufacturing Company, Ltd. Packaged semiconductor device with a molding compound and a method of forming the same
US9111949B2 (en) 2012-04-09 2015-08-18 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus of wafer level package for heterogeneous integration technology
US9263511B2 (en) 2013-02-11 2016-02-16 Taiwan Semiconductor Manufacturing Co., Ltd. Package with metal-insulator-metal capacitor and method of manufacturing the same
US9048222B2 (en) 2013-03-06 2015-06-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method of fabricating interconnect structure for package-on-package devices
US9190319B2 (en) * 2013-03-08 2015-11-17 Taiwan Semiconductor Manufacturing Company, Ltd. Method for forming interconnect structure
US9368460B2 (en) 2013-03-15 2016-06-14 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out interconnect structure and method for forming same
US8941218B1 (en) * 2013-08-13 2015-01-27 Avago Technologies General Ip (Singapore) Pte. Ltd. Passivation for group III-V semiconductor devices having a plated metal layer over an interlayer dielectric layer
US9281254B2 (en) 2014-02-13 2016-03-08 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming integrated circuit package
US9496189B2 (en) 2014-06-13 2016-11-15 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked semiconductor devices and methods of forming same
US9842815B2 (en) * 2016-02-26 2017-12-12 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of manufacture
US10062636B2 (en) * 2016-06-27 2018-08-28 Newport Fab, Llc Integration of thermally conductive but electrically isolating layers with semiconductor devices
US10546780B2 (en) * 2016-09-07 2020-01-28 Texas Instruments Incorporated Methods and apparatus for scribe seal structures
JP6540651B2 (ja) * 2016-10-19 2019-07-10 株式会社村田製作所 半導体装置およびその製造方法
JP6540650B2 (ja) * 2016-10-19 2019-07-10 株式会社村田製作所 半導体装置およびその製造方法
US10665521B2 (en) * 2017-08-29 2020-05-26 Taiwan Semiconductor Manufacturing Co., Ltd. Planar passivation layers
US10720497B2 (en) * 2017-10-24 2020-07-21 Raytheon Company Transistor having low capacitance field plate structure
US10741477B2 (en) * 2018-03-23 2020-08-11 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor devices and methods of forming the same
US10867903B2 (en) * 2018-07-27 2020-12-15 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor package and method of forming the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI799796B (zh) * 2020-03-13 2023-04-21 台灣積體電路製造股份有限公司 積體電路和製造積體電路的方法
TWI780704B (zh) * 2020-05-27 2022-10-11 台灣積體電路製造股份有限公司 半導體封裝裝置及其製造方法
US11935826B2 (en) 2020-05-27 2024-03-19 Taiwan Semiconductor Manufacturing Co., Ltd. Capacitor between two passivation layers with different etching rates

Also Published As

Publication number Publication date
US11145564B2 (en) 2021-10-12
US20200006183A1 (en) 2020-01-02
CN110660685A (zh) 2020-01-07

Similar Documents

Publication Publication Date Title
TW202006796A (zh) 製作積體電路的方法
US8994188B2 (en) Interconnect structures for substrate
TWI552297B (zh) 半導體裝置及其製造方法
US9312225B2 (en) Bump structure for stacked dies
US11189538B2 (en) Semiconductor structure with polyimide packaging and manufacturing method
US12094925B1 (en) Three-dimensional device structure including embedded integrated passive device and methods of making the same
US11855130B2 (en) Three-dimensional device structure including substrate-embedded integrated passive device and methods for making the same
TWI807289B (zh) 封裝裝置及其形成方法
JP2012243953A (ja) 半導体装置及びその製造方法並びに積層型半導体装置
KR20110091730A (ko) 금속 필러에 대한 감소된 스트레스 구성을 포함하는 반도체 디바이스
US20160276426A1 (en) MIM Capacitor and Method Forming the Same
US12107041B2 (en) Metal plate corner structure on metal insulator metal
TWI648837B (zh) 半導體結構及其製造方法
TWI752643B (zh) 半導體元件、半導體封裝體及形成半導體元件的方法
KR20110128897A (ko) 하부에 감소된 지름을 갖는 금속 필러들을 포함하는 반도체 디바이스의 금속화 시스템
TWI660468B (zh) 封裝結構及其製造方法
US11640950B2 (en) Semiconductor chip and semiconductor package
JP2018098461A (ja) 半導体装置及びその製造方法、並びに積層半導体装置
US12015002B2 (en) Chip structure and method for forming the same
US20230377968A1 (en) Redistribution layer metallic structure and method
KR102383911B1 (ko) 차폐 구조물
JP5801329B2 (ja) 半導体装置
KR20090052087A (ko) 다층 웨이퍼 구조