TW201834199A - 半導體基板 - Google Patents

半導體基板 Download PDF

Info

Publication number
TW201834199A
TW201834199A TW106141874A TW106141874A TW201834199A TW 201834199 A TW201834199 A TW 201834199A TW 106141874 A TW106141874 A TW 106141874A TW 106141874 A TW106141874 A TW 106141874A TW 201834199 A TW201834199 A TW 201834199A
Authority
TW
Taiwan
Prior art keywords
layer
avg
crystal layer
semiconductor substrate
aforementioned
Prior art date
Application number
TW106141874A
Other languages
English (en)
Other versions
TWI744429B (zh
Inventor
山本大貴
長田剛規
Original Assignee
日商住友化學股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商住友化學股份有限公司 filed Critical 日商住友化學股份有限公司
Publication of TW201834199A publication Critical patent/TW201834199A/zh
Application granted granted Critical
Publication of TWI744429B publication Critical patent/TWI744429B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/02505Layer structure consisting of more than two layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/02505Layer structure consisting of more than two layers
    • H01L21/02507Alternating layers, e.g. superlattice
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

本發明係提供一種翹曲量小之半導體基板。
本發明提供之半導體基板,係包含具有由AlxGa1-xN所構成之第1結晶層及由AlyGa1-yN所構成之第2結晶層經重複積層而成之積層構造的緩衝層,在含有單一的第1結晶層之觀察區域中以TEM觀察緩衝層之剖面時,以深度D作為變數之HAADF-STEM強度I(D)係在深度Dmin顯示極小值Imin,在深度Dmax(Dmax>Dmin)顯示極大值Imax,在比Dmin更淺位置之單調減少區域中I(D)從Imax與Imin之中間值Imid起至Imin為止之深度方向距離DD1、及在比Dmin更深位置之單調增加區域中I(D)從Imin至Imax為止之深度方向距離DD2,係滿足DD1≦0.3×DD2之條件。

Description

半導體基板
本發明係關於半導體基板。
在Si基板上使III族氮化物半導體結晶成長之技術,係研究例如以下之文獻所示的技術。
專利文獻1係揭示以抑制在裝置化之步驟產生的龜裂作為目的所構成之III族氮化物磊晶基板。該III族氮化物磊晶基板之特徵係具有:Si基板;與該Si基板接觸之初期層;及形成於該初期層上且具有複數組積層體之超晶格積層體,該積層體係依序具有由Al組成比超過0.5且1以下之AlGaN所構成之第1層及由Al組成比超過0且0.5以下之AlGaN所構成之第2層,其中,前述第2層之Al組成比係愈遠離前述基板愈漸減。
專利文獻2係揭示可抑制氮化物半導體層之破裂(crack)或結晶缺陷、翹曲之發生,且提升生產性之化合物半導體基板。該化合物半導體基板係具備:結晶面方位為(111)面之矽單晶基板;形成於前述矽單晶基板上且以AlxGa1-xN單晶(0<x≦1)所構成之第1緩衝層;形成於前述第1緩衝層上,且將以厚度為250nm以上350nm以下之 AlyGa1-yN單晶(0≦y<0.1)所構成的第1單層及以厚度為5.0nm以上20nm以下之AlzGa1-zN單晶(0.9<z≦1)所構成的第2單層交互地積層複數層而成的第2緩衝層;以及形成於前述第2緩衝層上,且含有至少1層以上之氮化物系半導體單晶層的半導體元件形成區域。
專利文獻3係揭示可抑制晶圓之翹曲,同時使洩漏電流更降低之半導體電子裝置。該半導體電子裝置係具備在基板上隔著緩衝層而積層之化合物半導體層,其中,前述緩衝層係具有複合層,該複合層係在使用Al組成為0.2以下之氮化物系化合物半導體所形成的第1層上,積層有使用Al組成為0.8以上之氮化物系化合物半導體所形成的第2層者。
在非專利文獻1係記載:「使GaN及AlN交互積層而使GaN上之AlN緩和,並可預期:在AlN上之GaN若能以如殘留壓縮應力之方式成長,則可使用GaN/AlN之扭曲周期構造(被稱為Strained Layer Super-lattice。以下稱為SLS)而在膜整體具有壓縮應力。咸認為在SLS以外,設成越積層於上之膜晶格常數越擴展之組合時,亦可施加壓縮應力。」。
[先前技術文獻] [專利文獻]
[專利文獻1]日本特開2013-021124號公報
[專利文獻2]日本特開2010-232322號公報
[專利文獻3]日本特開2008-171843號公報
[非專利文獻]
[非專利文獻1] K. Matsumoto et al., J. Vac. Soc. Jpn. 54, 6 (2011), p376-380.
在Si基板上形成III族氮化物半導體層時,起因於Si與III族氮化物半導體結晶之熱膨脹係數的差異,產生基板之翹曲或III族氮化物半導體層之破裂(crack)。因此,如記載於前述之專利文獻及非專利文獻,形成會產生內部壓縮應力之層(應力產生層),使該壓縮應力與因熱膨脹係數之相違而在氮化物結晶層產生的拉伸應力得到均衡,以抑制在返回室溫之狀態的半導體基板之翹曲,防止III族氮化物半導體層之破裂。
然而,有關因應力產生層所致之對半導體基板翹曲的控制仍有許多不明之處,揭明應力產生層之構造或物性,同時觀察該構造等與有關翹曲之實驗結果的關連性亦為重要。從如此之觀點,本發明人係對於應力產生層之構造與翹曲量之關連,累積實驗研究,終於達到本案發明。
本發明之目的在於使用磊晶成長法而形成III族氮化物半導體等結晶層時,藉由揭明會產生應力之緩衝層的構造與半導體基板之翹曲量的關連,具體指定出翹 曲量為適當範圍之緩衝層的構造,以提供翹曲量小之半導體基板。
為解決上述課題,在本發明之第1態樣中,提供一種半導體基板,具有:基底基板、裝置形成層、及位於前述基底基板及前述裝置形成層之間的緩衝層;前述緩衝層具有由AlxGa1-xN所構成之第1結晶層及由AlyGa1-yN所構成之第2結晶層經重複積層而成之積層構造,前述第1結晶層之平均Al組成AVG(x)及前述第2結晶層之平均Al組成AVG(y)滿足0<AVG(x)≦1、0≦AVG(y)<1、及AVG(x)>AVG(y)之條件,在含有單一的前述第1結晶層之觀察區域中以TEM觀察前述緩衝層之剖面時,以深度D作為變數之HAADF-STEM強度I(D)係在深度Dmin顯示極小值Imin,在深度Dmax(Dmax>Dmin)顯示極大值Imax,在比前述Dmin更淺位置之單調減少區域中前述I(D)從前述Imax與前述Imin之中間值Imid起至前述Imin為止之深度方向距離DD1、及在比前述Dmin更深位置之單調增加區域中前述I(D)從前述Imin至前述Imax為止之深度方向距離DD2,係滿足DD1≦0.3×DD2之條件。前述I(D)之2階微分d2I(D)/dD2在前述Dmin與前述Dmax之間可具有超過1個之零交叉點。
所謂「平均Al組成AVG(α)」係指由AlαGa1-αN所構成之結晶層的Al組成比α在厚度方向經平均後之 值,且為Al組成比在厚度方向變化時之Al組成比的代表值之一。
所謂「觀察區域」係指以僅含有1層之第1結晶層之方式進行TEM(穿透式電子顯微鏡,Transmission Electron Microscope)觀察時之視野,所謂「HAADF-STEM強度I(D)」係指以HAADF-STEM(高角度環狀暗場像掃描穿透式電子顯微鏡,High-angle Annular Dark Field Scanning TEM)法觀察結晶層時之濃淡亦即電子線強度之變化,作為深度(與任意位置在深度方向之距離)D之函數而表示者。為了除去因原子像的影響所致之脈動,亦可將從HAADF-STEM像直接獲得之電子束強度訊號施予適當次數的平滑化處理者作為「HAADF-STEM強度I(D)」。在HAADF-STEM像中,重的元素看起來明亮,而輕的元素看起來暗淡,可獲得正比於原子量的平方之對比。因此,為AlxGa1-xN結晶層時,係正比於Al組成x之值而觀察到暗淡(訊號強度低)。
「Dmin」係在觀察區域中I(D)顯示為極小之深度,將I(D)之極小值設為「Imin」。「Dmax」係在觀察區域中I(D)顯示為極大之深度,將I(D)之極大值設為「Imax」。「Imid」係Imin與Imax之中間值,且Imid=(Imax-Imin)/2。
「2階微分d2I(D)/dD2」係對I(D)之1階微分函數dI(D)/dD進一步微分之函數。所謂「零交叉點」係在觀察區域中之深度Dmin與Dmax之間2階微分d2I(D)/dD2 成為0時之深度D的點。
前述裝置形成層之熱膨脹係數可大於前述基底基板之熱膨脹係數,前述第2結晶層之平均晶格常數可大於前述第1結晶層之平均晶格常數。前述基底基板為矽基板,前述裝置形成層可為由GaN或AlGaN所構成之單層或積層。在前述基底基板與前述緩衝層之間,可進一步具有抑制矽原子與III族原子之反應的反應抑制層。在前述反應抑制層與前述緩衝層之間,可進一步具有塊體結晶狀態中之晶格常數大於前述反應抑制層之晶格常數的中間層。就反應抑制層而言,可例示例如經低溫形成之AlN層,就中間層而言,可例示例如AlGaN層。
前述第1結晶層之厚度為超過5.0nm且未達20nm,前述第2結晶層之厚度為10nm以上300nm以下,位於前述基底基板上且含有前述緩衝層及前述裝置形成層的氮化物結晶層之厚度較佳為500nm以上13000nm以下。前述AVG(x)及前述AVG(y)可滿足0.9≦AVG(x)≦1、及0≦AVG(y)≦0.3之條件。
100‧‧‧半導體基板
102‧‧‧基底基板
104‧‧‧反應抑制層
106‧‧‧緩衝層
106a‧‧‧第1結晶層
106b‧‧‧第2結晶層
106c‧‧‧積層構造
108‧‧‧裝置形成層
110‧‧‧中間層
112‧‧‧活性層
114‧‧‧肖特基層
第1圖為半導體基板100之剖面圖。
第2圖為剖面觀察半導體基板100之一例而得的HAADF-STEM像。第2圖(a)係以視野包含緩衝層106之全域的方式觀察而得者,第2圖(b)係在僅含有1層之第1結晶層106a的視野(觀察區域)中觀察緩衝層106之一部分 而得者。
第3圖(a)係以視野包含第2圖之一例中的第1結晶層106a及第2結晶層106b之各1層的方式觀察而得之剖面TEM像,第3圖(b)係表示在剖面TEM像上賦予數字之各位置中的EDX分析結果。
第4圖係以觀察區域中之HAADF-STEM強度I(D)作為深度D之函數而表示的圖表,且合併表示平滑化前與平滑化後之數據。
第5圖係以觀察區域中之實驗例1之HAADF-STEM強度I(D)、1階微分函數dI(D)/dD及2階微分d2I(D)/dD2作為深度D之函數而表示的圖表。
第6圖係以觀察區域中之實驗例2之HAADF-STEM強度I(D)、1階微分函數dI(D)/dD及2階微分d2I(D)/dD2作為深度D之函數而表示的圖表。
第7圖係以觀察區域中之實驗例3之HAADF-STEM強度I(D)、1階微分函數dI(D)/dD及2階微分d2I(D)/dD2作為深度D之函數而表示的圖表。
第8圖係以觀察區域中之比較例之HAADF-STEM強度I(D)、1階微分函數dI(D)/dD及2階微分d2I(D)/dD2作為深度D之函數而表示的圖表。
第1圖係半導體基板100之剖面圖。半導體基板100係具有基底基板102、反應抑制層104、緩衝層106及裝置形成層108。在反應抑制層104與緩衝層106 之間具有中間層110。又,基底基板102上之反應抑制層104、緩衝層106及裝置形成層108係例如III族氮化物結晶層,此時,可使用一般的MOCVD法而形成。
基底基板102係支撐反應抑制層104、緩衝層106及裝置形成層108之支持基板。基底基板102較佳係設為矽基板。藉由使用矽基板作為基底基板102,可降低材料價格,可利用在以往之矽製程所使用的半導體製造裝置。藉此,可提高成本競爭力。更進一步,藉由使用矽基板作為基底基板102,可廉價且工業上利用直徑150mm以上之大型之基板。
以基底基板102作為矽基板時,裝置形成層108係可設為由GaN或AlGaN所構成之單層或積層。此時,設置反應抑制層104之意義大。
反應抑制層104位於基底基板102與緩衝層106之間。反應抑制層104係抑制構成基底基板102之原子例如矽原子與III族原子之反應。例如在反應抑制層104之上層為III族氮化物半導體層時,可防止在該III族氮化物半導體層所含之Ga與基底基板102所含之原子(例如Si)之合金化。反應抑制層104可舉例Alx1Ga1-x1N(0<x1≦1),代表性者可舉例AlN層。藉由反應抑制層104,可保護基底基板102之表面,並確保上層之支撐。又,反應抑制層104係可使形成於基底基板102上之結晶層的初期核形成。
緩衝層106係位於基底基板102與裝置形成 層108之間。緩衝層106係具有第1結晶層106a及第2結晶層106b經重複積層而成之積層構造106c。緩衝層106係可發揮降低半導體基板100整體之翹曲的應力產生層機能。
第1結晶層106a係由AlxGa1-xN所構成,第2結晶層106b係由AlyGa1-yN所構成。繼而,第1結晶層106a之平均Al組成AVG(x)及第2結晶層106b之平均Al組成AVG(y)滿足0<AVG(x)≦1、0≦AVG(y)<1、及AVG(x)>AVG(y)之條件。AVG(x)及AVG(y)較佳係滿足0.9≦AVG(x)≦1、及0≦AVG(y)≦0.3之條件。第1結晶層106a之厚度係設為1nm以上20nm以下,較佳係設為超過5.0nm且未達20nm。第2結晶層106b之厚度係可設為5nm以上300nm以下,較佳係可設為10nm以上300nm以下。
第1結晶層106a可例示AlN層,第2結晶層106b可例示AlGaN層。第1結晶層106a與第2結晶層106b之界面係不須為明顯的界面,可為Al組成比在深度方向呈連續性變化者。
第2圖係剖面觀察半導體基板100之一例而得的HAADF-STEM像,第2圖(a)係以在視野包含緩衝層106之全域的方式觀察而得者,第2圖(b)係在僅含有1層之第1結晶層106a的視野(觀察區域)中觀察緩衝層106而得者。從第2圖(a)可確認緩衝層106之積層構造。又,在同一圖(b)中,觀察到HAADF-STEM像在第1結晶層106a之上側(深度小之側)為暗淡,在下側(深度大之側)為明亮。 若考量愈重的元素會觀察到愈明亮之HAADF-STEM像的特性,則推測第1結晶層106a中之Al組成係在下側(深度大之側)變小,在上側(深度小之側)變大者。
第3圖(a)係觀察第2圖之一例中之第1結晶層106a及第2結晶層106d而得的剖面TEM像,且以視野包含第1結晶層106a及第2結晶層106b之各1層的方式觀察而得者。第3圖(b)係表示在第3圖(a)之剖面TEM像上賦予數字之各位置中的EDX分析(Energy dispersive X-ray spectrometry)之結果,數值係相對於N原子、Al原子及Ga原子之組成合計的原子組成比(單位係原子%)。
由於附有「1」之第2結晶層106b的Al組成比及Ga組成比分別為7.1%及54.9%,附有「2」之第1結晶層106a的上部之Al組成比及Ga組成比分別為55.3%及5.2%,附有「3」之第1結晶層106a的下部之Al組成比及Ga組成比分別為34.3%及28.0%,故可知第2結晶層106b之組成接近GaN,第1結晶層106a之上部的組成接近AlN,第1結晶層106a之下部之組成為GaN與AlN之約中間。由於在第1結晶層106a之製膜中未刻意導入Ga原料氣體,故可謂在第1結晶層106a之底部係產生許多Al原子被取代成Ga原子之現象。又,雖然如此之置換現象之發生原因係不明確,但推測的原因之一可能是殘存在第1結晶層106a製膜時之爐內的Ga原子之混入等。
本發明人等係根據此等之實驗研究,藉由使HAADF-STEM像之濃淡定量化,詳細分析第1結晶層106a 之深度方向中之Al組成(Al/Ga組成比),而發現與半導體基板之翹曲量的相關關係,終於達到本案發明。
第4圖係以觀察區域中之HAADF-STEM強度I(D)作為深度D之函數而表示的圖表。由於在HAADF-STEM像中係觀察原子,故HAADF-STEM強度I(D)係表示反映原子後之脈動(平滑化前)。第4圖中之平滑化後的數據因已除去脈動,故為經適當的次數平滑化處理者,在Al組成之詳細研究中,較佳係使用平滑化後之數據。
第5圖係以觀察區域中之HAADF-STEM強度I(D)的一例之圖表,且一併表示I(D)之1階微分函數dI(D)/dD及2階微分d2I(D)/dD2。HAADF-STEM強度I(D)係在深度Dmin顯示極小值Imin,在深度Dmax(Dmax>Dmin)顯示極大值Imax。在比Dmin更淺位置之單調減少區域中I(D)在Imax與Imin之中間值Imid起至Imin內為減少,將從Imid至Imin之深度方向距離設為DD1。在比Dmin更深位置之單調增加區域中I(D)從Imin增加至Imax,將從Imin至Imax之深度方向距離設為DD2。如此地定義深度方向距離DD1及DD2時,滿足DD1≦0.3×DD2之條件。藉由滿足該條件而可減少半導體基板100之翹曲量。又,前述條件較佳係滿足DD1≦0.25×DD2,更佳係滿足DD1≦0.2×DD2。
又,I(D)之2階微分d2I(D)/dD2在Dmin與Dmax之間期望具有超過1之零交叉點。零交叉點係d2I(D)/dD2與強度0之軸交叉的點,即圖中以「黑點」表 示者。以滿足該條件,可減少半導體基板100之翹曲量。
第1結晶層106a係因平均Al組成AVG(x)大,故電阻大。又,藉由使將1結晶層106a與第2結晶層106b之積層構造106c重複積層,可提高耐電壓。因此,可降低半導體基板100之翹曲,同時提高活性層112之耐壓、移動度等特性。
在與第1結晶層106a之異接合面,第2結晶層106b理想上係以結晶晶格相對於第1結晶層106a之結晶晶格,呈同調連續之方式形成。如前述,第1結晶層106a之平均Al組成AVG(x)及第2結晶層106b之平均Al組成AVG(y)滿足0<AVG(x)≦1、0≦AVG(y)<1、及、AVG(x)>AVG(y)之條件,故第2結晶層106b之塊體狀態中之晶格常數係比第1結晶層106a之塊體狀態中之晶格常數更大,因此,在第2結晶層106b係蓄積對第1結晶層106a之壓縮應力。藉此,在緩衝層106產生壓縮應力。藉由使緩衝層106產生壓縮應力,使該壓縮應力、與起因於熱膨脹係數之相違而在氮化物結晶層產生之引張應力得到均衡,可降低半導體基板100之翹曲。
又,緩衝層106係具有複數個積層構造106c。複數個積層構造106c係可構成將多數個積層構造106c重複積層而成之超晶格構造。積層構造106c之重複數係可設為例如2至500。藉由將積層構造106c多數積層,可增大緩衝層106產生之壓縮應力。又,可藉由積層構造106c之積層數使緩衝層106產生之壓縮應力之大小容易控制。 進一步,藉由將積層構造106c多數積層,可使因第1結晶層106a提升之耐電壓更提高。
裝置形成層108係可形成電晶體或LED(light emitting diode)等任意之裝置之結晶層,例如用於以二維電子氣體(2DEG)作為通道之HEMT(High Electron Mobility Transistor)時,裝置形成層108係可具有活性層112及肖特基層(Schottky layer)114。活性層112可例示GaN層,肖特基層114可例示AlGaN層。
裝置形成層108之熱膨脹係數大於基底基板102之熱膨脹係數時,可使第2結晶層106b之平均晶格常數大於第1結晶層106a之平均晶格常數。亦即,在MOCVD法等在高溫環境下形成裝置形成層108時,若半導體基板100返回室溫,則裝置形成層108之熱收縮會大於基底基板102,而受到拉伸應力。此時,如前述,若將第2結晶層106b之塊體狀態中之晶格常數設為大於第1結晶層106a之塊體狀態中之晶格常數,則會在緩衝層106產生壓縮應力,可消除因裝置形成層108所致之拉伸應力。
活性層112係例如由Alx4Ga1-x4N(0≦x4<1)所構成,代表性係GaN層。活性層112係可為AlInGaN層。活性層112係在後讀形成電子元件之層。活性層112係可分為2層,上層係設為極力減少碳原子等雜質濃度之高純度層,下層係可設為含有碳原子之層。藉由在下層含有碳原子,可提高耐電壓,藉由提高上層之純度,可減少因雜質原子所致之載子散射,並提高移動度。
肖特基層114係例如Alx5Ga1-x5N(0<x5<1)。在活性層112及肖特基層114之異界面係生成2維電子氣體(2DEG),可發揮作為電晶體之通道層機能。肖特基層114係可依照要形成之電晶體構造而適當變更。
位於基底基板102上且含有緩衝層106及裝置形成層108之氮化物結晶層之厚度係可設為6nm以上20000nm以下,較佳係可設為500nm以上13000nm以下。藉由將氮化物結晶層之厚度設為該範圍,可減少半導體基板100之翹曲量。基底基板102之厚度為400μm以上,且基底基板102之直徑為100mm以上時,反應抑制層104之厚度較佳係設為30nm以上300nm以下。藉由使基底基板102及反應抑制層104設為該範圍,可減少半導體基板100之翹曲量。
上述之氮化物結晶層係熱膨脹係數大於基底基板102,若溫度從磊晶成長時較高之溫度降低至室溫為止,則氮化物結晶層會比基底基板102更大幅地收縮,結果,在氮化物結晶層產生拉伸應力。但,在本實施形態之半導體基板100中,由於藉由緩衝層106產生壓縮應力,故使該壓縮應力與因氮化物結晶層之降溫所致的拉伸應力均衡,可抑制半導體基板100之翹曲。
又,只要在緩衝層106含有由第1結晶層106a及第2結晶層106b所構成之積層構造106c,緩衝層106之其他層構成為任意。在上述係說明了於反應抑制層104與緩衝層106之間形成中間層110之例,但亦可於緩衝層 106與裝置形成層108之間,在裝置形成層108之上層形成中間層110。
中間層110係在反應抑制層104與緩衝層106之間接觸位於反應抑制層104,且為塊體結晶狀態中之晶格常數大於反應抑制層104之晶格常數之層。中間層110係例如由Alx2Ga1-x2N(0<x2<1)所構成。在與反應抑制層104之異接合面中,中間層110理想上係可以結晶格子相對於反應抑制層104之結晶格子呈同調地連續之方式形成。藉此,中間層110係起因於與反應抑制層104之晶格常數差而產生壓縮應力。又,中間層110係使在反應抑制層104形成之初期核擴大,使形成於上層之緩衝層106之基底面形成。中間層110之厚度係可設為600nm以下例如300nm。
又,中間層110與反應抑制層104之異界面呈同調地連續之意,終究是指理想的狀態,實際上亦混合存在有因缺陷等所致之晶格緩和,經同調成長之區域只不過支配性之情形,係與第1結晶層106a及第2結晶層106b之異界面中之情形同樣。
(實施例)
製作觀察區域中之HAADF-STEM強度I(D)相異的複數之半導體基板100(實驗例1至3及比較例)。亦即,就實驗例1至3及比較例之半導體基板100而言,係使用Si基板作為於基底基板102,並在Si基板之(111)面上,形成設計厚度150至160nm之AlN層及設計厚度250nm 之AlGaN層作為反應抑制層104及中間層110。進而,緩衝層106係將設計厚度5nm之AlN層(第1結晶層106a)及設計厚度28nm之AlGaN層(第2結晶層106b)所構成之AlN/AlGaN積層構造(積層構造106c)進行重複積層而形成者,裝置形成層108係形成設計厚度800nm之GaN層(活性層112)及設計厚度20至50nm之AlGaN層(肖特基層114)。
上述各層(AlN層、AlGaN層及GaN層)之形成係使用MOCVD(Metal Organic Chemical Vapor Deposition)法。在MOCVD法中,係使用三甲基鋁(Al(CH3)3)及三甲基鎵(Ga(CH3)3)作為III族原料氣體,使用氨(NH3)作為氮原料氣體。成長溫度係在1100℃至1260℃之範圍選擇,V族原料氣體對III族原料氣體的流量比V/III比係在160至3700之範圍選擇。又,從在預備實驗獲得之成長速度算出對應於設計厚度之成長時間,藉由成長時間控制各層之厚度,因而,各層之實際的厚度與設計厚度有所相異。
以使觀察區域中之HAADF-STEM強度之深度曲線I(D)相異為目的,改變實驗例1至3及比較例中之緩衝層106(AlN層(第1結晶層106a)及AlGaN層(第2結晶層106b)之重複積層)之成長條件。
在實驗例1中,係將AlN層及AlGaN層之成長切換時的成長中斷(有所謂「成長中斷」之部分。)設為「有」,將AlN層(第1結晶層106a)之V/III比設為1580,將AlGaN層(第2結晶層106b)之Al組成設為0.18。在實 驗例2中,係將成長中斷設為「無」,其他係與實驗例1同樣。在實驗例3中係將AlGaN層之Al組成設為0.33,其他係與實驗例1同樣。在比較例中係將AlN層之V/III比設為260,其他係與實驗例1同樣。又,在此所謂之「Al組成」係成長條件中之「目標值」,與實際之結晶層的Al組成相異。
對於所製作之實驗例1至3及比較例之各半導體基板,測定HAADF-STEM強度I(D),計算1階微分函數dI(D)/dD及2階微分d2I(D)/dD2後,評估DD1及DD2與零交叉點數。又,針對各半導體基板測定翹曲量。
第5圖至第8圖係以觀察區域中之HAADF-STEM強度I(D)、1階微分函數dI(D)/dD及2階微分d2I(D)/dD2作為深度D之函數而表示的圖表,第5圖係表示實驗例1、第6圖係表示實驗例2,第7圖係表示實驗例3,第8圖係表示比較例。表1係彙整表示實驗例1至3及比較例中之特徵的製膜條件、及DD1對DD2之比(DD1/DD2)、零交叉點之數及翹曲量。
如第5圖至第8圖所示,可知在實驗例1至3及比較例中,HAADF-STEM強度之深度方向的曲線I(D)係分別相異,各試樣之緩衝層106(AlN層(第1結晶層106a)及AlGaN層(第2結晶層106b)之重複積層)中之Al組成(從AlGaN層至AlN層之Ga原子的組成比變化之狀況)相異。
對應於實驗例1至3及比較例中之I(D)之相異,DD1及DD2為相異,翹曲量之絕對值收在90μm以內之實驗例1至3中,DD1/DD2為0.2以下,相對於此,翹曲量大至173μm之比較例中,DD1/DD2大至0.3以上。又,翹曲量小之實驗例1至3中,零交叉點之數為5,相對於此,翹曲量大之比較例中,零交叉點之數為1。
從以上之實施例可謂之,可藉由DD1/DD2或零交叉數評估基板之翹曲量,只要DD1/DD2及零交叉數分別為0.3以下(較佳係0.2以下)及超過1(較佳係5以上),便可獲得良好的翹曲量。
如以上說明,藉由使從緩衝層106之觀察區域中之HAADF-STEM強度I(D)所定義之DD1及DD2滿足DD1≦0.3×DD2(較佳係DD1≦0.25×DD2,更佳係DD1≦0.2×DD2)之條件之方式形成,可減少半導體基板之翹曲量。又,藉由將從I(D)之2階微分d2I(D)/dD2所定義之零交叉點數設為超過1(較佳係5以上),可減少半導體基板之翹曲量。

Claims (8)

  1. 一種半導體基板,係具有:基底基板、裝置形成層、位於前述基底基板及前述裝置形成層之間的緩衝層;前述緩衝層具有由Al xGa 1-xN所構成之第1結晶層及由Al yGa 1-yN所構成之第2結晶層經重複積層而成之積層構造,其中,前述第1結晶層之平均Al組成AVG(x)及前述第2結晶層之平均Al組成AVG(y)滿足0<AVG(x)≦1、0≦AVG(y)<1、及AVG(x)>AVG(y)之條件,在含有單一的前述第1結晶層之觀察區域中以TEM(穿透式電子顯微鏡)觀察前述緩衝層之剖面時,以深度D作為變數之HAADF-STEM(高角度環狀暗場像掃描穿透式電子顯微鏡)強度I(D)係在深度Dmin顯示極小值Imin,在深度Dmax(Dmax>Dmin)顯示極大值Imax,在比前述Dmin更淺位置之單調減少區域中前述I(D)從前述Imax與前述Imin之中間值Imid起至前述Imin為止之深度方向距離DD1、及在比前述Dmin更深位置之單調增加區域中前述I(D)從前述Imin至前述Imax為止之深度方向距離DD2,係滿足DD1≦0.3×DD2之條件。
  2. 如申請專利範圍第1項所述之半導體基板,其中,前述I(D)之2階微分d 2I(D)/dD 2在前述Dmin與前述Dmax之間具有超過1個之零交叉點。
  3. 如申請專利範圍第1項所述之半導體基板,其中,前述裝置形成層之熱膨脹係數係大於前述基底基板之熱膨脹係數,前述第2結晶層之平均晶格常數係大於前述第1結晶層之平均晶格常數。
  4. 如申請專利範圍第3項所述之半導體基板,其中,前述基底基板為矽基板,前述裝置形成層為由GaN或AlGaN所構成之單層或積層。
  5. 如申請專利範圍第1項所述之半導體基板,係在前述基底基板與前述緩衝層之間更具有抑制矽原子與III族原子之反應的反應抑制層。
  6. 如申請專利範圍第5項所述之半導體基板,係在前述反應抑制層與前述緩衝層之間更具有塊體結晶狀態中之晶格常數大於前述反應抑制層之晶格常數之中間層。
  7. 如申請專利範圍第1項所述之半導體基板,其中,前述第1結晶層之厚度超過5.0nm且未達20nm,前述第2結晶層之厚度為10nm以上300nm以下,位於前述基底基板上且含有前述緩衝層及前述裝置形成層之氮化物結晶層的厚度為500nm以上13000nm以下。
  8. 如申請專利範圍第1項所述之半導體基板,其中,前述AVG(x)及前述AVG(y)滿足0.9≦AVG(x)≦1、及0≦AVG(y)≦0.3之條件。
TW106141874A 2016-11-30 2017-11-30 半導體基板 TWI744429B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016231901A JP6859084B2 (ja) 2016-11-30 2016-11-30 半導体基板
JP2016-231901 2016-11-30

Publications (2)

Publication Number Publication Date
TW201834199A true TW201834199A (zh) 2018-09-16
TWI744429B TWI744429B (zh) 2021-11-01

Family

ID=62242146

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106141874A TWI744429B (zh) 2016-11-30 2017-11-30 半導體基板

Country Status (6)

Country Link
US (1) US20190280091A1 (zh)
EP (1) EP3550591A4 (zh)
JP (1) JP6859084B2 (zh)
CN (1) CN110024082A (zh)
TW (1) TWI744429B (zh)
WO (1) WO2018101280A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6868389B2 (ja) * 2016-12-27 2021-05-12 住友化学株式会社 半導体基板および電子デバイス

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5224311B2 (ja) 2007-01-05 2013-07-03 古河電気工業株式会社 半導体電子デバイス
US8652948B2 (en) * 2007-11-21 2014-02-18 Mitsubishi Chemical Corporation Nitride semiconductor, nitride semiconductor crystal growth method, and nitride semiconductor light emitting element
JP5453780B2 (ja) * 2008-11-20 2014-03-26 三菱化学株式会社 窒化物半導体
JP5133927B2 (ja) 2009-03-26 2013-01-30 コバレントマテリアル株式会社 化合物半導体基板
CN102484049B (zh) * 2009-08-07 2015-05-20 日本碍子株式会社 半导体元件用外延基板、半导体元件用外延基板的制造方法以及半导体元件
EP2538435B1 (en) * 2010-02-16 2019-09-11 NGK Insulators, Ltd. Epitaxial substrate and method for producing same
JP5804768B2 (ja) * 2011-05-17 2015-11-04 古河電気工業株式会社 半導体素子及びその製造方法
JP5624940B2 (ja) * 2011-05-17 2014-11-12 古河電気工業株式会社 半導体素子及びその製造方法
JP5665676B2 (ja) 2011-07-11 2015-02-04 Dowaエレクトロニクス株式会社 Iii族窒化物エピタキシャル基板およびその製造方法
JP5785103B2 (ja) * 2012-01-16 2015-09-24 シャープ株式会社 ヘテロ接合型電界効果トランジスタ用のエピタキシャルウエハ
DE112015005069T5 (de) * 2014-11-07 2017-07-20 Sumitomo Chemical Company, Limited Halbleiterwafer und Verfahren zum Prüfen eines Halbleiterwafers

Also Published As

Publication number Publication date
US20190280091A1 (en) 2019-09-12
JP6859084B2 (ja) 2021-04-14
EP3550591A4 (en) 2020-08-05
CN110024082A (zh) 2019-07-16
JP2018088501A (ja) 2018-06-07
WO2018101280A1 (ja) 2018-06-07
EP3550591A1 (en) 2019-10-09
TWI744429B (zh) 2021-11-01

Similar Documents

Publication Publication Date Title
JP5309452B2 (ja) 半導体ウエーハ及び半導体素子及び製造方法
US20130020581A1 (en) Epitaxial wafer including nitride-based semiconductor layers
TWI657578B (zh) 半導體基板及半導體基板的檢查方法
US8946723B2 (en) Epitaxial substrate and method for manufacturing epitaxial substrate
US11011630B2 (en) Semiconductor wafer
KR101186032B1 (ko) 질화갈륨 또는 질화알루미늄갈륨 층을 제조하는 방법
KR20140096018A (ko) 실리콘 또는 유사 기판 위에 갈륨 질화물의 두꺼운 에피택셜 층을 제조하는 방법 및 상기 방법을 이용하여 얻어진 층
US8823055B2 (en) REO/ALO/A1N template for III-N material growth on silicon
TW201318202A (zh) Iii族氮化物磊晶基板及其製造方法
US8969880B2 (en) Epitaxial substrate and method for manufacturing epitaxial substrate
US20120126239A1 (en) Layer structures for controlling stress of heteroepitaxially grown iii-nitride layers
KR20160037968A (ko) 반도체 기판 및 반도체 기판의 제조 방법
EP2946402A1 (en) Ain/gan layers grown on reo/silicon
JP5543866B2 (ja) Iii族窒化物エピタキシャル基板
WO2016084311A1 (ja) エピタキシャルウェーハ、半導体素子、エピタキシャルウェーハの製造方法、並びに、半導体素子の製造方法
US8823025B1 (en) III-N material grown on AIO/AIN buffer on Si substrate
TW201834199A (zh) 半導體基板
US20160293710A1 (en) Nitride semiconductor substrate
US9923050B2 (en) Semiconductor wafer and a method for producing the semiconductor wafer
JP2021019009A (ja) 半導体ウエハー及びその製造方法