TW201820581A - 電晶體堆疊結構 - Google Patents

電晶體堆疊結構 Download PDF

Info

Publication number
TW201820581A
TW201820581A TW105137862A TW105137862A TW201820581A TW 201820581 A TW201820581 A TW 201820581A TW 105137862 A TW105137862 A TW 105137862A TW 105137862 A TW105137862 A TW 105137862A TW 201820581 A TW201820581 A TW 201820581A
Authority
TW
Taiwan
Prior art keywords
source
line
drain
stack structure
regions
Prior art date
Application number
TW105137862A
Other languages
English (en)
Other versions
TWI694580B (zh
Inventor
溯 邢
王學文
Original Assignee
聯華電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯華電子股份有限公司 filed Critical 聯華電子股份有限公司
Priority to TW105137862A priority Critical patent/TWI694580B/zh
Publication of TW201820581A publication Critical patent/TW201820581A/zh
Application granted granted Critical
Publication of TWI694580B publication Critical patent/TWI694580B/zh

Links

Landscapes

  • Semiconductor Memories (AREA)

Abstract

本發明提供一種電晶體堆疊結構,包含複數個堆疊區、複數條閘極、複數個源極/汲極區、一源極線、一汲極線以及一位元線。堆疊區被一淺溝渠隔離(STI)各自包圍。複數條閘極線設置在每個該堆疊區中,彼此沿著一第一方向平行排列。複數條個源極/汲極區設置在堆疊區中,彼此沿著第一方向平行排列,閘極與源極/汲極區交錯設置。源極線沿著第一方向延伸,並電性連接不同堆疊區中的其中一源極/汲極區。汲極線沿著第一方向延伸,並電性連接不同堆疊區中的其中一該源極/汲極區,其中在源極線與汲極線之間的該等源極/汲極區是電性浮動的。

Description

電晶體堆疊結構
本發明是關於一種電晶體堆疊結構,特別是一種具有浮動源極汲極區的電晶體堆疊結構。
隨著科技進步,積體電路製程技術也隨之不斷精進,因此各種電子電路可積集/形成於單一晶片上。目前積體電路晶片可區分為核心電路與輸入/輸出(input/output,以下簡稱為I/O)電路,並且核心電路與I/O電路分別使用不同大小之電壓源來驅動。為了要使核心電路與I/O電路能接收外界的電壓源,積體電路晶片上會設有導電的電源連接墊以及I/O連接墊。
然而,晶片在封裝、測試、運輸、加工、等過程中,這些連接墊也很容易因為與外界的靜電電源接觸,其所帶來的過量電荷會在極短時間內進入傳導至晶片內部,導致晶片內部電路的損毀,這種現象即為所謂的靜電放電。因此,一般商用的積體電路都必須具備一定程度的人體放電模式(human body model, HBM)以及機器放電模式(machine model,以下簡稱為MM)之耐受度。舉例來說,MM之耐受度必須高於100伏特(V)。為了解決此一問題,業界通常會在內部電路與I/O接腳之間設置一ESD保護裝置,其必須在靜電放電的脈衝(pulse)未到達內部電路之前先行啟動,以迅速地消除過高的電壓,進而減少靜電放電現象所導致的破壞。或者,在某些特殊通訊用的晶片電路設計中,也常需要有耐高壓的電路設計。因此,業界對於可以耐高壓的電路設計有越來越多的需求。
本發明於是提供了一種電晶體堆疊結構,可以維持高電壓的交流電(AC)訊號,特別適合用在通訊電路設計中。
本發明於是提供一種電晶體堆疊結構,包含複數個堆疊區、複數條閘極、複數個源極/汲極區、一源極線、一汲極線以及一位元線。堆疊區被一淺溝渠隔離(STI)各自包圍。複數條閘極線設置在每個該堆疊區中,彼此沿著一第一方向平行排列。複數條個源極/汲極區設置在堆疊區中,彼此沿著第一方向平行排列,閘極與源極/汲極區交錯設置。源極線沿著第一方向延伸,並電性連接不同堆疊區中的其中一源極/汲極區。汲極線沿著第一方向延伸,並電性連接不同堆疊區中的其中一該源極/汲極區,其中在源極線與汲極線之間的該等源極/汲極區是電性浮動(floating)的。
本發明使用特殊的電晶體堆疊設置,可以不需要將每個源極/汲極區都設置有接觸插栓,可省卻製作成本。
為使熟習本發明所屬技術領域之一般技藝者能更進一步了解本發明,下文特列舉本發明之數個較佳實施例,並配合所附圖式,詳細說明本發明的構成內容及所欲達成之功效。
本發明的電晶體堆疊結構300係由多個電晶體彼此串連而成,即上一個電晶體的汲極可作為下個電晶體的源極(共用源極/汲極區),當電晶體閘極開通時,可在串連的源極/汲極區間形成一電子通路。在一實施例中,本發明的電晶體堆疊結構300是用作一穩壓電路(voltage sustain)使用,當增加串連電晶體數量,可允許較高的電壓通過,例如是射頻(radio frequency, RF)。請參考第1圖,所繪示為本發明電晶體堆疊結構的其中一個實施方式的示意圖。本發明的電晶體堆疊300設置在基底301上,較佳具有含矽材質,例如是矽、單晶矽(single crystal silicon)、單晶矽鍺(single crystal silicon germanium)、非晶矽(amorphous silicon)或是上述的組合。於另一實施例中,基底300也可以包含其他半導體材質,例如是鍺或III/V族的複合半導體材料,如鍺砷等。於本發明較佳實施例中,基底300是矽覆絕緣基底(silicon on insulator, SOI),以增加對於高電壓的適用性。可先參考第5圖之剖面圖,基底301包含有下方的絕緣部分301B與上方的半導體材質部分301A,其中半導體材質可以具有微量的摻質(dopant),例如具有一第一導電型的N型摻質。請再參考第1圖,第1圖顯示了多個電晶體堆疊串連後所形成的密集陣列,本實施例中的區域A是代表一個電晶體,其向第一方向400橫跨了多個堆疊區302,其電晶體串連排列方向向下,也就是往第二方向402平行。關於電晶體堆疊細部描繪,將在下文介紹。
請參考第2圖,第2圖呈現的上視圖係由第1圖中的區域B所放大。第2圖繪示了兩個堆疊區302:堆疊區302A與堆疊區302B,兩者內部的元件配置大致相同。電晶體的開通是藉由源極線308SL、汲極線308DL、字線(word line)306L與位元線(bit line)310L來搭配控制,其中,源極線308SL、汲極線308DL與第一方向400平行,字線306L與位元線310L沿第二方向402平行,藉著此四條線的包圍,即可定義出一個基本的堆疊單位。當然,如第1圖所示,一個堆疊區302也可以包含複數個堆疊單位(向第二方向402延伸),或者可以具有複數個堆疊區302(向第一方向400延伸),每個堆疊區302之間是被淺溝渠隔離(shallow trench isolation, STI)所包圍。
關於一個基本單位的元件配置,請參考第2圖上視圖、並搭配第3圖、第4圖與第5圖之剖面圖,其中第3圖至第5圖分別是第2圖中沿著第CC’切線、DD’切線與EE’切線所繪製。請先參考第2圖,在堆疊區302A被源極線308SL、汲極線308DL、字線306L與位元線310L包圍的區域,設置有複數個閘極306、複數個源極/汲極區308以及一位元區310。閘極306具有鐵軌狀的設置,源極/汲極區308嵌設在其中,因此在中間區域,閘極306與源極/汲極區308彼此沿著一第一方向400平行排列並且交錯設置。位元區310則位在閘極306與源極/汲極區308的右端。
關於字線306L與閘極306,請看第2圖與第5圖,字線306L以一金屬內連線系統向下電性連接閘極306,例如是透過插栓(plug)309來連接。插栓309可以位在淺溝渠隔離302的上方,但於另外一個實施例中,也可以不在淺溝渠隔離302上方。閘極306由堆疊區302的左方向右方沿著第一方向400延伸,直至位元區310的一側。位元區310具有第二導電型的摻質,例如P型。同樣的,位元區310也透過插栓309與位元線310L連接。閘極306與基底301之間具有閘極介電層307,或者,閘極306的側壁上可以具有側壁子309。閘極306可以是各種導電材料,例如是多晶矽(poly silicon)或金屬等。
關於源極線308SL與源極/汲極區308,請看第2圖與第3圖,位在堆疊區302A上端的源極/汲極區308透過金屬內連線系統與源極線308SL電性連接。金屬內連線系統例如複數個接觸插栓309C與一層或多層的金屬層309,例如是第一金屬層(metal one, M1 ),而源極線308S則設置在金屬層309M的上方,即位在第二金屬層(metal two, M2 )的位置。源極/汲極區308具有第一導電型的摻質,例如N型。
關於本發明堆疊電晶體300訊號傳遞之流向,請參考第2圖與第4圖,本發明位在堆疊區302中設置有8個閘極306以及9個源極/汲極區308彼此交錯設置,當欲進行操作時,開啟該堆疊區302之閘極線306L(可一併參考第5圖),訊號會由一源極集合線308SC,分配至同一列的源極線308SL,並由源極線308S經由第一金屬層309M與接觸插栓309C進入位在堆疊區302邊緣的源極/汲極區308時(可一併參考第3圖),訊號即由第二方向402通過串連的電晶體,最後再由位在堆疊區320A另外一端的源極/汲極區308一樣通過金屬層309M與接觸插栓309C進入汲極線308DL,並經由汲極集合線308DC再輸出,或者;或者通過金屬層309M進入位元線308(請參考第5圖)。而由於如此,本發明的其中一個特點在於,在不同電晶體之間流通時,中間的源極/汲極區308(位在源極線308SL與汲極線308DL之間的)不需要額外的接觸插栓(contact plug),也就是呈現電性浮動(floating)的。相較於習知作為高壓導電設計的電晶體堆疊結構,其每個堆疊區中所串連的源極/汲極區都必須設置有插栓,才能夠將電子訊號通往下個串連的電晶體,本發明的設計可以節省許多成本。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
300‧‧‧半導體堆疊
r308SC‧‧‧源極集合線
r302, 302A, 302B‧‧‧堆疊區
r308DL‧‧‧汲極線
r304‧‧‧淺溝渠隔離
r308DC‧‧‧汲極集合線
r306‧‧‧閘極
r309M‧‧‧金屬層
r306L‧‧‧閘極線
r309C‧‧‧插栓
r308‧‧‧源極/汲極區
r310‧‧‧位元區
r308SL‧‧‧源極線
310L‧‧‧位元線
第1圖為本發明一種電晶體堆疊結構的上視圖。 第2圖為第1圖中區域B的局部放大圖。 第3圖至第5圖分別是第2圖中沿著第CC’切線、DD’切線與EE’切線的剖面圖。

Claims (13)

  1. 一種電晶體堆疊結構,包含: 複數個堆疊區,各該堆疊區被一淺溝渠隔離(STI)各自包圍; 複數條閘極設置在每個該堆疊區中,彼此沿著一第一方向平行排列; 複數條個源極/汲極區設置在該等堆疊區中,彼此沿著該第一方向平行排列,該等閘極與該等源極/汲極區交錯設置; 一源極線沿著該第一方向延伸,並電性連接不同堆疊區中的其中一該源極/汲極區;以及 一汲極線沿著該第一方向延伸,並電性連接不同堆疊區中的其中一該源極/汲極區,其中在該源極線與該汲極線之間的該等源極/汲極區是電性浮動(floating)的。
  2. 如申請專利範圍第1項所述之電晶體堆疊結構,還包含一位元區設置每個該堆疊區中遠離該源極線的一側,該位元區沿著第一方向延伸。
  3. 如申請專利範圍第2項所述之電晶體堆疊結構,還包含一位元線電性連接該位元區,該位元線沿著該第一方向延伸。
  4. 如申請專利範圍第1項所述之電晶體堆疊結構,其中該源極線是電性連接連接不同堆疊區中的位於同一列之該等源極/汲極區;該汲極線是電性連接連接不同堆疊區中的位於同一列之該等源極/汲極區。
  5. 如申請專利範圍第1項所述之電晶體堆疊結構,其中在一個該堆疊區中,位於該源極線與該汲極線之間的該等閘極線的數目為N個。
  6. 如申請專利範圍第3項所述之電晶體堆疊結構,其中該電晶體堆疊結構的電晶體堆疊數目為N個。
  7. 如申請專利範圍第3項所述之電晶體堆疊結構,其中該電晶體堆疊結構的堆疊方向與該等等閘極線平行。
  8. 如申請專利範圍第1項所述之電晶體堆疊結構,其中在一個該堆疊區中,在該源極線與該汲極字線之間的該等源極/汲極沒有與任何接觸插栓電性連接。
  9. 如申請專利範圍第1項所述之電晶體堆疊結構,還包含一源極集合線,設置在該等堆疊區的一側,與該源極線電性連接,並沿著一第二方向延伸。
  10. 如申請專利範圍第9項所述之電晶體堆疊結構,該第一方向與該第二方向實質上垂直。
  11. 如申請專利範圍第9項所述之電晶體堆疊結構,還包含一汲極集合線,設置在該等堆疊區相對於該源極集合線的另一側,該汲極集合線與該汲極線電性連接,並沿著一第二方向延伸。
  12. 如申請專利範圍第1項所述之電晶體堆疊結構,每一該堆疊區之一側還具有一閘極線,在每一個該堆疊區中,該閘極線與該等閘極電性接觸,且該等閘極線沿著一第二方向延伸。
  13. 如申請專利範圍第1項所述之電晶體堆疊結構,其中該電晶體堆疊結構是用在射頻(radio frequency, RF)電路中。
TW105137862A 2016-11-18 2016-11-18 電晶體堆疊結構 TWI694580B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW105137862A TWI694580B (zh) 2016-11-18 2016-11-18 電晶體堆疊結構

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW105137862A TWI694580B (zh) 2016-11-18 2016-11-18 電晶體堆疊結構

Publications (2)

Publication Number Publication Date
TW201820581A true TW201820581A (zh) 2018-06-01
TWI694580B TWI694580B (zh) 2020-05-21

Family

ID=63258065

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105137862A TWI694580B (zh) 2016-11-18 2016-11-18 電晶體堆疊結構

Country Status (1)

Country Link
TW (1) TWI694580B (zh)

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7101757B2 (en) * 2003-07-30 2006-09-05 Promos Technologies, Inc. Nonvolatile memory cells with buried channel transistors
JP4849504B2 (ja) * 2005-03-29 2012-01-11 ラピスセミコンダクタ株式会社 半導体装置、その製造方法、出力回路および電子機器
DE102006019935B4 (de) * 2006-04-28 2011-01-13 Advanced Micro Devices, Inc., Sunnyvale SOI-Transistor mit reduziertem Körperpotential und ein Verfahren zur Herstellung
TW200802814A (en) * 2006-06-21 2008-01-01 Powerchip Semiconductor Corp NAND type non-volatile memory and manufacturing method and operstion method thereof
TW201010043A (en) * 2008-08-29 2010-03-01 Advanced Analog Technology Inc ESD protection device
CN102652356B (zh) * 2009-12-18 2016-02-17 株式会社半导体能源研究所 半导体装置
CN102725842B (zh) * 2010-02-05 2014-12-03 株式会社半导体能源研究所 半导体器件
US8467233B2 (en) * 2011-06-06 2013-06-18 Texas Instruments Incorporated Asymmetric static random access memory cell with dual stress liner
US9620502B2 (en) * 2013-04-10 2017-04-11 Samsung Electronics Co., Ltd. Semiconductor device including an extended impurity region
JP6345107B2 (ja) * 2014-12-25 2018-06-20 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法

Also Published As

Publication number Publication date
TWI694580B (zh) 2020-05-21

Similar Documents

Publication Publication Date Title
KR101617958B1 (ko) 입출력 구조물을 위한 수직 나노와이어 트랜지스터
US7615826B2 (en) Electrostatic discharge protection semiconductor structure
JP5190913B2 (ja) 半導体集積回路装置
US9653448B2 (en) Electrostatic discharge (ESD) diode in FinFET technology
US11908799B2 (en) Semiconductor integrated circuit device
CN101339947A (zh) 半导体器件
US8050066B2 (en) MISFET with capacitors
US10950545B2 (en) Circuit wiring techniques for stacked transistor structures
TW201712844A (zh) 半導體靜電放電保護元件
US11063035B2 (en) Semiconductor integrated circuit device
US20210366902A1 (en) Semiconductor integrated circuit device
US20180145064A1 (en) Self-biased bidirectional esd protection circuit
KR101712629B1 (ko) Esd 보호 소자와 그 제조 방법 및 그 보호 소자를 포함하는 전기전자장치
TWI697092B (zh) 半導體靜電放電保護電路、半導體靜電放電保護元件及其佈局結構
US8648425B2 (en) Resistors formed based on metal-oxide-semiconductor structures
CN116247060A (zh) 半导体结构
JP2007019413A (ja) 保護回路用半導体装置
JP4058234B2 (ja) 半導体装置
JP2009194369A (ja) 半導体装置
TWI694580B (zh) 電晶體堆疊結構
KR101743864B1 (ko) 수직형 씨모스 인버터 소자
TWI853243B (zh) 記憶體裝置、電路結構及其製造方法
CN103378084A (zh) 存储装置
TW202345354A (zh) 記憶體裝置、電路結構及其製造方法
TWI655746B (zh) 二極體與二極體串電路