TW201810365A - 具有降低通道至基底漏電之摻雜亞鰭結構的鰭式場效電晶體 - Google Patents

具有降低通道至基底漏電之摻雜亞鰭結構的鰭式場效電晶體 Download PDF

Info

Publication number
TW201810365A
TW201810365A TW106116712A TW106116712A TW201810365A TW 201810365 A TW201810365 A TW 201810365A TW 106116712 A TW106116712 A TW 106116712A TW 106116712 A TW106116712 A TW 106116712A TW 201810365 A TW201810365 A TW 201810365A
Authority
TW
Taiwan
Prior art keywords
indium
sub
channel
arsenide
substrate
Prior art date
Application number
TW106116712A
Other languages
English (en)
Other versions
TWI781933B (zh
Inventor
吉伯特 狄威
馬修 梅茲
威利 瑞奇曼第
子烜 馬
阿南德 穆爾蒂
錢德拉 莫哈帕拉
塔何 甘尼
傑克 卡瓦萊羅斯
Original Assignee
英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾股份有限公司 filed Critical 英特爾股份有限公司
Publication of TW201810365A publication Critical patent/TW201810365A/zh
Application granted granted Critical
Publication of TWI781933B publication Critical patent/TWI781933B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02293Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process formation of epitaxial layers by a deposition process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823412MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Abstract

本文說明一種設備。該設備包括具有一通道的一FINFET裝置。該通道包含一第一半導體材料,該第一半導體材料磊晶生長在該通道下面的一亞鰭結構。該亞鰭結構包含一第二半導體材料,該第二半導體材料不同於該第一半導體材料。該亞鰭結構磊晶生長在包含一第三半導體材料的一基板上,該第三半導體材料不同於該第一與第二半導體材料。該亞鰭基板具有一摻雜區域,以實質阻礙在該通道與該基板之間的漏電流。

Description

具有降低通道至基底漏電之摻雜亞鰭結構的鰭式場效電晶體
本發明領域係針對半導體技術,通常且更具體地,針對具有摻雜亞鰭subfih結構的FINFET(鰭式場效電晶體)電晶體,以降低通道至基板漏電。
漏電可以是極小電晶體裝置的特別困擾問題。在此,不僅極小電晶體更傾向於洩漏,且由於它們極小的尺寸,極大數目的此等電晶體可單塊地整合在單一半導體晶粒上,整體而言,其使用於半導體晶粒的功率耗損問題惡化。半導體製造工程師因此持續尋求改良其等電晶體裝置之功率耗損的方式。
101‧‧‧介質
102‧‧‧下基板
104‧‧‧亞鰭結構
110‧‧‧源極接點
111‧‧‧通道區域
112‧‧‧汲極接點
113‧‧‧xy定向面
114‧‧‧軸
115‧‧‧軸
120‧‧‧空隙
202‧‧‧基板
204‧‧‧亞鰭結構
211‧‧‧通道
221‧‧‧能量障壁
222‧‧‧能量帶隙
223‧‧‧帶隙
224‧‧‧障壁
225‧‧‧障壁
301‧‧‧介質
302‧‧‧基板
304‧‧‧亞鰭
310‧‧‧源極
311‧‧‧通道
312‧‧‧汲極
313‧‧‧軸
320‧‧‧空隙/氧化物
330‧‧‧障壁層
330‧‧‧摻雜層
330‧‧‧p摻雜區域
401‧‧‧基板
402‧‧‧基板
404‧‧‧亞鰭
411‧‧‧通道
421‧‧‧障壁
422‧‧‧量子井
422‧‧‧價帶結構
424‧‧‧障壁
430‧‧‧p摻雜物區域
501‧‧‧介質
502‧‧‧下基板材料
504‧‧‧亞鰭結構
504‧‧‧第二半導體材料
511‧‧‧第三半導體材料
513‧‧‧高K介質材料
514‧‧‧閘極節點
520‧‧‧光阻
520‧‧‧空隙
521‧‧‧開口
522‧‧‧假鰭結構
523‧‧‧大空隙
524‧‧‧空隙
530‧‧‧p摻雜區域
600‧‧‧計算系統
601‧‧‧中央處理單元
602‧‧‧系統記憶體
603‧‧‧顯示器
604‧‧‧局部有線點對點連結介面
605‧‧‧網路I/O函數
606‧‧‧無線局部區域網路介面
607‧‧‧無線點對點連結介面
608‧‧‧全球定位系統介面
609_1~609_N‧‧‧感測器
610‧‧‧照相機
611‧‧‧電池
612‧‧‧電力管理控制單元
613‧‧‧喇叭與麥克風
614‧‧‧聲音編碼器/解碼器
615‧‧‧通用處理核心
616‧‧‧圖形處理單元
617‧‧‧記憶體控制函數
618‧‧‧I/O控制函數
650‧‧‧多核心處理器
可從結合附圖的以下實施方式,得到對本發明的較佳理解,其中: 圖1a、圖1b、及圖1c(先前技術)顯示FINFET裝置的不同透視圖;圖2顯示先前技術FINFET裝置的能帶圖;圖3a、圖3b、及圖3c顯示改良FINFET裝置的不同透視圖;圖4顯示改良FINFET裝置的能帶圖;圖5a至圖5i顯示一種製造圖3之FINFET裝置的方法;圖6顯示計算系統。
【發明內容】與【實施方式】
圖1a顯示先前技術鰭式場效電晶體(FINFET)電晶體的橫向截面,而圖1b與圖1c顯示相同FINFET電晶體沿著不同軸的縱向截面。圖1b顯示沿著定位於圖1a之軸114之yz面而放置之裝置的縱向截面。圖1c顯示沿著定位於圖1a之軸115之yz面所放置之裝置的縱向截面。圖1a的截面取自於在朝閘極之-z方向中(使閘極可被看見)所觀看之圖1b與圖1c中之xy定向面113的透視圖。
在以下討論中將更明瞭的是,圖1b與圖1c相對於彼此以及相對於圖1a兩者的比較,揭露亞鰭結構104直接位於通道區域111下面,從源極至汲極(除了直接在閘極下面),而介質101存在於在不直接位於通道111下面之區域中之亞鰭結構104的任一側上。
如該技藝中所已知者,FINFET電晶體包含通道區域111,該通道區域以鰭的形式自半導體晶片的表面向上延伸。參考圖1c,在主動模式中,電子從左至右、在-z的方向,從源極接點110流經通道111,且隨後流到汲極接點112內。因此,電流流到通道區域111內之圖1a的「頁面內」。通道區域111係連續,且延伸於源極與汲極節點之間,包括直接在閘極下面。
在許多實施例中,包含砷化銦鎵的通道區域111係生長在亞鰭結構104中,在一實施例中,其包含砷化鎵、磷化銦、砷化銦鋁、砷化銦、砷化銦鎵、銻化銦、或銻化銦砷的任一者。將在閘極下面的亞鰭材料104直接移除,以在閘極下面留下空隙120。在其它實施例中,在閘極下面的空隙120可充填介質,諸如二氧化矽。在閘極下面的空隙/氧化物確保在源極與汲極之間的電流將實質僅僅流經通道區域111。在蝕刻到介質層101內的空隙內,亞鰭結構104磊晶生長在下半導體基板102上。
下基板102包含與亞鰭結構104不同的材料(諸如矽),因而形成異質結構於亞鰭104/下基板102介面。
在標稱的FINFET設計中,參考圖2,亞鰭204材料維持本質。也就是,其係並非嘗試依賴亞鰭材料之特別高帶隙能量以防止通過介於通道211與基板202之間之亞鰭結構204的漏電流的實質摻雜n型或p型。例如,在通道211包含砷化銦鎵與亞鰭204包含砷化鎵的實施例中,在亞 鰭204中的純砷化鎵具有1.44eV的能量帶隙222,而將銦引入通道211中的砷化鎵,則將通道211的帶隙223減少至明顯低於1.44eV。
從圖2的例示性能量帶圖可看到,由於通道211摻雜n型,所以存在有適度的能量障壁221阻礙電子從通道211沿著傳導帶(Ec)流到基板202。同樣地,由於下能量帶隙基板材料202(例如,具有1.11eV之能量帶隙的矽),亦存在有適度的障壁224阻礙電子從基板202流到亞鰭204內。
關於以電洞為主的電流,存在有標稱的障壁225,阻礙電洞從基板202沿著價帶(Ev)流到亞鰭204。在亞鰭204與通道211之間存在非常少的障壁(若有)。因此,儘管存在有適度的障壁223、224阻礙電子沿著傳導帶在任一方向流動,在價帶中,則僅有適度的障壁225阻礙電洞在僅僅從基板202到通道211的方向流動。因此,如觀察到的,先前技術通道/亞鰭/基板系統防止介於基板202與通道211之間漏電流的能力,充其量僅僅適度而已。
圖2的圖描繪零偏壓狀態,其中沒有任何外部電位施加到通道211、亞鰭204、或基板202的任一者。在此,可施加一些電位到例如基板202,以改變在圖2中所看到的一些障壁高度。不過,除了在極大施加電壓的情形中,障壁224、225中之一個的增加導致障壁224、225中之另一個的縮減。該另一方式,例如,若將+1.0V偏壓施加到基板202,障壁224的高度將增加,但障壁225的高度將 減少。若欲施加電位到亞鰭204,類似的情況將會存在。因此,回應於在基板202或亞鰭204的施加偏壓電壓,障壁高度互相運作的傾向導致施加的偏壓具有有限的效果。
圖3a至圖3c顯示改良的電晶體,其在亞鰭304內具有深的p摻雜區域330。因為p摻雜區域330存在於亞鰭304中,所以其在圖3a(該圖顯示從沿著軸313所定位的xy面觀看、在朝向閘極的-z方向來看之裝置的橫向截面)與圖3c(該圖顯示穿過通道311與亞鰭304之裝置的縱向截面)中可看到,但在圖3b中(該圖顯示穿過介質301、去到亞鰭304之側之裝置的縱向截面)無法看到。如同圖1a、圖1b、圖1c的裝置,直接在閘極下面的亞鰭層304中有空隙/氧化物320。
在通道/亞鰭/基板系統之能量帶圖上之p摻雜區域330的效果係呈現於圖4中。顯著地,傳導帶(Ec)顯示在任一方向中(通道411至基板401、或基板401至通道411)比起在圖2中之可比較障壁、對電子流實質更大的障壁。具體地,例如,障壁421比障壁221更大很多,且障壁424比障壁224更大很多。用於電子的最低能量狀態係下降到最低傳導帶位準,而使超過障壁421、424變得極不可能。
因此,儘管在圖2的先前技術裝置中,在任一方向中針對電子流的障壁221、224係為適度,但是相較之下,在圖4之改良裝置中的此等障壁421、424則是實質的。相較於圖2a至圖2c的先前技術裝置,在圖3a至圖3c之 改良裝置中的障壁高度增加因此隨著介於通道311與基板302之間之基於電子流的漏電流實質減少而實施。
同樣地,比起在圖2中的可比較障壁225,圖4的價帶(Ev)顯示在任一方向中(通道411至基板401或基板401至通道411)對電洞流的實質改良障礙物。具體地,價帶結構422對應將捕捉電洞之用於電洞的量子井(當電洞以任何方向行經亞鰭404時)。在此,電洞的最低能量狀態係「沸騰」到最高價帶位準並維持在那裡。
因此,儘管在圖2的先前技術裝置中,實行在僅僅一方向中、針對電洞流的單一障壁225,但是相較之下,在圖4之改良裝置中,量子井422阻礙在任一方向中的電洞流。相較於圖2a至圖2c的先前技術裝置,在圖3a至圖3c之改良裝置中,形成於p摻雜物區域430中的量子井422,因此實質減少在圖3a至圖3c之改良裝置中、介於通道411與基板402之間之基於電洞流的漏電流。
往回參考圖3a與圖3c,注意,p摻雜區域330位於亞鰭304之體部內相當深之處。在許多實施例中,p摻雜區域330在通道311下面足夠深之處,以便不會由於p摻雜區域330的存在,而產生通道311中的任何實質晶格缺陷或其它的通道311的瑕疵。在一或多個此等實施例中,例如,摻雜物區域330更靠近基板302而非更靠近通道311。
障壁層330存在的另一因素是,晶格不匹配可存在於通道311與亞鰭304的介面,且亦存在於亞鰭304與基板302的介面。這些晶格不匹配可產生缺陷以及所得的 漏電流路徑,該漏電流路徑可增加洩漏到基板302(儘管在那些介面處有障壁)。使材料304中的摻雜層330有效地插入pn接合遠離這些介面與最大的帶隙材料中兩者,以在不會遇到缺陷介面的非理想性之下,針對流到基板的電流,產生最大的障壁。在許多實施例中,摻雜層330不靠近通道材料311的底部,以便避免誘導將會降低通道區域311之遷移率之通道材料311中的散射。
圖5a至圖5i顯示一種製造圖3a至圖3b之改良裝置之方法的實施例。如在圖5a中所看到的,第一半導體材料502(例如,矽)的下基板係塗以光阻520,光阻經圖案化,以暴露對應最終將形成亞鰭之區域的開口521。
如圖5b所看到,下基板半導體502隨後經蝕刻穿過開口521,以形成假鰭結構522與大空隙523於下基板502中。從蝕刻產生的大空隙523隨後回填介質(例如,二氧化矽)501,以便覆蓋假鰭522。如圖5c所看到,整個結構隨後經向下拋光,直到假鰭522的頂端暴露。
如圖5d所看到,將蝕刻下基板材料502但非介質501的選擇性蝕刻施加到整個結構。因此,選擇性蝕刻將假鰭結構522而非介質501蝕刻,以在介質材料501中留下空隙524。在實施例中,蝕刻的化性導致蝕刻方向,該蝕刻方向以某角度進入下基板502材料,而非直接「向下」蝕刻到下基板502材料內,其導致在下基板502中的尖峰狀蝕刻區域。在實施例中,在下基板502係為具有〈1,0,0〉定向的矽且蝕刻係為氫氧化四甲基銨(TMAH) 蝕刻之處,TMAH蝕刻將沿著〈1,1,1〉定向蝕刻,該定向導致蝕刻,以大約45°的角度蝕刻到矽基板502內。
在圖5d的選擇性蝕刻之後,如在圖5e所看到,與下半導體材料502不同的第二半導體材料504(例如,砷化鎵、磷化銦、砷化銦鋁、砷化銦、砷化銦鎵、銻化銦、或銻化銦砷等等),係磊晶生長在由先前蝕刻所形成的空隙524中。
如在圖5f所看到,磊晶生長的第二半導體材料504(以及或者,介質501的薄上表面)經向下拋光,以暴露位於與介質501之上表面相同平面之第二材料504之上表面的薄條。在此點,實質架構亞鰭504結構,除了p摻雜區域以外。
如在圖5g所看到,亞鰭結構504係摻雜以受體類型的雜質(例如,在砷化鎵、磷化銦、或砷化銦鋁之任一者中的碳、鎂、或鋅),以形成p摻雜區域530。例如藉由圖案化半導體表面以僅僅暴露亞鰭區域且隨後施行摻雜物原子的高能量植入,可實施摻雜。或者,在自圖5d至圖5e出現之亞鰭材料504的生長期間,可準原位地將摻雜物原子引入。例如,亞鰭材料504可生長到在或僅僅超過放置p摻雜物之位準的深度。然後,可將受體雜質之低能量或擴散類型的植入物施加部份架構的亞鰭504表面。在退火之後,亞鰭504生長會持續,直到達到圖5e的結構為止。
如在圖5h所看到,例如,包含與第一及第二 半導體材料502、504所不同材料的第三半導體材料511(例如,砷化銦鎵)係磊晶生長在亞鰭404上。
圖5i顯示直接在閘極區域處進行的額外處理。在此,將介質501回蝕,以暴露亞鰭材料504的上區域。隨後施加選擇性蝕刻,其蝕刻亞鰭材料504但非通道材料511。在閘極下面之亞鰭材料504的蝕刻,在閘極下面產生空隙520(通道511持續由直接存在於閘極之源極與汲極側兩者上之通道511下面之介質501的非凹入表面所支持)。空隙520可後續充填介質,諸如二氧化矽。為了能簡易的繪示,圖5i僅僅顯示空隙520。空隙/介質防止介於亞鰭材料504內的源極與汲極之間的「水平」漏電流。因此,先前說明的摻雜區域530則實質防止直接從源極或汲極區域到基板502的「垂直」漏電流。
高K介質材料513隨後沈積在暴露的通道材料511上。雖然在圖5i的特別透視圖中無法看到,但是半導體材料層則沈積在通道材料511的任一側上,以形成凸起的源極與汲極區域。在此,可比較結構以在圖3b與圖3c中的結構317、318來觀看。源極、閘極、以及汲極金屬節點隨後形成在裝置上的適當位置中。圖3b與圖3c顯示源極310與汲極312節點的佈局。圖5j顯示閘極節點514的佈局。
圖6顯示例示性計算系統600的描繪,諸如個人計算系統(例如,桌上型或膝上型)或行動或手提計算系統(諸如,平板裝置或智慧型手機)或更大的計算系統 (諸如伺服器計算系統)。如在圖6所看到,基礎計算系統可包括中央處理單元601(其可例如包括複數個通用處理核心以及配置在應用處理器或多核心處理器上的主要記憶體控制器)、系統記憶體602、顯示器603(例如,觸控式螢幕、扁平面板)、局部有線點對點連結(例如,通用序列匯流排(USB))介面604、許多網路I/O函數605(諸如乙太介面及/或蜂巢式數據機子系統)、無線局部區域網路(例如,無線上網(WiFi))介面606、無線點對點連結(例如,藍芽)介面607、以及全球定位系統介面608、許多感測器609_1至609_N(例如,迴轉儀、加速度計、磁力計、溫度感測器、壓力感測器、濕度感測器等等中的一或多個)、照相機610、電池611、電力管理控制單元612、喇叭與麥克風613、以及聲音編碼器/解碼器614。
應用處理器或多核心處理器650可包括一或多個通用處理核心615於其CPU601內、一或多個圖形處理單元616、記憶體管理函數617(例如,記憶體控制器)、以及I/O控制函數618。通用處理核心615一般而言執行操作系統與計算系統的應用軟體。圖形處理單元616一般而言執行圖形密集函數,以例如產生呈現在顯示器603上的圖形資訊。記憶體控制函數617與系統記憶體602介面接合。
觸控式螢幕顯示器603、通訊介面604至607、GPS介面608、感測器609、照相機610、以及喇叭/麥克風編解碼器613、614的各個,全部均可以相對於總計算系統 (在適當情況下,亦包括積體週邊裝置(例如,照相機610))之許多形式的I/O(輸入及/或輸出)來觀看。依據實施方案,這些I/O組件的許多組件可整合在應用處理器/多核心處理器650上,或可位於晶粒之外,或位於應用處理器/多核心處理器650的封裝外面。
上述的電晶體裝置可整合成上文所說明之不同計算系統元件的許多元件,諸如整合於半導體晶片內。裝置整合成的具體電路,可以是實施當作特殊應用積體電路(ASIC)、可程式化邏輯裝置(PLD)電路、或場可程式化閘極陣列(FPGA)電路之任一者的邏輯電路。
在上述的說明書中,本發明已經參考其具體例示性實施例來說明。不過,明顯的是,在不背離附加申請專利範圍所陳述之發明的更廣泛精神與範圍之下,可進行許多變更與改變。說明書與圖式,因此,可視為說明性而非限制性。
已經說明一種FINFET裝置。FINFET裝置包含一通道,該通道包含一第一半導體材料,該第一半導體材料磊晶生長在該通道下面的一亞鰭結構。該亞鰭結構包含一第二半導體材料,該第二半導體材料不同於該第一半導體材料。該亞鰭結構磊晶生長在包含一第三半導體材料的一基板上,該第三半導體材料不同於該第一與第二半導體材料。該亞鰭結構具有一摻雜區域,以實質阻礙在該通道與該基板之間的漏電流。
該摻雜區域可以是一p型摻雜區域。該p型摻 雜區域可包含以下任一者:碳;錳;鋅。該基板可包含矽。該亞鰭可包含以下任一者:砷化鎵;磷化銦;砷化銦鋁;砷化銦;砷化銦鎵;銻化銦;銻化銦砷。比起該通道,該摻雜區域更靠近該基板。
已經說明具有FINFET裝置的設備。該設備可包含計算系統。在計算系統內的FINFET裝置可包含一通道,該通道包含一第一半導體材料,該第一半導體材料磊晶生長在該通道下面的一亞鰭結構。在計算系統內之FINFET裝置的亞鰭結構包含一第二半導體材料,該第二半導體材料不同於該第一半導體材料。該亞鰭結構磊晶生長在包含一第三半導體材料的一基板上,該第三半導體材料不同於該第一與第二半導體材料。該亞鰭結構具有一摻雜區域,以實質阻礙在該通道與該基板之間的漏電流。該摻雜區域係為一p型摻雜區域。該p型摻雜區域可包含以下任一者:碳;錳;鋅。該基板可包含矽。在計算系統內之FINFET裝置的亞鰭結構可包含以下任一者:砷化鎵;磷化銦;砷化銦鋁;砷化銦;砷化銦鎵;銻化銦;銻化銦砷。比起該通道,該摻雜區域更靠近該基板。
亦說明一種方法。該方法包括:製造一FINFET電晶體。該製造包含:磊晶生長一亞鰭結構於一基板上,其中該亞鰭結構與該基板是不同的半導體材料。該製造亦包含;以雜質摻雜該亞鰭結構。該製造亦包含磊晶生長一通道於該亞鰭結構上,其中該通道包含不同於該亞鰭結構與該基板的一半導體材料,其中該雜質產生跨該 通道/亞鰭/基板的一能帶結構,該能帶結構實質阻礙在該通道與該基板之間的漏電流。
該摻雜係在該亞鰭結構的一層上施行,比起該通道,該亞鰭結構更靠近該基板。該雜質可包括以下任一者:碳;錳;鋅。該基板可包含矽。該亞鰭可包含以下任一者:砷化鎵;磷化銦;砷化銦鋁;砷化銦;砷化銦鎵;銻化銦;銻化銦砷。

Claims (20)

  1. 一種設備,包含:包含通道之FINFET裝置,該通道包含第一半導體材料,該第一半導體材料磊晶生長在該通道下面的亞鰭結構上,該亞鰭結構包含不同於該第一半導體材料的第二半導體材料,該亞鰭結構磊晶生長在包含第三半導體材料的基板上,該第三半導體材料不同於該第一與第二半導體材料,該亞鰭結構具有一摻雜區域,以實質阻礙在該通道與該基板之間的漏電流。
  2. 如申請專利範圍第1項之設備,其中該摻雜區域係為p型摻雜區域。
  3. 如申請專利範圍第2項之設備,其中該p型摻雜區域包含以下任一者:碳;錳;鋅。
  4. 如申請專利範圍第1項之設備,其中該基板包含矽。
  5. 如申請專利範圍第4項之設備,其中該亞鰭包含以下任一者: 砷化鎵;磷化銦;砷化銦鋁;砷化銦;砷化銦鎵;銻化銦;銻化銦砷。
  6. 如申請專利範圍第1項之設備,其中該亞鰭包含以下任一者:砷化鎵;磷化銦;砷化銦鋁;砷化銦;砷化銦鎵;銻化銦;銻化銦砷。
  7. 如申請專利範圍第1項之設備,其中,該摻雜區域較該通道更靠近該基板。
  8. 一種計算系統,其包含:一或多個處理核心;系統記憶體; 記憶體控制器,其耦合到該系統記憶體;網路化介面;半導體晶片,包含通道的FINFET電晶體,該通道包含第一半導體材料,該第一半導體材料磊晶生長在該通道下面的亞鰭結構上,該亞鰭結構包含不同於該第一半導體材料的第二半導體材料,該亞鰭結構磊晶生長在包含第三半導體材料的基板上,該第三半導體材料不同於該第一與第二半導體材料,該亞鰭結構具有一摻雜區域,以實質阻礙在該通道與該基板之間的漏電流。
  9. 如申請專利範圍第8項之計算系統,其中該摻雜區域係為一p型摻雜區域。
  10. 如申請專利範圍第9項之計算系統,其中該p型摻雜區域包含以下任一者:碳;錳;鋅。
  11. 如申請專利範圍第8項之計算系統,其中該基板包含矽。
  12. 如申請專利範圍第11項之計算系統,其中該亞鰭包含以下任一者: 砷化鎵;磷化銦;砷化銦鋁;砷化銦;砷化銦鎵;銻化銦;銻化銦砷。
  13. 如申請專利範圍第8項之計算系統,其中該亞鰭包含以下任一者:砷化鎵;磷化銦;砷化銦鋁;砷化銦;砷化銦鎵;銻化銦;銻化銦砷。
  14. 如申請專利範圍第8項之計算系統,其中該通道包含摻雜為n型的砷化鎵。
  15. 一種方法,包含:製造一FINFET電晶體,該製造包含:磊晶生長亞鰭結構於基板上,其中該亞鰭結構與該基 板是不同的半導體材料;以雜質摻雜該亞鰭結構;磊晶生長通道於該亞鰭結構上,其中該通道包含不同於該亞鰭結構與該基板的半導體材料,且其中該雜質產生跨越該通道/亞鰭/基板的一能帶結構,該能帶結構實質阻礙在該通道與該基板之間的漏電流。
  16. 如申請專利範圍第15項之方法,其中該摻雜係在該亞鰭結構的較該通道更靠近該基板的一層上施行。
  17. 如申請專利範圍第15項之方法,其中該雜質包括以下任一者:碳;錳;鋅。
  18. 如申請專利範圍第15項之方法,其中該基板包含矽。
  19. 如申請專利範圍第18項之方法,其中該亞鰭包含以下任一者:砷化鎵;磷化銦;砷化銦鋁;砷化銦; 砷化銦鎵;銻化銦;銻化銦砷。
  20. 如申請專利範圍第15項之方法,其中該亞鰭包含以下任一者:砷化鎵;磷化銦;砷化銦鋁;砷化銦;砷化銦鎵;銻化銦;銻化銦砷。
TW106116712A 2016-06-30 2017-05-19 具有降低通道至基底漏電之摻雜亞鰭結構的鰭式場效電晶體 TWI781933B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
PCT/US2016/040559 WO2018004630A1 (en) 2016-06-30 2016-06-30 A finfet transistor having a doped subfin structure to reduce channel to substrate leakage
??PCT/US16/40559 2016-06-30
WOPCT/US16/40559 2016-06-30

Publications (2)

Publication Number Publication Date
TW201810365A true TW201810365A (zh) 2018-03-16
TWI781933B TWI781933B (zh) 2022-11-01

Family

ID=60787537

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106116712A TWI781933B (zh) 2016-06-30 2017-05-19 具有降低通道至基底漏電之摻雜亞鰭結構的鰭式場效電晶體

Country Status (4)

Country Link
US (2) US11107890B2 (zh)
DE (1) DE112016007023T5 (zh)
TW (1) TWI781933B (zh)
WO (1) WO2018004630A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11195914B2 (en) 2019-07-26 2021-12-07 Applied Materials, Inc. Transistor and method for forming a transistor
US11545575B2 (en) 2020-07-02 2023-01-03 Globalfoundries U.S. Inc. IC structure with fin having subfin extents with different lateral dimensions
US11211453B1 (en) 2020-07-23 2021-12-28 Globalfoundries U.S. Inc. FinFET with shorter fin height in drain region than source region and related method

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008039495A1 (en) 2006-09-27 2008-04-03 Amberwave Systems Corporation Tri-gate field-effect transistors formed by aspect ratio trapping
TWI505376B (zh) * 2011-10-31 2015-10-21 United Microelectronics Corp 一種非平面電晶體的製作方法
CN103295901B (zh) 2012-03-02 2016-08-03 中芯国际集成电路制造(上海)有限公司 鳍式场效应管的形成方法
US8841188B2 (en) * 2012-09-06 2014-09-23 International Business Machines Corporation Bulk finFET with controlled fin height and high-K liner
US9082851B2 (en) 2013-11-22 2015-07-14 International Business Machines Corporation FinFET having suppressed leakage current
KR102190477B1 (ko) * 2014-04-25 2020-12-14 삼성전자주식회사 반도체 장치 및 그 제조 방법
US9312389B2 (en) 2014-05-23 2016-04-12 Broadcom Corporation FinFET with undoped body bulk
US9536882B2 (en) 2014-12-18 2017-01-03 Globalfoundries Inc. Field-isolated bulk FinFET
TWI677098B (zh) * 2015-10-02 2019-11-11 聯華電子股份有限公司 鰭狀場效電晶體及其製造方法

Also Published As

Publication number Publication date
US20210296180A1 (en) 2021-09-23
US11107890B2 (en) 2021-08-31
TWI781933B (zh) 2022-11-01
US20190140054A1 (en) 2019-05-09
US11670682B2 (en) 2023-06-06
WO2018004630A1 (en) 2018-01-04
DE112016007023T5 (de) 2019-03-21

Similar Documents

Publication Publication Date Title
TWI559551B (zh) 用於半導體裝置之限制的磊晶區域和製造具有限制的磊晶區域之半導體裝置的方法
TWI600090B (zh) 用於系統單晶片(SoC)應用的垂直非平面半導體裝置及其製造方法
CN105493253B (zh) 用于finfet架构的用固态扩散源掺杂的隔离阱
TWI541867B (zh) 選擇磊晶成長iii-v族材料爲主的裝置
TWI618127B (zh) 具有含低帶隙包覆層之通道區的非平面半導體裝置
CN104011870B (zh) 减小的接触电阻的自对准接触金属化
TWI590338B (zh) 金屬氧化物半導體裝置結構用之鰭狀物的形成方法
TWI567987B (zh) 用於n型及p型金氧半導體源極汲極接觸之三五族層
US20170012124A1 (en) Techniques for integration of ge-rich p-mos source/drain contacts
US11670682B2 (en) FINFET transistor having a doped sub fin structure to reduce channel to substrate leakage
TWI600166B (zh) 用於鰭片為主之電子元件的固態源極擴散接面
CN106463350B (zh) 通过选择性削减规则网格的垂直沟道晶体管制造工艺
KR20210075838A (ko) 나노리본 아키텍처들에 대한 esd 다이오드 솔루션
TW201705484A (zh) 用以建立延伸到電晶體的閘控區之緩衝器的裝置和方法
TWI739837B (zh) 包含具有錐形子鰭結構之鰭式場效電晶體(finfet)的設備、計算系統及其製造方法